JPH10177370A - 多階調出力回路及び液晶表示装置 - Google Patents

多階調出力回路及び液晶表示装置

Info

Publication number
JPH10177370A
JPH10177370A JP9168581A JP16858197A JPH10177370A JP H10177370 A JPH10177370 A JP H10177370A JP 9168581 A JP9168581 A JP 9168581A JP 16858197 A JP16858197 A JP 16858197A JP H10177370 A JPH10177370 A JP H10177370A
Authority
JP
Japan
Prior art keywords
signal
gradation
output
liquid crystal
gray scale
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP9168581A
Other languages
English (en)
Inventor
Yoshimitsu Fujisawa
義光 藤澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP9168581A priority Critical patent/JPH10177370A/ja
Priority to TW086113313A priority patent/TW337577B/zh
Priority to EP97116179A priority patent/EP0837444A3/en
Priority to US08/944,436 priority patent/US6239781B1/en
Priority to KR1019970051869A priority patent/KR100337406B1/ko
Priority to CNB971211345A priority patent/CN1159691C/zh
Publication of JPH10177370A publication Critical patent/JPH10177370A/ja
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2025Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames having all the same time duration
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Abstract

(57)【要約】 【課題】 消費電流を低減することができるとともに、
液晶パネルに印加される電圧を平均化したフリッカー等
の発生を抑制することができ、高品位な表示を行うこと
ができる多階調出力回路及び液晶表示装置を提供する。 【解決手段】 多階調出力回路100は、階調数を入力
する入力端子1と、1ライン選択時間を複数に分割する
タイミング信号を入力する入力端子2と、フレーム信号
を入力する入力端子3と、入力端子1からの入力信号に
より表示しようとする階調数信号を出力する階調数記憶
回路4と、入力端子2,3からの入力信号により2つの
フレーム間にわたる階調信号を発生する階調信号発生回
路5と、階調数記憶回路4の階調数信号及び階調信号発
生回路5の階調信号により表示しようとする階調に必要
なパルス幅の階調信号を選択し出力する階調選択回路6
と、階調選択回路6からの階調信号により表示階調に必
要な時間、点灯レベルを出力する出力ドライバ7と、出
力信号を出力する出力端子8とを備え、入力端子3から
の入力信号によって2フレーム間にわたりパルス幅変調
を行う。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、パルス幅変調制御
を行う多階調出力回路及び液晶パネルの階調表示を行う
液晶表示装置に係り、詳細には、パルス幅変調制御を行
う多階調出力回路及びマトリクス型の液晶表示パネルを
用いてパルス幅変調により階調表示を行う液晶表示装置
に関する。
【0002】
【従来の技術】従来の液晶表示装置の液晶表示パネルの
駆動には、例えば、電圧平均化法が用いられている。そ
して、中間調を表示する場合は、1ラインの選択期間内
のある期間、つまり表示データに対応した期間だけオン
電圧を印加し、残り期間オフ電圧を印加するようなパル
ス幅変調方式(PWM:pulse width modulation)が採
用されている。
【0003】図9は8階調表示をパルス幅変調で行う際
に各セグメント用出力ドライバ端子より出力される波形
を示すものである。
【0004】図9に示すように、8階調表示を行うため
にパルス幅変調では、1ラインの選択時間を8分割し、
階調数に応じた時間幅だけドライバの出力を点灯レベル
にすることにより液晶の点灯時間を変化させ階調表示を
行っていた。
【0005】
【発明が解決しようとする課題】しかしながらこのよう
な従来の多階調出力回路にあっては、階調数を多くして
いくと、この回路を駆動させるための周波数が階調数に
比例して高くなり、そのために消費電流が増大するとい
う問題点があった。また、各階調でのドライバ出力レベ
ルの“H”時間の差が小さくなるために液晶パネルの点
灯、非点灯の応答時間の速いものでなくては適切な階調
表示が行われないという問題点があった。
【0006】そこで本発明は、消費電流を低減すること
ができるとともに、液晶パネルに印加される電圧を平均
化したフリッカー等の発生を抑制することができ、高品
位な表示を行うことができる多階調出力回路及び液晶表
示装置を提供することを目的とする。
【0007】
【課題を解決するための手段】本発明に係る多階調出力
回路は、パルス幅変調制御を行う多階調出力回路におい
て、複数のフレーム間にわたりパルス幅変調制御を行う
制御手段を備えて構成する。
【0008】また、本発明に係る多階調出力回路は、パ
ルス幅変調制御を行う多階調出力回路において、入力さ
れるフレーム信号を分周する分周手段と、分周手段によ
り分周された信号に基づいて複数のフレーム間にわたり
パルス幅変調制御を行う制御手段とを備えて構成する。
【0009】上記多階調出力回路は、制御手段が、1ラ
イン選択時間を複数に分割するタイミング信号とフレー
ム信号又は分周手段により分周された信号に基づいて複
数のフレーム間にわたる階調信号を発生する階調信号発
生手段を備えたものであってもよい。
【0010】また、本発明に係る多階調出力回路は、パ
ルス幅変調制御を行う多階調出力回路において、階調数
信号を指定する入力信号を入力する第1入力端子と、1
ライン選択時間を複数に分割するタイミング信号を入力
する第2入力端子と、フレーム信号を入力する第3入力
端子と、タイミング信号及びフレーム信号に基づいて複
数のフレーム間にわたる階調信号を発生する階調信号発
生手段と、第1入力端子からの入力信号に基づいて前記
階調数信号を出力する階調数記憶手段と、階調信号発生
手段により発生した階調信号と階調数記憶手段からの階
調数信号に基づいて表示する階調に必要なパルス幅の階
調信号を選択する階調選択手段と、階調選択手段により
選択された階調信号により表示階調に必要な時間、点灯
レベルを出力する出力ドライバとを備えて構成する。
【0011】また、本発明に係る多階調出力回路は、パ
ルス幅変調制御を行う多階調出力回路において、階調数
信号を指定する入力信号を入力する第1入力端子と、1
ライン選択時間を複数に分割するタイミング信号を入力
する第2入力端子と、フレーム信号を入力する第3入力
端子と、フレーム信号を分周する分周手段と、分周手段
により分周された信号及びタイミング信号に基づいて複
数のフレーム間にわたり制御される階調信号を出力する
階調信号発生手段と、第1入力端子からの入力信号に基
づいて前記階調数信号を出力する階調数記憶手段と、階
調信号発生手段により発生した階調信号と階調数記憶手
段からの階調数信号に基づいて表示する階調に必要なパ
ルス幅の階調信号を選択する階調選択手段と、階調選択
手段により選択された階調信号により表示階調に必要な
時間、点灯レベルを出力する出力ドライバとを備えて構
成する。
【0012】上記多階調出力回路は、階調数記憶手段
が、入力信号に対する所定の出力レベルパターンを記憶
しており、入力信号に応じて階調数信号を出力するもの
であってもよい。
【0013】また、上記多階調出力回路は、出力ドライ
バが、所定信号電極群ごとに複数の出力ドライバ群から
なり、複数ある出力ドライバ群の隣り合う出力ドライバ
の階調信号を、フレーム信号のL区間、H区間における
関係を逆転させるように制御するものであってもよい。
【0014】また、上記多階調出力回路は、フレーム信
号の分周数の2倍の数の出力ドライバを1つの組としそ
の中の出力ドライバの階調信号を、1フレームずつずら
すように制御するものであってもよい。
【0015】本発明に係る液晶表示装置は、複数の走査
電極と信号電極とをマトリクス状に配列した液晶表示パ
ネルにパルス幅変調制御により階調表示を行う液晶表示
装置において、複数のフレーム間にわたりパルス幅変調
制御を行う制御手段を備えて構成する。
【0016】また、本発明に係る液晶表示装置は、複数
の走査電極と信号電極とをマトリクス状に配列した液晶
表示パネルにパルス幅変調制御により階調表示を行う液
晶表示装置において、入力されるフレーム信号を分周す
る分周手段と、分周手段により分周された信号に基づい
て複数のフレーム間にわたりパルス幅変調制御を行う制
御手段とを備えて構成する。
【0017】上記液晶表示装置は、制御手段が、1ライ
ン選択時間を複数に分割するタイミング信号とフレーム
信号又は分周手段により分周された信号に基づいて複数
のフレーム間にわたる階調信号を発生する階調信号発生
手段を備えたものであってもよい。
【0018】また、本発明に係る液晶表示装置は、複数
の走査電極と信号電極とをマトリクス状に配列した液晶
表示パネルにパルス幅変調制御により階調表示を行う液
晶表示装置において、階調数信号を指定する入力信号を
入力する第1入力端子と、1ライン選択時間を複数に分
割するタイミング信号を入力する第2入力端子と、フレ
ーム信号を入力する第3入力端子と、タイミング信号及
びフレーム信号に基づいて複数のフレーム間にわたる階
調信号を発生する階調信号発生手段と、第1入力端子か
らの入力信号に基づいて前記階調数信号を出力する階調
数記憶手段と、階調信号発生手段により発生した階調信
号と階調数記憶手段からの階調数信号に基づいて表示す
る階調に必要なパルス幅の階調信号を選択する階調選択
手段と、階調選択手段により選択された階調信号により
表示階調に必要な時間、点灯レベルを出力する出力ドラ
イバとを備えて構成する。
【0019】また、本発明に係る液晶表示装置は、複数
の走査電極と信号電極とをマトリクス状に配列した液晶
表示パネルにパルス幅変調制御により階調表示を行う液
晶表示装置において、階調数信号を指定する入力信号を
入力する第1入力端子と、1ライン選択時間を複数に分
割するタイミング信号を入力する第2入力端子と、フレ
ーム信号を入力する第3入力端子と、フレーム信号を分
周する分周手段と、分周手段により分周された信号及び
タイミング信号に基づいて複数のフレーム間にわたり制
御される階調信号を出力する階調信号発生手段と、第1
入力端子からの入力信号に基づいて前記階調数信号を出
力する階調数記憶手段と、階調信号発生手段により発生
した階調信号と階調数記憶手段からの階調数信号に基づ
いて表示する階調に必要なパルス幅の階調信号を選択す
る階調選択手段と、階調選択手段により選択された階調
信号により表示階調に必要な時間、点灯レベルを出力す
る出力ドライバとを備えて構成する。
【0020】上記液晶表示装置は、階調数記憶手段が、
入力信号に対する所定の出力レベルパターンを記憶して
おり、該入力信号に応じて表示する階調数信号を出力す
るものであってもよい。
【0021】上記液晶表示装置は、出力ドライバが、所
定信号電極群ごとに複数の出力ドライバ群からなり、複
数ある出力ドライバ群の隣り合う出力ドライバの階調信
号を、フレーム信号のL区間、H区間における関係を逆
転させるように制御するものであってもよい。
【0022】上記液晶表示装置は、フレーム信号の分周
数の2倍の数の出力ドライバを1つの組としその中の出
力ドライバの階調信号を、1フレームずつずらすように
制御するものであってもよい。
【0023】
【発明の実施の形態】本発明に係る多階調出力回路及び
液晶表示装置は、液晶テレビ等に用いられる液晶表示装
置に適用することができる。
【0024】図1は本発明の第1の実施形態に係る多階
調出力回路の構成を示すブロック図であり、図2はその
詳細な回路構成図である。本実施形態に係る多階調出力
回路は、中間調をPWMにより表示する多階調出力回路
に適用した例である。
【0025】図1において、100は液晶パネルの階調
表示を行う液晶表示装置において、パルス幅変調制御を
行う多階調出力回路であり、多階調出力回路100は、
階調数を入力する入力端子1(第1入力端子)と、1ラ
イン選択時間を複数に分割するタイミング信号を入力す
る入力端子2(第2入力端子)と、フレーム信号を入力
する入力端子3(第3入力端子)と、入力端子1からの
入力信号により階調数信号を出力する階調数記憶回路4
(階調数記憶手段)と、入力端子2,3からの入力信号
により2つのフレーム間にわたる階調信号を発生する階
調信号発生回路5(階調信号発生手段)と、階調数記憶
回路4の階調数信号及び階調信号発生回路5の階調信号
により表示する階調に必要なパルス幅の階調信号を選択
し出力する階調選択回路6(階調選択手段)と、階調選
択回路6からの階調信号により表示階調に必要な時間、
点灯レベルを出力する出力ドライバ7と、出力信号を出
力する出力端子8とから構成されている。
【0026】上記階調数記憶回路4、階調信号発生回路
5及び階調選択回路6は、全体として複数のフレーム間
にわたりパルス幅変調制御を行う制御手段9を構成す
る。
【0027】すなわち、入力端子1は階調数記憶回路4
に接続され、入力端子2及び入力端子3は階調信号発生
回路5に接続され、階調数記憶回路4及び階調信号発生
回路5の出力信号が階調選択回路6に出力され、階調選
択回路6の出力信号が出力ドライバ7に出力され、出力
ドライバ7の出力信号が出力端子8を介して出力される
構成となっている。
【0028】図2は上記多階調出力回路100の回路構
成図であり、8階調表示を行う場合の回路例を示す。
【0029】この図において、階調信号発生回路5は、
D−フリップフロップ回路11,12、インバータ1
3、複数のOR回路14及びAND回路15から構成さ
れ、また、階調選択回路6は、複数のAND回路16、
及びAND回路16の出力と階調信号発生回路5の出力
とAND論理をとる複数のAND回路17から構成され
る。
【0030】また、上記階調数記憶回路4は、入力端子
1からの入力信号により階調数信号を出力するもので、
入力信号に対する出力レベルは出力端子10,11,1
2より出力される。入力信号に応じてあらかじめ設定し
た階調数信号が出力できる構成であればよく、論理回
路、レジスタにより構成できるが、階調数が多くなる場
合は半導体メモリにより構成してもよい。
【0031】入力端子1より入力された入力信号に対す
る階調数記憶回路4の出力端子10,11,12から出
力される出力レベルの関係は、表1で示される。
【0032】
【表1】
【0033】以下、上述のように構成された多階調出力
回路100の動作を説明する。本実施形態では、8階調
表示を行う場合を例にして述べる。
【0034】図3は多階調出力回路100の動作を説明
するためのタイミングチャートであり、図3の入力端子
1,2,3に入力される信号とそのときに階調信号発生
回路5の出力端子から出力される信号の関係を示す。
【0035】入力端子2には1ライン選択時間を複数に
分割するタイミング信号が入力され、入力端子3にはフ
レーム信号が入力される。また、入力端子1には上記表
1に従って階調数信号を階調数記憶回路4から出力する
ための入力信号が入力されるものとする。
【0036】まず、入力端子2から階調信号発生回路5
に1ライン選択時間を4分割する信号を入力し、階調信
号発生回路5では、この入力端子2からの1ライン選択
時間を複数に分割するタイミング信号と入力信号3から
入力される信号により2フレーム間にわたり階調制御を
行って、この階調信号発生回路5において8階調の信号
を発生させる。
【0037】一方、入力端子1より入力される信号によ
り階調数記憶回路4より階調数信号を階調選択回路6に
出力する。
【0038】階調選択回路6では、階調信号発生回路5
から入力された信号と階調数記憶回路4から入力された
信号により階調信号を出力ドライバ7に選択して出力す
る。出力ドライバ7では、階調選択回路6から出力され
た階調信号を増幅して出力端子8に出力し、出力端子8
からは表示階調に必要な時間点灯レベルが出力される。
【0039】ところで、第1の実施形態において複数あ
る出力ドライバが同一のタイミングで動作する場合、8
階調の場合を例にとると入力端子1よりの入力信号が0
〜4の場合には、(2n+1)フレーム目は全出力ドラ
イバより非点灯レベルとなり2nフレーム目のみに点灯
レベルが出力される。このような場合に対処するため
に、隣り合う出力ドライバの2nフレーム目と(2n+
1)フレーム目の関係を逆転させる。この場合における
2k番目と(2k+1)番目の出力ドライバの2nフレ
ーム目と(2n+1)フレーム目の出力波形を図4に示
す。
【0040】以上説明したように、第1の実施形態に係
る多階調出力回路100は、階調数を入力する入力端子
1と、1ライン選択時間を複数に分割するタイミング信
号を入力する入力端子2と、フレーム信号を入力する入
力端子3と、入力端子1からの入力信号により階調数信
号を出力する階調数記憶回路4と、入力端子2,3から
の入力信号により2つのフレーム間にわたる階調信号を
発生する階調信号発生回路5と、階調数記憶回路4の階
調数信号及び階調信号発生回路5の階調信号により表示
する階調に必要なパルス幅の階調信号を選択し出力する
階調選択回路6と、階調選択回路6からの階調信号によ
り表示階調に必要な時間、点灯レベルを出力する出力ド
ライバ7と、出力信号を出力する出力端子8とを備え、
入力端子3からの入力信号によって2フレーム間にわた
りパルス幅変調を行うようにしているので、従来例に比
べ階調発生のための基本タイミングの周波数を半分にす
ることができ、また、周波数を低減することにより消費
電流を低減することができる。
【0041】また、図4に示すように、隣り合う出力ド
ライバの2nフレーム目と(2n+1)フレーム目の関
係を逆転させることにより各フレーム間で液晶パネルに
印加される電圧が平均化され、フリッカー等の発生を抑
制することができ、高品位な表示を行うことができる。
【0042】図5は本発明の第2の実施形態に係る多階
調出力回路の構成を示すブロック図であり、図6はその
詳細な回路構成図である。本実施形態に係る多階調出力
回路の説明にあたり、図1と同一構成部分には同一符号
を付している。
【0043】図5において、200は液晶パネルの階調
表示を行う液晶表示装置において、パルス幅変調制御を
行う多階調出力回路であり、多階調出力回路200は、
階調数を入力する入力端子1と、1ライン選択時間を複
数に分割するタイミング信号を入力する入力端子2と、
フレーム信号を入力する入力端子3と、入力端子1から
の入力信号により階調数信号を出力する階調数記憶回路
21(階調数記憶手段)と、入力端子3から入力される
フレーム信号を分周する分周回路22(分周手段)と、
分周された信号と入力端子2から入力される1ライン選
択時間を複数に分割するタイミング信号により複数のフ
レーム間にわたり制御される階調信号を発生する階調信
号発生回路23(階調信号発生手段)と、階調数記憶回
路21の階調数信号及び階調信号発生回路23の階調信
号により表示する階調に必要なパルス幅の階調信号を選
択し出力する階調選択回路24(階調選択手段)と、階
調選択回路24からの階調信号により表示階調に必要な
時間、点灯レベルを出力する出力ドライバ7と、出力信
号を出力する出力端子8とから構成されている。
【0044】上記階調数記憶回路21、分周回路22、
階調信号発生回路23及び階調選択回路24は、全体と
して複数のフレーム間にわたりパルス幅変調制御を行う
制御手段25を構成する。
【0045】すなわち、入力端子1は階調数記憶回路2
1に接続され、入力端子2は階調信号発生回路23に接
続され、入力端子3は分周回路22に接続され、分周回
路22の出力信号が階調信号発生回路23に出力され、
階調信号発生回路23の出力信号と階調記憶回路21の
出力信号が階調選択回路24に出力され、階調選択回路
24の出力信号が出力ドライバ7に出力され、出力ドラ
イバ7の出力信号が出力端子8を介して出力される構成
となっている。
【0046】図6は上記多階調出力回路200の回路構
成図であり、16階調表示を行う場合の回路例を示す。
【0047】この図において、分周回路22は、D−フ
リップフロップ回路31、NOR回路32及びNAND
回路33から構成され、階調信号発生回路23は、D−
フリップフロップ回路34、NOR回路35、AND回
路36、NAND回路37及びインバータから構成さ
れ、また、階調選択回路24は、階調数記憶回路21か
ら出力された複数の出力レベルを反転するインバータ3
8、階調数記憶回路21からの出力レベル及びその反転
信号と階調信号発生回路23出力とAND論理をとる複
数のAND回路39から構成される。
【0048】また、上記階調数記憶回路21は、入力端
子1からの入力信号に対応する階調数信号を出力するも
ので、本実施形態では入力信号に対する出力レベルは出
力端子13,14,15,16より出力される。入力信
号に応じてあらかじめ設定した階調数信号が出力できる
構成であればよく、論理回路、レジスタ、半導体メモリ
等により構成できる。
【0049】入力端子1より入力された入力信号に対す
る階調数記憶回路21の出力端子13,14,15,1
6から出力される出力レベルの関係は、表2で示され
る。
【0050】
【表2】
【0051】以下、上述のように構成された多階調出力
回路200の動作を説明する。本実施形態では、16階
調表示を行う場合を例にして述べる。
【0052】入力端子2には1ライン選択時間を複数に
分割するタイミング信号が入力され、入力端子3にはフ
レーム信号が入力される。また、入力端子1には上記表
2に従って階調数信号を階調数記憶回路21から出力す
るための入力信号が入力されるものとする。
【0053】まず、入力端子3から分周回路22にフレ
ーム信号を入力し、分周回路22では入力した信号を所
定分周(ここでは2分周)して階調信号発生回路23に
出力する。
【0054】また、入力端子2から階調信号発生回路2
3に1ライン選択時間を4分割する信号を入力し、階調
信号発生回路23では、分周回路22により入力端子3
から入力した信号を2分周した信号を基に、4フレーム
間にわたり階調制御を行って、16階調の信号をこの階
調信号発生回路23において発生させる。
【0055】また、入力信号1より入力される信号によ
り階調数記憶回路21より階調数を階調選択回路24に
出力する。
【0056】階調選択回路24では、階調信号発生回路
23より入力した信号と階調数記憶回路21より入力し
た信号により出力したい階調信号を出力ドライバ7に選
択して出力する。出力ドライバ7では、階調選択回路2
4から出力された階調信号を増幅して出力端子8に出力
し、出力端子8からは表示階調に必要な時間点灯レベル
が出力される。
【0057】上記の例では、入力端子2より1ライン選
択時間を4分割する信号を入力し、入力端子3より入力
した信号を分周回路22で2分周することにより16階
調信号を発生するようにしているが、入力端子2より1
ライン選択時間を2分割する信号を入力し、入力端子3
より入力した信号を分周回路22で4分周することによ
り16階調信号を発生することも可能である。
【0058】また、前記第1の実施形態において複数あ
る出力ドライバが同一のタイミングで動作する場合、入
力端子1からの入力信号が0〜4の場合には、あるフレ
ーム目は全出力ドライバより非点灯レベルとなり所定フ
レーム目のみに点灯レベルが出力される。このような場
合のために、前記第1の実施形態では隣り合う出力ドラ
イバの2nフレーム目と(2n+1)フレーム目の関係
を逆転させているが、第2の実施形態においても同様で
あるので、16階調を入力端子2より1ライン選択時間
を4分割する信号を入力し、入力端子3より入力した信
号を分周回路22で2分周するようにしている。入力端
子3より入力した信号を分周回路22で2分周した場合
を図8に示す。
【0059】以上説明したように、第2の実施形態に係
る多階調出力回路200は、入力端子1からの入力信号
により階調数信号を出力する階調数記憶回路21と、入
力端子3から入力されるフレーム信号を分周する分周回
路22と、分周された信号と入力端子2から入力される
1ライン選択時間を複数に分割するタイミング信号によ
り複数のフレーム間にわたり制御される階調信号を発生
する階調信号発生回路23と、階調数記憶回路21の階
調数信号及び階調信号発生回路23の階調信号により表
示する階調に必要なパルス幅の階調信号を選択し出力す
る階調選択回路24と、階調選択回路24からの階調信
号により表示階調に必要な時間、点灯レベルを出力する
出力ドライバ7とを備え、入力端子3から入力された信
号を分周して、より複数のフレーム間にわたりパルス幅
変調を行うことにしているので、より多階調な表示に対
しても基本タイミングの周波数が低減でき、より一層消
費電流を低減することができる。
【0060】また、第2の実施形態においても図8に示
すように各出力ドライバの出力波形のフレーム間の関係
をずらすことにより各フレーム間で液晶パネルに印加さ
れる電圧を平均化することによりフリッカー等の発生を
抑制することができ、高品位な表示を行うことができ
る。
【0061】したがって、このような優れた特長を有す
る多階調出力回路を、各種液晶表示パネルのドライバ等
に適用すれば、この多階調出力回路を用いた液晶表示装
置においてより低消費電流で高品位な表示を行うことが
できる。
【0062】なお、上記各実施形態に係る多階調出力回
路及び液晶表示装置を、例えば液晶テレビに適用するこ
とができるが、これに限定されるものではなく、パルス
幅変調制御により階調表示を行う装置であれば他の装
置、例えば液晶プロジェクタ等の多階調出力回路に用い
てもよいことは勿論である。
【0063】また、上記各実施形態では、階調数記憶回
路として、入力信号に対して表1、表2のような階調数
信号を出力する例を示したが、入力信号に対し所定の階
調数信号を出力するものであれば、必ずしも記憶回路に
限定されるものではない。また、表1、表2は一例であ
りどのような階調数信号であってもよいことは言うまで
もない。また、階調数記憶回路は、外付けするものであ
ってもよいことは勿論である。また、上記各実施形態で
は、表示処理の一例として図3、図4、図7、図8の波
形を示したが、複数のフレーム間にわたりパルス幅変調
制御を行うものであればどのような表示であってもよい
ことは言うまでもない。
【0064】さらに、上記液晶表示装置を構成するレジ
スタ、ゲート回路等の種類、数などは前述した上述の実
施形態に限られないことは言うまでもない。
【0065】
【発明の効果】本発明に係る多階調出力回路では、パル
ス幅変調制御を行う多階調出力回路において、複数のフ
レーム間にわたりパルス幅変調制御を行う制御手段を備
えて構成したので、消費電流を低減することができ、液
晶パネルに印加される電圧を平均化したフリッカー等の
発生を抑制して、高品位な表示を行うことができる。
【0066】また、本発明に係る多階調出力回路は、パ
ルス幅変調制御を行う多階調出力回路において、入力さ
れるフレーム信号を分周する分周手段と、分周手段によ
り分周された信号に基づいて複数のフレーム間にわたり
パルス幅変調制御を行う制御手段とを備えて構成したの
で、より多階調な表示に対しても消費電流を低減するこ
とができ、液晶パネルに印加される電圧を平均化したフ
リッカー等の発生を抑制することができ、高品位な表示
を行うことができる。
【0067】本発明に係る液晶表示装置では、複数のフ
レーム間にわたりパルス幅変調制御を行う制御手段を備
えて構成したので、消費電流を低減することができ、液
晶パネルに印加される電圧を平均化したフリッカー等の
発生を抑制して、高品位な液晶表示が実現できる。
【0068】また、本発明に係る液晶表示装置では、入
力されるフレーム信号を分周する分周手段と、分周手段
により分周された信号に基づいて複数のフレーム間にわ
たりパルス幅変調制御を行う制御手段とを備えて構成し
たので、より多階調な表示に対しても消費電流を低減す
ることができ、液晶パネルに印加される電圧を平均化し
たフリッカー等の発生を抑制することができ、高品位な
液晶表示が実現できる。
【図面の簡単な説明】
【図1】本発明を適用した第1の実施形態に係る多階調
出力回路及び液晶表示装置の構成を示すブロック図であ
る。
【図2】上記多階調出力回路の8階調表示を行う場合の
回路構成図である。
【図3】上記多階調出力回路の動作を説明するためのタ
イミングチャートである。
【図4】上記多階調出力回路の動作を説明するためのタ
イミングチャートである。
【図5】本発明を適用した第2の実施形態に係る多階調
出力回路及び液晶表示装置の構成を示すブロック図であ
る。
【図6】上記多階調出力回路の16階調表示を行う場合
の回路構成図である。
【図7】上記多階調出力回路の動作を説明するためのタ
イミングチャートである。
【図8】上記多階調出力回路の動作を説明するためのタ
イミングチャートである。
【図9】従来の液晶表示装置のパルス変調動作を説明す
るためのタイミングチャートである。
【符号の説明】
1 入力端子(第1入力端子)、2 入力端子(第2入
力端子)、3 入力端子(第3入力端子)、4,21
階調数記憶回路(階調数記憶手段)、5,23階調信号
発生回路(階調信号発生手段)、6,24 階調選択回
路(階調選択手段)、7 出力ドライバ、8 出力端
子、9,25 制御手段、22 分周回路(分周手
段)、100,200 多階調出力回路

Claims (16)

    【特許請求の範囲】
  1. 【請求項1】 パルス幅変調制御を行う多階調出力回路
    において、 複数のフレーム間にわたりパルス幅変調制御を行う制御
    手段を備えたことを特徴とする多階調出力回路。
  2. 【請求項2】 パルス幅変調制御を行う多階調出力回路
    において、 入力されるフレーム信号を分周する分周手段と、 前記分周手段により分周された信号に基づいて複数のフ
    レーム間にわたりパルス幅変調制御を行う制御手段とを
    備えたことを特徴とする多階調出力回路。
  3. 【請求項3】 前記制御手段は、1ライン選択時間を複
    数に分割するタイミング信号と前記フレーム信号又は前
    記分周手段により分周された信号に基づいて複数のフレ
    ーム間にわたる階調信号を発生する階調信号発生手段を
    備えたことを特徴とする請求項1又は2の何れかに記載
    の多階調出力回路。
  4. 【請求項4】 パルス幅変調制御を行う多階調出力回路
    において、 階調数信号を指定する入力信号を入力する第1入力端子
    と、 1ライン選択時間を複数に分割するタイミング信号を入
    力する第2入力端子と、 フレーム信号を入力する第3入力端子と、 前記タイミング信号及び前記フレーム信号に基づいて複
    数のフレーム間にわたる階調信号を発生する階調信号発
    生手段と、 前記第1入力端子からの入力信号に基づいて前記階調数
    信号を出力する階調数記憶手段と、 前記階調信号発生手段により発生した階調信号と前記階
    調数記憶手段からの階調数信号に基づいて表示する階調
    に必要なパルス幅の階調信号を選択する階調選択手段
    と、 前記階調選択手段により選択された階調信号により表示
    階調に必要な時間、点灯レベルを出力する出力ドライバ
    とを備えたことを特徴とする多階調出力回路。
  5. 【請求項5】 パルス幅変調制御を行う多階調出力回路
    において、 階調数信号を指定する入力信号を入力する第1入力端子
    と、 1ライン選択時間を複数に分割するタイミング信号を入
    力する第2入力端子と、 フレーム信号を入力する第3入力端子と、 前記フレーム信号を分周する分周手段と、 前記分周手段により分周された信号及び前記タイミング
    信号に基づいて複数のフレーム間にわたり制御される階
    調信号を出力する階調信号発生手段と、 前記第1入力端子からの入力信号に基づいて前記階調数
    信号を出力する階調数記憶手段と、 前記階調信号発生手段により発生した階調信号と前記階
    調数記憶手段からの階調数信号に基づいて表示する階調
    に必要なパルス幅の階調信号を選択する階調選択手段
    と、 前記階調選択手段により選択された階調信号により表示
    階調に必要な時間、点灯レベルを出力する出力ドライバ
    とを備えたことを特徴とする多階調出力回路。
  6. 【請求項6】 前記階調数記憶手段は、 入力信号に対する所定の出力レベルパターンを記憶して
    おり、 前記入力信号に応じて階調数信号を出力することを特徴
    とする請求項4又は5の何れかに記載の多階調出力回
    路。
  7. 【請求項7】 上記請求項4又は5の何れかに記載の多
    階調出力回路において、 前記出力ドライバは、所定信号電極群ごとに複数の出力
    ドライバ群からなり、 複数ある出力ドライバ群の隣り合う出力ドライバの階調
    信号を、前記フレーム信号のL区間、H区間における関
    係を逆転させるように制御することを特徴とする多階調
    出力回路。
  8. 【請求項8】 上記請求項5に記載の多階調出力回路に
    おいて、 前記フレーム信号の分周数の2倍の数の出力ドライバを
    1つの組としその中の出力ドライバの階調信号を、1フ
    レームずつずらすように制御することを特徴とする多階
    調出力回路。
  9. 【請求項9】 複数の走査電極と信号電極とをマトリク
    ス状に配列した液晶表示パネルにパルス幅変調制御によ
    り階調表示を行う液晶表示装置において、 複数のフレーム間にわたりパルス幅変調制御を行う制御
    手段を備えたことを特徴とする液晶表示装置。
  10. 【請求項10】 複数の走査電極と信号電極とをマトリ
    クス状に配列した液晶表示パネルにパルス幅変調制御に
    より階調表示を行う液晶表示装置において、 入力されるフレーム信号を分周する分周手段と、 前記分周手段により分周された信号に基づいて複数のフ
    レーム間にわたりパルス幅変調制御を行う制御手段とを
    備えたことを特徴とする液晶表示装置。
  11. 【請求項11】 前記制御手段は、1ライン選択時間を
    複数に分割するタイミング信号と前記フレーム信号又は
    前記分周手段により分周された信号に基づいて複数のフ
    レーム間にわたる階調信号を発生する階調信号発生手段
    を備えたことを特徴とする請求項9又は10の何れかに
    記載の液晶表示装置。
  12. 【請求項12】 複数の走査電極と信号電極とをマトリ
    クス状に配列した液晶表示パネルにパルス幅変調制御に
    より階調表示を行う液晶表示装置において、 階調数信号を指定する入力信号を入力する第1入力端子
    と、 1ライン選択時間を複数に分割するタイミング信号を入
    力する第2入力端子と、 フレーム信号を入力する第3入力端子と、 前記タイミング信号及び前記フレーム信号に基づいて複
    数のフレーム間にわたる階調信号を発生する階調信号発
    生手段と、 前記第1入力端子からの入力信号に基づいて階調数信号
    を出力する階調数記憶手段と、 前記階調信号発生手段により発生した階調信号と前記階
    調数記憶手段からの階調数信号に基づいて表示する階調
    に必要なパルス幅の階調信号を選択する階調選択手段
    と、 前記階調選択手段により選択された階調信号により表示
    階調に必要な時間、点灯レベルを出力する出力ドライバ
    とを備えたことを特徴とする液晶表示装置。
  13. 【請求項13】 複数の走査電極と信号電極とをマトリ
    クス状に配列した液晶表示パネルにパルス幅変調制御に
    より階調表示を行う液晶表示装置において、 階調数信号を指定する入力信号を入力する第1入力端子
    と、 1ライン選択時間を複数に分割するタイミング信号を入
    力する第2入力端子と、 フレーム信号を入力する第3入力端子と、 前記フレーム信号を分周する分周手段と、 前記分周手段により分周された信号及び前記タイミング
    信号に基づいて複数のフレーム間にわたり制御される階
    調信号を出力する階調信号発生手段と、 前記第1入力端子からの入力信号に基づいて階調数信号
    を出力する階調数記憶手段と、 前記階調信号発生手段により発生した階調信号と前記階
    調数記憶手段からの階調数信号に基づいて表示する階調
    に必要なパルス幅の階調信号を選択する階調選択手段
    と、 前記階調選択手段により選択された階調信号により表示
    階調に必要な時間、点灯レベルを出力する出力ドライバ
    とを備えたことを特徴とする液晶表示装置。
  14. 【請求項14】 前記階調数記憶手段は、 入力信号に対する所定の出力レベルパターンを記憶して
    おり、 前記入力信号に応じて表示する階調数信号を出力するこ
    とを特徴とする請求項12又は13の何れかに記載の液
    晶表示装置。
  15. 【請求項15】 上記請求項12又は13の何れかに記
    載の液晶表示装置において、 前記出力ドライバは、所定信号電極群ごとに複数の出力
    ドライバ群からなり、 複数ある出力ドライバ群の隣り合う出力ドライバの階調
    信号を、前記フレーム信号のL区間、H区間における関
    係を逆転させるように制御することを特徴とする液晶表
    示装置。
  16. 【請求項16】 上記請求項13に記載の液晶表示装置
    において、 前記フレーム信号の分周数の2倍の数の出力ドライバを
    1つの組としその中の出力ドライバの階調信号を、1フ
    レームずつずらすように制御することを特徴とする液晶
    表示装置。
JP9168581A 1996-10-16 1997-06-25 多階調出力回路及び液晶表示装置 Withdrawn JPH10177370A (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP9168581A JPH10177370A (ja) 1996-10-16 1997-06-25 多階調出力回路及び液晶表示装置
TW086113313A TW337577B (en) 1996-10-16 1997-09-13 Gray shade signal generating circuit and the LCD
EP97116179A EP0837444A3 (en) 1996-10-16 1997-09-17 Gray-scale signal generating circuit for a matrix-addressed liquid crystal display
US08/944,436 US6239781B1 (en) 1996-10-16 1997-10-06 Gray-scale signal generating circuit and liquid crystal display
KR1019970051869A KR100337406B1 (ko) 1996-10-16 1997-10-09 그레이-스케일신호발생회로및액정디스플레이
CNB971211345A CN1159691C (zh) 1996-10-16 1997-10-16 灰阶信号发生电路及方法和液晶显示器

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP8-273284 1996-10-16
JP27328496 1996-10-16
JP9168581A JPH10177370A (ja) 1996-10-16 1997-06-25 多階調出力回路及び液晶表示装置

Publications (1)

Publication Number Publication Date
JPH10177370A true JPH10177370A (ja) 1998-06-30

Family

ID=26492235

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9168581A Withdrawn JPH10177370A (ja) 1996-10-16 1997-06-25 多階調出力回路及び液晶表示装置

Country Status (6)

Country Link
US (1) US6239781B1 (ja)
EP (1) EP0837444A3 (ja)
JP (1) JPH10177370A (ja)
KR (1) KR100337406B1 (ja)
CN (1) CN1159691C (ja)
TW (1) TW337577B (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006509257A (ja) * 2002-12-04 2006-03-16 トムソン ライセンシング 均一化したパルス幅セグメントを有するパルス幅変調方式のディスプレイ
KR100731404B1 (ko) 2006-01-19 2007-06-21 매크로블록 인코포레이티드 펄스폭변조 방식의 발광다이오드 구동소자
JP2008139393A (ja) * 2006-11-30 2008-06-19 Casio Comput Co Ltd 液晶表示装置、液晶表示装置の駆動装置、液晶表示装置の駆動方法

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6198469B1 (en) * 1998-07-01 2001-03-06 Ignatius B. Tjandrasuwita “Frame-rate modulation method and apparatus to generate flexible grayscale shading for super twisted nematic displays using stored brightness-level waveforms”
JP4637315B2 (ja) * 1999-02-24 2011-02-23 株式会社半導体エネルギー研究所 表示装置
US7193594B1 (en) * 1999-03-18 2007-03-20 Semiconductor Energy Laboratory Co., Ltd. Display device
US7145536B1 (en) * 1999-03-26 2006-12-05 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US6952194B1 (en) 1999-03-31 2005-10-04 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US6753854B1 (en) 1999-04-28 2004-06-22 Semiconductor Energy Laboratory Co., Ltd. Display device
KR100291770B1 (ko) * 1999-06-04 2001-05-15 권오경 액정표시장치
WO2001030066A1 (en) * 1999-10-21 2001-04-26 Mandl William J System for digitally driving addressable pixel matrix
GB9925054D0 (en) * 1999-10-23 1999-12-22 Koninkl Philips Electronics Nv Display arrangement
US6456301B1 (en) * 2000-01-28 2002-09-24 Intel Corporation Temporal light modulation technique and apparatus
JP3739663B2 (ja) * 2000-06-01 2006-01-25 シャープ株式会社 信号転送システム、信号転送装置、表示パネル駆動装置、および表示装置
WO2002007141A1 (en) * 2000-07-13 2002-01-24 Koninklijke Philips Electronics N.V. Liquid crystal display apparatus and method for driving the same with active addressing of a group of scan lines and gradations obtained by time modulation based on a non-binary division of the frame duration
JP3620434B2 (ja) * 2000-07-26 2005-02-16 株式会社日立製作所 情報処理システム
JP2002175060A (ja) * 2000-09-28 2002-06-21 Sharp Corp 液晶駆動装置およびそれを備えた液晶表示装置
TW540028B (en) * 2000-12-22 2003-07-01 Hunet Inc Liquid crystal driving apparatus and tone display method
GB2373121A (en) * 2001-03-10 2002-09-11 Sharp Kk Frame rate controller
AU2002365574A1 (en) * 2001-11-21 2003-06-10 Silicon Display Incorporated Method and system for driving a pixel with single pulse chains
WO2005039167A2 (en) * 2003-10-17 2005-04-28 Leapfrog Enterprises, Inc. Frame rate control systems and methods
KR20050094017A (ko) * 2004-03-17 2005-09-26 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 구동회로
JP4116595B2 (ja) * 2004-06-30 2008-07-09 ファナック株式会社 モータ制御装置
US20060044291A1 (en) * 2004-08-25 2006-03-02 Willis Thomas E Segmenting a waveform that drives a display
JP4400401B2 (ja) * 2004-09-30 2010-01-20 セイコーエプソン株式会社 電気光学装置とその駆動方法及び電子機器
KR102322708B1 (ko) 2014-12-24 2021-11-09 엘지디스플레이 주식회사 유기 발광 다이오드 표시장치와 그 소자 특성 센싱 방법
CN109637415A (zh) 2018-12-29 2019-04-16 武汉华星光电技术有限公司 扫描信号生成方法、装置及电子设备

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3686428T2 (de) * 1985-03-08 1993-01-14 Ascii Corp Anzeigesteuersystem.
JPS6217731A (ja) * 1985-07-16 1987-01-26 Seiko Epson Corp 液晶表示式受像装置の駆動方式
GB8728434D0 (en) * 1987-12-04 1988-01-13 Emi Plc Thorn Display device
FR2633764B1 (fr) * 1988-06-29 1991-02-15 Commissariat Energie Atomique Procede et dispositif de commande d'un ecran matriciel affichant des niveaux de gris
KR900702501A (ko) * 1988-09-16 1990-12-07 원본미기재 평판 그래픽 디스플레이를 위한 그레이 스케일 방법 및 회로
JP2734570B2 (ja) * 1988-11-08 1998-03-30 ヤマハ株式会社 液晶表示回路
JPH04287584A (ja) * 1991-03-18 1992-10-13 Toshiba Corp 液晶表示装置
US5459495A (en) * 1992-05-14 1995-10-17 In Focus Systems, Inc. Gray level addressing for LCDs
US5485173A (en) * 1991-04-01 1996-01-16 In Focus Systems, Inc. LCD addressing system and method
US5347294A (en) * 1991-04-17 1994-09-13 Casio Computer Co., Ltd. Image display apparatus
US5489918A (en) * 1991-06-14 1996-02-06 Rockwell International Corporation Method and apparatus for dynamically and adjustably generating active matrix liquid crystal display gray level voltages
US5959603A (en) * 1992-05-08 1999-09-28 Seiko Epson Corporation Liquid crystal element drive method, drive circuit, and display apparatus
US5877738A (en) * 1992-03-05 1999-03-02 Seiko Epson Corporation Liquid crystal element drive method, drive circuit, and display apparatus
EP0666009B1 (en) * 1993-06-30 1999-11-03 Koninklijke Philips Electronics N.V. Matrix display systems and methods of operating such systems

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006509257A (ja) * 2002-12-04 2006-03-16 トムソン ライセンシング 均一化したパルス幅セグメントを有するパルス幅変調方式のディスプレイ
KR100731404B1 (ko) 2006-01-19 2007-06-21 매크로블록 인코포레이티드 펄스폭변조 방식의 발광다이오드 구동소자
JP2007193295A (ja) * 2006-01-19 2007-08-02 Macroblock Inc パルス幅変調可能なled駆動集積回路装置
JP2008139393A (ja) * 2006-11-30 2008-06-19 Casio Comput Co Ltd 液晶表示装置、液晶表示装置の駆動装置、液晶表示装置の駆動方法

Also Published As

Publication number Publication date
TW337577B (en) 1998-08-01
KR100337406B1 (ko) 2002-09-18
KR19980032707A (ko) 1998-07-25
EP0837444A3 (en) 1998-06-17
CN1159691C (zh) 2004-07-28
CN1181571A (zh) 1998-05-13
US6239781B1 (en) 2001-05-29
EP0837444A2 (en) 1998-04-22

Similar Documents

Publication Publication Date Title
JPH10177370A (ja) 多階調出力回路及び液晶表示装置
JP3620434B2 (ja) 情報処理システム
US6249270B1 (en) Liquid crystal display device, drive circuit for liquid crystal display device, and method for driving liquid crystal display device
JP2590456B2 (ja) 液晶表示装置
JP2003233358A (ja) 液晶ドライバ及び液晶ディスプレイ装置
JP3059048B2 (ja) 液晶表示装置及びその駆動方法
JP2002236474A (ja) 液晶表示装置及びその駆動方法
JP2010170144A (ja) 表示制御方法及び装置
JPH10116055A (ja) 表示装置
JPH06301356A (ja) 液晶表示装置の駆動回路
US20110157130A1 (en) Driving method of electro optical device, driving device of electro optical device, electro optical device, and electronic instrument
JP2003084717A (ja) 駆動電圧パルス制御装置、階調信号処理装置、階調制御装置、および画像表示装置
JP3309934B2 (ja) 表示装置
JP3415689B2 (ja) 液晶表示装置
JP3549127B2 (ja) 液晶表示装置
JP4765495B2 (ja) 駆動回路
JP3172450B2 (ja) 画像情報処理装置
JP2003005152A (ja) 液晶表示装置
JPH10207436A (ja) 表示装置の駆動回路
JP2001166742A (ja) 液晶表示装置
JP2004093666A (ja) 液晶駆動装置及び液晶駆動方法
JP2001075072A (ja) 液晶表示装置
JPH0682753A (ja) 液晶表示装置の駆動方式
JPH075436A (ja) 液晶表示装置の駆動回路
JP2006119417A (ja) 表示装置用駆動装置

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20040907