JP2008139393A - 液晶表示装置、液晶表示装置の駆動装置、液晶表示装置の駆動方法 - Google Patents
液晶表示装置、液晶表示装置の駆動装置、液晶表示装置の駆動方法 Download PDFInfo
- Publication number
- JP2008139393A JP2008139393A JP2006323185A JP2006323185A JP2008139393A JP 2008139393 A JP2008139393 A JP 2008139393A JP 2006323185 A JP2006323185 A JP 2006323185A JP 2006323185 A JP2006323185 A JP 2006323185A JP 2008139393 A JP2008139393 A JP 2008139393A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- pwm
- phase
- segment
- common
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
【課題】 ディジタル回路のみにて実現でき、かつ、高周波の発生を抑制する。
【解決手段】 駆動装置10のPWM変換器24は、各セグメント線についての電位の組を示す信号の系列であるセグメント指定信号の各々を受け入れ、1フェーズにおける異なる電位の組に相当する第1のPWM信号を出力するとともに、各コモン線についての電位の組を示す信号の系列であるコモン指定信号の各々を受け入れ、1フェーズにおける異なる電位の組に相当する第2のPWM信号を出力する。PWM変換器24は、各電位について、当該電位を表す1/2nフェーズの区間のPWMパターン信号であって、少なくとも全てが同一とはならないPWMパターン信号を2(n−1)回生成することにより、セグメント線およびコモン線のそれぞれのPWM信号を生成する。第1のPMW信号は、セグメント線に、それぞれ出力され、第2のPWM信号は、コモン線にそれぞれ出力される。
【選択図】 図1
Description
COM1:フェーズ1
COM2:フェーズ2
COM3:フェーズ3
: :
COM7:フェーズ7
セグメント線は、所望の複数のフェーズで選択的に電位差をもたせ、コモン線において生じた電位差と、セグメント線に選択的に持たせた電位差とが最大になったときに、コモン線とセグメント線とが交差する位置の液晶素子が点灯する。図19の例では、複数(たとえばN本)のセグメント線のうち、第p番のセグメント線SEGp(p=1、2、・・・、(N−1))において、フェーズ0(COM0)およびフェーズ2(COM2)のみで点灯し、それ以外では消灯となる。なお、上記例では、電位差が「電位V4−電位V0」であるときには点灯、電位差が「電位V3−電位V1」であるときには消灯となる。
N本のセグメント線の各々に出力するセグメント信号であって、各セグメント線において、前記Mフェーズのそれぞれに、対応するコモン線の表示状態を示すようなセグメント信号を生成する液晶表示装置の駆動装置であって、
ホストコンピュータから与えられ、メモリに一時的に記憶されたグラフィックデータから、前記セグメント線の各々に関して、1フェーズの表示状態を示すために、前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる電位の組を示す信号の系列であるセグメント指定信号を生成するセグメント信号変換手段と、
前記コモン線の各々に関して、何れかの1フェーズにおいてアクティブを示す前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる電位の組を示す信号、並びに、他のフェーズにおいては、非アクティブを示す前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる他の電位の組を示す信号の系列であるコモン指定信号を生成するコモン信号変換手段と、
前記セグメント指定信号の各々を受け入れ、前記1フェーズにおける異なる電位の組に相当する第1のPWM信号を出力するとともに、前記コモン指定信号の各々を受け入れ、前記1フェーズにおける異なる電位の組に相当する第2のPWM信号を出力するPWM変換手段であって、
各電位について、当該電位を表す1/2nフェーズの区間のPWMパターン信号であって、少なくとも全てが同一とはならないPWMパターン信号を2(n−1)回生成することにより、前記セグメント線および前記コモン線のそれぞれのPWM信号を生成するように構成されたPWM変換手段と、を備え、
前記PWM変換手段から出力された前記第1のPMW信号を、前記セグメント線に、それぞれ出力するとともに、前記第2のPWM信号を、前記コモン線にそれぞれ出力するように構成されたことを特徴とする液晶表示装置の駆動装置により達成される。
前記PMW変換手段が、前記変調信号にしたがって、前記PWMパターン信号を選択するように構成されている。
前記1/2nフェーズごとに、カウント値の初期値をロードすることにより、前記1/2nフェーズごとに、当該カウント値の初期値に基づくPWMパターン信号を生成する。
前記PMW変換手段が、前記変調信号に示す値をカウンタの初期値として、PWMパターン信号を生成するように構成されている。
N本のセグメント線の各々に出力するセグメント信号であって、各セグメント線において、前記Mフェーズのそれぞれに、対応するコモン線の表示状態を示すようなセグメント信号を生成する液晶表示装置の駆動装置であって、
ホストコンピュータから与えられ、メモリに一時的に記憶されたグラフィックデータから、前記セグメント線の各々に関して、1フェーズの表示状態を示すために、前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる電位の組を示す信号の系列であるセグメント指定信号を生成するセグメント信号変換手段と、
前記コモン線の各々に関して、何れかの1フェーズにおいてアクティブを示す前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる電位の組を示す信号、並びに、他のフェーズにおいては、非アクティブを示す前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる他の電位の組を示す信号の系列であるコモン指定信号を生成するコモン信号変換手段と、
前記セグメント指定信号の各々を受け入れ、前記1フェーズにおける異なる電位の組に相当する第1のPWM信号を出力するとともに、前記コモン指定信号の各々を受け入れ、前記1フェーズにおける異なる電位の組に相当する第2のPWM信号を出力するPWM変換手段であって、
各電位について、当該電位を表す1/2nフェーズの区間のPWMパターン信号であって、少なくとも全てが同一とはならないPWMパターン信号を2(n−1)回生成することにより、前記セグメント線および前記コモン線のそれぞれのPWM信号を生成するように構成されたPWM変換手段と、を備え、
前記PWM変換手段から出力された前記第1のPMW信号を、前記セグメント線に、それぞれ出力するとともに、前記第2のPWM信号を、前記コモン線にそれぞれ出力するように構成された駆動装置、並びに、
前記コモン線、および、前記セグメント線を受け入れ、前記コモン線および前記セグメント線の交差点にそれぞれ画素形成部を備えた液晶表示部を備えたことを特徴とする液晶表示装置により達成される。
N本のセグメント線の各々に出力するセグメント信号であって、各セグメント線において、前記Mフェーズのそれぞれに、対応するコモン線の表示状態を示すようなセグメント信号を生成する液晶表示装置の駆動方法であって、
ホストコンピュータから与えられ、メモリに一時的に記憶されたグラフィックデータから、前記セグメント線の各々に関して、1フェーズの表示状態を示すために、前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる電位の組を示す信号の系列であるセグメント指定信号を生成するセグメント信号変換ステップと、
前記コモン線の各々に関して、何れかの1フェーズにおいてアクティブを示す前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる電位の組を示す信号、並びに、他のフェーズにおいては、非アクティブを示す前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる他の電位の組を示す信号の系列であるコモン指定信号を生成するコモン信号変換ステップと、
前記セグメント指定信号の各々を受け入れ、前記1フェーズにおける異なる電位の組に相当する第1のPWM信号を出力するとともに、前記コモン指定信号の各々を受け入れ、前記1フェーズにおける異なる電位の組に相当する第2のPWM信号を出力するPWM変換ステップであって、
各電位について、当該電位を表す1/2nフェーズの区間のPWMパターン信号であって、少なくとも全てが同一とはならないPWMパターン信号を2(n−1)回生成することにより、前記セグメント線および前記コモン線のそれぞれのPWM信号を生成するように構成されたPWM変換ステップと、を備え、
前記PWM変換手段から出力された前記第1のPMW信号を、前記セグメント線に、それぞれ出力するとともに、前記第2のPWM信号を、前記コモン線にそれぞれ出力するように構成されたことを特徴とする液晶表示装置の駆動方法により達成される。
1/2nフェーズごとに、前記複数のPWMパターン信号から何れか1つを選択する選択するステップと、を有する。
前記PMW変換ステップにおいて、前記変調信号にしたがって、前記PWMパターン信号を選択するように構成されている。
前記1/2nフェーズごとに、カウンタのカウント値の初期値をロードすることにより、前記1/2nフェーズごとに、当該カウント値の初期値に基づくPWMパターン信号を生成するステップを有する。
前記PMW変換ステップにおいて、前記変調信号に示す値をカウンタの初期値として、PWMパターン信号を生成するように構成されている。
12 I/F
14 タイミング発生器
16 RAM
18 データ変換器
20 セグメント信号変換器
22 コモン信号変換器
24 PWM変換器
Claims (12)
- M本のコモン線の各々に出力するコモン信号であって、各コモン線について、Mフェーズからなる1フレームにおいて、ある1フェーズのみでアクティブ状態を示すようなコモン信号、および、
N本のセグメント線の各々に出力するセグメント信号であって、各セグメント線において、前記Mフェーズのそれぞれに、対応するコモン線の表示状態を示すようなセグメント信号を生成する液晶表示装置の駆動装置であって、
ホストコンピュータから与えられ、メモリに一時的に記憶されたグラフィックデータから、前記セグメント線の各々に関して、1フェーズの表示状態を示すために、前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる電位の組を示す信号の系列であるセグメント指定信号を生成するセグメント信号変換手段と、
前記コモン線の各々に関して、何れかの1フェーズにおいてアクティブを示す前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる電位の組を示す信号、並びに、他のフェーズにおいては、非アクティブを示す前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる他の電位の組を示す信号の系列であるコモン指定信号を生成するコモン信号変換手段と、
前記セグメント指定信号の各々を受け入れ、前記1フェーズにおける異なる電位の組に相当する第1のPWM信号を出力するとともに、前記コモン指定信号の各々を受け入れ、前記1フェーズにおける異なる電位の組に相当する第2のPWM信号を出力するPWM変換手段であって、
各電位について、当該電位を表す1/2nフェーズの区間のPWMパターン信号であって、少なくとも全てが同一とはならないPWMパターン信号を2(n−1)回生成することにより、前記セグメント線および前記コモン線のそれぞれのPWM信号を生成するように構成されたPWM変換手段と、を備え、
前記PWM変換手段から出力された前記第1のPMW信号を、前記セグメント線に、それぞれ出力するとともに、前記第2のPWM信号を、前記コモン線にそれぞれ出力するように構成されたことを特徴とする液晶表示装置の駆動装置。 - 前記PWM変換手段が、各電位について異なる複数のPWMパターン信号を生成でき、1/2nフェーズごとに、前記複数のPWMパターン信号から何れか1つを選択する選択手段を有することを特徴とする請求項1に記載の液晶表示装置の駆動装置。
- 前記PWM変換手段に、ランダムな変調信号を与える変調信号生成手段を備え、
前記PMW変換手段の選択手段が、前記変調信号にしたがって、前記PWMパターン信号を選択するように構成されたことを特徴とする請求項2に記載の液晶表示装置の駆動装置。 - 前記PWM変換手段が、ロードされた初期値からカウントするカウンタを有し、当該カウント値にしたがって1/2nフェーズ周期のPWMパターン信号を生成し、
前記1/2nフェーズごとに、カウント値の初期値をロードすることにより、前記1/2nフェーズごとに、当該カウント値の初期値に基づくPWMパターン信号を生成することを特徴とする請求項1に記載の液晶表示装置の駆動装置。 - 前記PWM変換手段に、ランダムな変調信号を与える変調信号生成手段を備え、
前記PMW変換手段が、前記変調信号に示す値をカウンタの初期値として、PWMパターン信号を生成するように構成されたことを特徴とする請求項4に記載の液晶表示装置の駆動装置。 - 前記PWM変換手段が、PWMパターン信号を記憶するレジスタを有し、前記レジスタに、外部からPWMパターンがロード可能に構成されたことを特徴とする請求項1ないし5の何れか1項に記載の液晶表示装置の駆動装置。
- M本のコモン線の各々に出力するコモン信号であって、各コモン線について、Mフェーズからなる1フレームにおいて、ある1フェーズのみアクティブ状態を示すようなコモン信号、および、
N本のセグメント線の各々に出力するセグメント信号であって、各セグメント線において、前記Mフェーズのそれぞれに、対応するコモン線の表示状態を示すようなセグメント信号を生成する液晶表示装置の駆動装置であって、
ホストコンピュータから与えられ、メモリに一時的に記憶されたグラフィックデータから、前記セグメント線の各々に関して、1フェーズの表示状態を示すために、前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる電位の組を示す信号の系列であるセグメント指定信号を生成するセグメント信号変換手段と、
前記コモン線の各々に関して、何れかの1フェーズにおいてアクティブを示す前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる電位の組を示す信号、並びに、他のフェーズにおいては、非アクティブを示す前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる他の電位の組を示す信号の系列であるコモン指定信号を生成するコモン信号変換手段と、
前記セグメント指定信号の各々を受け入れ、前記1フェーズにおける異なる電位の組に相当する第1のPWM信号を出力するとともに、前記コモン指定信号の各々を受け入れ、前記1フェーズにおける異なる電位の組に相当する第2のPWM信号を出力するPWM変換手段であって、
各電位について、当該電位を表す1/2nフェーズの区間のPWMパターン信号であって、少なくとも全てが同一とはならないPWMパターン信号を2(n−1)回生成することにより、前記セグメント線および前記コモン線のそれぞれのPWM信号を生成するように構成されたPWM変換手段と、を備え、
前記PWM変換手段から出力された前記第1のPMW信号を、前記セグメント線に、それぞれ出力するとともに、前記第2のPWM信号を、前記コモン線にそれぞれ出力するように構成された駆動装置、並びに、
前記コモン線、および、前記セグメント線と接続され、前記コモン線および前記セグメント線の交差点にそれぞれ画素形成部を備えた液晶表示部を備えたことを特徴とする液晶表示装置。 - M本のコモン線の各々に出力するコモン信号であって、各コモン線について、Mフェーズからなる1フレームにおいて、ある1フェーズのみでアクティブ状態を示すようなコモン信号、および、
N本のセグメント線の各々に出力するセグメント信号であって、各セグメント線において、前記Mフェーズのそれぞれに、対応するコモン線の表示状態を示すようなセグメント信号を生成する液晶表示装置の駆動方法であって、
ホストコンピュータから与えられ、メモリに一時的に記憶されたグラフィックデータから、前記セグメント線の各々に関して、1フェーズの表示状態を示すために、前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる電位の組を示す信号の系列であるセグメント指定信号を生成するセグメント信号変換ステップと、
前記コモン線の各々に関して、何れかの1フェーズにおいてアクティブを示す前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる電位の組を示す信号、並びに、他のフェーズにおいては、非アクティブを示す前半の1/2フェーズおよび後半の1/2フェーズに割り当てるべき異なる他の電位の組を示す信号の系列であるコモン指定信号を生成するコモン信号変換ステップと、
前記セグメント指定信号の各々を受け入れ、前記1フェーズにおける異なる電位の組に相当する第1のPWM信号を出力するとともに、前記コモン指定信号の各々を受け入れ、前記1フェーズにおける異なる電位の組に相当する第2のPWM信号を出力するPWM変換ステップであって、
各電位について、当該電位を表す1/2nフェーズの区間のPWMパターン信号であって、少なくとも全てが同一とはならないPWMパターン信号を2(n−1)回生成することにより、前記セグメント線および前記コモン線のそれぞれのPWM信号を生成するように構成されたPWM変換ステップと、を備え、
前記PWM変換手段から出力された前記第1のPMW信号を、前記セグメント線に、それぞれ出力するとともに、前記第2のPWM信号を、前記コモン線にそれぞれ出力するように構成されたことを特徴とする液晶表示装置の駆動方法。 - 前記PWM変換ステップにおいて、各電位について異なる複数のPWMパターン信号を生成するステップと、
1/2nフェーズごとに、前記複数のPWMパターン信号から何れか1つを選択する選択するステップと、を有することを特徴とする請求項8に記載の液晶表示装置の駆動方法。 - ランダムな変調信号を生成する変調信号生成ステップを備え、
前記PMW変換ステップにおいて、前記変調信号にしたがって、前記PWMパターン信号を選択するように構成されたことを特徴とする請求項9に記載の液晶表示装置の駆動方法。 - 前記PWM変換ステップにおいて、
前記1/2nフェーズごとに、カウンタのカウント値の初期値をロードすることにより、前記1/2nフェーズごとに、当該カウント値の初期値に基づくPWMパターン信号を生成するステップを有することを特徴とする請求項8に記載の液晶表示装置の駆動方法。 - ランダムな変調信号を生成する変調信号生成ステップを備え、
前記PMW変換ステップにおいて、前記変調信号に示す値をカウンタの初期値として、PWMパターン信号を生成するように構成されたことを特徴とする請求項11に記載の液晶表示装置の駆動方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006323185A JP4840107B2 (ja) | 2006-11-30 | 2006-11-30 | 液晶表示装置、液晶表示装置の駆動装置、液晶表示装置の駆動方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006323185A JP4840107B2 (ja) | 2006-11-30 | 2006-11-30 | 液晶表示装置、液晶表示装置の駆動装置、液晶表示装置の駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008139393A true JP2008139393A (ja) | 2008-06-19 |
JP4840107B2 JP4840107B2 (ja) | 2011-12-21 |
Family
ID=39600956
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006323185A Active JP4840107B2 (ja) | 2006-11-30 | 2006-11-30 | 液晶表示装置、液晶表示装置の駆動装置、液晶表示装置の駆動方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4840107B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109932569A (zh) * | 2019-03-29 | 2019-06-25 | 深圳市明微电子股份有限公司 | 信号占空比检测电路及信号占空比检测方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08327981A (ja) * | 1995-05-29 | 1996-12-13 | Casio Comput Co Ltd | 液晶駆動方法 |
JPH0973286A (ja) * | 1995-09-05 | 1997-03-18 | Casio Comput Co Ltd | 液晶表示装置 |
JPH10177370A (ja) * | 1996-10-16 | 1998-06-30 | Oki Lsi Technol Kansai:Kk | 多階調出力回路及び液晶表示装置 |
JP2003195827A (ja) * | 2001-12-26 | 2003-07-09 | Casio Comput Co Ltd | 液晶駆動装置及び液晶駆動方法 |
-
2006
- 2006-11-30 JP JP2006323185A patent/JP4840107B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08327981A (ja) * | 1995-05-29 | 1996-12-13 | Casio Comput Co Ltd | 液晶駆動方法 |
JPH0973286A (ja) * | 1995-09-05 | 1997-03-18 | Casio Comput Co Ltd | 液晶表示装置 |
JPH10177370A (ja) * | 1996-10-16 | 1998-06-30 | Oki Lsi Technol Kansai:Kk | 多階調出力回路及び液晶表示装置 |
JP2003195827A (ja) * | 2001-12-26 | 2003-07-09 | Casio Comput Co Ltd | 液晶駆動装置及び液晶駆動方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109932569A (zh) * | 2019-03-29 | 2019-06-25 | 深圳市明微电子股份有限公司 | 信号占空比检测电路及信号占空比检测方法 |
CN109932569B (zh) * | 2019-03-29 | 2023-09-22 | 深圳市明微电子股份有限公司 | 信号占空比检测电路及信号占空比检测方法 |
Also Published As
Publication number | Publication date |
---|---|
JP4840107B2 (ja) | 2011-12-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0837444A2 (en) | Gray-scale signal generating circuit for a matrix-addressed liquid crystal display | |
JP2008152227A (ja) | 表示装置及びその駆動方法 | |
CN101385067A (zh) | 显示控制装置和使用了它的电子设备 | |
JP2005215052A (ja) | 液晶駆動電源回路、液晶駆動装置、液晶表示装置 | |
EP1837845A2 (en) | Display driving signal processor, display apparatus and a method of processing display driving signal | |
KR920010748B1 (ko) | 액정 매트릭스 패널의 중간조 표시구동 회로 및 중간조 표시방법 | |
JP2003255910A (ja) | 表示駆動回路及びこれを備えた表示パネル | |
JP2007127997A (ja) | ゲートドライバ、及び液晶表示装置 | |
JP2005309393A (ja) | ディスプレイ駆動装置及びその駆動方法 | |
US5673061A (en) | Driving circuit for display apparatus | |
JP4840107B2 (ja) | 液晶表示装置、液晶表示装置の駆動装置、液晶表示装置の駆動方法 | |
JP2006284737A (ja) | 電極駆動回路 | |
EP0617399A1 (en) | Liquid crystal display apparatus | |
US5642126A (en) | Driving circuit for driving a display apparatus and a method for the same | |
JP3960043B2 (ja) | 液晶表示装置の駆動方法および駆動回路 | |
JP2007178509A (ja) | 電気光学装置の駆動方法、表示ドライバ、電気光学装置及び電子機器 | |
JP2007033749A (ja) | コモン電極駆動回路 | |
JP6428257B2 (ja) | 表示装置、表示方法及び表示プログラム | |
JPH07225567A (ja) | アクティブマトリクス型液晶表示装置の階調駆動回路及びその液晶表示装置 | |
KR100353555B1 (ko) | 엘시디 소스 드라이버 | |
JP6079162B2 (ja) | 液晶表示装置 | |
JP3549127B2 (ja) | 液晶表示装置 | |
JPH06332409A (ja) | 液晶表示装置 | |
JP4765495B2 (ja) | 駆動回路 | |
JP6612703B2 (ja) | 液晶駆動装置、及び、液晶駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20091113 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110818 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110906 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110919 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4840107 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141014 Year of fee payment: 3 |