JPH07294883A - アクティブマトリクス表示装置 - Google Patents

アクティブマトリクス表示装置

Info

Publication number
JPH07294883A
JPH07294883A JP6107600A JP10760094A JPH07294883A JP H07294883 A JPH07294883 A JP H07294883A JP 6107600 A JP6107600 A JP 6107600A JP 10760094 A JP10760094 A JP 10760094A JP H07294883 A JPH07294883 A JP H07294883A
Authority
JP
Japan
Prior art keywords
scanning circuit
signal
screen
wide
horizontal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP6107600A
Other languages
English (en)
Other versions
JP3243932B2 (ja
Inventor
Akeshi Kawamura
明士 河村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP10760094A priority Critical patent/JP3243932B2/ja
Priority to US08/424,058 priority patent/US5629744A/en
Priority to SG1995000284A priority patent/SG47344A1/en
Priority to MYPI95001030A priority patent/MY112453A/en
Priority to KR1019950009375A priority patent/KR100380876B1/ko
Priority to DE69521359T priority patent/DE69521359T2/de
Priority to EP95302697A priority patent/EP0678847B1/en
Publication of JPH07294883A publication Critical patent/JPH07294883A/ja
Priority to US08/684,468 priority patent/US5767830A/en
Application granted granted Critical
Publication of JP3243932B2 publication Critical patent/JP3243932B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/0122Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal the input and the output signals having different aspect ratios
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/12Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by switched stationary formation of lamps, photocells or light relays
    • H04N3/127Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by switched stationary formation of lamps, photocells or light relays using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0232Special driving of display border areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0414Vertical resolution change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0442Handling or displaying different aspect ratios, or changing the aspect ratio
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0464Positioning
    • G09G2340/0471Vertical positioning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information
    • H04N5/68Circuit details for cathode-ray display tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【目的】 ノーマル規格の画面に対しワイド規格の画像
を切り換え可能に表示する。 【構成】 表示パネル1はノーマル規格に従った画面1
1に行列配置した画素12を有し、ワイド規格の映像信
号Vsigを入力した時画面11に横長のワイド表示を
可能とする。垂直走査回路14は一行分の画素12を順
次選択する。水平走査回路15は選択された一行分の画
素12に対してワイド規格の映像信号Vsigの一水平
期間分を書き込む。タイミングジェネレータ3は垂直走
査回路14の順次選択をタイミング制御し、ワイド規格
の映像信号Vsigから水平期間分を所定個数間引いて
画面11の縦方向に圧縮されたワイド表示を行なう。タ
イミングジェネレータ3はさらに垂直走査回路14及び
水平走査回路15を制御して、ワイド表示を行なった時
画面11の縦方向上下に残される残余部に対し黒信号を
映像信号より高速で書き込む。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はアクティブマトリクス表
示装置に関する。より詳しくは、例えば画角4対3のノ
ーマル規格に従った画面を有するアクティブマトリクス
表示装置に対して、例えば画角16対9のワイド規格に
従った映像信号を入力して画像表示を行なう技術に関す
る。
【0002】
【従来の技術】液晶表示パネルによって代表されるアク
ティブマトリクス表示装置は近年応用範囲が広がってお
り、例えばビデオカメラのビューファインダに用いられ
ている。最近のビデオカメラでは選択によりノーマル規
格(例えばNTSC規格、PAL規格等)に従った撮像
画角と、ワイド規格(例えばHDTV規格等)に従った
撮像画角を指定できる様になっているものがある。一
方、ビューファインダとしては一般にノーマル規格に従
った画角を有するアクティブマトリクス表示装置が用い
られている。
【0003】
【発明が解決しようとする課題】ワイド規格の画角で撮
像した画像をノーマル規格の画角を有するアクティブマ
トリクス表示装置に写し出すと、画面の横寸法が縦寸法
に比べ相対的に縮小されるので画面が縦方向に引き伸ば
された様に変形する。例えばビデオカメラのビューファ
インダであっても撮像したワイド画面をそのまま表示さ
せる方が好ましい。しかしながら、モニタに用いるアク
ティブマトリクス表示装置が一般にノーマル規格の画角
である為画面の変形無しに写し出す事ができないという
課題がある。そこで、本発明はワイド規格の画面をその
ままノーマル規格の表示装置に写し出す事を第1の目的
とする。
【0004】ワイド規格の画像をノーマル規格の画面に
表示する場合、画像を縦方向に圧縮する必要がある。こ
の場合、ノーマル規格の画面の上下に残余部が生じる事
になる。画面全体を見易くする為、この残余部には黒レ
ベルの背景を表示する事が好ましい。ノーマル規格のア
クティブマトリクス表示装置は、例えばハーフライン構
成の場合225本の水平ラインを有している。これに対
してワイド規格の画像を表示する場合画角寸法の比に従
って水平ラインが169本になる様に圧縮する必要があ
る。169本の水平ラインに対して映像信号を書き込む
場合225本分のタイミングで行なう為、残余部に黒信
号を書き込む為に残された時間は比較的短い。この短い
時間の間に上下で28×2=56本分の水平ラインに対
して黒信号を書き込まなければならない。例えば、NT
SC規格の場合1フィ−ルド当たり262.5本の走査
線に対してハーフライン構成では225本分の水平ライ
ンが割り当てられる為、37.5本分の水平走査線に対
応する時間がオーバースキャン期間として設けられてい
る。このオーバースキャン期間を利用して黒信号を書き
込む場合、37.5本分の水平走査線に相当する時間の
間に、上下で56本分の水平ラインに対し黒信号を書き
込まなければならないので、時間的な余裕がないという
課題がある。この点に鑑み、本発明はノーマル規格の画
面に対してワイド規格の画像を表示させる場合、上下縦
方向に生じる残余部に対して高速で黒信号を書き込む事
を第2の目的とする。
【0005】
【課題を解決するための手段】上述した従来の技術の課
題を解決し本発明の目的を達成する為に以下の手段を講
じた。即ち、本発明にかかるアクティブマトリクス表示
装置はノーマル規格に従った画面に行列配置した画素を
有し、ワイド規格の映像信号を入力した時該画面に横長
のワイド表示を可能とするものである。本アクティブマ
トリクス表示装置は一行分の画素を順次選択する垂直走
査回路と、選択された一行分の画素に対してワイド規格
の映像信号の一水平期間分を書き込む水平走査回路とを
備えている。本発明の特徴事項として間引き手段を備え
ており、該垂直走査回路の順次選択をタイミング制御し
ワイド規格の映像信号から水平期間分を所定個数間引い
て画面の縦方向に圧縮されたワイド表示を行なう。
【0006】本発明の他の特徴事項としてアクティブマ
トリクス表示装置は制御手段を備えており、ワイド表示
を行なった時画面の縦方向上下に残された残余部に対
し、該水平走査回路及び垂直走査回路を制御して黒信号
を映像信号より高速で書き込む様にしている。この制御
手段は、例えば黒信号書き込み時高速のクロック信号を
供給して該水平走査回路及び垂直走査回路を駆動する。
あるいは、前記制御手段は該垂直走査回路を停止する一
方該水平走査回路を常速駆動して画素の各列に接続した
信号ラインに黒信号をサンプリングし、次いで該垂直走
査回路を高速駆動して所定本数分の画素行を順次選択し
黒信号を書き込むものであっても良い。さらには、前記
制御手段は該水平走査回路を開放して画素の各列に接続
した信号ラインに黒信号を一斉サンプリングする一方、
該垂直走査回路を高速駆動して所定本数分の画素行を順
次選択し黒信号を書き込む様にしても良い。
【0007】本発明はアクティブマトリクス表示装置の
タイミング制御を行なうタイミングジェネレータをも包
含する。即ち、本発明にかかるタイミングジェネレータ
はノーマル規格に従って画面に行列配置した画素を駆動
する垂直走査回路及び水平走査回路にタイミング信号を
供給して、ワイド規格の映像信号が入力された時該画面
に横長のワイド表示を写し出す際のタイミング制御を行
なう。本発明の特徴事項として、タイミングジェネレー
タは第1のタイミング信号を該垂直走査回路に供給して
一行分の画素を順次選択させる。又第2のタイミング信
号を該水平走査回路に供給して、選択された一行分の画
素に対しワイド規格の映像信号の一水平期間分を書き込
ませる。さらに、第3のタイミング信号を該垂直走査回
路に供給して、該順次選択をタイミング制御しワイド規
格の映像信号から水平期間分を所定個数間引いて画面の
縦方向に圧縮されたワイド表示を行なわせる。好ましく
は本タイミングジェネレータは該水平走査回路及び垂直
走査回路を変則的に制御する手段を有しており、ワイド
表示を行なった時画面の縦方向上下に残された残余部に
対し黒信号を映像信号より高速で書き込ませる様にして
いる。
【0008】
【作用】本発明によれば、例えば画角4対3のノーマル
規格に従った画面を有するアクティブマトリクス表示装
置に対し垂直間引き技術を適用して、例えば画角16対
9のワイド表示を実現している。画角4対3の画面を画
角16対9のワイド表示に使用した場合画面の上下に生
じる残余部(空白部)には映像信号に混合した黒信号を
垂直高速走査により書き込む様にしている。
【0009】
【実施例】以下図面を参照して本発明の好適な実施例を
詳細に説明する。図1は本発明にかかるアクティブマト
リクス表示装置の基本的な構成を示すブロック図であ
る。図示する様に、本アクティブマトリクス表示装置は
表示パネル1とデコーダ/ドライバ2とタイミングジェ
ネレータ3とを備えている。表示パネル1はノーマル規
格(本例では画角4対3)に従った画面11を備えてい
る。この画面11には無数の画素12が行列配置されて
いる。表示パネル1はワイド規格(本例では画角16対
9)の映像信号Vsigを入力した時画面11に横長の
ワイド表示を行なう。本例では表示パネル1はフルカラ
ータイプであり、RGB三原色毎に分かれた映像信号V
sigを受け入れる。表示パネル1は垂直走査回路14
を備えており一行分の画素12を順次選択する。又水平
走査回路15を備えており選択された一行分の画素12
に対してワイド規格の映像信号Vsigの一水平期間分
を書き込む。さらに垂直走査回路14には間引き手段が
組み込まれており、上記順次選択をタイミング制御しワ
イド規格の映像信号Vsigから水平期間分を所定個数
間引いて画面11の縦方向に圧縮されたワイド表示を行
なう。なお表示パネルは例えば13.5Vの電源電圧の
供給を受ける。
【0010】デコーダ/ドライバ2は5Vの電源電圧の
供給を受けるデコーダ部と12Vの電源電圧の供給を受
けるドライバ部とを有している。デコーダ部は外部から
入力されたコンポジットビデオ信号VIDEOをデコー
ドし輝度信号とクロマ信号を取り出す。又コンポジット
ビデオ信号VIDEOから分離した同期信号SYNCを
タイミングジェネレータ3側に転送する。ドライバ部は
タイミングジェネレータ3から入力される反転信号FR
Pに応じて交流化された映像信号VsigをRGB毎に
分けて表示パネル1側に供給する。
【0011】タイミングジェネレータ3は同期信号SY
NCに基づいて種々のタイミング信号を作成し表示パネ
ル1に供給してそのタイミング制御を行なう。即ち、第
1のタイミング信号(垂直スタート信号VST、垂直ク
ロック信号VCK1及びVCK2)を垂直走査回路14
に供給して一行分の画素を順次選択せしめる。又、第2
のタイミング信号(水平スタート信号HST、水平クロ
ック信号HCK1及びHCK2)を水平走査回路15に
供給して、選択された一行分の画素12に対しワイド規
格の映像信号Vsigの一水平期間分を書き込ませる。
さらに第3のタイミング信号として間引き信号ENBを
垂直走査回路14に供給し、該順次選択をタイミング制
御してワイド規格の映像信号Vsigから水平期間分を
所定個数間引いて画面11の縦方向に圧縮されたワイド
表示を行なわせる。加えてこのタイミングジェネレータ
3は水平走査回路15及び/又は垂直走査回路14を変
則的に制御する手段を有しており、ワイド表示を行なっ
た時画面11の縦方向上下に残された残余部(空白部)
に対し黒信号を映像信号Vsigより高速で書き込ませ
る。
【0012】なお、本例では映像信号Vsigに予め黒
信号を混合して表示パネル1に供給している。ビデオ信
号と黒信号の合成を制御する為タイミングジェネレータ
はセレクト信号SLTを出力する。このセレクト信号S
LTは同期信号SYNCに基づいて作成され、例えば一
水平期間内でオーバースキャニング期間に応じて出力さ
れる。デコーダ/ドライバ2の入力側に設けられたアナ
ログスイッチ4はセレクト信号SLTに応じて開閉動作
し、ビデオ信号VIDEOと黒信号を交互に切り換えデ
コーダ/ドライバ2に入力する。
【0013】図2は、図1に示した表示パネルの具体的
な構成例を示すブロック図である。前述した様に表示パ
ネル1は画面11を備えており画素12が無数に行列配
置している。本例では簡単の為1個の画素12のみを示
してある。この画素12は微細な液晶セルLCからな
る。又行状のゲートラインXと列状の信号ラインYが交
差配列している。両者の交差部に個々の画素12が配置
している。これをスイッチング駆動する為の薄膜トラン
ジスタTrも集積形成されている。薄膜トランジスタT
rのゲート電極は対応するゲートラインXに接続され、
ソース電極は対応する信号ラインYに接続され、ドレイ
ン電極は対応する液晶セルLCの一端に接続されてい
る。なお液晶セルLCの他端は対向電極に接続されてお
り、所望の対向電圧VCOMが印加される。各ゲートラ
インXは垂直走査回路14に接続されている。一方各信
号ラインYは水平スイッチHSWを介してビデオライン
13に接続されており映像信号Vsigの供給を受け
る。個々の水平スイッチHSWは水平走査回路15によ
り開閉制御される。
【0014】垂直走査回路14はレベル変換回路16を
介して入力されたVST,VCK1,VCK2に基づい
て動作する。即ち、垂直走査回路14は互いに逆相の垂
直クロック信号VCK1,VCK2に応じて垂直スター
ト信号VSTを順次転送し各段毎に選択パルスφ1 ,φ
2 ,…,φN を生成して各ゲートラインXに出力する。
このゲートパルスφに応答して薄膜トランジスタTrが
開閉動作し一行分の画素12が順次選択される。
【0015】一方水平走査回路15は同じくレベル変換
回路16を介して入力されたHST,HCK1,HCK
2に応じて動作する。即ち水平走査回路15は互いに逆
相の水平クロック信号HCK1,HCK2に応じて水平
スタート信号HSTを順次転送しサンプリングパルスを
出力する。このサンプリングパルスに応じて水平スイッ
チHSWが開閉制御され、ビデオライン13を介して供
給された映像信号Vsigを各信号ラインYにサンプリ
ングする。サンプリングされた映像信号Vsigは導通
状態にある薄膜トランジスタTrを介して液晶画素12
に書き込まれる。即ち水平走査回路15は選択された一
行分の画素12に対して映像信号Vsigの一水平期間
分を逐次書き込む事になる。
【0016】本発明の特徴事項として表示パネル1は垂
直走査回路14と表示パネル1の間に間引き回路17を
備えている。本例ではこの間引き回路17はゲートライ
ンXの各段毎に設けられた二入力一出力のアンドゲート
素子18からなる。各アンドゲート素子18の出力端子
は対応するゲートラインXに接続されている。又アンド
ゲート素子18の一方の入力端子は垂直走査回路14の
対応する段に接続されている。アンドゲート素子18の
他方の入力端子はレベル変換回路16を介して間引き信
号ENBの供給を受ける。
【0017】次に図3を参照して、図1に示したアクテ
ィブマトリクス表示装置の全体的な動作を説明する。本
発明ではデコーダ/ドライバ2に外部から入力されるビ
デオ信号VIDEOはHDTV等のワイド規格に従って
おり、画角16対9の画像情報を含んでいる。これに対
し、表示パネル1に設けられた画面11は画角4対3で
ある。従って、仮にビデオ信号VIDEOをデコードし
た後そのまま表示パネルに入力すると、画面11の縦方
向に引き伸ばされた画像が表示される事になる。この点
に鑑み、本発明では前述した間引き回路17によりワイ
ド規格の映像信号Vsigから水平期間分を所定個数間
引いて画面11の縦方向に圧縮されたワイド表示を行な
っている。即ち、本発明にかかるアクティブマトリクス
表示装置は垂直走査間引き機能を備えており、水平ライ
ンを4本に1本の割合で間引く事により、画像を垂直方
向に75%圧縮する。なおPAL規格の場合には3本に
1本の割合で間引く。
【0018】縦方向に画像を圧縮した場合には画面11
の上下に残余部19が生じる。この部分には垂直高速走
査により黒信号を書き込んでいる。例えば画面11がN
TSC規格のハーフライン構成の場合225本の水平ラ
インを含んでいる。4本に1本の割合で間引くと上下の
残余部19には56本の水平ラインが含まれる事にな
る。画像を構成する169本の水平ラインに対しては2
25本分の水平ラインに割り当てられたタイミングで映
像信号を書き込む為残りの時間は少ない。例えばNTS
C規格の場合1フィールド当たり262.5本の走査線
を含んでいるが37.5本分はオーバースキャニング期
間として実際の映像信号の書き込み時間から除かれる。
この37.5本分に相当するオーバースキャニング期間
に56本分の水平ラインに対する書き込みを行なわなけ
ればならない。この点に鑑み、本発明では残余部19に
対して黒信号を映像信号より高速で書き込む様にしてい
る。
【0019】次に図4〜図10を参照して、映像信号と
黒信号の混合動作、垂直走査間引き動作、黒信号の高速
書き込み動作について詳細に説明する。図4は、図1に
示したアナログスイッチ4の動作状態を表わす模式図で
ある。図示する様に、アナログスイッチ4の一方の入力
端子には一水平期間(1H)内に実際の映像信号波形が
供給される。アナログスイッチ4の他方の入力端子には
抵抗分割等により作成された一定レベルの黒信号が入力
されている。タイミングジェネレータ3から出力される
セレクト信号SLTに応じてアナログスイッチ4を開閉
制御し、実際の映像信号波形の両側に黒信号を嵌め込む
様にしている。従ってこの黒信号はオーバースキャニン
グ期間に挿入される事になる。
【0020】図5は、図2に示した垂直走査回路14の
具体的な構成例を表わしている。図示する様に、垂直走
査回路14はD型フリップフロップ(DFF)の多段接
続からなる。図では理解を容易にする為A段目及びA+
1段目に対応したDFFのみを示している。前述した様
に垂直走査回路14は垂直クロック信号VCK1,VC
K2に応じて垂直スタート信号を各段毎に転送し選択パ
ルスを出力する。本例では垂直走査回路14と画面11
との間に間引き回路17が挿入されている。前述した様
にこの間引き回路17は各段毎に対応して設けられたア
ンドゲート素子18からなる。各アンドゲート素子18
の一方の入力端子には対応するDFFからパルスが入力
され、他方の入力端子には間引き信号ENBが供給され
る。又アンドゲート素子18の出力端子は対応するゲー
トラインXに接続されている。
【0021】次に図6を参照して、図5に示した構成の
動作を説明する。垂直スタート信号がA段目のDFFに
転送されてきた時、VCK1,VCK2を一時的に停止
し2H分の幅を有するパルスDAをA段目のDFFから
出力する。これと同期してローアクティブの間引き信号
ENBをアンドゲート素子18に入力する。この結果、
A段目に対応するゲートラインXの電位は接地レベルに
なる。この動作により1H期間だけ一時的に垂直走査が
止まる事になる。これが間引き期間である。
【0022】図7は、垂直走査回路14から順次出力さ
れる選択パルスの波形を示すタイミングチャートであ
る。前述した様にA段目から選択パルスφA が出力され
た後1H期間だけ垂直走査が停止し間引きが行なわれ
る。この間映像信号は空転送され画面には書き込まれな
い。間引き期間が経過した後次段の選択パルスφA+1
出力される事になる。この様に、4本に1本の割合で垂
直走査を一時的に停止する事により映像信号の間引きが
行なえる。
【0023】次に図8は映像信号の書き込み動作を示す
タイミングチャートである。先ず最初に本発明の理解を
容易にする為、画角4対3のノーマル表示における書き
込み動作を説明する。所定のオーバースキャニング期間
が経過した後タイミングジェネレータから垂直走査回路
に垂直スタート信号VSTが入力される。この垂直スタ
ート信号VSTは垂直クロック信号VCK1に同期して
1H毎に順次転送され前述した選択パルスが出力され
る。これと同期して1H毎に水平スタート信号HSTを
タイミングジェネレータから水平走査回路に入力する事
により一行分の画素に対して映像信号の一水平期間分を
順次書き込む事ができる。
【0024】一方画角16対9のワイド表示を行なう場
合には、先ず垂直スタート信号VSTの入力タイミング
がオーバースキャニング期間の先頭に移動する。この時
垂直クロック信号VCK1はまだ供給せず垂直走査回路
を停止状態に保持する。次いで間引き信号ENBがロー
アクティブとなる最初の1H期間目で水平スタート信号
HSTを水平走査回路に入力する。これにより、映像信
号Vsigに含まれていた黒信号成分が各信号ラインに
サンプリングされる。即ち、各信号線の容量成分が充電
される事になる。但し、垂直走査回路は停止しているの
でサンプリングされた黒信号成分は画素に書き込まれる
事はない。なお、画素の容量成分に比べ信号ラインの容
量成分は大きい。次に間引き信号ENBがハイレベルに
戻る2H〜4H目では、HSTをローのままで水平走査
回路を停止する一方、垂直走査回路を高速駆動して三行
分の画素に黒信号成分を書き込む。この為、垂直走査回
路に倍速もしくは3倍速の垂直クロック信号VCK1を
入力する。この様な黒信号成分の書き込み動作では水平
走査回路が常速駆動で済むのに対し、垂直走査回路のみ
を一時的に高速駆動すれば良い。もともと水平走査回路
に比べ低速な垂直走査回路のみを高速化すれば良いので
回路側の負担は少なくて済む。
【0025】この様にして3本の水平ライン毎に黒信号
成分を書き込んでオーバースキャニング期間が経過した
後、映像信号書き込み期間に入り前述した垂直走査間引
きを行なう。即ち、VCK1を4Hに1回毎一時的に停
止する。これに応じて間引き信号ENBが1Hだけロー
レベルとなるので垂直走査が一時的に停止する。この間
1H分の実映像信号成分が空転送される。なお、この間
引きタイミングに合わせて反転信号FRPを同期させて
いる。これにより間引き後も正確に1H反転駆動が可能
になる。
【0026】この様に、本実施例では表示パネルに形成
された信号ラインの容量が画素の容量に比べ遥かに大き
い事を利用して、一旦黒信号をサンプリングする事によ
り信号ラインに保持させる。この後サンプリングを停止
する一方、垂直走査回路のみを高速駆動して数行分の画
素に黒信号を書き込む。この際後段側の画素になるに従
い信号ラインに蓄積された電荷が減少し、書き込み電位
が低下する。しかしながら図9に示す様に液晶を利用し
た表示パネルの透過率Tと印加電圧Vとの間には非線形
性がある。この為、黒表示の部分は多少印加電圧が低下
しても表示濃度に差は生じない。
【0027】図10は黒色信号の高速書き込みに適した
他の実施例を表わしており、図2に示した構成と対応す
る部分には対応する参照番号を付して理解を容易にして
いる。本例では水平走査回路15を開放して画素12の
各列に接続した信号ラインYに黒信号を一斉サンプリン
グする一方、垂直走査回路14を高速駆動して所定本数
分の画素行を順次選択し黒信号を書き込む様にしてい
る。具体的には、水平走査回路15により開閉制御され
る水平スイッチHSWはNチャネル型薄膜トランジスタ
とPチャネル型薄膜トランジスタの対からなるトランス
ミッションゲートで構成されている。各トランスミッシ
ョンゲートにはビデオライン13を介して黒信号成分を
含む映像信号Vsigが供給される。水平走査回路15
の接地端子を一時的に電源端子に接続する事により、個
々のトランスミッションゲートを構成するNチャネルト
ランジスタが全オン状態となり全てのHSWが一斉に開
放導通される。これにより全ての信号ラインYに黒信号
が供給される。この状態でVCK1,VCK2の周波数
を上げ、垂直走査回路14を高速駆動して所定本数分の
画素行に順次黒信号を書き込む。本実施例では黒信号の
書き込みに際し水平走査回路を通常駆動させる必要がな
くなる。これにより回路側の負担が著しく軽減できる。
【0028】なお、黒信号の高速書き込みを行なう場
合、例えば図10に示した回路で高速のクロック信号を
水平走査回路15及び垂直走査回路14の両方に供給す
る方式を採用しても良い。この場合には図1に示したタ
イミングジェネレータ3のシステムクロックを倍速又は
3倍速以上にして水平クロック信号HCK1,HCK2
と垂直クロック信号VCK1,VCK2の周波数を上げ
れば良い。但しこの場合には特に水平走査回路15側に
負担が加わる事になる。
【0029】
【発明の効果】以上説明した様に、本発明によれば、ノ
ーマル規格の画面を有するアクティブマトリクス表示装
置に対して垂直間引きを適用する事により、極めて簡便
な動作でワイド表示を容易に実現できるという効果があ
る。ノーマル表示とワイド表示は電気的に切り換えが可
能であり回路構成の複雑化をもたらさないという効果が
ある。又、ノーマル規格の画面に対してワイド表示を行
なった場合上下に生じる残余部には黒信号を垂直高速走
査で表示する。この際垂直走査回路側のみを高速制御す
る事により表示パネルに負担が加わらない駆動方式を提
供する事ができるという効果がある。
【図面の簡単な説明】
【図1】本発明にかかるアクティブマトリクス表示装置
の全体構成を示すブロック図である。
【図2】図1に示したアクティブマトリクス表示装置に
組み込まれる表示パネルの一例を示すブロック図であ
る。
【図3】図1に示したアクティブマトリクス表示装置の
動作説明に供する模式図である。
【図4】映像信号と黒信号の混合動作を示す説明図であ
る。
【図5】間引き動作を説明する為の回路図である。
【図6】間引き動作の説明に供する波形図である。
【図7】同じく間引き動作の説明に供するタイミングチ
ャートである。
【図8】黒信号の高速書き込み動作の説明に供するタイ
ミングチャートである。
【図9】表示パネルの印加電圧と透過率との関係を示す
グラフである。
【図10】図2に示した表示パネルの他の構成例を示す
回路図である。
【符号の説明】
1 表示パネル 2 デコーダ/ドライバ 3 タイミングジェネレータ 4 アナログスイッチ 11 画面 12 画素 13 ビデオライン 14 垂直走査回路 15 水平走査回路 16 レベル変換回路 17 間引き回路 18 アンドゲート素子

Claims (7)

    【特許請求の範囲】
  1. 【請求項1】 ノーマル規格に従った画面に行列配置し
    た画素を有し、ワイド規格の映像信号を入力した時該画
    面に横長のワイド表示が可能なアクティブマトリクス表
    示装置であって、 一行分の画素を順次選択する垂直走査回路と、 選択された一行分の画素に対してワイド規格の映像信号
    の一水平期間分を書き込む水平走査回路と、 該垂直走査回路の順次選択をタイミング制御しワイド規
    格の映像信号から水平期間分を所定個数間引いて画面の
    縦方向に圧縮されたワイド表示を行なう間引き手段とを
    有する事を特徴とするアクティブマトリクス表示装置。
  2. 【請求項2】 ワイド表示を行なった時画面の縦方向上
    下に残された残余部に対し、該水平走査回路及び垂直走
    査回路を制御して黒信号を映像信号より高速で書き込む
    制御手段を含む事を特徴とする請求項1記載のアクティ
    ブマトリクス表示装置。
  3. 【請求項3】 前記制御手段は、黒信号書き込み時高速
    のクロック信号を供給して該水平走査回路及び垂直走査
    回路を駆動する事を特徴とする請求項2記載のアクティ
    ブマトリクス表示装置。
  4. 【請求項4】 前記制御手段は、該垂直走査回路を停止
    する一方該水平走査回路を常速駆動して画素の各列に接
    続した信号ラインに黒信号をサンプリングし、次いで該
    垂直走査回路を高速駆動して所定本数分の画素行を順次
    選択し黒信号を書き込む事を特徴とする請求項2記載の
    アクティブマトリクス表示装置。
  5. 【請求項5】 前記制御手段は、該水平走査回路を開放
    して画素の各列に接続した信号ラインに黒信号を一斉サ
    ンプリングする一方、該垂直走査回路を高速駆動して所
    定本数分の画素行を順次選択し黒信号を書き込む事を特
    徴とする請求項2記載のアクティブマトリクス表示装
    置。
  6. 【請求項6】 ノーマル規格に従って画面に行列配置し
    た画素を駆動する垂直走査回路及び水平走査回路にタイ
    ミング信号を供給して、ワイド規格の映像信号が入力さ
    れた時該画面に横長のワイド表示を写し出す際のタイミ
    ング制御を行なうタイミングジェネレータであって、 第1のタイミング信号を該垂直走査回路に供給して一行
    分の画素を順次選択せしめ、 第2のタイミング信号を該水平走査回路に供給して、選
    択された一行分の画素に対しワイド規格の映像信号の一
    水平期間分を書き込ませ、 第3のタイミング信号を該垂直走査回路に供給して、該
    順次選択をタイミング制御しワイド規格の映像信号から
    水平期間分を所定個数間引いて画面の縦方向に圧縮され
    たワイド表示を行なわせる事を特徴とするタイミングジ
    ェネレータ。
  7. 【請求項7】 該水平走査回路及び垂直走査回路を変則
    的に制御する手段を有しており、ワイド表示を行なった
    時画面の縦方向上下に残された残余部に対し黒信号を映
    像信号より高速で書き込ませる事を特徴とする請求項6
    記載のタイミングジェネレータ。
JP10760094A 1994-04-22 1994-04-22 アクティブマトリクス表示装置 Expired - Fee Related JP3243932B2 (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP10760094A JP3243932B2 (ja) 1994-04-22 1994-04-22 アクティブマトリクス表示装置
US08/424,058 US5629744A (en) 1994-04-22 1995-04-19 Active matrix display device and timing generator
SG1995000284A SG47344A1 (en) 1994-04-22 1995-04-19 Active matrix display device and timing generator
MYPI95001030A MY112453A (en) 1994-04-22 1995-04-20 Active matrix display device and timing generator
KR1019950009375A KR100380876B1 (ko) 1994-04-22 1995-04-21 액티브매트릭스표시장치
DE69521359T DE69521359T2 (de) 1994-04-22 1995-04-21 Mehrnormen-Anzeigevorrichtung mit aktiver Matrix und Zeitgeber
EP95302697A EP0678847B1 (en) 1994-04-22 1995-04-21 Multistandard active matrix display device and timing generator
US08/684,468 US5767830A (en) 1994-04-22 1996-07-19 Active matrix display device and timing generator with thinning circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10760094A JP3243932B2 (ja) 1994-04-22 1994-04-22 アクティブマトリクス表示装置

Publications (2)

Publication Number Publication Date
JPH07294883A true JPH07294883A (ja) 1995-11-10
JP3243932B2 JP3243932B2 (ja) 2002-01-07

Family

ID=14463284

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10760094A Expired - Fee Related JP3243932B2 (ja) 1994-04-22 1994-04-22 アクティブマトリクス表示装置

Country Status (7)

Country Link
US (2) US5629744A (ja)
EP (1) EP0678847B1 (ja)
JP (1) JP3243932B2 (ja)
KR (1) KR100380876B1 (ja)
DE (1) DE69521359T2 (ja)
MY (1) MY112453A (ja)
SG (1) SG47344A1 (ja)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001343922A (ja) * 2000-03-30 2001-12-14 Sharp Corp 画像表示装置およびその駆動方法
WO2002075715A1 (fr) * 2001-03-21 2002-09-26 Sony Corporation Dispositif d'affichage a cristaux liquides et procede d'activation correspondant, systeme de camera
JP2005275008A (ja) * 2004-03-25 2005-10-06 Sony Corp 表示装置
JP2005275357A (ja) * 2004-02-27 2005-10-06 Sharp Corp 映像表示装置及び映像表示方法
JP2006284708A (ja) * 2005-03-31 2006-10-19 Sony Corp 表示パネル、その駆動方法および駆動装置、並びに表示装置
JP2011249963A (ja) * 2010-05-25 2011-12-08 Seiko Epson Corp 撮影装置
US8937673B2 (en) 2010-05-18 2015-01-20 Seiko Epson Corporation Image-displaying device and display timing control circuit
US9147365B2 (en) 2010-05-18 2015-09-29 Seiko Epson Corporation Image-displaying device and display control circuit
US10412332B2 (en) 2010-06-16 2019-09-10 Seiko Epson Corporation Image-capturing device for generating image-capture data

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0712237B1 (en) * 1994-11-12 1999-03-17 Sony Corporation Method of driving a CCD solid state imaging device and video camera using the same
JPH0944113A (ja) * 1995-07-28 1997-02-14 Sony Corp Lcd駆動用タイミングジェネレータ
JPH09307839A (ja) 1996-05-09 1997-11-28 Fujitsu Ltd 表示装置および該表示装置の駆動方法並びに駆動回路
GB2314664A (en) * 1996-06-27 1998-01-07 Sharp Kk Address generator,display and spatial light modulator
US5758135A (en) * 1996-09-24 1998-05-26 Seiko Epson Corporation System and method for fast clocking a digital display in a multiple concurrent display system
JP3697850B2 (ja) * 1997-09-04 2005-09-21 セイコーエプソン株式会社 液体噴射記録ヘッド及びその製造方法
JPH11231844A (ja) * 1998-02-19 1999-08-27 Toshiba Electronic Engineering Corp 画像表示方法及びその装置
JP4200545B2 (ja) * 1998-06-08 2008-12-24 ソニー株式会社 固体撮像素子およびその駆動方法、並びにカメラシステム
KR100729761B1 (ko) * 1999-12-28 2007-06-20 삼성전자주식회사 이미지 데이터를 압축/복원하는 방법 및 표시장치의구동장치
JP3883904B2 (ja) * 2001-06-15 2007-02-21 シャープ株式会社 表示装置及び表示システム
US7057668B2 (en) * 2002-04-19 2006-06-06 Kopin Corporation Color/mono switched display
KR100487437B1 (ko) * 2002-12-31 2005-05-03 엘지.필립스 엘시디 주식회사 와이드 모드 액정표시장치에서 노말 모드 구동 방법
KR100949435B1 (ko) * 2003-06-24 2010-03-25 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 구동방법
US20050015626A1 (en) * 2003-07-15 2005-01-20 Chasin C. Scott System and method for identifying and filtering junk e-mail messages or spam based on URL content
JP4537107B2 (ja) * 2004-04-06 2010-09-01 キヤノン株式会社 映像表示装置、映像表示方法、及びコンピュータプログラム
US7830352B2 (en) * 2005-01-14 2010-11-09 Au Optronics Corp. Driving circuit for flat panel display which provides a horizontal start signal to first and second shift register cells

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3115391A1 (de) * 1981-04-16 1982-12-30 Bergwerksverband Gmbh, 4300 Essen "verfahren und vorrichtung zur herstellung von wasserstoff- und kohlenoxidreichen gasen aus rohen kohledestillationsgasen
US4844590A (en) * 1985-05-25 1989-07-04 Canon Kabushiki Kaisha Method and apparatus for driving ferroelectric liquid crystal device
US4694348A (en) * 1985-06-14 1987-09-15 Citizen Watch Co., Ltd. Method of driving liquid crystal display panel of TV receiver
US4730215A (en) * 1986-05-30 1988-03-08 Rca Corporation Compatible wide screen television system with variable image compression/expansion
DE3720353A1 (de) * 1987-06-19 1989-01-05 Online Tech Datenuebertragungs Verfahren und schaltungsanordnung zur ansteuerung einer bildwiedergabeeinrichtung
JP2892010B2 (ja) * 1988-05-28 1999-05-17 株式会社東芝 表示制御方式
DE3840054C1 (ja) * 1988-11-28 1989-09-07 Institut Fuer Rundfunktechnik Gmbh, 8000 Muenchen, De
JPH088674B2 (ja) * 1989-07-11 1996-01-29 シャープ株式会社 表示装置
EP0421428B1 (en) * 1989-10-03 1995-08-23 Sharp Kabushiki Kaisha Sampled video signal generating device for improving deviation based on difference of circuit characteristics among channels
US5301031A (en) * 1990-01-23 1994-04-05 Hitachi Ltd. Scanning conversion display apparatus
CA2041819C (en) * 1990-05-07 1995-06-27 Hiroki Zenda Color lcd display control system
JP2907988B2 (ja) * 1990-10-05 1999-06-21 株式会社日立製作所 ワイドテレビジョン受信機
JPH04167685A (ja) * 1990-10-26 1992-06-15 Sony Corp テレビジョン受信装置
GB2257591B (en) * 1991-07-08 1994-08-03 Sony Broadcast & Communication Video standards conversion
US5414463A (en) * 1991-09-18 1995-05-09 Hitachi, Ltd. Video cameras capable of switching an aspect ratio and view finders for use in the same
US5488389A (en) * 1991-09-25 1996-01-30 Sharp Kabushiki Kaisha Display device
JPH0591447A (ja) * 1991-09-25 1993-04-09 Toshiba Corp 透過形液晶表示装置
JP2904975B2 (ja) * 1991-10-30 1999-06-14 三菱電機株式会社 ワイドアスペクト比のテレビジョン受信機
KR950001562B1 (ko) * 1991-12-28 1995-02-25 주식회사금성사 Tv의 화면 종횡비 변환방법 및 장치
JPH06217218A (ja) * 1993-01-13 1994-08-05 Sony Corp テレテキスト信号処理回路

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001343922A (ja) * 2000-03-30 2001-12-14 Sharp Corp 画像表示装置およびその駆動方法
WO2002075715A1 (fr) * 2001-03-21 2002-09-26 Sony Corporation Dispositif d'affichage a cristaux liquides et procede d'activation correspondant, systeme de camera
JP2005275357A (ja) * 2004-02-27 2005-10-06 Sharp Corp 映像表示装置及び映像表示方法
JP2005275008A (ja) * 2004-03-25 2005-10-06 Sony Corp 表示装置
JP2006284708A (ja) * 2005-03-31 2006-10-19 Sony Corp 表示パネル、その駆動方法および駆動装置、並びに表示装置
US8937673B2 (en) 2010-05-18 2015-01-20 Seiko Epson Corporation Image-displaying device and display timing control circuit
US9147365B2 (en) 2010-05-18 2015-09-29 Seiko Epson Corporation Image-displaying device and display control circuit
US9159297B2 (en) 2010-05-18 2015-10-13 Seiko Epson Corporation Image-displaying device and display timing control circuit
US9218787B2 (en) 2010-05-18 2015-12-22 Seiko Epson Corporation Image-displaying device and display timing control circuit
US9571703B2 (en) 2010-05-18 2017-02-14 Seiko Epson Corporation Image-displaying device and display control circuit
US10104296B2 (en) 2010-05-18 2018-10-16 Seiko Epson Corporation Image-displaying device and display control circuit
US10187576B2 (en) 2010-05-18 2019-01-22 Seiko Epson Corporation Image-displaying device and image data generation device
JP2011249963A (ja) * 2010-05-25 2011-12-08 Seiko Epson Corp 撮影装置
US10412332B2 (en) 2010-06-16 2019-09-10 Seiko Epson Corporation Image-capturing device for generating image-capture data

Also Published As

Publication number Publication date
JP3243932B2 (ja) 2002-01-07
US5767830A (en) 1998-06-16
EP0678847B1 (en) 2001-06-20
EP0678847A1 (en) 1995-10-25
DE69521359D1 (de) 2001-07-26
KR950034032A (ko) 1995-12-26
DE69521359T2 (de) 2002-05-02
MY112453A (en) 2001-06-30
KR100380876B1 (ko) 2003-07-18
US5629744A (en) 1997-05-13
SG47344A1 (en) 1998-04-17

Similar Documents

Publication Publication Date Title
JP3243932B2 (ja) アクティブマトリクス表示装置
US5844539A (en) Image display system
JP3133216B2 (ja) 液晶表示装置及びその駆動方法
US5040874A (en) Liquid crystal display device having interlaced driving circuits for black line interleave of a video signal
JPH09325741A (ja) 画像表示システム
JPH0591447A (ja) 透過形液晶表示装置
JPH0756143A (ja) 画像表示装置
JPH09204159A (ja) 表示装置の駆動回路と駆動方法
JPS62175074A (ja) 液晶表示装置
JP2003140624A (ja) アクティブマトリクス型液晶表示装置
JPH03132274A (ja) 液晶表示装置
JPH08234702A (ja) 表示装置
JP3384159B2 (ja) 液晶表示装置
JPH0430683A (ja) 液晶表示装置
EP0694899B1 (en) Display device adapted to display video signals from different video standards
JPH08122743A (ja) 映像表示装置
JP2531151B2 (ja) アクテイブマトリクス液晶表示パネルの駆動方法
JPH10198321A (ja) アクティブマトリクス表示装置
JPH09325738A (ja) 液晶ディスプレイ装置とその駆動方法
JPH02312466A (ja) 液晶ディスプレイ装置
JP2657139B2 (ja) 液晶表示装置の駆動方法
JPH08123359A (ja) 映像表示装置
JPH05276468A (ja) 液晶表示装置
JPH07261713A (ja) 表示装置
KR100256974B1 (ko) 멀티 스캔 장치

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081026

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091026

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees