JPH04151920A - 時分割多重分離装置 - Google Patents
時分割多重分離装置Info
- Publication number
- JPH04151920A JPH04151920A JP1195027A JP19502789A JPH04151920A JP H04151920 A JPH04151920 A JP H04151920A JP 1195027 A JP1195027 A JP 1195027A JP 19502789 A JP19502789 A JP 19502789A JP H04151920 A JPH04151920 A JP H04151920A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- line
- speed
- speed interface
- low
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005856 abnormality Effects 0.000 claims abstract description 15
- 238000012423 maintenance Methods 0.000 claims abstract description 10
- 230000005540 biological transmission Effects 0.000 claims abstract description 7
- 238000001514 detection method Methods 0.000 abstract description 9
- 238000012544 monitoring process Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 5
- 230000004044 response Effects 0.000 description 5
- 238000000926 separation method Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/08—Time only switching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/14—Monitoring arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、時分割多重分離装置(DEMUX:デマック
スと呼ぶ)に関し、特にDEMUXのデジタル回線の保
守に関する。
スと呼ぶ)に関し、特にDEMUXのデジタル回線の保
守に関する。
第4図に示すように、時分割多重(TDM)のハイアラ
ーキにおける1次群(伝送速度的1.544Mbit/
s)に使用されている従来のDEMUXは、高速デジタ
ル回線からの信号を受信する複数のラインインタフェイ
ス回路50を有している。
ーキにおける1次群(伝送速度的1.544Mbit/
s)に使用されている従来のDEMUXは、高速デジタ
ル回線からの信号を受信する複数のラインインタフェイ
ス回路50を有している。
各ラインインタフェイス回路50は、対応する回線の回
線異状や故障を検出する異状検出回路51を備えている
。クランプ回路52は回線に接続され、異状検出回路5
1による回線異状の検出に応答して回線のレベルを所定
の論理レベルにクランプしている。クランプ回路52の
出力は、多重化回路51に接続され、そこで入力信号は
時分割多重(TDM)フレームに多重化される。この多
重化フレームは時分割スイッチ54に供給されている。
線異状や故障を検出する異状検出回路51を備えている
。クランプ回路52は回線に接続され、異状検出回路5
1による回線異状の検出に応答して回線のレベルを所定
の論理レベルにクランプしている。クランプ回路52の
出力は、多重化回路51に接続され、そこで入力信号は
時分割多重(TDM)フレームに多重化される。この多
重化フレームは時分割スイッチ54に供給されている。
タイムスロットメモリ55からの切替信号により、入力
フレームのタイムスロットは、時分割スイッチ54によ
り入れ替えられる。タイムスロットが入れ替えられたT
DMフレームは、分離回路56により、個々のフレーム
に分離される。
フレームのタイムスロットは、時分割スイッチ54によ
り入れ替えられる。タイムスロットが入れ替えられたT
DMフレームは、分離回路56により、個々のフレーム
に分離される。
分離されたフレームは、アナログ回線が終端される低速
インタフェイス回路にそれぞれ供給される。
インタフェイス回路にそれぞれ供給される。
各低速インタフェイス回路57は、継続的に入力信号を
監視し、所定の論理レベルが連続することを検出すると
、回線異状が高速回線に発生したと判断し、回線異状信
号を低速回線に送出する。
監視し、所定の論理レベルが連続することを検出すると
、回線異状が高速回線に発生したと判断し、回線異状信
号を低速回線に送出する。
しかしながら、従来の低速インタフェイス回路では、受
信信号の所定レベルの連続性を監視する必要があるため
、実際の信号(データ)とり回線異常信号とを区別する
必要があり、コード変換等の誤認を除去する付加回路が
必要となるという問題点がある。
信信号の所定レベルの連続性を監視する必要があるため
、実際の信号(データ)とり回線異常信号とを区別する
必要があり、コード変換等の誤認を除去する付加回路が
必要となるという問題点がある。
本発明の目的は、」二連の従来の欠点を除去した時分割
多重分離装置を提供することにある。
多重分離装置を提供することにある。
本発明の分1iil)装置は、高速デジタル回線に各4
接続された高速インタフェイス回路を有している。
接続された高速インタフェイス回路を有している。
高速インクフェイス回路の各々は、伝送路からの時分割
デジタル信号を受けて伝送路の回線異状を検出し、回線
異状を示すアラーム信1jを発生する。
デジタル信号を受けて伝送路の回線異状を検出し、回線
異状を示すアラーム信1jを発生する。
複数の低速インタフェイス回路は、低速テジタル回線に
その出力がそれぞれ接続されている。データチャネルは
、高速回線から低速回線にテシクル信号を伝送するため
に高速インタフェイス回路の出力とおよび低速インタフ
ェイス回路の入力との間に設けられている。一方保守用
チャネルは、高速回線からのアラーム信号を低速回線に
伝送するために高速インタフェイス回路の出力と前記低
速インタフェイス回路の入力との間に設けられている。
その出力がそれぞれ接続されている。データチャネルは
、高速回線から低速回線にテシクル信号を伝送するため
に高速インタフェイス回路の出力とおよび低速インタフ
ェイス回路の入力との間に設けられている。一方保守用
チャネルは、高速回線からのアラーム信号を低速回線に
伝送するために高速インタフェイス回路の出力と前記低
速インタフェイス回路の入力との間に設けられている。
次に図面を参照して本発明の詳細な説明する。
第1図を参照すると、1.544 Mbit/ sのテ
ジタル信号(1次群信号)を分離するための本発明の一
実施例を示すDEMUXが示されている。
ジタル信号(1次群信号)を分離するための本発明の一
実施例を示すDEMUXが示されている。
この1次群信号は24チヤネルの信号を含み、高速デジ
タル回線1−1〜1−mを介して伝送され−ctでおり
、回線インタフェイス回路2−1〜2−mによって受信
される。各回線インタフェイス回路2は、8Kbit/
sの保守用のアラーム信号を発生する異状検出回路を含
んでし・る。このアラーム信号は、1.544 Mbi
t/ sフレームの各々に対する回線異状を表している
。従って、1タイムスロツトは24チヤネルに対して設
けられている。アドレス発生回路3は、全ての回線イン
タフェイス回路2に、ノ・イタエイ10a上のTDMフ
レームのどのタイムスロ7 トにデータ信号を挿入し、
またどのタイムスロ、7)・に保守用アラーム信号を挿
入すべきかを示すための高速アドレス信号を供給してい
る。回線インタフェイス回路21〜2−mの出力は、多
重化回路4に与えられている。なお、多重化回路4にも
アドレス発生回路3からアドレスが供給されている。デ
ータ伯シじと保守用アラーム信号はmフレームのシーケ
ンスに多重化され、11.5°分割スイッチ5に、例え
は、64Kbit/sの単位で供給される。
タル回線1−1〜1−mを介して伝送され−ctでおり
、回線インタフェイス回路2−1〜2−mによって受信
される。各回線インタフェイス回路2は、8Kbit/
sの保守用のアラーム信号を発生する異状検出回路を含
んでし・る。このアラーム信号は、1.544 Mbi
t/ sフレームの各々に対する回線異状を表している
。従って、1タイムスロツトは24チヤネルに対して設
けられている。アドレス発生回路3は、全ての回線イン
タフェイス回路2に、ノ・イタエイ10a上のTDMフ
レームのどのタイムスロ7 トにデータ信号を挿入し、
またどのタイムスロ、7)・に保守用アラーム信号を挿
入すべきかを示すための高速アドレス信号を供給してい
る。回線インタフェイス回路21〜2−mの出力は、多
重化回路4に与えられている。なお、多重化回路4にも
アドレス発生回路3からアドレスが供給されている。デ
ータ伯シじと保守用アラーム信号はmフレームのシーケ
ンスに多重化され、11.5°分割スイッチ5に、例え
は、64Kbit/sの単位で供給される。
時分割スイッチ5は、タイムスロット制御メモリ6から
のスイッチ制御信号に応答して、高速信号の各フレーム
のタイムスロットを入れ替える。
のスイッチ制御信号に応答して、高速信号の各フレーム
のタイムスロットを入れ替える。
時分割スイッチ5の出力は、次に、ノ・イウェイ10b
を介して分離回路7に供給される。この分離回路7は、
アドレス発生回路3からのアドレスに応答して、タイム
スロットの入れ替えられたフレームシーケンスをn個の
(nはmよす犬)フレームに分離し、低速イ、ンタフェ
イス回路81〜8−nに供給する。低速インタフェイス
回路の出力はそれぞれ低速回線9−1〜9−6にそれぞ
れ接続されている。
を介して分離回路7に供給される。この分離回路7は、
アドレス発生回路3からのアドレスに応答して、タイム
スロットの入れ替えられたフレームシーケンスをn個の
(nはmよす犬)フレームに分離し、低速イ、ンタフェ
イス回路81〜8−nに供給する。低速インタフェイス
回路の出力はそれぞれ低速回線9−1〜9−6にそれぞ
れ接続されている。
第2図は回線インタフェイス回路2の一例を示す回路図
である。図において、インタフェイス回路2−1〜2−
mの各々は対応する高速回線11に接続された同期検出
回路20を有している。タイミング発生回路21は、回
線1iのデータ信号からタイミング信号を抽出し同期検
出回路20に与える。同期検出回路20は、このタイミ
ング信号に応答して同期信号とデータを識別する。識別
されたデータ信号はバッファメモリ22に供給される。
である。図において、インタフェイス回路2−1〜2−
mの各々は対応する高速回線11に接続された同期検出
回路20を有している。タイミング発生回路21は、回
線1iのデータ信号からタイミング信号を抽出し同期検
出回路20に与える。同期検出回路20は、このタイミ
ング信号に応答して同期信号とデータを識別する。識別
されたデータ信号はバッファメモリ22に供給される。
フレーム同期が正しく検出されたか否かを示す信号は、
同期検出回路20からアラーム信号発生回路23に供給
される。もし同期はずれあるいは回線断が入力デジタル
回線に生じたならば、アラーム信号発生回路23は保守
用アラーム信号を発生し、これをバッファメモリ22に
記憶する。
同期検出回路20からアラーム信号発生回路23に供給
される。もし同期はずれあるいは回線断が入力デジタル
回線に生じたならば、アラーム信号発生回路23は保守
用アラーム信号を発生し、これをバッファメモリ22に
記憶する。
アドレス発生回路3からのアドレス信号はデコーダ25
により、バッファ22に記憶されている1、536Mb
it/ sのデータ信号のためのタイムスロットを表わ
す信号とバッファ22に記憶されている8Kbit/s
のアラーム信号のためのタイムスロットを表わす信号と
にデコードされる。これらのタイムスロットを表わす信
号は、バッファメモリ22に供給され、こ九によりデー
タおよびアラーム信号が1つのフレームに多重化されて
多重化回路4に供給される。
により、バッファ22に記憶されている1、536Mb
it/ sのデータ信号のためのタイムスロットを表わ
す信号とバッファ22に記憶されている8Kbit/s
のアラーム信号のためのタイムスロットを表わす信号と
にデコードされる。これらのタイムスロットを表わす信
号は、バッファメモリ22に供給され、こ九によりデー
タおよびアラーム信号が1つのフレームに多重化されて
多重化回路4に供給される。
第4図は、低速インタフェイス回路8の一例を示すブロ
ック図である。図において、低速インクフェイス回路8
の各々は、データバッファ30とアラーム信号ラッチ回
路31とを有している。デコーダ32は、アドレス発生
回路3からの低速アドレス信号をデータタイミング信号
とアラームタイミング信号にデコードする。これらのタ
イミング信号は、それぞれデータバッファ30およびア
ラーム信号ラッチ回路31に供給される。バッファ30
およびラッチ回路31は、これらタイミング信号にした
がってデータおよびアラームを分離し、アラーム処理回
路33に与える。アラーム処理回路33は、分離された
フレームの中の保守用タイムスロットを監視し、このタ
イムスロットの中にアラーム信号がセットされているこ
とを検出すると、処理回路33は、ビジー信号などを対
応する低速回線9に送出する。アラーム処理回路33は
、例えば、AT&T (アメリカン・テレフォン・アン
ド・テレグラフ)製のトランクプロセッサで実現できる
。
ック図である。図において、低速インクフェイス回路8
の各々は、データバッファ30とアラーム信号ラッチ回
路31とを有している。デコーダ32は、アドレス発生
回路3からの低速アドレス信号をデータタイミング信号
とアラームタイミング信号にデコードする。これらのタ
イミング信号は、それぞれデータバッファ30およびア
ラーム信号ラッチ回路31に供給される。バッファ30
およびラッチ回路31は、これらタイミング信号にした
がってデータおよびアラームを分離し、アラーム処理回
路33に与える。アラーム処理回路33は、分離された
フレームの中の保守用タイムスロットを監視し、このタ
イムスロットの中にアラーム信号がセットされているこ
とを検出すると、処理回路33は、ビジー信号などを対
応する低速回線9に送出する。アラーム処理回路33は
、例えば、AT&T (アメリカン・テレフォン・アン
ド・テレグラフ)製のトランクプロセッサで実現できる
。
以上述べたように、本発明では、簡単な回路で高速回線
の回線異状を低速回線に直送でき、従来の低速インタフ
ェイス回路のように所定レベルの連続性を監視するよう
な複雑な回路を必要としないという効果が得られる。
の回線異状を低速回線に直送でき、従来の低速インタフ
ェイス回路のように所定レベルの連続性を監視するよう
な複雑な回路を必要としないという効果が得られる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す多重分離装置を示すブ
ロック図、第2図および第3図は高速および低速インタ
フェイス回路の一例を示すブロック図および第4図は従
来の多重分離装置を示すブロック図である。 2−1〜2−m・・・・・・高速インタフェイス回路、
8−1〜8−n・・・・・・低速インタフェイス回路、
3・・・・・・アドレス発生回路、4・・・・・・多重
化回路、5・・・・・・時分割スイッチ、6・・・・・
・タイムスロット制御メモリ、 7・・・・・・分離回路。
ロック図、第2図および第3図は高速および低速インタ
フェイス回路の一例を示すブロック図および第4図は従
来の多重分離装置を示すブロック図である。 2−1〜2−m・・・・・・高速インタフェイス回路、
8−1〜8−n・・・・・・低速インタフェイス回路、
3・・・・・・アドレス発生回路、4・・・・・・多重
化回路、5・・・・・・時分割スイッチ、6・・・・・
・タイムスロット制御メモリ、 7・・・・・・分離回路。
Claims (1)
- 【特許請求の範囲】 1、時分割多重分離装置において、 高速デジタル回線に各々接続され、各々が伝送路から時
分割デジタル信号を受けて前記伝送路の回線異状を検出
し、回線異状を示すアラーム信号を発生する複数の高速
インタフェイス回路と、 低速デジタル回線にその出力がそれぞれ接続された複数
の低速インタフェイス回路と、 前記高速回線から前記低速回線にデジタル信号を伝送す
るために前記高速インタフェイス回路の出力と低速イン
タフェイス回路の入力との間にデータチャネルを設ける
とともに、前記高速回線からのアラーム信号を前記低速
回線に伝送するために前記高速インタフェイス回路の出
力と前記低速インタフェイス回路の入力との間に保守用
チャネルを設ける手段とから構成されたことを特徴とす
る時分割多重分離装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63-184727 | 1988-07-26 | ||
JP18472788 | 1988-07-26 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH04151920A true JPH04151920A (ja) | 1992-05-25 |
JPH077935B2 JPH077935B2 (ja) | 1995-01-30 |
Family
ID=16158309
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1195027A Expired - Lifetime JPH077935B2 (ja) | 1988-07-26 | 1989-07-26 | 時分割多重分離装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5058104A (ja) |
EP (1) | EP0356012B1 (ja) |
JP (1) | JPH077935B2 (ja) |
AU (1) | AU624168B2 (ja) |
DE (1) | DE68924020T2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0746214A (ja) * | 1993-07-27 | 1995-02-14 | Nec Corp | 多重化回路 |
US6137795A (en) * | 1997-03-19 | 2000-10-24 | Fujitsu Limited | Cell switching method and cell exchange system |
Families Citing this family (49)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5062105A (en) * | 1990-01-02 | 1991-10-29 | At&T Bell Laboratories | Programmable multiplexing techniques for mapping a capacity domain into a time domain within a frame |
US5065396A (en) * | 1990-01-02 | 1991-11-12 | At&T Bell Laboratories | Inverse multiplexer and demultiplexer techniques |
US5260937A (en) * | 1990-10-29 | 1993-11-09 | Dsc Communications Corporation | Power conserving technique for a communications terminal time slot interchanger |
JP3064397B2 (ja) * | 1990-11-16 | 2000-07-12 | 株式会社日立製作所 | バーチャルパス障害情報転送方法および回路 |
JPH04248729A (ja) * | 1991-02-05 | 1992-09-04 | Fujitsu Ltd | Atm交換機 |
JP3159999B2 (ja) * | 1991-03-20 | 2001-04-23 | 富士通株式会社 | 伝送システム |
US5347566A (en) * | 1991-10-23 | 1994-09-13 | Digital Transmission Systems, Inc. | Retrofit subscriber loop carrier system with improved performance monitoring and remote provisioning |
SE469618B (sv) * | 1991-12-16 | 1993-08-02 | Ellemtel Utvecklings Ab | Multiplexor vid en digital vaeljare |
JPH06105384A (ja) * | 1992-09-21 | 1994-04-15 | Fujitsu Ltd | 電子交換機におけるlan管理システム |
JPH07255073A (ja) * | 1994-03-15 | 1995-10-03 | Fujitsu Ltd | クロスコネクト装置 |
US6430195B1 (en) | 1994-05-05 | 2002-08-06 | Sprint Communications Company L.P. | Broadband telecommunications system interface |
US6172977B1 (en) * | 1994-05-05 | 2001-01-09 | Sprint Communications Company, L. P. | ATM direct access line system |
US6314103B1 (en) | 1994-05-05 | 2001-11-06 | Sprint Communications Company, L.P. | System and method for allocating bandwidth for a call |
US6633561B2 (en) | 1994-05-05 | 2003-10-14 | Sprint Communications Company, L.P. | Method, system and apparatus for telecommunications control |
US5991301A (en) * | 1994-05-05 | 1999-11-23 | Sprint Communications Co. L.P. | Broadband telecommunications system |
US5926482A (en) | 1994-05-05 | 1999-07-20 | Sprint Communications Co. L.P. | Telecommunications apparatus, system, and method with an enhanced signal transfer point |
US5920562A (en) * | 1996-11-22 | 1999-07-06 | Sprint Communications Co. L.P. | Systems and methods for providing enhanced services for telecommunication call |
US6023474A (en) * | 1996-11-22 | 2000-02-08 | Sprint Communications C.O.L.P. | Broadband telecommunications system interface |
US6181703B1 (en) * | 1995-09-08 | 2001-01-30 | Sprint Communications Company L. P. | System for managing telecommunications |
US6031840A (en) * | 1995-12-07 | 2000-02-29 | Sprint Communications Co. L.P. | Telecommunications system |
DE69533831T2 (de) | 1994-05-05 | 2005-04-21 | Sprint Communications Co | Verfahren, system und gerät zur übertragungssteuerung |
US6421323B1 (en) * | 1994-12-23 | 2002-07-16 | Applied Digital Access, Inc. | Method and apparatus for analyzing events in a telecommunications system |
WO1997028622A1 (en) * | 1996-02-02 | 1997-08-07 | Sprint Communications Company, L.P. | Atm gateway system |
US5870550A (en) * | 1996-02-26 | 1999-02-09 | Network Engineering Software | Web server employing multi-homed, moldular framework |
US8117298B1 (en) | 1996-02-26 | 2012-02-14 | Graphon Corporation | Multi-homed web server |
US5940393A (en) * | 1996-05-28 | 1999-08-17 | Sprint Communications Co. L.P. | Telecommunications system with a connection processing system |
JPH10150446A (ja) * | 1996-11-19 | 1998-06-02 | Fujitsu Ltd | Atm交換システム |
US6014378A (en) | 1996-11-22 | 2000-01-11 | Sprint Communications Company, L.P. | Telecommunications tandem system for circuit-based traffic |
US6002689A (en) * | 1996-11-22 | 1999-12-14 | Sprint Communications Co. L.P. | System and method for interfacing a local communication device |
US6115380A (en) * | 1996-11-22 | 2000-09-05 | Sprint Communications Co., L.P. | Broadband telecommunications system |
CZ296822B6 (cs) | 1996-11-22 | 2006-06-14 | Sprint Communications Company, L. P. | Zpusob provozování komunikacního systému a komunikacní systém |
US6067299A (en) * | 1997-04-16 | 2000-05-23 | Sprint Communications Company, L.P. | Communications system for providing ATM connections and echo cancellation |
US6122288A (en) * | 1997-04-24 | 2000-09-19 | At&T Corp | Apparatus for utilizing spare T1 DSO channels in E1 inverse-multiplexed channels |
US6704327B1 (en) | 1997-05-09 | 2004-03-09 | Sprint Communications Company, L.P. | System and method for connecting a call |
US6137800A (en) * | 1997-05-09 | 2000-10-24 | Sprint Communications Company, L. P. | System and method for connecting a call |
US6178170B1 (en) | 1997-05-13 | 2001-01-23 | Sprint Communications Company, L. P. | System and method for transporting a call |
US6128687A (en) * | 1997-07-23 | 2000-10-03 | Texas Instrumenets Incorporated | Fast fault detection circuitry for a microprocessor |
US6483837B1 (en) | 1998-02-20 | 2002-11-19 | Sprint Communications Company L.P. | System and method for connecting a call with an interworking system |
US6563918B1 (en) | 1998-02-20 | 2003-05-13 | Sprint Communications Company, LP | Telecommunications system architecture for connecting a call |
US6546022B1 (en) | 1998-04-03 | 2003-04-08 | Sprint Communications Company, L.P. | Method, system and apparatus for processing information in a telecommunications system |
US6160871A (en) | 1998-04-10 | 2000-12-12 | Sprint Communications Company, L.P. | Communications test system |
US6816497B1 (en) | 1999-11-05 | 2004-11-09 | Sprint Communications Company, L.P. | System and method for processing a call |
US6584123B1 (en) * | 2000-01-03 | 2003-06-24 | At&T Corp. | Apparatus for utilizing spare E1 channels |
JP3522619B2 (ja) * | 2000-01-05 | 2004-04-26 | 株式会社エヌ・ティ・ティ・ドコモ | マルチキャリアcdma伝送システムにおける送信機 |
US7085237B1 (en) * | 2000-03-31 | 2006-08-01 | Alcatel | Method and apparatus for routing alarms in a signaling server |
DE10109974B4 (de) * | 2001-03-01 | 2006-02-16 | Infineon Technologies Ag | Verfahren und System zur digitalen Echtzeit-Datenverarbeitung |
US7940671B2 (en) * | 2002-12-18 | 2011-05-10 | Qwest Communications International, Inc. | Systems and methods for multiplexing network alarm signals |
FR2878389B1 (fr) * | 2004-11-24 | 2007-06-15 | Gen Electric | Procede d'acheminement de lignes de commande pour systeme medical |
US10020031B2 (en) * | 2015-05-21 | 2018-07-10 | Arm Limited | Location-based optimization for memory systems |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3996423A (en) * | 1975-11-18 | 1976-12-07 | Bell Telephone Laboratories, Incorporated | Common control failure alarm apparatus |
US4347600A (en) * | 1980-06-03 | 1982-08-31 | Rockwell International Corporation | Monitored muldem with self test of the monitor |
US4567587A (en) * | 1983-12-27 | 1986-01-28 | Rockwell International Corporation | Multiplex equipment monitoring apparatus |
DE3620835A1 (de) * | 1986-06-21 | 1987-12-23 | Philips Patentverwaltung | Verfahren zur ueberwachung eines digitalen, hierarchisch gegliederten nachrichtenuebertragungsnetzes |
US4815074A (en) * | 1986-08-01 | 1989-03-21 | General Datacomm, Inc. | High speed bit interleaved time division multiplexer for multinode communication systems |
JPS63102517A (ja) * | 1986-10-20 | 1988-05-07 | Nec Corp | 機器障害信号伝送方式 |
JPS63171051A (ja) * | 1987-01-09 | 1988-07-14 | Hitachi Ltd | 装置診断方法 |
-
1989
- 1989-07-17 US US07/380,864 patent/US5058104A/en not_active Expired - Fee Related
- 1989-07-24 AU AU38928/89A patent/AU624168B2/en not_active Ceased
- 1989-07-25 DE DE68924020T patent/DE68924020T2/de not_active Expired - Fee Related
- 1989-07-25 EP EP89307577A patent/EP0356012B1/en not_active Expired - Lifetime
- 1989-07-26 JP JP1195027A patent/JPH077935B2/ja not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0746214A (ja) * | 1993-07-27 | 1995-02-14 | Nec Corp | 多重化回路 |
US6137795A (en) * | 1997-03-19 | 2000-10-24 | Fujitsu Limited | Cell switching method and cell exchange system |
Also Published As
Publication number | Publication date |
---|---|
DE68924020D1 (de) | 1995-10-05 |
DE68924020T2 (de) | 1996-03-07 |
AU3892889A (en) | 1990-02-01 |
EP0356012A3 (en) | 1992-01-08 |
JPH077935B2 (ja) | 1995-01-30 |
EP0356012A2 (en) | 1990-02-28 |
EP0356012B1 (en) | 1995-08-30 |
AU624168B2 (en) | 1992-06-04 |
US5058104A (en) | 1991-10-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH04151920A (ja) | 時分割多重分離装置 | |
US20010046207A1 (en) | Transmitting apparatus | |
JP2988440B2 (ja) | 端局装置 | |
US5539726A (en) | Back-up system for partially backing up information signals | |
US6337848B1 (en) | Path switching device for transmission apparatus | |
JP2845184B2 (ja) | 警報送信装置および警報受信装置 | |
US6400694B1 (en) | Duplex communication path switching system | |
JP2661148B2 (ja) | 光伝送システム | |
JP3041868B2 (ja) | 高速回線障害通知方法および高速回線障害通知システム | |
JPH0290741A (ja) | 障害情報転送方式 | |
JPH03126339A (ja) | スタッフ多重変換装置 | |
JP2001144719A (ja) | 伝送装置の遠隔監視制御方法. | |
JPH03154535A (ja) | 予備回路監視装置 | |
JPH0771078B2 (ja) | パスの接続方法および装置 | |
US4740960A (en) | Synchronization arrangement for time multiplexed data scanning circuitry | |
JPH10271083A (ja) | 回線品質監視方式 | |
JPH05130667A (ja) | 遠隔加入者制御システム | |
JPH0252896B2 (ja) | ||
JPH0697956A (ja) | Atm/stm統合ノードアクセス方式 | |
JPH02143738A (ja) | データ品質監視方式 | |
WO2001026265A1 (fr) | Systeme et procede de transmission numerique | |
JPH11205364A (ja) | データ伝送装置 | |
JPH06205003A (ja) | 通信制御装置 | |
JPH0683208B2 (ja) | 時分割多方向多重通信方式用親局装置 | |
JPH03268526A (ja) | 制御信号伝送方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080130 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090130 Year of fee payment: 14 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100130 Year of fee payment: 15 |
|
EXPY | Cancellation because of completion of term | ||
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100130 Year of fee payment: 15 |