JPH01192162A - 相補型集積回路 - Google Patents
相補型集積回路Info
- Publication number
- JPH01192162A JPH01192162A JP63017890A JP1789088A JPH01192162A JP H01192162 A JPH01192162 A JP H01192162A JP 63017890 A JP63017890 A JP 63017890A JP 1789088 A JP1789088 A JP 1789088A JP H01192162 A JPH01192162 A JP H01192162A
- Authority
- JP
- Japan
- Prior art keywords
- well
- type
- region
- guard ring
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000295 complement effect Effects 0.000 title claims description 5
- 239000000758 substrate Substances 0.000 claims abstract description 9
- 230000002093 peripheral effect Effects 0.000 claims abstract description 8
- 239000000969 carrier Substances 0.000 abstract description 8
- 239000012535 impurity Substances 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 4
- 238000005192 partition Methods 0.000 description 3
- 101100194816 Caenorhabditis elegans rig-3 gene Proteins 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/092—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
- H01L27/0921—Means for preventing a bipolar, e.g. thyristor, action between the different transistor regions, e.g. Latchup prevention
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は相補型集積回路に関し、特にCMO8集積回路
に関する。
に関する。
従来のCMO3集積回路の一例を第3図、第4図に示す
。
。
第3図はパターン配置図、第4図は第3図のA−A’線
相当部で切断したチップの断面図である。
相当部で切断したチップの断面図である。
ガードリング3で区画された内側の内部領域2に論理回
路等の内部回路を設け、外側の外部領域1に入出力回路
、電源回路等の周辺回路及び入出力端子を設けている。
路等の内部回路を設け、外側の外部領域1に入出力回路
、電源回路等の周辺回路及び入出力端子を設けている。
入出力回路等の周辺回路はラッチアップ対策を十分考慮
した設計になっている。一方周辺回路より微細化されて
いる素子を使用する内部回路は極力電源コンタクトを均
一に多く取るようにし、又ガードリング等により外部周
辺回路と電気的に分離するようにしている。
した設計になっている。一方周辺回路より微細化されて
いる素子を使用する内部回路は極力電源コンタクトを均
一に多く取るようにし、又ガードリング等により外部周
辺回路と電気的に分離するようにしている。
上述した従来の相補型集積回路は外来雑音等により発生
したキャリアをガードリングや周辺回路の電源コンタク
トだけでは吸収しきれず、一部は内部回路の電源コンタ
クトへも流れこんでしまう、内部回路は周辺回路に比ベ
ラッチアップを起しやすいレイアウトになっているため
、これによりラッチアップをひき起してしまうという欠
点がある。
したキャリアをガードリングや周辺回路の電源コンタク
トだけでは吸収しきれず、一部は内部回路の電源コンタ
クトへも流れこんでしまう、内部回路は周辺回路に比ベ
ラッチアップを起しやすいレイアウトになっているため
、これによりラッチアップをひき起してしまうという欠
点がある。
本発明の相補型集積回路は、チップ周縁部に基板と同じ
導電型で濃度の高いウェルが周回して設けられ、前記ウ
ェル内には、外部領域と内部領域を区画するガードリン
グ及び前記外部領域内の入出力回路とが設けられている
というものである。
導電型で濃度の高いウェルが周回して設けられ、前記ウ
ェル内には、外部領域と内部領域を区画するガードリン
グ及び前記外部領域内の入出力回路とが設けられている
というものである。
次に、本発明の実施例を図面を参照して説明する。
第1図は本発明の一実施例のパターン配置図、第2図は
第1図のA−A’線線光当部切断したチップの断面図で
ある。
第1図のA−A’線線光当部切断したチップの断面図で
ある。
この実施例は、チップ周縁部に同じN型で濃度の高いN
ウェル8が周回し、て設けられ、Nウェル8内には、外
部領域1と内部領域2を区画するガードリグ3及び外部
領域1内の入出力回路とが設けられているというもので
ある。
ウェル8が周回し、て設けられ、Nウェル8内には、外
部領域1と内部領域2を区画するガードリグ3及び外部
領域1内の入出力回路とが設けられているというもので
ある。
6−1.6−2はp’?型のソース、トレイン領域でP
MO3Tを構成し、7−2.7−3はN1型のソース、
ドレイン領域でnMO3Tを構成している。この図には
典型的なCMOSインバータを示しである。
MO3Tを構成し、7−2.7−3はN1型のソース、
ドレイン領域でnMO3Tを構成している。この図には
典型的なCMOSインバータを示しである。
外来雑音で発生したキャリアはNウェル8を通ってガー
ドリンク3、N 型の電源コンタクト7−1に吸収され
る。従来例に比べ、このキャリアの通路は抵抗の低いN
ウェル8なので、ガードリグ、電源コンタクトに流入し
易いわけである。
ドリンク3、N 型の電源コンタクト7−1に吸収され
る。従来例に比べ、このキャリアの通路は抵抗の低いN
ウェル8なので、ガードリグ、電源コンタクトに流入し
易いわけである。
以上説明したように本発明はチップの周縁部に基板と同
一タイプで基板より高い濃度のウェルを設けこのウェル
内に周辺回路を配置することにより、外来雑音で発生し
たキャリアは、基板より低いこのウェルを通ってガード
リグや電源コンタクトに吸収される。よって従来に比べ
内部回路に流れこむキャリアの量ははるかに少くなくな
り、ラッチアップ耐量も上がるという効果がある。
一タイプで基板より高い濃度のウェルを設けこのウェル
内に周辺回路を配置することにより、外来雑音で発生し
たキャリアは、基板より低いこのウェルを通ってガード
リグや電源コンタクトに吸収される。よって従来に比べ
内部回路に流れこむキャリアの量ははるかに少くなくな
り、ラッチアップ耐量も上がるという効果がある。
第1図は本発明の一実施例を示すパターン配置図、第2
図は第1図のA−A’線線光当部切断したチップの断面
図、第3図は従来例を示すパター配置図、第4図は第3
図のA−A’線線光当部切断したチップの断面図である
。 1・・・外部領域、2・・・内部領域、3・・・ガード
リング、4・・・N形半導体基板、5・・・Pウェル、
6−1・・・P1型のソース領域、6−2・・・P 型
のドレイン領域、6−3・・・P 型のコンタクト領域
、7−1・・・N 型の電源コンタクト領域、7−2・
・・N+型のドレイン領域、7−3・・・N 型のソー
ス領域8・・・Nウェル。
図は第1図のA−A’線線光当部切断したチップの断面
図、第3図は従来例を示すパター配置図、第4図は第3
図のA−A’線線光当部切断したチップの断面図である
。 1・・・外部領域、2・・・内部領域、3・・・ガード
リング、4・・・N形半導体基板、5・・・Pウェル、
6−1・・・P1型のソース領域、6−2・・・P 型
のドレイン領域、6−3・・・P 型のコンタクト領域
、7−1・・・N 型の電源コンタクト領域、7−2・
・・N+型のドレイン領域、7−3・・・N 型のソー
ス領域8・・・Nウェル。
Claims (1)
- チップ周縁部に基板と同じ導電型で濃度の高いウェル
が周回して設けられ、前記ウェル内には、外部領域と内
部領域を区画するガードリング及び前記外部領域内の入
出力回路とが設けられていることを特徴とする相補型集
積回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63017890A JPH01192162A (ja) | 1988-01-27 | 1988-01-27 | 相補型集積回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63017890A JPH01192162A (ja) | 1988-01-27 | 1988-01-27 | 相補型集積回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01192162A true JPH01192162A (ja) | 1989-08-02 |
Family
ID=11956309
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63017890A Pending JPH01192162A (ja) | 1988-01-27 | 1988-01-27 | 相補型集積回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01192162A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08288404A (ja) * | 1995-04-06 | 1996-11-01 | Ind Technol Res Inst | ラッチアップのない完全に保護されたcmosオンチップesd保護回路 |
-
1988
- 1988-01-27 JP JP63017890A patent/JPH01192162A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08288404A (ja) * | 1995-04-06 | 1996-11-01 | Ind Technol Res Inst | ラッチアップのない完全に保護されたcmosオンチップesd保護回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6222213B1 (en) | Semiconductor integrated circuit device | |
US20150048425A1 (en) | Gate array architecture with multiple programmable regions | |
US8788984B2 (en) | Gate array architecture with multiple programmable regions | |
JPH04102370A (ja) | 半導体集積回路装置 | |
JP3962441B2 (ja) | 半導体装置 | |
JPH01192162A (ja) | 相補型集積回路 | |
KR920006750B1 (ko) | 반도체장치 | |
KR940004455B1 (ko) | Cmos 반도체 집적 회로 장치 | |
JPH01273332A (ja) | 大規模集積回路装置 | |
JPH0427159A (ja) | 半導体装置 | |
JP2525142B2 (ja) | 半導体集積回路 | |
JPH09307000A (ja) | 半導体装置 | |
JPS63318767A (ja) | 相補型半導体集積回路 | |
JP2913766B2 (ja) | 半導体装置 | |
JPH0636596Y2 (ja) | Cmos半導体装置 | |
KR930010078B1 (ko) | 반도체 집적회로장치 | |
JPH09306999A (ja) | 半導体装置 | |
JPS61248550A (ja) | 相補型半導体装置 | |
JPH0314232B2 (ja) | ||
JPS5956757A (ja) | 半導体装置 | |
JPS61114552A (ja) | 半導体装置 | |
JPS63179544A (ja) | 半導体集積回路装置 | |
JPS61164254A (ja) | Cmos半導体装置 | |
JPS61179564A (ja) | 相補型集積回路装置 | |
JPS60261153A (ja) | 半導体集積回路装置 |