JP6259025B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP6259025B2
JP6259025B2 JP2016146136A JP2016146136A JP6259025B2 JP 6259025 B2 JP6259025 B2 JP 6259025B2 JP 2016146136 A JP2016146136 A JP 2016146136A JP 2016146136 A JP2016146136 A JP 2016146136A JP 6259025 B2 JP6259025 B2 JP 6259025B2
Authority
JP
Japan
Prior art keywords
oxide semiconductor
film
semiconductor layer
oxide
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2016146136A
Other languages
English (en)
Other versions
JP2016225637A (ja
Inventor
山崎 舜平
舜平 山崎
聡始 篠原
聡始 篠原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2016225637A publication Critical patent/JP2016225637A/ja
Application granted granted Critical
Publication of JP6259025B2 publication Critical patent/JP6259025B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel

Description

半導体装置及び半導体装置の作製方法に関する。
なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置
全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。
絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタ(薄膜トランジス
タ(TFT)ともいう)を構成する技術が注目されている。該トランジスタは集積回路(
IC)や画像表示装置(表示装置)のような電子デバイスに広く応用されている。トラン
ジスタに適用可能な半導体薄膜としてシリコン系半導体材料が広く知られているが、その
他の材料として酸化物半導体が注目されている。
例えば、トランジスタの活性層として、インジウム(In)、ガリウム(Ga)、及び亜
鉛(Zn)を含む非晶質酸化物を用いたトランジスタが開示されている(特許文献1参照
)。
特開2006−165528号公報
トランジスタのオン特性(例えば、オン電流や電界効果移動度)が向上すると、半導体装
置において入力信号に対する高速応答、高速駆動が可能になり、より高性能な半導体装置
が実現できる。一方、半導体装置の低消費電力化には、トランジスタのオフ電流が十分低
いことが求められる。このように、トランジスタに求められる電気特性は用途や目的に合
わせて様々であり、該電気特性をより精度よく制御することは有益である。
そこで、本発明の一態様では、酸化物半導体をチャネル形成領域に用いたトランジスタの
電気特性のしきい値電圧をプラスにすることができ、所謂ノーマリーオフのスイッチング
素子を実現するトランジスタ構造およびその作製方法を課題の一つとする。
トランジスタは、ゲート電圧が0Vにできるだけ近い正のしきい値電圧でチャネルが形成
されることが望ましい。トランジスタのしきい値電圧値がマイナスであると、ゲート電圧
が0Vでもソース電極とドレイン電極の間に電流が流れる、所謂ノーマリーオンとなりや
すい。LSIやCPUやメモリにおいては、回路を構成するトランジスタの電気特性が重
要であり、この電気特性が半導体装置の消費電力を左右する。特に、トランジスタの電気
特性のうち、しきい値電圧(Vth)が重要である。電界効果移動度が高くとも、しきい
値電圧値がマイナスであると、回路として制御することが困難である。負の電圧状態でも
チャネルが形成されてドレイン電流が流れるトランジスタは、半導体装置の集積回路に用
いるトランジスタとしては不向きである。
また、材料や作製条件によっては、作製されたトランジスタがノーマリーオフとならない
場合であっても、ノーマリーオフの特性に近づけることが重要であり、しきい値電圧値が
マイナスである、所謂ノーマリーオンであっても、トランジスタのしきい値をゼロに近づ
ける構成およびその作製方法を提供することも課題の一つとする。
また、より高性能な半導体装置を実現するため、トランジスタのオン特性(例えば、オン
電流や電界効果移動度)を向上させて、半導体装置の高速応答、高速駆動を実現する構成
およびその作製方法を提供することも課題の一つとする。
上記のように、用途に合わせて要求される電気的特性を備えた酸化物半導体層を用いたト
ランジスタ、及び該トランジスタを有する半導体装置を提供することを課題の一とする。
ソース電極層又はドレイン電極層と、半導体層と、ゲート絶縁膜と、ゲート電極層と、が
順に積層されたトランジスタにおいて、半導体層として異なるエネルギーギャップを有す
る少なくとも2層の酸化物半導体を積層させた酸化物半導体層(以下、酸化物半導体積層
とも表記する)を用いる。
例えば、ソース電極層又はドレイン電極層に接する第1の酸化物半導体層と、第1の酸化
物半導体層上に設けられ第1の酸化物半導体層とは異なるエネルギーギャップを有する第
2の酸化物半導体層と、を含む酸化物半導体積層を用いてトランジスタを構成する。ここ
で、第1の酸化物半導体層と第2の酸化物半導体層とは互いに異なるエネルギーギャップ
を有すればよく、その積層順は問わない。より具体的には、一方の酸化物半導体層のエネ
ルギーギャップを3eV以上とし、他方の酸化物半導体層のエネルギーギャップを3eV
未満とすればよい。
なお、本明細書等において、「エネルギーギャップ」という用語は、「バンドギャップ」
や「禁制帯幅」と同じ意味で用いている。
また、酸化物半導体積層を3層以上の酸化物半導体層を含む構成としてもよい。酸化物半
導体積層を3層以上の酸化物半導体層を有する構成とする場合には、全ての酸化物半導体
層同士が異なるエネルギーギャップを有する構成としてもよいし、同等のエネルギーギャ
ップを有する酸化物半導体層を複数酸化物半導体積層中に用いてもよい。
例えば、ソース電極層又はドレイン電極層に接する第1の酸化物半導体層と、第1の酸化
物半導体層上に設けられ、電子親和力が第1の酸化物半導体層の電子親和力よりも大きく
、またはエネルギーギャップが第1の酸化物半導体層のエネルギーギャップよりも小さい
第2の酸化物半導体層と、第2の酸化物半導体層上に設けられた第3の酸化物半導体層と
を含む構成とすることができる。なお、第3の酸化物半導体層の電子親和力とエネルギー
ギャップは、第1の酸化物半導体層の電子親和力とエネルギーギャップと同等とするのが
好ましい。ここで、電子親和力とは真空準位と酸化物半導体の伝導帯下端のエネルギー差
を表す。エネルギーギャップの小さい第2の酸化物半導体層を、エネルギーギャップの大
きい第1の酸化物半導体層及び第3の酸化物半導体層により挟む構造とすることによって
、よりトランジスタのオフ電流(リーク電流)を低減する効果が得られる。
具体的には、第1の酸化物半導体層及び第3の酸化物半導体層のエネルギーギャップは、
3eV以上とし、第2の酸化物半導体層のエネルギーギャップは、3eV未満とする。酸
化物半導体層を用いたトランジスタにおいて、該酸化物半導体層のエネルギーギャップは
、トランジスタの電気特性に影響を与える。例えば、酸化物半導体層を用いたトランジス
タにおいて、酸化物半導体層のエネルギーギャップが小さいと、オン特性(例えば、オン
電流や電界効果移動度)を向上させることができる。一方、酸化物半導体層のエネルギー
ギャップが大きいと、オフ電流を低減させることができる。
単層の酸化物半導体層では該酸化物半導体層のエネルギーギャップの大きさで、トランジ
スタの電気特性はほぼ決定してしまうため、所望の電気的特性をトランジスタに付与する
ことは難しい。しかしながら、本発明の一態様に係るトランジスタは、異なるエネルギー
ギャップを有する複数の酸化物半導体層を用いた酸化物半導体積層を用いることによって
、その電気特性をより精度よく制御することができ、所望の電気特性をトランジスタに付
与することが可能となる。
従って、高機能、高信頼性、又は低消費電力など、種々の目的に応じた半導体装置を提供
することができる。
本発明の一態様は、絶縁表面上に形成されたソース電極層又はドレイン電極層と、ソース
電極層又はドレイン電極層上に設けられ、第1の酸化物半導体層及び第1の酸化物半導体
層と異なるエネルギーギャップを有する第2の酸化物半導体層を含む酸化物半導体積層と
、酸化物半導体積層上に設けられたゲート絶縁膜と、ゲート絶縁膜を介して酸化物半導体
積層と重畳するゲート電極層と、を有する半導体装置である。
また、本発明の他の一態様は、絶縁表面上に形成されたソース電極層又はドレイン電極層
と、ソース電極層又はドレイン電極層上に設けられ、第1の酸化物半導体層と、第1の酸
化物半導体層に接し、第1の酸化物半導体層よりも小さいエネルギーギャップを有する第
2の酸化物半導体層と、第2の酸化物半導体層に接し、第2の酸化物半導体層より大きい
エネルギーギャップを有する第3の酸化物半導体層と、を含む酸化物半導体積層と、酸化
物半導体積層上に設けられたゲート絶縁膜と、ゲート絶縁膜を介して酸化物半導体積層と
重畳するゲート電極層と、を有する半導体装置である。
上記の半導体装置において、第3の酸化物半導体層は、第1の酸化物半導体層の側面及び
第2の酸化物半導体層の側面を覆って、第2の酸化物半導体層上に設けられていてもよい
また、上記の半導体装置のいずれかにおいて、酸化物半導体積層において、ゲート電極層
と重畳しない領域は、ドーパントを含むのが好ましい。このような構成とすることで、酸
化物半導体積層は、ゲート絶縁膜を介してゲート電極層と重なるチャネル形成領域を有し
、チャネル長方向にそのチャネル形成領域を挟んで一対の低抵抗領域を有する。
チャネル長方向にチャネル形成領域を挟んで低抵抗領域を含む酸化物半導体層を形成する
ことにより、該トランジスタはオン特性(例えば、オン電流及び電界効果移動度)が高く
、高速動作、高速応答が可能となる。また、低抵抗領域は、自己整合的に形成され、ゲー
ト電極層と重ならないため、寄生容量を小さくすることができる。寄生容量を小さくする
ことは、半導体装置全体の消費電力を低減することに繋がる。
低抵抗領域におけるドーパントの濃度は、5×1018/cm以上1×1022/cm
以下であることが好ましい。
また、本発明の他の一態様は、酸化物絶縁膜上に、ソース電極層及びドレイン電極層を形
成し、ソース電極層及びドレイン電極層上に、第1の酸化物半導体層と、第1の酸化物半
導体層と異なるエネルギーギャップを有する第2の酸化物半導体層と、を含む酸化物半導
体積層を形成し、ソース電極層、ドレイン電極層及び酸化物半導体積層上にゲート絶縁膜
を形成し、ゲート絶縁膜を介して、酸化物半導体積層と重畳するゲート電極層を形成する
半導体装置の作製方法である。
また、本発明の他の一態様は、酸化物絶縁膜上に、ソース電極層及びドレイン電極層を形
成し、ソース電極層及びドレイン電極層上に、第1の酸化物半導体層と、第1の酸化物半
導体層より小さいエネルギーギャップを有する第2の酸化物半導体層と、第2の酸化物半
導体層より大きいエネルギーギャップを有する第3の酸化物半導体層と、を含む酸化物半
導体積層を形成し、ソース電極層、ドレイン電極層及び酸化物半導体積層上にゲート絶縁
膜を形成し、ゲート絶縁膜を介して、酸化物半導体積層と重畳するゲート電極層を形成す
る半導体装置の作製方法である。
上記の半導体装置の作製方法において、第1の酸化物半導体層の側面及び第2の酸化物半
導体層の側面を覆うように第3の酸化物半導体層を積層させてもよい。
また、上記の半導体装置の作製方法のいずれか一において、ゲート絶縁膜を成膜した後に
、ゲート絶縁膜上から酸化物半導体積層に酸素を導入してもよい。
また、上記の半導体装置の作製方法のいずれか一において、ゲート電極層を形成した後、
ゲート電極層をマスクとして、酸化物半導体積層に自己整合的にドーパントを導入しても
よい。
互いに異なるエネルギーギャップを有する複数の酸化物半導体層を含む酸化物半導体積層
を適用することによって、トランジスタの電気特性をより精度よく制御することができ、
所望の電気特性をトランジスタに付与することが可能となる。
したがって、高性能、高信頼性、又は低消費電力など、種々の目的に応じた半導体装置を
提供することができる。
本発明の一態様の半導体装置を説明する平面図及び断面図。 本発明の一態様の半導体装置の作製方法を説明する図。 本発明の一態様の半導体装置を説明する平面図、断面図及びエネルギーバンド図。 本発明の一態様の半導体装置の作製方法を説明する図。 本発明の一態様の半導体装置を説明する断面図。 本発明の一態様の半導体装置を説明する図。 本発明の一態様の半導体装置を説明する図。 本発明の一態様の半導体装置を説明する図。 電子機器を示す図。 実施例試料のTEM写真図及びその模式図。 実施例試料のTEM写真図及びその模式図。 イオン化ポテンシャルの測定結果を示す図。 エネルギーバンド図。 イオン化ポテンシャルの測定結果を示す図。 エネルギーバンド図。 計算によって求めたトランジスタのオフ電流特性を示す図。 計算によって求めたトランジスタの電界効果移動度を示す図。
以下では、本発明の実施の形態について図面を用いて詳細に説明する。ただし、本発明は
以下の説明に限定されず、その形態及び詳細を様々に変更し得ることは、当業者であれば
容易に理解される。したがって、本発明は以下に示す実施の形態の記載内容に限定して解
釈されるものではない。
なお、以下に説明する本発明の構成において、同一部分または同様の機能を有する部分に
は同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。また、同
様の機能を有する部分を指す場合にはハッチパターンを同じくし、特に符号を付さない場
合がある。
なお、本明細書等で説明する各図において、各構成の大きさ、膜の厚さ、または領域は、
明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されな
い。
なお、本明細書等において、第1、第2等として付される序数詞は便宜上用いるものであ
り、工程順又は積層順を示すものではない。また、本明細書等において発明を特定するた
めの事項として固有の名称を示すものではない。
(実施の形態1)
本実施の形態では、半導体装置及び半導体装置の作製方法の一態様を、図1及び図2を用
いて説明する。本実施の形態では、半導体装置の一例として、酸化物半導体積層を有する
トランジスタを示す。
図1(A)、図1(B)及び図1(C)に示すトランジスタ510は、トップゲート構造
のトランジスタの一例である。図1(A)は平面図であり、図1(A)中の鎖線XYで切
断した断面が図1(B)に相当し、図1(A)中の鎖線VWで切断した断面が図1(C)
に相当する。
チャネル長方向の断面図である図1(B)に示すように、トランジスタ510は、酸化物
絶縁膜436が設けられた絶縁表面を有する基板400上に、ソース電極層405aと、
ドレイン電極層405bと、ソース電極層405a及びドレイン電極層405b上に設け
られ、第1の酸化物半導体層101及び第2の酸化物半導体層102を含む酸化物半導体
積層403と、ゲート絶縁膜402と、ゲート電極層401と、を有する。トランジスタ
510上には、絶縁膜407が形成されている。
なお、図1(B)及び図1(C)において、酸化物半導体積層403に含まれる各酸化物
半導体層の界面を模式的に点線で図示している。これは、酸化物半導体積層に含まれる各
酸化物半導体層の界面が不明確(不明瞭)となる場合のことを模式的に示したものであり
、本明細書の他の図面においても同様である。なお、界面が不明確とは、透過電子顕微鏡
(TEM:Transmission Electron Microscope)を用
いた酸化物半導体積層の断面観察像(TEM像)において酸化物半導体層間に連続的な境
界が確認できない場合を指す。
酸化物半導体積層403において、第1の酸化物半導体層101及び第2の酸化物半導体
層102は、それぞれの有するエネルギーギャップが異なればよく、エネルギーギャップ
の大小による積層順は限定されない。
具体的には、酸化物半導体積層403において、一方の酸化物半導体層のエネルギーギャ
ップを3eV以上とし、他方の酸化物半導体層のエネルギーギャップを3eV未満とする
。エネルギーギャップが3eV以上の酸化物半導体としては、例えばIn−Ga−Zn系
酸化物半導体(エネルギーギャップ3.0eV〜3.4eV、代表的には3.2eV)を
用いることができる。また、エネルギーギャップが3eV未満の酸化物半導体としては、
例えば、In−Sn−Zn系酸化物半導体(エネルギーギャップ2.6eV〜2.9eV
、代表的には2.8eV)を用いることができる。
図2に、トランジスタ510の作製方法の一例を示す。
まず、絶縁表面を有する基板400上に酸化物絶縁膜436を形成する。
絶縁表面を有する基板400に使用することができる基板に大きな制限はないが、少なく
とも、後の熱処理に耐えうる程度の耐熱性を有していることが必要となる。例えば、バリ
ウムホウケイ酸ガラスやアルミノホウケイ酸ガラスなどのガラス基板、セラミック基板、
石英基板、サファイア基板などを用いることができる。また、シリコンや炭化シリコンな
どの単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムなどの化合物半導体基
板、SOI基板などを適用することもでき、これらの基板上に半導体素子が設けられたも
のを、基板400として用いてもよい。
また、基板400として、可撓性基板を用いて半導体装置を作製してもよい。可撓性を有
する半導体装置を作製するには、可撓性基板上に酸化物半導体積層を含むトランジスタを
直接作製してもよいし、他の作製基板に酸化物半導体積層を含むトランジスタを作製し、
その後可撓性基板に剥離、転置してもよい。なお、作製基板から可撓性基板に剥離、転置
するために、作製基板と酸化物半導体積層を含むトランジスタとの間に剥離層を設けると
よい。
酸化物絶縁膜436としては、プラズマCVD法又はスパッタリング法等により、酸化シ
リコン、酸化窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、酸化ハフニウム
、酸化ガリウム、窒化酸化シリコン、窒化酸化アルミニウム、又はこれらの混合材料を用
いて形成することができる。本実施の形態では酸化物絶縁膜436としてスパッタリング
法を用いて形成する酸化シリコン膜を用いる。
酸化物絶縁膜436は、単層でも積層でもよい。例えば、基板400上に酸化シリコン膜
、In−Hf−Zn系酸化物膜を順に積層してもよいし、基板400上に酸化シリコン膜
、In:Zr:Zn=1:1:1の原子比のIn−Zr−Zn系酸化物膜を順に積層して
もよいし、基板400上に酸化シリコン膜、In:Gd:Zn=1:1:1の原子比のI
n−Gd−Zn系酸化物膜を順に積層してもよい。
トランジスタ510において、酸化物絶縁膜436は、酸化物半導体積層403の最下層
と接するため、膜中(バルク中)に少なくとも化学量論的組成比を超える量の酸素が存在
することが好ましい。例えば、酸化物絶縁膜436として、酸化シリコン膜を用いる場合
には、SiO2+α(ただし、α>0)とする。このような酸化物絶縁膜436を用いる
ことで、上方に形成する酸化物半導体積層に酸素を供給することができ、特性を良好にす
ることができる。酸化物半導体積層へ酸素を供給することにより、膜中の酸素欠損を補填
することができる。
次いで、酸化物絶縁膜436上に、ソース電極層及びドレイン電極層(これと同じ層で形
成される配線を含む)となる導電膜を形成し、これを選択的にエッチングしてソース電極
層405a、ドレイン電極層405bを形成する。ソース電極層405a及びドレイン電
極層405bに用いる導電膜としては、後の加熱処理に耐えられる材料を用いるものとし
、例えば、Al、Cr、Cu、Ta、Ti、Mo、Wから選ばれた元素を含む金属膜、ま
たは上述した元素を成分とする金属窒化物膜(窒化チタン膜、窒化モリブデン膜、窒化タ
ングステン膜)等を用いることができる。また、Al、Cuなどの金属膜の下側又は上側
の一方または双方にTi、Mo、Wなどの高融点金属膜またはそれらの金属窒化物膜(窒
化チタン膜、窒化モリブデン膜、窒化タングステン膜)を積層させた構成としてもよい。
また、ソース電極層405a及びドレイン電極層405bに用いる導電膜としては、導電
性の金属酸化物で形成しても良い。導電性の金属酸化物としては酸化インジウム(In
)、酸化スズ(SnO)、酸化亜鉛(ZnO)、酸化インジウム酸化スズ(In
−SnO、ITOと略記する)、酸化インジウム酸化亜鉛(In−ZnO)
またはこれらの金属酸化物材料に酸化シリコンを含ませたものを用いることができる。
本実施の形態では、ソース電極層405a、ドレイン電極層405bとして膜厚10nm
のタングステン膜を形成する。このようにソース電極層405a、ドレイン電極層405
bの膜厚が薄いと、上に形成される酸化物半導体積層403の被覆性が良好とすることが
できる。
次いで、ソース電極層405a及びドレイン電極層405b上に、第1の酸化物半導体層
101及び第2の酸化物半導体層102となる第1の酸化物半導体膜191及び第2の酸
化物半導体膜192を成膜する(図2(A)参照)。
第1の酸化物半導体膜191と、第2の酸化物半導体膜192とは互いに異なるエネルギ
ーギャップを有する酸化物半導体膜とする。例えば、一方の酸化物半導体膜のエネルギー
ギャップを3eV以上とし、他方の酸化物半導体膜のエネルギーギャップを3eV未満と
すればよい。
第1の酸化物半導体膜191及び第2の酸化物半導体膜192の作製工程において、当該
酸化物半導体膜に水素、又は水分がなるべく含まれないようにするため、成膜前処理とし
てスパッタリング装置の予備加熱室で酸化物絶縁膜436、ソース電極層405a及びド
レイン電極層405bが形成された基板を予備加熱し、基板及び酸化物絶縁膜436等に
吸着した水素、水分等の不純物を脱離し排気することが好ましい。なお、予備加熱室に設
ける排気手段はクライオポンプが好ましい。
第1の酸化物半導体膜191及び第2の酸化物半導体膜192に用いる酸化物半導体とし
ては、少なくともインジウム(In)あるいは亜鉛(Zn)を含むことが好ましい。特に
InとZnを含むことが好ましい。また、該酸化物を用いたトランジスタの電気特性のば
らつきを減らすためのスタビライザーとして、それらに加えてガリウム(Ga)を有する
ことが好ましい。また、スタビライザーとしてスズ(Sn)を有することが好ましい。ま
た、スタビライザーとしてハフニウム(Hf)を有することが好ましい。また、スタビラ
イザーとしてアルミニウム(Al)を有することが好ましい。また、スタビライザーとし
てジルコニウム(Zr)を有することが好ましい。
また、他のスタビライザーとして、ランタノイドである、ランタン(La)、セリウム(
Ce)、プラセオジム(Pr)、ネオジム(Nd)、サマリウム(Sm)、ユウロピウム
(Eu)、ガドリニウム(Gd)、テルビウム(Tb)、ジスプロシウム(Dy)、ホル
ミウム(Ho)、エルビウム(Er)、ツリウム(Tm)、イッテルビウム(Yb)、ル
テチウム(Lu)のいずれか一種あるいは複数種を有してもよい。
例えば、酸化物半導体として、酸化インジウム、酸化スズ、酸化亜鉛、二元系金属の酸化
物であるIn−Zn系酸化物、Sn−Zn系酸化物、Al−Zn系酸化物、Zn−Mg系
酸化物、Sn−Mg系酸化物、In−Mg系酸化物、In−Ga系酸化物、三元系金属の
酸化物であるIn−Ga−Zn系酸化物、In−Al−Zn系酸化物、In−Sn−Zn
系酸化物、Sn−Ga−Zn系酸化物、Al−Ga−Zn系酸化物、Sn−Al−Zn系
酸化物、In−Hf−Zn系酸化物、In−La−Zn系酸化物、In−Ce−Zn系酸
化物、In−Pr−Zn系酸化物、In−Nd−Zn系酸化物、In−Sm−Zn系酸化
物、In−Eu−Zn系酸化物、In−Gd−Zn系酸化物、In−Tb−Zn系酸化物
、In−Dy−Zn系酸化物、In−Ho−Zn系酸化物、In−Er−Zn系酸化物、
In−Tm−Zn系酸化物、In−Yb−Zn系酸化物、In−Lu−Zn系酸化物、四
元系金属の酸化物であるIn−Sn−Ga−Zn系酸化物、In−Hf−Ga−Zn系酸
化物、In−Al−Ga−Zn系酸化物、In−Sn−Al−Zn系酸化物、In−Sn
−Hf−Zn系酸化物、In−Hf−Al−Zn系酸化物を用いることができる。
酸化物半導体は単結晶でも、非単結晶でもよい。後者の場合、アモルファスでも、多結晶
でもよい。また、アモルファス中に結晶性を有する部分を含む構造でも、非アモルファス
でもよい。なお、同じ材料でも単結晶と、非単結晶ではエネルギーギャップが異なること
があるため、適宜選択することが重要である。
また、酸化物半導体積層として、結晶を含み、結晶性を有する酸化物半導体膜(結晶性酸
化物半導体膜)を用いることができる。結晶性酸化物半導体膜における結晶状態は、結晶
軸の方向が無秩序な状態でも、一定の配向性を有する状態であってもよい。
例えば、結晶性酸化物半導体膜として、CAAC−OS(C Axis Aligned
Crystalline Oxide Semiconductor)膜を用いること
ができる。
CAAC−OS膜は、完全な単結晶ではなく、完全な非晶質でもない。CAAC−OS膜
は、結晶部及び非晶質部を有する結晶−非晶質混相構造の酸化物半導体膜である。なお、
当該結晶部は、一辺が100nm未満の立方体内に収まる大きさであることが多い。また
、TEMによる観察像では、CAAC−OS膜に含まれる非晶質部と結晶部の境界は明確
ではない。また、TEMによってCAAC−OS膜には粒界(グレインバウンダリーとも
いう)は確認できない。そのため、CAAC−OS膜は粒界に起因する電子移動度の低下
が抑制される。
CAAC−OS膜に含まれる結晶部は、c軸がCAAC−OS膜の被形成面の法線ベクト
ル又は表面の法線ベクトルに平行な方向に揃い、且つab面に垂直な方向から見て三角形
状又は六角形状の原子配列を有し、c軸に垂直な方向から見て金属原子が層状又は金属原
子と酸素原子とが層状に配列している。なお、異なる結晶部間で、それぞれa軸及びb軸
の向きが異なっていてもよい。本明細書において、単に垂直と記載する場合、85°以上
95°以下の範囲も含まれることとする。また、単に平行と記載する場合、−5°以上5
°以下の範囲も含まれることとする。
なお、CAAC−OS膜において、結晶部の分布が一様でなくてもよい。例えば、CAA
C−OS膜の形成過程において、酸化物半導体膜の表面側から結晶成長させる場合、被形
成面の近傍に対し表面の近傍では結晶部の占める割合が高くなることがある。また、CA
AC−OS膜へ不純物を添加することにより、当該不純物添加領域において結晶部が非晶
質化することもある。
CAAC−OS膜に含まれる結晶部のc軸は、CAAC−OS膜の被形成面の法線ベクト
ル又は表面の法線ベクトルに平行な方向に揃うため、CAAC−OS膜の形状(被形成面
の断面形状又は表面の断面形状)によっては互いに異なる方向を向くことがある。なお、
結晶部のc軸の方向は、CAAC−OS膜が形成されたときの被形成面の法線ベクトル又
は表面の法線ベクトルに平行な方向となる。結晶部は、成膜することにより、又は成膜後
に加熱処理などの結晶化処理を行うことにより形成される。
CAAC−OS膜を含むトランジスタは、可視光や紫外光の照射による電気的特性変化を
より抑制することができるため、該トランジスタを含む半導体装置を信頼性の高い半導体
装置とすることができる。
CAAC−OS膜は、例えば、多結晶である酸化物半導体スパッタリング用ターゲットを
用い、スパッタリング法によって成膜する。当該スパッタリング用ターゲットにイオンが
衝突すると、スパッタリング用ターゲットに含まれる結晶領域がa−b面から劈開し、a
−b面に平行な面を有する平板状またはペレット状のスパッタリング粒子として剥離する
ことがある。この場合、当該平板状のスパッタリング粒子が、結晶状態を維持したまま基
板に到達することで、CAAC−OS膜を成膜することができる。
また、CAAC−OS膜を成膜するために、以下の条件を適用することが好ましい。
成膜時の不純物混入を低減することで、不純物によって結晶状態が崩れることを抑制でき
る。例えば、成膜室内に存在する不純物濃度(水素、水、二酸化炭素および窒素など)を
低減すればよい。また、成膜ガス中の不純物濃度を低減すればよい。具体的には、露点が
−80℃以下、好ましくは−100℃以下である成膜ガスを用いる。
また、成膜時の基板加熱温度を高めることで、基板到達後にスパッタリング粒子のマイグ
レーションが起こる。具体的には、基板加熱温度を100℃以上740℃以下、好ましく
は200℃以上500℃以下として成膜する。成膜時の基板加熱温度を高めることで、平
板状のスパッタリング粒子が基板に到達した場合、基板上でマイグレーションが起こり、
スパッタリング粒子の平らな面が基板に付着する。
また、成膜ガス中の酸素割合を高め、電力を最適化することで成膜時のプラズマダメージ
を軽減すると好ましい。成膜ガス中の酸素割合は、30体積%以上、好ましくは100体
積%とする。
スパッタリング用ターゲットの一例として、In−Ga−Zn−O化合物ターゲットにつ
いて以下に示す。
InO粉末、GaO粉末およびZnO粉末を所定のmol数で混合し、加圧処理後
、1000℃以上1500℃以下の温度で加熱処理をすることで多結晶であるIn−Ga
−Zn−O化合物ターゲットとする。なお、X、YおよびZは任意の正数である。ここで
、所定のmol数比は、例えば、InO粉末、GaO粉末およびZnO粉末が、2
:2:1、8:4:3、3:1:1、1:1:1、4:2:3または3:1:2である。
なお、粉末の種類、およびその混合するmol数比は、作製するスパッタリング用ターゲ
ットによって適宜変更すればよい。
第1の酸化物半導体膜191及び第2の酸化物半導体膜192の膜厚は、5nm以上10
nm以下(好ましくは5nm以上30nm以下)とし、スパッタリング法、MBE(Mo
lecular Beam Epitaxy)法、CVD法、パルスレーザ堆積法、AL
D(Atomic Layer Deposition)法等を適宜用いることができる
。また、第1の酸化物半導体膜191及び第2の酸化物半導体膜192は、スパッタリン
グターゲット表面に対し、概略垂直に複数の基板表面がセットされた状態で成膜を行うス
パッタ装置を用いて成膜してもよい。
なお、第1の酸化物半導体膜191及び第2の酸化物半導体膜192は、成膜時に酸素が
多く含まれるような条件(例えば、酸素100%の雰囲気下でスパッタリング法により成
膜を行うなど)で成膜して、酸素を多く含む(好ましくは酸化物半導体が結晶状態におけ
る化学量論的組成比に対し、酸素の含有量が過剰な領域が含まれている)膜とすることが
好ましい。
なお、本実施の形態において、第1の酸化物半導体膜191は、スパッタリング法で作製
するためのターゲットとして、例えば、組成比として、In:Ga:ZnO
=1:1:2[mol比]の金属酸化物ターゲットを用い、In−Ga−Zn系酸化物膜
を成膜する。また、このターゲットの材料及び組成に限定されず、例えば、In
Ga:ZnO=1:1:1[mol比]の金属酸化物ターゲットを用いてもよい。
第1の酸化物半導体膜191及び第2の酸化物半導体膜192を、成膜する際に用いるス
パッタリングガスは水素、水、水酸基又は水素化物などの不純物が除去された高純度ガス
を用いることが好ましい。
また、酸化物絶縁膜436と酸化物半導体積層とを大気に解放せずに連続的に形成するこ
とが好ましい。酸化物絶縁膜436と酸化物半導体積層とを大気に曝露せずに連続して形
成すると、酸化物絶縁膜436表面に水素や水分などの不純物が吸着することを防止する
ことができる。
次いで、第1の酸化物半導体膜191及び第2の酸化物半導体膜192をフォトリソグラ
フィ工程により島状に加工し、第1の酸化物半導体層101及び第2の酸化物半導体層1
02よりなる酸化物半導体積層403を形成する。
酸化物半導体積層403(第1の酸化物半導体層101及び第2の酸化物半導体層102
)を形成するためのレジストマスクをインクジェットで形成してもよい。レジストマスク
をインクジェットで形成するとフォトマスクを使用しないため、製造コストを低減するこ
とができる。
なお、第1の酸化物半導体膜191及び第2の酸化物半導体膜192のエッチングは、ド
ライエッチングでもウェットエッチングでもよく、双方を適用してもよい。
本実施の形態では、第1の酸化物半導体膜191及び第2の酸化物半導体膜192を同じ
マスクを用いてエッチング加工するため、加工後の第1の酸化物半導体層101と第2の
酸化物半導体層102とは側面の端部が一致した同形状の酸化物半導体層となる。島状に
加工後の酸化物半導体積層403において第1の酸化物半導体層101及び第2の酸化物
半導体層102の側面(端部)は露出している。
酸化物半導体積層403に、過剰な水素(水や水酸基を含む)を除去(脱水化または脱水
素化)するための加熱処理を行ってもよい。加熱処理の温度は、300℃以上700℃以
下、または基板の歪み点未満とする。加熱処理は減圧下又は窒素雰囲気下などで行うこと
ができる。例えば、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導体積層
403に対して窒素雰囲気下450℃において1時間の加熱処理を行う。
なお、加熱処理装置は電気炉に限られず、抵抗発熱体などの発熱体からの熱伝導または熱
輻射によって、被処理物を加熱する装置を用いてもよい。例えば、GRTA(Gas R
apid Thermal Anneal)装置、LRTA(Lamp Rapid T
hermal Anneal)装置等のRTA(Rapid Thermal Anne
al)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライドラ
ンプ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀
ランプなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置であ
る。GRTA装置は、高温のガスを用いて加熱処理を行う装置である。高温のガスには、
アルゴンなどの希ガス、または窒素のような、加熱処理によって被処理物と反応しない不
活性気体が用いられる。
例えば、加熱処理として、650℃〜700℃の高温に加熱した不活性ガス中に基板を入
れ、数分間加熱した後、基板を不活性ガス中から出すGRTAを行ってもよい。
なお、加熱処理においては、窒素、またはヘリウム、ネオン、アルゴン等の希ガスに、水
、水素などが含まれないことが好ましい。または、熱処理装置に導入する窒素、またはヘ
リウム、ネオン、アルゴン等の希ガスの純度を、6N(99.9999%)以上好ましく
は7N(99.99999%)以上(即ち不純物濃度を1ppm以下、好ましくは0.1
ppm以下)とすることが好ましい。
また、加熱処理で酸化物半導体積層403を加熱した後、加熱温度を維持、またはその加
熱温度から徐冷しながら同じ炉に高純度の酸素ガス、高純度の一酸化二窒素ガス、又は超
乾燥エア(CRDS(キャビティリングダウンレーザー分光法)方式の露点計を用いて測
定した場合の水分量が20ppm(露点換算で−55℃)以下、好ましくは1ppm以下
、より好ましくは10ppb以下の空気)を導入してもよい。酸素ガスまたは一酸化二窒
素ガスに、水、水素などが含まれないことが好ましい。または、熱処理装置に導入する酸
素ガスまたは一酸化二窒素ガスの純度を、6N以上好ましくは7N以上(即ち、酸素ガス
または一酸化二窒素ガス中の不純物濃度を1ppm以下、好ましくは0.1ppm以下)
とすることが好ましい。酸素ガス又は一酸化二窒素ガスの作用により、脱水化または脱水
素化処理による不純物の排除工程によって同時に減少してしまった酸化物半導体を構成す
る主成分材料である酸素を供給することによって、酸化物半導体積層403を高純度化及
びi型(真性)化することができる。
なお、脱水化又は脱水素化のための加熱処理は、酸化物半導体膜の形成後であって、後に
形成する絶縁膜407の成膜前であればトランジスタ510の作製工程におけるどのタイ
ミングで行ってもよい。例えば、第2の酸化物半導体膜192の成膜後であって島状に加
工する前、又はゲート絶縁膜402形成後に行うことができる。
また、脱水化又は脱水素化のための加熱処理は、複数回行ってもよく、他の加熱処理と兼
ねてもよい。例えば、第1の酸化物半導体膜191成膜後と、第2の酸化物半導体膜19
2成膜後の2回加熱処理を行ってもよい。
なお、脱水化又は脱水素化のための加熱処理を、第1の酸化物半導体膜191及び第2の
酸化物半導体膜192を島状に加工する前に行うと、酸化物絶縁膜436に含まれる酸素
が加熱処理によって放出されるのを防ぐことができるため好ましい。
また、酸素を含む絶縁膜である酸化物絶縁膜436と少なくとも一部が接する状態で、脱
水化又は脱水素化のための加熱処理を行うことで、酸化物絶縁膜436から酸化物半導体
積層403へ酸素を供給することができる。または、ゲート絶縁膜402を、酸素を含む
絶縁膜として、ゲート絶縁膜402の成膜後に脱水化又は脱水素化のための加熱処理を行
い、ゲート絶縁膜402から酸化物半導体積層403へ酸素を供給してもよい。酸化物半
導体積層403に接する絶縁膜から酸素を供給することにより、酸化物半導体積層403
中の酸素欠損を補填し、酸化物半導体積層403を高純度化及びi型(真性)化すること
ができる。なお、脱水化又は脱水素化のための加熱処理を行う際に酸化物半導体積層40
3に接する絶縁膜中(バルク中)には、少なくとも化学量論的組成比を超える量の酸素が
存在することが好ましい。
次いで、酸化物半導体積層403、ソース電極層405a、及びドレイン電極層405b
を覆うゲート絶縁膜402を形成する(図2(B)参照)。
ゲート絶縁膜402の膜厚は、1nm以上20nm以下とし、スパッタリング法、MBE
法、CVD法、パルスレーザ堆積法、ALD法等を適宜用いることができる。また、ゲー
ト絶縁膜402は、スパッタリングターゲット表面に対し、概略垂直に複数の基板表面が
セットされた状態で成膜を行うスパッタ装置を用いて成膜してもよい。
ゲート絶縁膜402の材料としては、酸化シリコン膜、酸化ガリウム膜、酸化アルミニウ
ム膜、窒化シリコン膜、酸化窒化シリコン膜、酸化窒化アルミニウム膜、または窒化酸化
シリコン膜を用いて形成することができる。
また、ゲート絶縁膜402の材料として酸化ハフニウム、酸化イットリウム、ハフニウム
シリケート(HfSi(x>0、y>0))、窒素が添加されたハフニウムシリケ
ート(HfSiO(x>0、y>0))、ハフニウムアルミネート(HfAl
(x>0、y>0))、酸化ランタンなどのhigh−k材料を用いることでゲートリ
ーク電流を低減できる。さらに、ゲート絶縁膜402は、単層構造としても良いし、積層
構造としても良い。
次いで、ゲート電極層401をプラズマCVD法又はスパッタリング法等により、ゲート
絶縁膜402上に形成する(図2(C)参照)。これにより、本実施の形態のトランジス
タ510が作製される。
ゲート電極層401の材料は、モリブデン、チタン、タンタル、タングステン、アルミニ
ウム、銅、クロム、ネオジム、スカンジウム等の金属材料またはこれらを主成分とする合
金材料を用いて形成することができる。また、ゲート電極層401としてリン等の不純物
元素をドーピングした多結晶シリコン膜に代表される半導体膜、ニッケルシリサイドなど
のシリサイド膜を用いてもよい。ゲート電極層401は、単層構造としてもよいし、積層
構造としてもよい。
また、ゲート電極層401の材料は、インジウム錫酸化物、酸化タングステンを含むイン
ジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジ
ウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、酸化ケイ素
を添加したインジウム錫酸化物などの導電性材料を適用することもできる。また、上記導
電性材料と、上記金属材料の積層構造とすることもできる。
また、ゲート絶縁膜402と接するゲート電極層401の一層として、窒素を含む金属酸
化物、具体的には、窒素を含むIn−Ga−Zn系酸化物膜や、窒素を含むIn−Sn系
酸化物膜や、窒素を含むIn−Ga系酸化物膜や、窒素を含むIn−Zn系酸化物膜や、
窒素を含むSn系酸化物膜や、窒素を含むIn系酸化物膜や、金属窒化膜(InN、Sn
Nなど)を用いることができる。これらの膜は5eV、好ましくは5.5eV以上の仕事
関数を有し、ゲート電極層として用いた場合、トランジスタの電気特性のしきい値電圧を
プラスにすることができ、所謂ノーマリーオフのスイッチング素子を実現できる。
なお、トランジスタ510を覆うように、ゲート絶縁膜402及びゲート電極層401上
に絶縁膜407を形成してもよい(図2(D)参照)。
絶縁膜407は、酸化シリコン膜の他に、代表的に酸化アルミニウム膜、酸化窒化シリコ
ン膜、酸化窒化アルミニウム膜、又は酸化ガリウム膜などの無機絶縁膜を用いることがで
きる。例えば、絶縁膜407として酸化シリコン膜と酸化アルミニウム膜との積層を用い
ることができる。
絶縁膜407として用いることのできる酸化アルミニウム膜は、水素、水分などの不純物
、及び酸素の両方に対して膜を通過させない遮断効果(ブロック効果)が高い。
また、絶縁膜407として平坦化絶縁膜を用いてもよい。平坦化絶縁膜としては、ポリイ
ミド、アクリル樹脂、ベンゾシクロブテン系樹脂、等の有機材料を用いることができる。
また上記有機材料の他に、低誘電率材料(low−k材料)等を用いることができる。な
お、これらの材料で形成される絶縁膜を複数積層させることで、平坦化絶縁膜を形成して
もよい。
本実施の形態で示したトランジスタ510は、互いに異なるエネルギーギャップを有する
2層の酸化物半導体層を含む酸化物半導体積層403を用いて構成される。酸化物半導体
層を用いたトランジスタにおいて、該酸化物半導体層のエネルギーギャップは、トランジ
スタの電気特性に影響を与える。例えば、酸化物半導体層を用いたトランジスタにおいて
、酸化物半導体層のエネルギーギャップが小さいと、オン特性(例えば、オン電流や電界
効果移動度)を向上させることができる。一方、酸化物半導体層のエネルギーギャップが
大きいと、オフ電流を低減することができる。トランジスタ510においては、互いに異
なるエネルギーギャップを有する複数の酸化物半導体層を含む酸化物半導体積層403を
用いることによって、その電気特性をより精度よく制御することができ、所望の電気特性
をトランジスタ510に付与することが可能となる。
また、トランジスタ510に用いられる酸化物半導体積層403は、脱水化又は脱水素化
、及びその後の酸素供給によって、高純度化され、酸素欠損が低減された酸化物半導体積
層とすることができる。酸化物半導体積層403は、水素、水などの不純物が十分に除去
され、酸化物半導体積層403中の水素濃度は5×1019/cm以下、好ましくは5
×1018/cm以下とすることができる。なお、酸化物半導体積層403中の水素濃
度は、二次イオン質量分析法(SIMS:Secondary Ion Mass Sp
ectrometry)で測定されるものである。
高純度化し、酸素欠損を補填する酸素を過剰に含む酸化物半導体積層403を用いたトラ
ンジスタは、オフ状態における電流値(オフ電流値)を、チャネル幅1μm当たり室温に
て100zA/μm(1zA(ゼプトアンペア)は1×10−21A)以下、好ましくは
10zA/μm以下、より好ましくは1zA/μm以下、さらに好ましくは100yA/
μm以下レベルにまで低くすることができる。
こうして得られる電気特性の高いトランジスタを用いることで高性能及び高信頼性の半導
体装置を提供することができる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
(実施の形態2)
本実施の形態では、実施の形態1の工程を一部変更して得られるトランジスタの例を図3
乃至図5を用いて説明する。但し、本実施の形態において、実施の形態1と同一部分又は
同様の機能を有する部分、及び工程は、実施の形態1と同様に行うことができ、繰り返し
の説明は省略する。
図3(A)、図3(B)及び図3(C)に示すトランジスタ520は、トップゲート構造
のトランジスタの一例である。図3(A)は平面図であり、図3(A)中の鎖線XYで切
断した断面が図3(B)に相当し、図3(A)中の鎖線VWで切断した断面が図3(C)
に相当する。
チャネル長方向の断面図である図3(B)に示すように、トランジスタ520は酸化物絶
縁膜436が設けられた絶縁表面を有する基板400上に、ソース電極層405aと、ド
レイン電極層405bと、第1の酸化物半導体層、第2の酸化物半導体層、及び第3の酸
化物半導体層を含む酸化物半導体積層403と、ゲート絶縁膜402と、ゲート電極層4
01と、を有する。トランジスタ520上には、絶縁膜407が形成されている。
トランジスタ520において第1の酸化物半導体層は、酸化物絶縁膜436、ソース電極
層405a及びドレイン電極層405b上に接して形成され、第2の酸化物半導体層は、
第1の酸化物半導体層上に形成される。また、トランジスタ520において、酸化物半導
体積層403は、第3の酸化物半導体層を有し、第3の酸化物半導体層は、第1の酸化物
半導体層の側面及び第2の酸化物半導体層の側面を覆って設けられている。なお、第3の
酸化物半導体層のチャネル長方向の周縁部は、ソース電極層405a及びドレイン電極層
405bと接する。
酸化物半導体積層403において、ゲート絶縁膜402を介してゲート電極層401と重
畳するチャネル形成領域は、3層で形成され、基板400側から順に、第1のチャネル形
成領域121c、第2のチャネル形成領域122c、及び第3のチャネル形成領域123
cが積層されている。
また、チャネル長方向に第1のチャネル形成領域121cを挟んで第1の低抵抗領域12
1a、121bを有する。また、チャネル長方向に第2のチャネル形成領域122cを挟
んで第2の低抵抗領域122a、122bを有する。また、チャネル長方向に第3のチャ
ネル形成領域123cを挟んで第3の低抵抗領域123a、123bを有する。
図3に示すトランジスタ520において、酸化物半導体積層403は、第1の低抵抗領域
121a、121b、及び第1のチャネル形成領域121cを含む第1の酸化物半導体層
と、第2の低抵抗領域122a、122b、及び第2のチャネル形成領域122cを含む
第2の酸化物半導体層と、第3の低抵抗領域123a、123b、及び第3のチャネル形
成領域123cを含む第3の酸化物半導体層と、が順に積層されて構成される。
また、トランジスタ520において、第2の酸化物半導体層は、第1の酸化物半導体層よ
り小さいエネルギーギャップを有し、第3の酸化物半導体層は、第2の酸化物半導体層よ
りも大きいエネルギーギャップを有する。また、第1の酸化物半導体層と、第3の酸化物
半導体層とは同等のエネルギーギャップを有するのが好ましい。
図3(C)は、チャネル幅方向の断面図であり、図3(B)と同様に第2の酸化物半導体
層の端部、即ち、第2の低抵抗領域122a、122bの側面が第3の酸化物半導体層の
端部、即ち、第3の低抵抗領域123a、123bで覆われた構造とするのが好ましい。
このような構造とすることで、トランジスタのソース電極層405aおよびドレイン電極
層405bのリーク電流(寄生チャネル)の発生を低減することができる。図3(C)に
おいて、第3の酸化物半導体層のチャネル幅方向の周縁部は、酸化物絶縁膜436と接し
ている。
また、図3(D)は、図3(B)における膜厚方向(D−D’間)のエネルギーバンド図
を示す図である。本実施の形態では、図3(D)に示すエネルギーバンド図となるように
、第1の酸化物半導体層、第2の酸化物半導体層、及び第3の酸化物半導体層の材料を選
択する。但し、伝導帯に埋め込みチャネルが形成されれば十分な効果が得られるため、必
ずしも図3(D)に示すエネルギーバンド図のように伝導帯と価電子帯の両方に凹部を有
するエネルギーバンド図に限定しなくともよい。例えば、伝導帯のみに凹部を有するエネ
ルギーバンド図が得られる構成としてもよい。
例えば、トランジスタ520における第1の酸化物半導体層101としてIn−Ga−Z
n系酸化物膜(エネルギーギャップ3.2eV)、第2の酸化物半導体層102としては
In−Sn−Zn系酸化物膜(エネルギーギャップ2.8eV)、第3の酸化物半導体層
103としてIn−Ga−Zn系酸化物膜(エネルギーギャップ3.2eV)を用いるこ
とができる。
また、トランジスタ520におけるような3層積層の酸化物半導体積層403としては、
第1の酸化物半導体層101としてIn−Ga−Zn系酸化物膜、第2の酸化物半導体層
102としてIn−Zn系酸化物膜、第3の酸化物半導体層103としてIn−Ga−Z
n系酸化物膜を積層させた構造、第1の酸化物半導体層101としてGa−Zn系酸化物
膜、第2の酸化物半導体層102としてIn−Sn−Zn系酸化物膜、第3の酸化物半導
体層103としてGa−Zn系酸化物膜を積層させた構造、第1の酸化物半導体層101
としてGa−Zn系酸化物膜、第2の酸化物半導体層102としてIn−Zn系酸化物膜
、第3の酸化物半導体層103としてGa−Zn系酸化物膜を積層させた構造、第1の酸
化物半導体層101としてIn−Ga系酸化物膜、第2の酸化物半導体層102としてI
n−Ga−Zn系酸化物膜、第3の酸化物半導体層103としてIn−Ga系酸化物膜を
積層させた構造、又は第1の酸化物半導体層101としてIn−Ga−Zn系酸化物膜、
第2の酸化物半導体層102として酸化インジウム(In系酸化物)膜、第3の酸化物半
導体層103としてIn−Ga−Zn系酸化物膜を積層させた構造などを用いることがで
きる。
エネルギーギャップの小さい第2の酸化物半導体層102を、エネルギーギャップの大き
い第1の酸化物半導体層101及び第3の酸化物半導体層103により挟む構造とするこ
とによって、よりトランジスタ520のオフ電流(リーク電流)を低減する効果が得られ
る。
図4にトランジスタ520の作製方法の一例を示す。
まず、実施の形態1と同様に、絶縁表面を有する基板400上に酸化物絶縁膜436、ソ
ース電極層405a及びドレイン電極層405bを形成する。ソース電極層405a及び
ドレイン電極層405b上に、第1の酸化物半導体膜及び第2の酸化物半導体膜を成膜し
、第1のフォトリソグラフィ工程により島状に加工して、第1の酸化物半導体層101及
び第2の酸化物半導体層102を形成する。
次いで、第1の酸化物半導体層101及び第2の酸化物半導体層102の側面を覆って、
第2の酸化物半導体層102上に第3の酸化物半導体膜を成膜し、当該第3の酸化物半導
体膜を第2のフォトリソグラフィ工程により島状に加工して、第3の酸化物半導体層10
3を形成する(図4(A)参照)。これによって、第1の酸化物半導体層101、第2の
酸化物半導体層102及び第3の酸化物半導体層103を含む酸化物半導体積層403が
形成される。
第3の酸化物半導体層103は、第1の酸化物半導体層101と同じターゲットを用いて
形成するのが好ましい。第3の酸化物半導体層103の成膜条件は、第1の酸化物半導体
層101と同じであるため、ここでは説明を省略する。なお、第2のフォトリソグラフィ
工程により第2の酸化物半導体層102と重なり、且つ、第2の酸化物半導体層102の
平面面積よりも広い上面形状の第3の酸化物半導体層103を形成する。
次いで、酸化物半導体積層403に、過剰な水素(水や水酸基を含む)を除去(脱水化ま
たは脱水素化)するための加熱処理を行ってもよい。脱水化又は脱水素化のための加熱処
理の条件は、トランジスタ510と同じであるため、ここでは説明を省略する。
次いで、ソース電極層405a、ドレイン電極層405b及び酸化物半導体積層403を
覆うゲート絶縁膜402を形成する。その後、ゲート絶縁膜402上から酸化物半導体積
層403に酸素431(少なくとも、酸素ラジカル、酸素原子、酸素イオン、のいずれか
を含む)を導入して、少なくとも第3の酸化物半導体層103中に酸素を供給する(図4
(B)参照)。酸素の導入方法としては、イオン注入法、イオンドーピング法、プラズマ
イマージョンイオンインプランテーション法、プラズマ処理などを用いることができる。
酸化物半導体積層403へ酸素を導入することで、酸化物半導体積層403における酸素
の含有量を、その化学量論的組成比を超える程度とするのが好ましい。例えば、酸素導入
処理によって導入された酸素濃度のピークを1×1018/cm以上5×1021/c
以下とするのが好ましい。
酸素431は、少なくとも第3の酸化物半導体層103と、ゲート絶縁膜402の界面に
おいて含有されればよい。よって、酸素431の導入深さによっては、第1の酸化物半導
体層101及び第2の酸化物半導体層102における酸素濃度は、化学量論的組成比と同
等である場合もある。酸化物半導体積層403への酸素の導入深さは、加速電圧、ドーズ
量などの注入条件、また通過させるゲート絶縁膜402膜厚を適宜設定して制御すればよ
い。
なお、酸素431の導入のタイミングは、ゲート絶縁膜402の形成後に限られるもので
はない。但し、酸素の導入を、酸化物半導体積層403に積層された膜越しに行うと、酸
素の導入深さ(導入領域)がより制御しやすくなるため、酸化物半導体積層403へ酸素
を効率よく注入できるという利点がある。
また、酸素431の導入処理後、加熱処理を行ってもよい。加熱条件としては、温度25
0℃以上700℃以下、好ましくは300℃以上450℃以下で、酸素雰囲気下で行うこ
とが好ましい。また、窒素雰囲気下、減圧下、大気(超乾燥エア)下で加熱処理を行って
もよい。
酸化物半導体積層403の少なくとも一層を結晶性酸化物半導体膜とした場合、酸素43
1の導入により、一部非晶質化する場合がある。この場合、酸素431の導入後に加熱処
理を行うことによって、結晶性を回復してもよい。
また、酸化物半導体積層403に酸素過剰領域を形成することで、酸素欠損を補填するこ
とができるため、酸化物半導体積層403中の電荷捕獲中心を低減することができる。酸
化物半導体積層403において、酸素が脱離した箇所では酸素欠損が存在し、該酸素欠損
に起因してトランジスタの電気的特性変動を招くドナー準位が生じてしまう。酸素を導入
することにより、膜中の酸素欠損を補填することができるため、このような酸化物半導体
積層をトランジスタに用いることで、酸素欠損に起因するトランジスタのしきい値電圧V
thのばらつき、しきい値電圧のシフトΔVthを低減することができる。また、しきい
値電圧をプラスシフトさせ、トランジスタをノーマリーオフ化することもできる。
次いで、ゲート電極層401をプラズマCVD法又はスパッタリング法等により、ゲート
絶縁膜402上に形成する。
次に、ドーパント421を選択的に導入する処理を行うのが好ましい。この処理で、ゲー
ト電極層401をマスクとして、ゲート絶縁膜402を通過して、第1の低抵抗領域12
1a、121b、第2の低抵抗領域122a、122b、第3の低抵抗領域123a、1
23bを形成する(図4(C)参照)。この処理でチャネル長方向に第1のチャネル形成
領域121cを挟んで第1の低抵抗領域121a、121bが自己整合的に形成される。
また、チャネル長方向に第2のチャネル形成領域122cを挟んで第2の低抵抗領域12
2a、122bが自己整合的に形成される。また、チャネル長方向に第3のチャネル形成
領域123cを挟んで第3の低抵抗領域123a、123bが自己整合的に形成される。
本実施の形態のトランジスタ520において、第1の低抵抗領域121a、121b、第
2の低抵抗領域122a、122b、及び第3の低抵抗領域123a、123bは、ドー
パントと、酸素を過剰に含む領域となる。
ドーパント421を導入してチャネル長方向にチャネル形成領域を挟んで低抵抗領域を含
む酸化物半導体積層403を形成することにより、トランジスタ520のオン特性を向上
させ、高速動作、高速応答が可能なトランジスタとすることができる。また、低抵抗領域
は、自己整合的に形成され、ゲート電極層と重ならないため、寄生容量を小さくすること
ができる。寄生容量を小さくすることは、半導体装置全体の消費電力を低減することに繋
がる。
ドーパント421の導入処理は、加速電圧、ドーズ量などの注入条件、また通過させるゲ
ート絶縁膜402の膜厚を適宜設定して制御すればよい。例えば、ホウ素を用いて、イオ
ン注入法でホウ素イオンの注入を行う場合、ドーズ量を1×1013ions/cm
上5×1016ions/cm以下とすればよい。
第1の低抵抗領域121a、121b、第2の低抵抗領域122a、122b、及び第3
の低抵抗領域123a、123bにおけるドーパント421の濃度は、5×1018/c
以上1×1022/cm以下であることが好ましい。
ドーパントを導入する際に、基板400を加熱しながら行ってもよい。
なお、第1の低抵抗領域121a、121b、第2の低抵抗領域122a、122b、第
3の低抵抗領域123a、123bを形成する際に行うドーパント421を導入する処理
は、複数回行ってもよく、ドーパントの種類も複数種用いてもよい。
また、ドーパント421の導入処理後、加熱処理を行ってもよい。加熱条件としては、温
度300℃以上700℃以下、好ましくは300℃以上450℃以下で1時間、酸素雰囲
気下で行うことが好ましい。また、窒素雰囲気下、減圧下、大気(超乾燥エア)下で加熱
処理を行ってもよい。
酸化物半導体積層の少なくとも一層を結晶性酸化物半導体膜とした場合、ドーパント42
1の導入により、一部非晶質化する場合がある。この場合、ドーパント421の導入後に
加熱処理を行うことによって、酸化物半導体積層の結晶性を回復することができる。
本実施の形態では、ドーパントとしてホウ素を用いる。よって、第1の低抵抗領域121
a、121b、第2の低抵抗領域122a、122b、及び第3の低抵抗領域123a、
123bはホウ素と、過剰な酸素とが含まれる。
以上の工程で、本実施の形態のトランジスタ520が作製される。
なお、トランジスタ520を覆うように、絶縁膜407を形成してもよい(図4(D)参
照)。
本実施の形態で示すトランジスタ520は、第1の酸化物半導体層101の側面及び第2
の酸化物半導体層102の側面を覆うように、第3の酸化物半導体層103が形成されて
いる。このような構成とすることで、第2の酸化物半導体層102の酸素欠損の増加を抑
制し、トランジスタのしきい値電圧をゼロに近づける構成とすることができる。さらには
、第2の酸化物半導体層102が埋め込みチャネルとなることでキャリアの散乱が低減さ
れ、高い電界効果移動度を実現することができる。
また、エネルギーギャップの小さい第2の酸化物半導体層102を、エネルギーギャップ
の大きい第1の酸化物半導体層101及び第3の酸化物半導体層103により挟む構造と
することによって、よりトランジスタのオフ電流(リーク電流)を低減する効果が得られ
る。
なお、上述したように、酸化物半導体積層に含まれる各酸化物半導体層同士の界面は不明
確となる場合もある。また、界面が不明確となる場合、異なる複数の酸化物半導体層の混
合領域と呼ぶことのできる箇所が形成されることもある。図5(A)及び図5(B)に、
混合領域を含む酸化物半導体積層403を有するトランジスタ530及びトランジスタ5
40を示す。
図5(A)に示すトランジスタ530は、酸化物絶縁膜436が設けられた絶縁表面を有
する基板400上に、ソース電極層405aと、ドレイン電極層405bと、ソース電極
層405a及びドレイン電極層405b上に設けられた酸化物半導体積層403と、ゲー
ト絶縁膜402と、ゲート電極層401と、を有する。トランジスタ530上には、絶縁
膜407が形成されている。
トランジスタ530において、酸化物半導体積層403は、第1の酸化物半導体層101
と、第2の酸化物半導体層102とを含み、且つ、第1の酸化物半導体層101と第2の
酸化物半導体層102との間に混合領域201を有する。
混合領域201は、積層する第1の酸化物半導体層101及び第2の酸化物半導体層10
2に含まれる元素が混合する領域であり、第1の酸化物半導体層101及び第2の酸化物
半導体層102とは少なくとも構成する元素の組成が異なる。例えば、酸化物半導体積層
403をインジウム、スズ、及び亜鉛を含む酸化物半導体層及びインジウム、ガリウム、
及び亜鉛を含む酸化物半導体層の積層構造とする場合、第1の酸化物半導体層101と第
2の酸化物半導体層102との間に、インジウム、スズ、ガリウム、及び亜鉛を含む混合
領域201を形成することができる。また、第1の酸化物半導体層101と第2の酸化物
半導体層102と含まれる元素は同じでも、第1の酸化物半導体層101と第2の酸化物
半導体層102の組成(組成比)とは異なる組成の混合領域201を形成することができ
る。よって、混合領域201の有するエネルギーギャップも、第1の酸化物半導体層10
1及び第2の酸化物半導体層102のエネルギーギャップとは異なり、混合領域201の
エネルギーギャップは、第1の酸化物半導体層101のエネルギーギャップ及び第2の酸
化物半導体層102のエネルギーギャップの間の値となる。
従って、混合領域201を設けることで、第1の酸化物半導体層101及び第2の酸化物
半導体層102の境界が不明瞭となり、酸化物半導体積層403の中での界面散乱を抑制
することができる。すなわち、混合領域201が設けられた酸化物半導体積層403を用
いたトランジスタは、電界効果移動度を向上させることができる。
混合領域201を設けることでエネルギーバンド図において、第1の酸化物半導体層10
1と第2の酸化物半導体層102との間に勾配を形成できる。該勾配は、複数段の階段状
であってもよい。
第1の酸化物半導体層101及び第2の酸化物半導体層102を形成後(又は第1の酸化
物半導体膜191及び第2の酸化物半導体膜192成膜後)、酸化物半導体積層に対して
加熱処理を行うことで、混合領域201を形成することができる。加熱処理は、第1の酸
化物半導体層101及び第2の酸化物半導体層102中の元素が熱により拡散できる温度
とし、かつ第1の酸化物半導体層101及び第2の酸化物半導体層102とが酸化物半導
体積層403全領域において、組成が均一な混合領域とならない条件で行う。
加熱処理は減圧下、窒素雰囲気下、酸素雰囲気下、又は大気(超乾燥エア)下、希ガス雰
囲気下などで行うことができる。また、加熱処理は条件(温度、雰囲気、時間など)を変
えて複数回行ってもよい。例えば、第1の酸化物半導体層101及び第2の酸化物半導体
層102に対して温度を650℃とし、窒素雰囲気下で1時間加熱した後、酸素雰囲気下
で1時間加熱することで、混合領域201を含む酸化物半導体積層403を形成すること
ができる。
混合領域201を形成するための加熱処理を行う工程は、第1の酸化物半導体膜191及
び第2の酸化物半導体膜192を形成した後であれば特に限定されず、膜状の第1の酸化
物半導体膜191及び第2の酸化物半導体膜192に行ってもよいし、島状の第1の酸化
物半導体層101及び第2の酸化物半導体層102に行ってもよい。また、加熱処理はト
ランジスタの作製工程中で行う他の加熱処理(例えば、脱水化または脱水素化するための
加熱処理、又は結晶化のための加熱処理など)と兼ねてもよい。
また、トランジスタ530において、第2の酸化物半導体層102は、第1の酸化物半導
体層101と重なり、且つ第1の酸化物半導体層101の面積よりも広い面積とすること
で、第1の酸化物半導体層101を包むような構成とすることができる。このような構成
とすることで、第1の酸化物半導体層101の酸素欠損の増加を抑制し、トランジスタの
しきい値電圧をゼロに近づける構成とすることができる。なお、トランジスタ530にお
いて酸化物絶縁膜436として酸化アルミニウム膜を含む構成することで、第1の酸化物
半導体層101に接する絶縁膜の酸素の脱離を防止することができるため、好ましい。
また、図5(B)に示すトランジスタ540は、酸化物絶縁膜436が設けられた絶縁表
面を有する基板400上に、ソース電極層405aと、ドレイン電極層405bと、ソー
ス電極層405a及びドレイン電極層405b上に設けられた酸化物半導体積層403と
、ゲート絶縁膜402と、ゲート電極層401と、を有する。トランジスタ540上には
、絶縁膜407が形成されている。
トランジスタ540において、酸化物半導体積層403は、第1の酸化物半導体層101
と、第2の酸化物半導体層102と、第3の酸化物半導体層103とを含み、且つ、第1
の酸化物半導体層101と第2の酸化物半導体層102との間に混合領域201を有し、
第2の酸化物半導体層102と第3の酸化物半導体層103との間に混合領域202を有
する。
混合領域201と同様に混合領域202は、積層する第2の酸化物半導体層102及び第
3の酸化物半導体層103に含まれる元素が混合する領域であり、第2の酸化物半導体層
102及び第3の酸化物半導体層103とは少なくとも構成する元素の組成が異なる。ま
た、混合領域202のエネルギーギャップは、第2の酸化物半導体層102のエネルギー
ギャップ及び第3の酸化物半導体層103のエネルギーギャップの間の値となる。
混合領域202は、混合領域201と同様に加熱処理によって形成することができる。な
お、混合領域202を形成するための加熱処理を、混合領域201を形成するための加熱
処理と兼ねることも可能である。また、トランジスタ540においては、第1の酸化物半
導体層101と第2の酸化物半導体層102の間と、第2の酸化物半導体層102と第3
の酸化物半導体層103の間の双方に混合領域を有する構成を示したが、これに限られな
い。例えば、第1乃至第3の酸化物半導体層を含む酸化物半導体積層403であって、第
1の酸化物半導体層101と第2の酸化物半導体層102との間にのみ混合領域201を
有する構成としてもよい。
また、図5(B)に示すトランジスタ540は、第1の酸化物半導体層101、第2の酸
化物半導体層102及び第3の酸化物半導体層103を同じマスクを用いて1回のフォト
リソグラフィ工程により酸化物半導体積層403を形成した構成である。トランジスタ5
40に含まれる酸化物半導体積層403においては、第1の酸化物半導体層101、第2
の酸化物半導体層102、及び第3の酸化物半導体層103は端部が一致した同形状の酸
化物半導体層となる。すなわち、酸化物半導体積層403において、第1の酸化物半導体
層101及び第2の酸化物半導体層102の側面(端部)は露出している。
酸化物半導体積層403を1回のフォトリソグラフィ工程によって形成することで、工程
数を削減することができ、半導体装置のコストを低減することができる。
なお、図3(B)に示すトランジスタ520のように、第3の酸化物半導体層103が第
1の酸化物半導体層101及び第2の酸化物半導体層102の側面を覆う構成とする場合
には、混合領域を形成するための加熱処理によって、第1の酸化物半導体層101の側面
であって、第3の酸化物半導体層103との間に、混合領域(第1の酸化物半導体層10
1と第3の酸化物半導体層103に含まれる元素が混合する領域)が形成されることもあ
る。
本実施の形態で示すトランジスタ520、530、540は、互いに異なるエネルギーギ
ャップを有する複数の酸化物半導体層を含む酸化物半導体積層403を含むことによって
、トランジスタの電気特性をより精度よく制御することができる。よって、所望の電気特
性を付与することができるトランジスタを得ることができる。当該トランジスタを適用す
ることによって、高性能、高信頼性、又は低消費電力など、種々の目的に応じた半導体装
置を提供することができる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
(実施の形態3)
実施の形態1または実施の形態2に示したトランジスタを用いて表示機能を有する半導体
装置(表示装置ともいう)を作製することができる。また、トランジスタを含む駆動回路
の一部または全体を、画素部と同じ基板上に一体形成し、システムオンパネルを形成する
ことができる。
図6(A)において、第1の基板4001上に設けられた画素部4002を囲むようにし
て、シール材4005が設けられ、第2の基板4006によって封止されている。図6(
A)においては、第1の基板4001上のシール材4005によって囲まれている領域と
は異なる領域に、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜で形成され
た走査線駆動回路4004、信号線駆動回路4003が実装されている。また信号線駆動
回路4003と走査線駆動回路4004を通して画素部4002に与えられる各種信号及
び電位は、FPC(Flexible printed circuit)4018a、
4018bから供給されている。
図6(B)、及び図6(C)において、第1の基板4001上に設けられた画素部400
2と、走査線駆動回路4004とを囲むようにして、シール材4005が設けられている
。また画素部4002と、走査線駆動回路4004の上に第2の基板4006が設けられ
ている。よって画素部4002と、走査線駆動回路4004とは、第1の基板4001と
シール材4005と第2の基板4006とによって、表示素子と共に封止されている。図
6(B)、及び(C)においては、第1の基板4001上のシール材4005によって囲
まれている領域とは異なる領域に、別途用意された基板上に単結晶半導体膜又は多結晶半
導体膜で形成された信号線駆動回路4003が実装されている。図6(B)、及び(C)
においては、信号線駆動回路4003と走査線駆動回路4004を通して画素部4002
に与えられる各種信号及び電位は、FPC4018から供給されている。
また図6(B)、及び図6(C)においては、信号線駆動回路4003を別途形成し、第
1の基板4001に実装している例を示しているが、この構成に限定されない。走査線駆
動回路を別途形成して実装してもよいし、信号線駆動回路の一部または走査線駆動回路の
一部のみを別途形成して実装してもよい。
なお、別途形成した駆動回路の接続方法は、特に限定されるものではなく、COG(Ch
ip On Glass)方法、ワイヤボンディング方法、或いはTAB(Tape A
utomated Bonding)方法などを用いることができる。図6(A)は、C
OG方法により信号線駆動回路4003、走査線駆動回路4004を実装する例であり、
図6(B)は、COG方法により信号線駆動回路4003を実装する例であり、図6(C
)は、TAB方法により信号線駆動回路4003を実装する例である。
なお、表示装置とは、表示素子が封止された状態にあるパネルと、該パネルにコントロー
ラを含むIC等を実装した状態にあるモジュールとを含む。
すなわち、本明細書中における表示装置とは、画像表示デバイス、表示デバイス、もしく
は光源(照明装置含む)を指す。また、表示素子が封止された状態にあるパネルだけでは
なく、コネクター、例えばFPCもしくはTABテープもしくはTCPが取り付けられた
モジュール、TABテープやTCPの先にプリント配線板が設けられたモジュール、また
は表示素子にCOG方式によりIC(集積回路)が直接実装されたモジュールも全て表示
装置に含むものとする。
また第1の基板上に設けられた画素部及び走査線駆動回路は、トランジスタを複数有して
おり、実施の形態1または実施の形態2に例示したトランジスタを適用することができる
表示装置に設けられる表示素子としては液晶素子(液晶表示素子ともいう)、発光素子(
発光表示素子ともいう)、を用いることができる。発光素子は、電流または電圧によって
輝度が制御される素子をその範疇に含んでおり、具体的には無機EL(Electro
Luminescence)、有機EL等が含まれる。また、電子インク表示装置(電子
ペーパー)など、電気的作用によりコントラストが変化する表示媒体も適用することがで
きる。
半導体装置の一形態について、図6及び図7を用いて説明する。図7は、図6(B)のM
−Nにおける断面図に相当する。
図7に示すように、半導体装置は接続端子電極4015及び端子電極4016を有してお
り、接続端子電極4015及び端子電極4016はFPC4018が有する端子と異方性
導電膜4019を介して、電気的に接続されている。
接続端子電極4015は、第1の電極層4030と同じ導電膜から形成され、端子電極4
016は、トランジスタ4010、4011のソース電極層及びドレイン電極層と同じ導
電膜で形成されている。
また第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004は、
トランジスタを複数有しており、図7(A)では、画素部4002に含まれるトランジス
タ4010と、走査線駆動回路4004に含まれるトランジスタ4011とを例示してい
る。また、図7(B)では、画素部4002に含まれるトランジスタ4010と、走査線
駆動回路4004に含まれるトランジスタ4011とを例示している。図7(A)では、
トランジスタ4010、4011上には絶縁膜4020が設けられ、図7(B)では、ト
ランジスタ4010上に絶縁膜4020及び絶縁膜4021が、トランジスタ4011上
に絶縁膜4020設けられている。なお、絶縁膜4023は下地膜として機能する絶縁膜
である。
トランジスタ4010及びトランジスタ4011としては、実施の形態1または実施の形
態2で示したトランジスタを適用することができる。本実施の形態では、実施の形態2で
示したトランジスタ520と同様な構造を有するトランジスタを適用する例を示す。
トランジスタ4010及びトランジスタ4011は、互いに異なるエネルギーギャップを
有する少なくとも2層の酸化物半導体積層を含むトランジスタである。このような酸化物
半導体積層をトランジスタに適用することによって、トランジスタの電気特性をより精度
よく制御することができ、所望の電気特性をトランジスタ4010及びトランジスタ40
11に付与することが可能となる。
よって、図6及び図7で示す本実施の形態の半導体装置として、高機能、高信頼性、又は
低消費電力など、種々の目的に応じた半導体装置を提供することができる。
画素部4002に設けられたトランジスタ4010は表示素子と電気的に接続し、表示パ
ネルを構成する。表示素子は表示を行うことができれば特に限定されず、様々な表示素子
を用いることができる。
図7(A)に表示素子として液晶素子を用いた液晶表示装置の例を示す。図7(A)にお
いて、液晶素子4013は、第1の電極層4030、第2の電極層4031、及び液晶層
4008を含む。なお、液晶層4008を挟持するように配向膜として機能する絶縁膜4
032、絶縁膜4033が設けられている。第2の電極層4031は第2の基板4006
側に設けられ、第1の電極層4030と第2の電極層4031とは液晶層4008を介し
て積層する構成となっている。
また4035は絶縁膜を選択的にエッチングすることで得られる柱状のスペーサであり、
液晶層4008の膜厚(セルギャップ)を制御するために設けられている。なお球状のス
ペーサを用いていてもよい。
表示素子として、液晶素子を用いる場合、サーモトロピック液晶、強誘電性液晶、反強誘
電性液晶等を用いることができる。これらの液晶は低分子化合物でも高分子でもよい。こ
れらの液晶材料(液晶組成物)は、条件により、コレステリック相、スメクチック相、キ
ュービック相、カイラルネマチック相、等方相等を示す。
また、液晶層4008に、配向膜を用いないブルー相を発現する液晶組成物を用いてもよ
い。ブルー相は液晶相の一つであり、コレステリック液晶を昇温していくと、コレステリ
ック相から等方相へ転移する直前に発現する相である。ブルー相は、液晶及びカイラル剤
を混合させた液晶組成物を用いて発現させることができる。また、ブルー相が発現する温
度範囲を広げるために、ブルー相を発現する液晶組成物に重合性モノマー及び重合開始剤
などを添加し、高分子安定化させる処理を行って液晶層を形成することもできる。ブルー
相を発現する液晶組成物は、応答速度が短く、光学的等方性であるため配向処理が不要で
あり、視野角依存性が小さい。また配向膜を設けなくてもよいのでラビング処理も不要と
なるため、ラビング処理によって引き起こされる静電破壊を防止することができ、作製工
程中の液晶表示装置の不良や破損を軽減することができる。よって液晶表示装置の生産性
を向上させることが可能となる。
また、液晶材料の固有抵抗は、1×10Ω・cm以上であり、好ましくは1×1011
Ω・cm以上であり、さらに好ましくは1×1012Ω・cm以上である。なお、本明細
書における固有抵抗の値は、20℃で測定した値とする。
液晶表示装置に設けられる保持容量の大きさは、画素部に配置されるトランジスタのリー
ク電流等を考慮して、所定の期間の間電荷を保持できるように設定される。保持容量の大
きさは、トランジスタのオフ電流等を考慮して設定すればよい。本明細書に開示する酸化
物半導体膜を有するトランジスタを用いることにより、各画素における液晶容量に対して
1/3以下、好ましくは1/5以下の容量の大きさを有する保持容量を設ければ充分であ
る。
本明細書に開示する酸化物半導体膜を用いたトランジスタは、オフ状態における電流値(
オフ電流値)を低く制御することができる。よって、画像信号等の電気信号の保持時間を
長くすることができ、書き込み間隔も長く設定できる。よって、リフレッシュ動作の頻度
を少なくすることができるため、消費電力を抑制する効果を奏する。
また、本明細書に開示する酸化物半導体膜を用いたトランジスタは、電界効果移動度を高
く制御することができるため、走査線駆動回路4004の高速駆動が可能である。本実施
の形態によると、画素部のスイッチングトランジスタと、駆動回路部に使用するドライバ
ートランジスタを同一基板上に形成することができる。すなわち、別途駆動回路として、
シリコンウェハ等により形成された半導体装置を用いる必要がないため、半導体装置の部
品点数を削減することができる。
液晶表示装置には、TN(Twisted Nematic)モード、IPS(In−P
lane−Switching)モード、FFS(Fringe Field Swit
ching)モード、ASM(Axially Symmetric aligned
Micro−cell)モード、OCB(Optical Compensated B
irefringence)モード、FLC(Ferroelectric Liqui
d Crystal)モード、AFLC(AntiFerroelectric Liq
uid Crystal)モードなどを用いることができる。
また、ノーマリーブラック型の液晶表示装置、例えば垂直配向(VA)モードを採用した
透過型の液晶表示装置としてもよい。垂直配向モードとしては、いくつか挙げられるが、
例えば、MVA(Multi−Domain Vertical Alignment)
モード、PVA(Patterned Vertical Alignment)モード
、ASV(Advanced Super View)モードなどを用いることができる
。また、VA型の液晶表示装置にも適用することができる。VA型の液晶表示装置とは、
液晶表示パネルの液晶分子の配列を制御する方式の一種である。VA型の液晶表示装置は
、電圧が印加されていないときにパネル面に対して液晶分子が垂直方向を向く方式である
。また、画素(ピクセル)をいくつかの領域(サブピクセル)に分け、それぞれ別の方向
に分子を倒すよう工夫されているマルチドメイン化あるいはマルチドメイン設計といわれ
る方法を用いることができる。
また、表示装置において、ブラックマトリクス(遮光層)、偏光部材、位相差部材、反射
防止部材などの光学部材(光学基板)などは適宜設ける。例えば、偏光基板及び位相差基
板による円偏光を用いてもよい。また、光源としてバックライト、サイドライトなどを用
いてもよい。
また、画素部における表示方式は、プログレッシブ方式やインターレース方式等を用いる
ことができる。また、カラー表示する際に画素で制御する色要素としては、RGB(Rは
赤、Gは緑、Bは青を表す)の三色に限定されない。例えば、RGBW(Wは白を表す)
、又はRGBに、イエロー、シアン、マゼンタ等を一色以上追加したものがある。なお、
色要素のドット毎にその表示領域の大きさが異なっていてもよい。ただし、開示する発明
はカラー表示の表示装置に限定されるものではなく、モノクロ表示の表示装置に適用する
こともできる。
また、表示装置に含まれる表示素子として、エレクトロルミネッセンスを利用する発光素
子を適用することができる。エレクトロルミネッセンスを利用する発光素子は、発光材料
が有機化合物であるか、無機化合物であるかによって区別され、一般的に、前者は有機E
L素子、後者は無機EL素子と呼ばれている。
有機EL素子は、発光素子に電圧を印加することにより、一対の電極から電子および正孔
がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、それらキャ
リア(電子および正孔)が再結合することにより、発光性の有機化合物が励起状態を形成
し、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このよう
な発光素子は、電流励起型の発光素子と呼ばれる。なお、ここでは、発光素子として有機
EL素子を用いて説明する。
発光素子は発光を取り出すために少なくとも一対の電極の一方が透光性であればよい。そ
して、基板上にトランジスタ及び発光素子を形成し、基板とは逆側の面から発光を取り出
す上面射出や、基板側の面から発光を取り出す下面射出や、基板側及び基板とは反対側の
面から発光を取り出す両面射出構造の発光素子があり、どの射出構造の発光素子も適用す
ることができる。
図7(B)に表示素子として発光素子を用いた発光装置の例を示す。発光素子4513は
、画素部4002に設けられたトランジスタ4010と電気的に接続している。なお、図
7(B)に示した発光素子4513の構成は、第1の電極層4030、電界発光層451
1、第2の電極層4031の積層構造であるが、示した構成に限定されない。発光素子4
513から取り出す光の方向などに合わせて、発光素子4513の構成は適宜変えること
ができる。
隔壁4510は、有機絶縁材料、又は無機絶縁材料を用いて形成する。特に感光性の樹脂
材料を用い、第1の電極層4030上に開口部を形成し、その開口部の側壁が連続した曲
率を持って形成される傾斜面となるように形成することが好ましい。
電界発光層4511は、単数の層で構成されていても、複数の層が積層されるように構成
されていてもどちらでもよい。
発光素子4513に酸素、水素、水分、二酸化炭素等が侵入しないように、第2の電極層
4031及び隔壁4510上に保護膜を形成してもよい。保護膜としては、窒化シリコン
膜、窒化酸化シリコン膜、DLC膜等を形成することができる。
また、発光素子4513に酸素、水素、水分、二酸化炭素等が侵入しないように、発光素
子4513を覆う有機化合物を含む層を蒸着法により形成してもよい。
また、第1の基板4001、第2の基板4006、及びシール材4005によって封止さ
れた空間には充填材4514が設けられ密封されている。このように外気に曝されないよ
うに気密性が高く、脱ガスの少ない保護フィルム(貼り合わせフィルム、紫外線硬化樹脂
フィルム等)やカバー材でパッケージング(封入)することが好ましい。
充填材4514としては窒素やアルゴンなどの不活性な気体の他に、紫外線硬化樹脂また
は熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル樹脂、ポ
リイミド、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)またはEVA
(エチレンビニルアセテート共重合体)を用いることができる。
また、必要であれば、発光素子の射出面に偏光板、又は円偏光板(楕円偏光板を含む)、
位相差板(λ/4板、λ/2板)、カラーフィルタなどの光学フィルムを適宜設けてもよ
い。また、偏光板又は円偏光板に反射防止膜を設けてもよい。例えば、表面の凹凸により
反射光を拡散し、映り込みを低減できるアンチグレア処理を施すことができる。
また、表示装置として、電子インクを駆動させる電子ペーパーを提供することも可能であ
る。電子ペーパーは、電気泳動表示装置(電気泳動ディスプレイ)とも呼ばれており、紙
と同じ読みやすさ、他の表示装置に比べ低消費電力、薄くて軽い形状とすることが可能と
いう利点を有している。
電気泳動表示装置は、様々な形態が考えられ得るが、プラスの電荷を有する第1の粒子と
、マイナスの電荷を有する第2の粒子とを含むマイクロカプセルが溶媒に複数分散された
ものであり、マイクロカプセルに電界を印加することによって、マイクロカプセル中の粒
子を互いに反対方向に移動させて一方側に集合した粒子の色のみを表示するものである。
なお、第1の粒子または第2の粒子は染料を含み、電界がない場合において移動しないも
のである。また、第1の粒子の色と第2の粒子の色は異なるもの(無色を含む)とする。
上記マイクロカプセルを溶媒中に分散させたものが電子インクと呼ばれるものである。カ
ラーフィルタや色素を有する粒子を用いることによってカラー表示も可能である。
また、電子ペーパーとして、ツイストボール表示方式を用いる表示装置も適用することが
できる。ツイストボール表示方式とは、白と黒に塗り分けられた球形粒子を表示素子に用
いる電極層である第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2の
電極層に電位差を生じさせての球形粒子の向きを制御することにより、表示を行う方法で
ある。
なお、図6及び図7において、第1の基板4001、第2の基板4006としては、ガラ
ス基板の他、可撓性を有する基板も用いることができ、例えば透光性を有するプラスチッ
ク基板などを用いることができる。プラスチックとしては、FRP(Fiberglas
s−Reinforced Plastics)板、PVF(ポリビニルフルオライド)
フィルム、ポリエステルフィルムまたはアクリル樹脂フィルムを用いることができる。ま
た、透光性が必要でなければ、アルミニウムやステンレスなどの金属基板(金属フィルム
)を用いてもよい。例えば、アルミニウムホイルをPVFフィルムやポリエステルフィル
ムで挟んだ構造のシートを用いることもできる。
本実施の形態では、絶縁膜4020として酸化アルミニウム膜を用いる。本実施の形態に
おいて酸化物半導体膜上に絶縁膜4020として設けられた酸化アルミニウム膜は、水素
、水分などの不純物、及び酸素の両方に対して膜を透過させない遮断効果(ブロック効果
)が高い。従って、酸化アルミニウム膜は、作製工程中及び作製後において、変動要因と
なる水素、水分などの不純物の酸化物半導体膜への混入、及び酸化物半導体を構成する主
成分材料である酸素の酸化物半導体膜からの放出を防止する保護膜として機能する。
また、平坦化絶縁膜として機能する絶縁膜4021は、アクリル樹脂、ポリイミド、ベン
ゾシクロブテン系樹脂、ポリアミド、エポキシ樹脂等の、耐熱性を有する有機材料を用い
ることができる。また上記有機材料の他に、低誘電率材料(low−k材料)、シロキサ
ン系樹脂、PSG(リンガラス)、BPSG(リンボロンガラス)等を用いることができ
る。なお、これらの材料で形成される絶縁膜を複数積層させることで、絶縁膜を形成して
もよい。
表示素子に電圧を印加する第1の電極層及び第2の電極層(画素電極層、共通電極層、対
向電極層などともいう)においては、取り出す光の方向、電極層が設けられる場所、及び
電極層のパターン構造によって透光性、反射性を選択すればよい。
第1の電極層4030、第2の電極層4031は、酸化タングステンを含むインジウム酸
化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化
物、酸化チタンを含むインジウム錫酸化物、ITO、インジウム亜鉛酸化物、酸化ケイ素
を添加したインジウム錫酸化物、グラフェンなどの透光性を有する導電性材料を用いるこ
とができる。
また、第1の電極層4030、第2の電極層4031はタングステン(W)、モリブデン
(Mo)、ジルコニウム(Zr)、ハフニウム(Hf)、バナジウム(V)、ニオブ(N
b)、タンタル(Ta)、クロム(Cr)、コバルト(Co)、ニッケル(Ni)、チタ
ン(Ti)、白金(Pt)、アルミニウム(Al)、銅(Cu)、銀(Ag)等の金属、
又はその合金、若しくはその金属窒化物から一つ、又は複数種を用いて形成することがで
きる。
また、駆動回路保護用の保護回路を設けてもよい。保護回路は、非線形素子を用いて構成
することが好ましい。
以上のように実施の形態1または実施の形態2で示したトランジスタを適用することで、
様々な機能を有する半導体装置を提供することができる。
(実施の形態4)
実施の形態1または実施の形態2に示したトランジスタを用いて、対象物の情報を読み取
るイメージセンサ機能を有する半導体装置を作製することができる。
図8(A)に、イメージセンサ機能を有する半導体装置の一例を示す。図8(A)はフォ
トセンサの等価回路であり、図8(B)はフォトセンサの一部を示す断面図である。
フォトダイオード602は、一方の電極がフォトダイオードリセット信号線658に、他
方の電極がトランジスタ640のゲートに電気的に接続されている。トランジスタ640
は、ソース又はドレインの一方がフォトセンサ基準信号線672に、ソース又はドレイン
の他方がトランジスタ656のソース又はドレインの一方に電気的に接続されている。ト
ランジスタ656は、ゲートがゲート信号線659に、ソース又はドレインの他方がフォ
トセンサ出力信号線671に電気的に接続されている。
なお、本明細書における回路図において、酸化物半導体膜を含有するトランジスタと明確
に判明できるように、酸化物半導体膜を用いるトランジスタの記号には「OS」と記載し
ている。図8(A)において、トランジスタ640、トランジスタ656は実施の形態1
または実施の形態2に示したトランジスタが適用でき、酸化物半導体積層を用いるトラン
ジスタである。本実施の形態では、実施の形態2で示したトランジスタ520と同様な構
造を有するトランジスタを適用する例を示す。
図8(B)は、フォトセンサにおけるフォトダイオード602及びトランジスタ640を
示す断面図であり、絶縁表面を有する基板601(TFT基板)上に、センサとして機能
するフォトダイオード602及びトランジスタ640が設けられている。フォトダイオー
ド602、トランジスタ640の上には接着層608を用いて基板613が設けられてい
る。
トランジスタ640上には、絶縁膜632、層間絶縁膜633、層間絶縁膜634が設け
られている。フォトダイオード602は、層間絶縁膜633上に設けられ、層間絶縁膜6
33上に形成した電極層641a及び電極層641bと、層間絶縁膜634上に設けられ
た電極層642との間に、層間絶縁膜633側から順に第1半導体膜606a、第2半導
体膜606b、及び第3半導体膜606cを積層した構造を有している。
電極層641bは、層間絶縁膜634に形成された導電層643と電気的に接続し、電極
層642は電極層641aを介して電極層645と電気的に接続している。電極層645
は、トランジスタ640のゲート電極層と電気的に接続しており、フォトダイオード60
2はトランジスタ640と電気的に接続している。
ここでは、第1半導体膜606aとしてp型の導電型を有する半導体膜と、第2半導体膜
606bとして高抵抗な半導体膜(i型半導体膜)、第3半導体膜606cとしてn型の
導電型を有する半導体膜を積層するpin型のフォトダイオードを例示している。
第1半導体膜606aはp型半導体膜であり、p型を付与する不純物元素を含むアモルフ
ァスシリコン膜により形成することができる。第1半導体膜606aの形成には13族の
不純物元素(例えばボロン(B))を含む半導体材料ガスを用いて、プラズマCVD法に
より形成する。半導体材料ガスとしてはシラン(SiH)を用いればよい。または、S
、SiHCl、SiHCl、SiCl、SiF等を用いてもよい。ま
た、不純物元素を含まないアモルファスシリコン膜を形成した後に、拡散法やイオン注入
法を用いて該アモルファスシリコン膜に不純物元素を導入してもよい。イオン注入法等に
より不純物元素を導入した後に加熱等を行うことで、不純物元素を拡散させるとよい。こ
の場合にアモルファスシリコン膜を形成する方法としては、LPCVD法、気相成長法、
又はスパッタリング法等を用いればよい。第1半導体膜606aの膜厚は10nm以上5
0nm以下となるよう形成することが好ましい。
第2半導体膜606bは、i型半導体膜(真性半導体膜)であり、アモルファスシリコン
膜により形成する。第2半導体膜606bの形成には、半導体材料ガスを用いて、アモル
ファスシリコン膜をプラズマCVD法により形成する。半導体材料ガスとしては、シラン
(SiH)を用いればよい。または、Si、SiHCl、SiHCl、S
iCl、SiF等を用いてもよい。第2半導体膜606bの形成は、LPCVD法、
気相成長法、スパッタリング法等により行ってもよい。第2半導体膜606bの膜厚は2
00nm以上1000nm以下となるように形成することが好ましい。
第3半導体膜606cは、n型半導体膜であり、n型を付与する不純物元素を含むアモル
ファスシリコン膜により形成する。第3半導体膜606cの形成には、15族の不純物元
素(例えばリン(P))を含む半導体材料ガスを用いて、プラズマCVD法により形成す
る。半導体材料ガスとしてはシラン(SiH)を用いればよい。または、Si
SiHCl、SiHCl、SiCl、SiF等を用いてもよい。また、不純物
元素を含まないアモルファスシリコン膜を形成した後に、拡散法やイオン注入法を用いて
該アモルファスシリコン膜に不純物元素を導入してもよい。イオン注入法等により不純物
元素を導入した後に加熱等を行うことで、不純物元素を拡散させるとよい。この場合にア
モルファスシリコン膜を形成する方法としては、LPCVD法、気相成長法、又はスパッ
タリング法等を用いればよい。第3半導体膜606cの膜厚は20nm以上200nm以
下となるよう形成することが好ましい。
また、第1半導体膜606a、第2半導体膜606b、及び第3半導体膜606cは、ア
モルファス半導体ではなく、多結晶半導体を用いて形成してもよいし、微結晶(セミアモ
ルファス(Semi Amorphous Semiconductor:SAS))半
導体を用いて形成してもよい。
また、光電効果で発生した正孔の移動度は電子の移動度に比べて小さいため、pin型の
フォトダイオードはp型の半導体膜側を受光面とする方がよい特性を示す。ここでは、p
in型のフォトダイオードが形成されている基板601の面からフォトダイオード602
が受ける光を電気信号に変換する例を示す。また、受光面とした半導体膜側とは逆の導電
型を有する半導体膜側からの光は外乱光となるため、電極層は遮光性を有する導電膜を用
いるとよい。また、n型の半導体膜側を受光面として用いることもできる。
絶縁膜632、層間絶縁膜633、層間絶縁膜634としては、絶縁性材料を用いて、そ
の材料に応じて、スパッタリング法、プラズマCVD法、SOG法、スピンコート、ディ
ップ、スプレー塗布、液滴吐出法(インクジェット法等)、スクリーン印刷、オフセット
印刷等を用いて形成することができる。
本実施の形態では、絶縁膜631として酸化アルミニウム膜を用いる。絶縁膜631はス
パッタリング法やプラズマCVD法によって形成することができる。
酸化物半導体膜上に絶縁膜631として設けられた酸化アルミニウム膜は、水素、水分な
どの不純物、及び酸素の両方に対して膜を透過させない遮断効果(ブロック効果)が高い
従って、酸化アルミニウム膜は、作製工程中及び作製後において、変動要因となる水素、
水分などの不純物の酸化物半導体膜への混入、及び酸化物半導体を構成する主成分材料で
ある酸素の酸化物半導体膜からの放出を防止する保護膜として機能する。
絶縁膜632としては、無機絶縁材料としては、酸化シリコン層、酸化窒化シリコン層、
酸化アルミニウム層、又は酸化窒化アルミニウム層などの酸化物絶縁膜、窒化シリコン層
、窒化酸化シリコン層、窒化アルミニウム層、又は窒化酸化アルミニウム層などの窒化物
絶縁膜の単層、又は積層を用いることができる。
層間絶縁膜633、634としては、表面凹凸を低減するため平坦化絶縁膜として機能す
る絶縁膜が好ましい。層間絶縁膜633、634としては、例えばポリイミド、アクリル
樹脂、ベンゾシクロブテン系樹脂、ポリアミド、エポキシ樹脂等の、耐熱性を有する有機
絶縁材料を用いることができる。また上記有機絶縁材料の他に、低誘電率材料(low−
k材料)、シロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロンガラス)等
の単層、又は積層を用いることができる。
フォトダイオード602に入射する光を検出することによって、被検出物の情報を読み取
ることができる。なお、被検出物の情報を読み取る際にバックライトなどの光源を用いる
ことができる。
以上のように、半導体層として、互いに異なるエネルギーギャップを有する複数の酸化物
半導体層を含む酸化物半導体積層を用いることによって、トランジスタの電気特性をより
精度よく制御することができ、所望の電気特性をトランジスタに付与することが可能とな
る。よって、該トランジスタを用いることで、高機能、高信頼性、又は低消費電力など、
種々の目的に応じた半導体装置を提供することができる。
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
(実施の形態5)
本明細書に開示する半導体装置は、さまざまな電子機器(遊技機も含む)に適用すること
ができる。電子機器としては、テレビジョン装置(テレビ、またはテレビジョン受信機と
もいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメラ、デジ
タルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、遊技
機(パチンコ機、スロットマシン等)、ゲーム筐体が挙げられる。これらの電子機器の具
体例を図9に示す。
図9(A)は、表示部を有するテーブル9000を示している。テーブル9000は、筐
体9001に表示部9003が組み込まれている。本発明の一態様を用いて作製される半
導体装置は、表示部9003に用いることが可能であり、表示部9003により映像を表
示することが可能である。なお、4本の脚部9002により筐体9001を支持した構成
を示している。また、電力供給のための電源コード9005を筐体9001に有している
表示部9003は、タッチ入力機能を有しており、テーブル9000の表示部9003に
表示された表示ボタン9004を指などで触れることで、画面操作や、情報を入力するこ
とができ、また他の家電製品との通信を可能とする、または制御を可能とすることで、画
面操作により他の家電製品をコントロールする制御装置としてもよい。例えば、実施の形
態4に示したイメージセンサ機能を有する半導体装置を用いれば、表示部9003にタッ
チ入力機能を持たせることができる。
また、筐体9001に設けられたヒンジによって、表示部9003の画面を床に対して垂
直に立てることもでき、テレビジョン装置としても利用できる。狭い部屋においては、大
きな画面のテレビジョン装置は設置すると自由な空間が狭くなってしまうが、テーブルに
表示部が内蔵されていれば、部屋の空間を有効に利用することができる。
図9(B)は、テレビジョン装置9100を示している。テレビジョン装置9100は、
筐体9101に表示部9103が組み込まれている。本発明の一態様を用いて作製される
半導体装置は、表示部9103に用いることが可能であり、表示部9103により映像を
表示することが可能である。なお、ここではスタンド9105により筐体9101を支持
した構成を示している。
テレビジョン装置9100の操作は、筐体9101が備える操作スイッチや、別体のリモ
コン操作機9110により行うことができる。リモコン操作機9110が備える操作キー
9109により、チャンネルや音量の操作を行うことができ、表示部9103に表示され
る映像を操作することができる。また、リモコン操作機9110に、当該リモコン操作機
9110から出力する情報を表示する表示部9107を設ける構成としてもよい。
図9(B)に示すテレビジョン装置9100は、受信機やモデムなどを備えている。テレ
ビジョン装置9100は、受信機により一般のテレビ放送の受信を行うことができ、さら
にモデムを介して有線または無線による通信ネットワークに接続することにより、一方向
(送信者から受信者)または双方向(送信者と受信者間、あるいは受信者間同士など)の
情報通信を行うことも可能である。
先の実施の形態に示した埋め込みチャネルを有する半導体装置を利用すれば、当該半導体
装置をテレビジョン装置の表示部9103に用いることで、従来に比べて表示品質の高い
テレビジョン装置とすることができる。
図9(C)はコンピュータであり、本体9201、筐体9202、表示部9203、キー
ボード9204、外部接続ポート9205、ポインティングデバイス9206等を含む。
コンピュータは、本発明の一態様を用いて作製される半導体装置をその表示部9203に
用いることにより作製される。
また、先の実施の形態に示した半導体装置を利用すれば、当該半導体装置をコンピュータ
の表示部9203に用いることで、従来に比べて表示品質の高い表示部とすることが可能
となる。
図9(D)は、携帯電話機の一例を示している。携帯電話機9500は、筐体9501に
組み込まれた表示部9502の他、操作ボタン9503、操作ボタン9507、外部接続
ポート9504、スピーカ9505、マイク9506などを備えている。携帯電話機95
00は、本発明の一態様を用いて作製される半導体装置を表示部9502に用いることに
より作製される。
図9(D)に示す携帯電話機9500は、表示部9502を指などで触れることで、情報
を入力する、電話を掛ける、またはメールを作成するなどの操作を行うことができる。
表示部9502の画面は、主として3つのモードがある。第1は、画像の表示を主とする
表示モードであり、第2は、文字等の情報の入力を主とする入力モードである。第3は表
示モードと入力モードの2つのモードが混合したものである。
例えば、電話を掛ける、またはメールを作成する場合は、表示部9502を文字の入力を
主とする入力モードとし、画面に表示させた文字の入力操作を行えばよい。この場合、表
示部9502の画面のほとんどにキーボードまたは番号ボタンを表示させることが好まし
い。
また、携帯電話機9500内部に、ジャイロ、加速度センサ等の傾きを検出するセンサを
有する検出装置を設けることで、携帯電話機9500の向き(縦向きか横向きか)を判断
して、表示部9502の画面表示を自動的に切り替えるようにすることができる。
また、画面モードの切り替えは、表示部9502を触れる、または筐体9501の操作ボ
タン9503の操作により行われる。また、表示部9502に表示される画像の種類によ
って切り替えるようにすることもできる。例えば、表示部に表示する画像信号が動画のデ
ータであれば表示モード、テキストデータであれば入力モードに切り替える。
また、入力モードにおいて、表示部9502の光センサで検出される信号を検知し、表示
部9502のタッチ操作による入力が一定期間ない場合には、画面のモードを入力モード
から表示モードに切り替えるように制御してもよい。
また、表示部9502は、イメージセンサとして機能させることもできる。例えば、表示
部9502に掌や指を触れ、掌紋、指紋等を撮像することで、本人認証を行うことができ
る。また、表示部に近赤外光を発光するバックライトまたは近赤外光を発光するセンシン
グ用光源を用いれば、指静脈、掌静脈などを撮像することもできる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
本実施例では、第1の酸化物半導体層上に、第1の酸化物半導体層のエネルギーギャップ
よりも小さい第2の酸化物半導体層を形成し、さらに第2の酸化物半導体層上に第3の酸
化物半導体層を形成したサンプル(試料1A、試料1B、試料2A、及び試料2B)を作
製し、試料1A、試料1B、試料2A、及び試料2Bの断面構造を観察した。また、試料
1A及び試料2Aのイオン化ポテンシャルの測定を行い、その結果に基づきエネルギーバ
ンド図を計算した。本明細書において、イオン化ポテンシャルの値は、バンドギャップと
電子親和力を加算した値であり、バンドギャップの値は、材料の単膜を分光エリプソメー
ターで測定して得られる値を用いる。
試料1Aとして、基板1000である石英基板上に第1の酸化物半導体層1001として
膜厚5nmのIn−Ga−Zn−O膜、第2の酸化物半導体層1002として膜厚5nm
のIn−Sn−Zn−O膜、第3の酸化物半導体層1003として膜厚5nmのIn−G
a−Zn−O膜を積層成膜した。それぞれの成膜条件は、スパッタリング法を用いて基板
温度300℃、酸素雰囲気(酸素100%)下で成膜を行った。ターゲットは、In:G
a:Zn=1:1:1[原子数比]の酸化物ターゲットを用い、In−Ga−Zn−O膜
を成膜する。また、In−Sn−Zn−O膜は、In:Sn:Zn=2:1:3[原子数
比]の酸化物ターゲットを用いる。
試料1Bは、試料1Aと同様に成膜した酸化物半導体積層に加熱処理を行い、混合領域を
有する酸化物半導体積層を作製し、試料1Bとした。加熱処理は、温度650℃、窒素雰
囲気下で1時間行った後、温度650℃、酸素雰囲気下で1時間行った。
試料2Aとして、基板1000である石英基板上に第1の酸化物半導体層1001として
膜厚5nmのIn−Ga−Zn−O膜、第2の酸化物半導体層1002として膜厚5nm
のIn−Zn−O膜、第3の酸化物半導体層1003として膜厚5nmのIn−Ga−Z
n−O膜を積層成膜した。それぞれの成膜条件は、スパッタリング法を用いて基板温度3
00℃、酸素雰囲気(酸素100%)下で成膜を行った。ターゲットは、In:Ga:Z
n=1:1:1[原子数比]の酸化物ターゲットを用い、In−Ga−Zn−O膜を成膜
する。また、In−Zn−O膜は、In:Zn=2:1[原子数比]の酸化物ターゲット
を用いる。
試料2Bは、試料2Aと同様に成膜した酸化物半導体積層に加熱処理を行い、混合領域を
有する酸化物半導体積層を作製し、試料2Bとした。加熱処理は、温度650℃、窒素雰
囲気下で1時間行った後、温度650℃、酸素雰囲気下で1時間行った。
試料1A、試料1B、試料2A、及び試料2Bにおいて、端面を切り出し、高分解能透過
電子顕微鏡(日立ハイテクノロジー製「H9000−NAR」:TEM)で加速電圧を3
00kVとし、試料1A、試料1B、試料2A、及び試料2Bの断面観察を行った。図1
0(B)に試料1A、図10(C)に試料1B、図11(B)に試料2A、図11(C)
に試料2BのTEM像を示す。なお、試料1A及び試料2Aの模式図を図10(A)及び
図11(A)に示す。図10(A)及び図11(A)において、積層する酸化物半導体層
の界面を点線で図示しているが、模式的に示したものである。
図10(B)(C)に示す試料1A及び試料1BのTEM像は、基板1000上に第1の
酸化物半導体層1001である膜厚5nmの第1のIn−Ga−Zn−O膜、第2の酸化
物半導体層1002である膜厚5nmのIn−Sn−Zn−O膜、第3の酸化物半導体層
1003である膜厚5nmの第2のIn−Ga−Zn−O膜を積層成膜した酸化物半導体
積層である。図10(B)の試料1AのTEM像は、積層する酸化物半導体層間に界面が
確認できる。一方、酸化物半導体積層を形成後、加熱処理を行った試料1BのTEM像は
、図10(C)に示すように積層する酸化物半導体層の間は明確な界面は確認できず、混
合領域となっている。
図11(B)(C)に示す試料2A及び試料2BのTEM像は、基板1000上に第1の
酸化物半導体層1001である膜厚5nmの第1のIn−Ga−Zn−O膜、第2の酸化
物半導体層1002である膜厚5nmのIn−Zn−O膜、第3の酸化物半導体層100
3である膜厚5nmの第2のIn−Ga−Zn−O膜を積層成膜した酸化物半導体積層で
ある。図11(B)の試料2AのTEM像は、積層する酸化物半導体層間に界面が確認で
きる。一方、酸化物半導体積層を形成後、加熱処理を行った試料2BのTEM像は、図1
1(C)に示すように積層する酸化物半導体層の間は明確な界面は確認できず、混合領域
となっている。
なお、図10(B)(C)及び図11(B)(C)に示すように、試料1A、試料1B、
試料2A、及び試料2Bは、第1の酸化物半導体層1001である第1のIn−Ga−Z
n−O膜、第2の酸化物半導体層1002であるIn−Sn−Zn−O膜及びIn−Zn
−O膜、並びに第3の酸化物半導体層1003である第2のIn−Ga−Zn−O膜は、
結晶を含んでおり、CAAC−OS膜であることが確認できる。また、第1の酸化物半導
体層1001である第1のIn−Ga−Zn−O膜は非晶質構造も含んでいる。
なお、酸化物半導体積層において、それぞれの酸化物半導体層の結晶状態は特に限定され
ず、すべて結晶構造を有している酸化物半導体層でもよいし、すべて非晶質構造であって
もよいし、結晶構造を有する酸化物半導体層と非晶質構造である酸化物半導体層とが混在
してもよい。
また、基板を単結晶シリコン基板として、同じ成膜条件で積層成膜して得られた試料1A
及び試料2Aの表面からスパッタリングしながら紫外線光電子分光分析(UPS:Ult
raviolet Photoelectron Spectroscopy)によるイ
オン化ポテンシャルを測定した結果を図12及び図14に示す。
図12及び図14において、横軸はサンプル表面からのスパッタリング時間を表し、縦軸
はイオン化ポテンシャルを表している。なお、In−Ga−Zn−O膜とIn−Sn−Z
n−O膜のスパッタレート、In−Ga−Zn−O膜とIn−Zn−O膜のスパッタレー
トは等しいと仮定して試料の境界を表示している。
図12から、In−Ga−Zn−O膜に挟まれたIn−Sn−Zn−O膜でイオン化ポテ
ンシャルが低下することがわかる。なお、イオン化ポテンシャルは真空準位から価電子帯
までのエネルギー差を表す。
イオン化ポテンシャルの値から分光エリプソメーターで測定したバンドギャップを引くこ
とで伝導帯のエネルギーを算出し、この積層膜のバンド構造を作成した。ただし、In−
Ga−Zn−O膜とIn−Sn−Zn−O膜のバンドギャップはそれぞれ3.2eV、2
.8eVとした。その結果が図13になる。図13には、図3(D)に示したエネルギー
バンド図のように埋め込みチャネルが形成されていることがわかる。
図14から、In−Ga−Zn−O膜に挟まれたIn−Zn−O膜でイオン化ポテンシャ
ルが低下することがわかる。なお、イオン化ポテンシャルは真空準位から価電子帯までの
エネルギー差を表す。
イオン化ポテンシャルの値から分光エリプソメーターで測定したバンドギャップを引くこ
とで伝導帯のエネルギーを算出し、この積層膜のバンド構造を作成した。ただし、In−
Ga−Zn−O膜とIn−Zn−O膜のバンドギャップはそれぞれ3.2eV、2.6e
Vとした。その結果が図15になる。図15には、図3(D)に示したエネルギーバンド
図のように埋め込みチャネルが形成されていることがわかる。
本実施例において、第1の酸化物半導体層及び第3の酸化物半導体層としてIn−Ga−
Zn−O膜を用い、第1の酸化物半導体層及び第3の酸化物半導体層よりも小さいイオン
化ポテンシャルを有し、且つ、小さいエネルギーギャップを有する第2の酸化物半導体層
としてIn−Sn−Zn−O膜、又はIn−Zn−O膜を用いた積層は、図13、図15
、又は図3(D)に示すエネルギーバンド図で表すことができることを確認した。第1の
酸化物半導体層、第2の酸化物半導体層、及び第3の酸化物半導体層の材料の組み合わせ
は、特に限定されず、図13、図15、又は図3(D)に示すエネルギーバンド図となる
ように、実施者が用いる材料のエネルギーギャップを考慮して適宜材料を選択し、組み合
わせればよい。
本実施例では、実施の形態1においてトランジスタ510として示した、第1の酸化物半
導体層と第2の酸化物半導体層の積層よりなる酸化物半導体積層を有するトランジスタの
特性について計算を行った。
本実施例の計算には、シノプシス社製シミュレーションソフトTCAD(Technol
ogy Computer−Aided Design)を用いた。
計算に用いたトランジスタは、ソース電極層及びドレイン電極層上に設けられた第1の酸
化物半導体層及び第1の酸化物半導体層上に設けられた第2の酸化物半導体層の積層より
なる酸化物半導体積層と、酸化物半導体積層上に設けられた膜厚100nmのゲート絶縁
膜と、を有するトップゲート型のトランジスタとした。また、L長及びW長を共に10μ
mとして、ドレイン電圧(Vd)を1Vとして計算した。
また、トランジスタに含まれる酸化物半導体積層の構成は、第1の酸化物半導体層として
膜厚5nmのIn−Sn−Zn−O膜、第2の酸化物半導体層として膜厚5nmのIn−
Ga−Zn−O膜を有するトランジスタAと、第1の酸化物半導体層として膜厚5nmの
In−Ga−Zn−O膜、第2の酸化物半導体層として膜厚5nmのIn−Sn−Zn−
O膜を有するトランジスタBと、比較例として、第1の酸化物半導体層として膜厚5nm
のIn−Ga−Zn−O膜、第2の酸化物半導体層として膜厚5nmのIn−Ga−Zn
−O膜を有する(すなわち、酸化物半導体積層がIn−Ga−Zn−O膜の単層でなる)
トランジスタCと、第1の酸化物半導体層として膜厚5nmのIn−Sn−Zn−O膜、
第2の酸化物半導体層として膜厚5nmのIn−Sn−Zn−O膜を有する(すなわち、
酸化物半導体積層がIn−Sn−Zn−O膜の単層でなる)トランジスタDの4サンプル
とした。
トランジスタA乃至トランジスタCに含まれるIn−Ga−Zn−O膜は、バンドギャッ
プを3.15eV、キャリアライフタイムを1nsec、バルク移動度を10cm/V
s、電子親和力を4.6eVとして計算した。また、トランジスタA、トランジスタB及
びトランジスタDに含まれるIn−Sn−Zn−O膜は、バンドギャップを2.8eV、
キャリアライフタイムを1nsec、バルク移動度を35cm/Vs、電子親和力を4
.6eVとして計算した。
計算によって得られたオフ電流値を図16(A)及び図16(B)に示す。なお、図16
(B)は、図16(A)においてドレイン電流が1.0×10−33A乃至1.0×10
−28Aの範囲を拡大して示したグラフである。図16(A)及び図16(B)において
、縦軸はドレイン電流(A)、横軸は、ゲート電圧(V)を示す。
また、計算によって得られたトランジスタの電界効果移動度を図17に示す。図17にお
いて、縦軸は電界効果移動度(cm/Vs)、横軸はゲート電圧(V)を示す。
図16及び図17より、比較例のトランジスタDは、高い電界効果移動度を有するものの
、他の3サンプルと比較して高いオフ電流値を示した。また、比較例のトランジスタCは
、良好なオフ電流値特性を有するものの、電界効果移動度が低く、オン電流が低い。一方
、本実施例のトランジスタであるトランジスタA及びトランジスタBは、トランジスタD
と比較して低いオフ電流値を有し、且つ、トランジスタCと比較して高い電界効果移動度
を有している。
具体的には、トランジスタCのオフ電流値がおよそ1.3×10−29〜2.0×10
32Aであるのに対して、トランジスタAのオフ電流値はおよそ0.6×10−29Aで
あり、トランジスタBのオフ電流値はおよそ0.6×10−29Aであった。また、トラ
ンジスタDの電界効果移動度がおよそ35cm/Vsであるのに対して、トランジスタ
Aの電界効果移動度はおよそ15〜20cm/Vsであり、トランジスタBの電界効果
移動度はおよそ25〜30cm/Vsであった。
なお、トランジスタBの電界効果移動度は、トランジスタAの電界効果移動度と比較して
高い値を示した。これは、トランジスタBにおいては電界効果移動度の高い膜であるIn
−Sn−Zn−O膜が第2の酸化物半導体層としてゲート絶縁膜に接しており、In−S
n−Zn−O膜においてチャネルが形成されたためと考えられる。
以上より、酸化物半導体積層を有するトランジスタは、その積層状態によって、特性(本
実施例においては電界効果移動度及びオフ電流特性)を様々に変更できることが示された
。したがって酸化物半導体積層を用いることによって、トランジスタの電気特性をより精
度よく制御することができ、所望の電気特性をトランジスタに付与することが可能となる
101 酸化物半導体層
102 酸化物半導体層
103 酸化物半導体層
121a 低抵抗領域
121b 低抵抗領域
121c チャネル形成領域
122a 低抵抗領域
122b 低抵抗領域
122c チャネル形成領域
123a 低抵抗領域
123b 低抵抗領域
123c チャネル形成領域
191 第1の酸化物半導体膜
192 第2の酸化物半導体膜
201 混合領域
202 混合領域
400 基板
401 ゲート電極層
402 ゲート絶縁膜
403 酸化物半導体積層
405a ソース電極層
405b ドレイン電極層
407 絶縁膜
421 ドーパント
431 酸素
436 酸化物絶縁膜
510 トランジスタ
520 トランジスタ
530 トランジスタ
540 トランジスタ
601 基板
602 フォトダイオード
606a 半導体膜
606b 半導体膜
606c 半導体膜
608 接着層
613 基板
631 絶縁膜
632 絶縁膜
633 層間絶縁膜
634 層間絶縁膜
640 トランジスタ
641a 電極層
641b 電極層
642 電極層
643 導電層
645 電極層
656 トランジスタ
658 フォトダイオードリセット信号線
659 ゲート信号線
671 フォトセンサ出力信号線
672 フォトセンサ基準信号線
1000 基板
1001 酸化物半導体層
1002 酸化物半導体層
1003 酸化物半導体層
4001 基板
4002 画素部
4003 信号線駆動回路
4004 走査線駆動回路
4005 シール材
4006 基板
4008 液晶層
4010 トランジスタ
4011 トランジスタ
4013 液晶素子
4015 接続端子電極
4016 端子電極
4019 異方性導電膜
4020 絶縁膜
4021 絶縁膜
4023 絶縁膜
4030 電極層
4031 電極層
4032 絶縁膜
4033 絶縁膜
4510 隔壁
4511 電界発光層
4513 発光素子
4514 充填材
9000 テーブル
9001 筐体
9002 脚部
9003 表示部
9004 表示ボタン
9005 電源コード
9100 テレビジョン装置
9101 筐体
9103 表示部
9105 スタンド
9107 表示部
9109 操作キー
9110 リモコン操作機
9201 本体
9202 筐体
9203 表示部
9204 キーボード
9205 外部接続ポート
9206 ポインティングデバイス
9500 携帯電話機
9501 筐体
9502 表示部
9503 操作ボタン
9504 外部接続ポート
9505 スピーカ
9506 マイク
9507 操作ボタン

Claims (3)

  1. 絶縁表面上に設けられたソース電極層及びドレイン電極層と、
    前記絶縁表面上、前記ソース電極層上及び前記ドレイン電極層上に設けられた第1の酸化物半導体層と、
    前記第1の酸化物半導体層に接し、前記第1の酸化物半導体層よりも小さいエネルギーギャップを有する第2の酸化物半導体層と、
    前記第2の酸化物半導体層に接し、前記第2の酸化物半導体層より大きいエネルギーギャップを有する第3の酸化物半導体層と、
    前記第3の酸化物半導体層上に設けられたゲート絶縁膜と、
    前記ゲート絶縁膜を介して前記第1の酸化物半導体層、前記第2の酸化物半導体層及び前記第3の酸化物半導体層と重畳する領域を有するゲート電極層と、を有し、
    前記第3の酸化物半導体層は、前記第1の酸化物半導体層の側面及び前記第2の酸化物半導体層の側面を覆って、前記第2の酸化物半導体層上に設けられており、
    前記第1の酸化物半導体層及び前記第3の酸化物半導体層のバンドギャップは3eV以上であり、
    前記第2の酸化物半導体層のバンドギャップは3eV未満である半導体装置。
  2. 請求項1において、
    前記第3の酸化物半導体層は、前記ソース電極層及び前記ドレイン電極層の上面と接していることを特徴とする半導体装置。
  3. 請求項1又は請求項2において、
    前記第1の酸化物半導体層と前記第2の酸化物半導体層との間に第1の混合領域を有し、
    前記第2の酸化物半導体層と前記第3の酸化物半導体層との間に第2の混合領域を有し、
    前記第1の混合領域は、前記第1の酸化物半導体層及び前記第2の酸化物半導体層に含まれる元素が混合する領域であり、
    前記第2の混合領域は、前記第2の酸化物半導体層及び前記第3の酸化物半導体層に含まれる元素が混合する領域であることを特徴とする半導体装置。
JP2016146136A 2011-07-08 2016-07-26 半導体装置 Expired - Fee Related JP6259025B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011152190 2011-07-08
JP2011152190 2011-07-08

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2012152146A Division JP5980015B2 (ja) 2011-07-08 2012-07-06 半導体装置及び半導体装置の作製方法

Publications (2)

Publication Number Publication Date
JP2016225637A JP2016225637A (ja) 2016-12-28
JP6259025B2 true JP6259025B2 (ja) 2018-01-10

Family

ID=47438122

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2012152146A Active JP5980015B2 (ja) 2011-07-08 2012-07-06 半導体装置及び半導体装置の作製方法
JP2016146136A Expired - Fee Related JP6259025B2 (ja) 2011-07-08 2016-07-26 半導体装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2012152146A Active JP5980015B2 (ja) 2011-07-08 2012-07-06 半導体装置及び半導体装置の作製方法

Country Status (3)

Country Link
US (1) US8748886B2 (ja)
JP (2) JP5980015B2 (ja)
TW (3) TWI589002B (ja)

Families Citing this family (67)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101291395B1 (ko) 2009-06-30 2013-07-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제조 방법
KR20130007426A (ko) 2011-06-17 2013-01-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
US9214474B2 (en) 2011-07-08 2015-12-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
US8952377B2 (en) 2011-07-08 2015-02-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
TWI605597B (zh) 2012-01-26 2017-11-11 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
TWI604609B (zh) 2012-02-02 2017-11-01 半導體能源研究所股份有限公司 半導體裝置
KR102479944B1 (ko) 2012-04-13 2022-12-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2013168687A1 (en) 2012-05-10 2013-11-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
WO2013179922A1 (en) 2012-05-31 2013-12-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP2014027263A (ja) * 2012-06-15 2014-02-06 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
US8901557B2 (en) 2012-06-15 2014-12-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US20140027762A1 (en) * 2012-07-27 2014-01-30 Semiconductor Energy Laboratory Co. Ltd. Semiconductor device
JP6134598B2 (ja) 2012-08-02 2017-05-24 株式会社半導体エネルギー研究所 半導体装置
SG10201700805WA (en) 2012-08-03 2017-02-27 Semiconductor Energy Lab Co Ltd Oxide semiconductor stacked film and semiconductor device
US9245958B2 (en) 2012-08-10 2016-01-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR102102589B1 (ko) 2012-10-17 2020-04-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 프로그램 가능한 논리 장치
TWI620323B (zh) 2012-11-16 2018-04-01 半導體能源研究所股份有限公司 半導體裝置
TWI582993B (zh) 2012-11-30 2017-05-11 半導體能源研究所股份有限公司 半導體裝置
US9153649B2 (en) 2012-11-30 2015-10-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for evaluating semiconductor device
US9406810B2 (en) 2012-12-03 2016-08-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
WO2014103901A1 (en) 2012-12-25 2014-07-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR102370239B1 (ko) 2012-12-28 2022-03-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP6329762B2 (ja) 2012-12-28 2018-05-23 株式会社半導体エネルギー研究所 半導体装置
TWI618252B (zh) * 2013-02-12 2018-03-11 半導體能源研究所股份有限公司 半導體裝置
US9231111B2 (en) 2013-02-13 2016-01-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102238682B1 (ko) * 2013-02-28 2021-04-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치와 그 제작 방법
US9153650B2 (en) 2013-03-19 2015-10-06 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor
TWI620324B (zh) * 2013-04-12 2018-04-01 半導體能源研究所股份有限公司 半導體裝置
US10304859B2 (en) 2013-04-12 2019-05-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having an oxide film on an oxide semiconductor film
DE102014208859B4 (de) * 2013-05-20 2021-03-11 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung
TWI652822B (zh) * 2013-06-19 2019-03-01 日商半導體能源研究所股份有限公司 氧化物半導體膜及其形成方法
US20150001533A1 (en) * 2013-06-28 2015-01-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US20150008428A1 (en) * 2013-07-08 2015-01-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
TWI608523B (zh) 2013-07-19 2017-12-11 半導體能源研究所股份有限公司 Oxide semiconductor film, method of manufacturing oxide semiconductor film, and semiconductor device
KR102232133B1 (ko) * 2013-08-22 2021-03-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US9590109B2 (en) * 2013-08-30 2017-03-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP6429540B2 (ja) 2013-09-13 2018-11-28 株式会社半導体エネルギー研究所 半導体装置の作製方法
WO2015060133A1 (en) * 2013-10-22 2015-04-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6440457B2 (ja) 2013-11-07 2018-12-19 株式会社半導体エネルギー研究所 半導体装置
WO2015083303A1 (ja) * 2013-12-02 2015-06-11 株式会社Joled 薄膜トランジスタ及びその製造方法
KR20220047897A (ko) 2013-12-02 2022-04-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
US9349751B2 (en) 2013-12-12 2016-05-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI666770B (zh) 2013-12-19 2019-07-21 日商半導體能源研究所股份有限公司 半導體裝置
WO2015097596A1 (en) * 2013-12-26 2015-07-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US10096489B2 (en) * 2014-03-06 2018-10-09 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
TWI672804B (zh) * 2014-05-23 2019-09-21 日商半導體能源研究所股份有限公司 半導體裝置的製造方法
TWI663726B (zh) 2014-05-30 2019-06-21 Semiconductor Energy Laboratory Co., Ltd. 半導體裝置、模組及電子裝置
JP6570417B2 (ja) * 2014-10-24 2019-09-04 株式会社半導体エネルギー研究所 撮像装置および電子機器
US20160155759A1 (en) * 2014-11-28 2016-06-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the same
KR20160114511A (ko) 2015-03-24 2016-10-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
US10096715B2 (en) 2015-03-26 2018-10-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, method for manufacturing the same, and electronic device
US9806200B2 (en) 2015-03-27 2017-10-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9837547B2 (en) * 2015-05-22 2017-12-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide conductor and display device including the semiconductor device
US10714633B2 (en) 2015-12-15 2020-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device
WO2017153882A1 (en) 2016-03-11 2017-09-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, manufacturing method thereof, and display device including the semiconductor device
CN109075209B (zh) 2016-05-20 2022-05-27 株式会社半导体能源研究所 半导体装置或包括该半导体装置的显示装置
US10043659B2 (en) 2016-05-20 2018-08-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device or display device including the same
TWI737665B (zh) 2016-07-01 2021-09-01 日商半導體能源硏究所股份有限公司 半導體裝置以及半導體裝置的製造方法
TWI737664B (zh) 2016-07-11 2021-09-01 日商半導體能源硏究所股份有限公司 金屬氧化物及半導體裝置
TWI720097B (zh) 2016-07-11 2021-03-01 日商半導體能源硏究所股份有限公司 濺射靶材及濺射靶材的製造方法
TWI771281B (zh) * 2016-07-11 2022-07-21 日商半導體能源硏究所股份有限公司 金屬氧化物及包括該金屬氧化物的半導體裝置
WO2018073689A1 (en) * 2016-10-21 2018-04-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9978772B1 (en) * 2017-03-14 2018-05-22 Micron Technology, Inc. Memory cells and integrated structures
JP7228564B2 (ja) 2018-03-12 2023-02-24 株式会社半導体エネルギー研究所 金属酸化物
KR102584244B1 (ko) * 2018-09-21 2023-10-05 주성엔지니어링(주) 박막 트랜지스터 및 이의 제조 방법
CN109888019B (zh) * 2019-01-29 2021-04-02 中山大学 一种基于准调制掺杂效应的异质结构氧化物薄膜晶体管
US11056571B2 (en) * 2019-06-18 2021-07-06 Micron Technology, Inc. Memory cells and integrated structures

Family Cites Families (104)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11505377A (ja) 1995-08-03 1999-05-18 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 半導体装置
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JPH1012889A (ja) * 1996-06-18 1998-01-16 Semiconductor Energy Lab Co Ltd 半導体薄膜および半導体装置
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
KR101019337B1 (ko) 2004-03-12 2011-03-07 도꾸리쯔교세이호징 가가꾸 기쥬쯔 신꼬 기꼬 아몰퍼스 산화물 및 박막 트랜지스터
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
JP5138163B2 (ja) * 2004-11-10 2013-02-06 キヤノン株式会社 電界効果型トランジスタ
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
EP1815530B1 (en) 2004-11-10 2021-02-17 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
US7601984B2 (en) 2004-11-10 2009-10-13 Canon Kabushiki Kaisha Field effect transistor with amorphous oxide active layer containing microcrystals and gate electrode opposed to active layer through gate insulator
JP5126729B2 (ja) 2004-11-10 2013-01-23 キヤノン株式会社 画像表示装置
CN101057333B (zh) 2004-11-10 2011-11-16 佳能株式会社 发光器件
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI412138B (zh) 2005-01-28 2013-10-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
EP1770788A3 (en) 2005-09-29 2011-09-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
CN101577293B (zh) 2005-11-15 2012-09-19 株式会社半导体能源研究所 半导体器件及其制造方法
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
JP2008112909A (ja) * 2006-10-31 2008-05-15 Kochi Prefecture Sangyo Shinko Center 薄膜半導体装置及びその製造方法
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
CN101663762B (zh) 2007-04-25 2011-09-21 佳能株式会社 氧氮化物半导体
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
US8202365B2 (en) 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
JP4555358B2 (ja) 2008-03-24 2010-09-29 富士フイルム株式会社 薄膜電界効果型トランジスタおよび表示装置
JP5325446B2 (ja) * 2008-04-16 2013-10-23 株式会社日立製作所 半導体装置及びその製造方法
KR100963026B1 (ko) * 2008-06-30 2010-06-10 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
US8383470B2 (en) * 2008-12-25 2013-02-26 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor (TFT) having a protective layer and manufacturing method thereof
JP5503667B2 (ja) * 2009-11-27 2014-05-28 株式会社日立製作所 電界効果トランジスタおよび電界効果トランジスタの製造方法
KR102089200B1 (ko) * 2009-11-28 2020-03-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR101824124B1 (ko) * 2009-11-28 2018-02-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
EP2507823B1 (en) * 2009-12-04 2018-09-26 Semiconductor Energy Laboratory Co. Ltd. Manufacturing method for semiconductor device
JP5497417B2 (ja) * 2009-12-10 2014-05-21 富士フイルム株式会社 薄膜トランジスタおよびその製造方法、並びにその薄膜トランジスタを備えた装置

Also Published As

Publication number Publication date
TW201735371A (zh) 2017-10-01
JP2013038401A (ja) 2013-02-21
TWI535016B (zh) 2016-05-21
US20130009220A1 (en) 2013-01-10
TW201310644A (zh) 2013-03-01
TWI624950B (zh) 2018-05-21
TW201620144A (zh) 2016-06-01
JP5980015B2 (ja) 2016-08-31
JP2016225637A (ja) 2016-12-28
TWI589002B (zh) 2017-06-21
US8748886B2 (en) 2014-06-10

Similar Documents

Publication Publication Date Title
JP6259025B2 (ja) 半導体装置
JP6995936B2 (ja) 半導体装置
JP6305580B2 (ja) 半導体装置およびその作製方法
JP6306673B2 (ja) 半導体装置
JP6078104B2 (ja) 半導体装置
JP6154596B2 (ja) 半導体装置の作製方法
JP6045285B2 (ja) 半導体装置の作製方法
JP2019186581A (ja) 半導体装置の作製方法
JP5873324B2 (ja) 半導体装置の作製方法
JP2022189868A (ja) 半導体装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20170515

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170704

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170831

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20171205

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20171207

R150 Certificate of patent or registration of utility model

Ref document number: 6259025

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees