JP6178499B2 - ダイナミックランダムアクセスメモリのスマートリフレッシュのための方法およびシステム - Google Patents
ダイナミックランダムアクセスメモリのスマートリフレッシュのための方法およびシステム Download PDFInfo
- Publication number
- JP6178499B2 JP6178499B2 JP2016513993A JP2016513993A JP6178499B2 JP 6178499 B2 JP6178499 B2 JP 6178499B2 JP 2016513993 A JP2016513993 A JP 2016513993A JP 2016513993 A JP2016513993 A JP 2016513993A JP 6178499 B2 JP6178499 B2 JP 6178499B2
- Authority
- JP
- Japan
- Prior art keywords
- page
- refresh
- value
- memory
- valid data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40622—Partial refresh of memory arrays
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40603—Arbitration, priority and concurrent access to memory cells for read/write or refresh operations
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40611—External triggering or timing of internal or partially internal refresh operations, e.g. auto-refresh or CAS-before-RAS triggered refresh
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40626—Temperature related aspects of refresh operations
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4072—Circuits for initialization, powering up or down, clearing memory or presetting
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/04—Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
Description
され得る。
きる。インテリジェントリフレッシュのから従来のリフレッシュ方法に切り替えるように決定され得る正確な時点は、事前に設定され得、または、収集された情報、もしくは、動作中に実行される計算に基づき得る。代替態様では、ACTコマンドが特定のページのためのコマンドキューで保留中であり、リフレッシュ間隔中に実行される可能性があるかどうかを決定するために、例示的なメモリコントローラに関連するコマンドキューが実行され得る。そのようなコマンドが見つかった場合、本リフレッシュ間隔中にそのページのためのリフレッシュを抑止するかどうかの決定が行われ得る。
110 SoC
111 バス接続部
120 メモリ
121 バス接続部
122 温度センサ
130 DRAMメモリ
131 バス接続部
132 バス接続部
133 バス接続部
134 センス増幅器
135 列アドレスデコーダ
136 行アドレスデコーダ
140 メモリコントローラ
141 バスライン
142 バスライン
150 メモリセルアレイ
151 メモリセル
152 トランジスタ
153 キャパシタ
154 ワードライン(WL)
155 ビットライン(BL)
156 ページ
200 シナリオ
210 コマンドデコーダ
211 ブロック
212 REFコマンド
213 バス接続部
214 信号または信号のシリーズ
220 コマンドのグループ
221 ページアドレス
222 活性化(ACT)コマンド信号
223 プリチャージ(PRE)コマンド信号
230 クロック信号
231 周期
232 ページリフレッシュ間隔TREF
233 信号REFPAGE0
234 持続時間TDURATION234
235 信号REFPAGE1
236 信号REFPAGEn236
237 間隔
241 接続部
300 シナリオ
312 ブロック
313 入力信号またはコマンド
314 信号または信号のシリーズ
320 コマンドのグループ
321 ページアドレス
333 修正されたリフレッシュコマンドREFPAGEm
334 持続時間TDURATION
335 活性化信号ACTPAGEm
336 プリチャージ信号PREPAGEm
337 間隔
340 エネルギーレベル
341 リフレッシュ要求
350 時間
351 リフレッシュ要求
600 モバイルコンピューティングデバイス
601 プロセッサ
602 内部メモリ
606 タッチスクリーンディスプレイ
608 アンテナ
612a 物理的なボタン
612b 物理的なボタン
618 短距離無線トランシーバ
620 セルラーネットワークワイヤレスモデムチップ
700 ラップトップコンピューティングデバイス、ラップトップコンピュータ
701 プロセッサ
702 揮発性内部メモリ
706 ディスクドライブ
708 コンパクトディスク(CD)および/またはDVDドライブ
710 コネクタポート
712 キーボード
714 タッチパッド
716 ディスプレイ
718 短距離無線信号トランシーバ
720 アンテナ
Claims (15)
- ダイナミックメモリデバイスをリフレッシュする方法であって、
前記ダイナミックメモリデバイス内のメモリセルのページに関連付けられた第1のルックアップテーブル内の第1の値を、前記ページがすべてゼロの有効なデータを含むときを示すために設定するステップと、
前記ページがすべてゼロの有効なデータを含むことを前記第1のルックアップテーブル内の関連付けられた第1の値が示すメモリセルのページのリフレッシュを抑止するように、ページのリフレッシュ間隔に従って実行されるページのリフレッシュを制御するステップと、
前記ページのリフレッシュ間隔を起動時、および各ページのための各リフレッシュ間隔の終了時に調整するステップと、
を含む方法。 - メモリセルのページがすべてゼロの有効なデータを含むことを前記第1のルックアップテーブル内の前記第1の値が示すとき、読み出し要求に関連するメモリセルの前記ページへのアクセスを抑止するステップと、
前記読み出し要求に応答して1つまたは複数のゼロを返すステップと
をさらに含む、請求項1に記載の方法。 - メモリセルのページがすべてゼロの有効なデータを含むことを前記第1のルックアップテーブル内の前記第1の値が示し、書き込み値が前記ページに書き込まれるべき1つまたは複数のゼロを含む場合、書き込み要求に関連するメモリセルの前記ページへのアクセスを抑止するステップと、
前記書き込み要求に応答して、成功した書き込み動作の指示を返すステップと
をさらに含む、請求項1に記載の方法。 - メモリセルのページがすべてゼロの有効なデータを含むことを前記第1のルックアップテーブル内の前記第1の値が示すとき、クリア要求に関連するメモリセルの前記ページへのアクセスを抑止するステップと、
前記クリア要求に応答して、成功したクリア動作の指示を返すステップと
をさらに含む、請求項1に記載の方法。 - 読み出しまたは書き込みアクセスがメモリセルの対応するページに対して生じたことを示すために、第2のルックアップテーブル内の第2の値を設定するステップと、
前記アクセスが生じたことを前記第2のルックアップテーブル内のその関連する第2の値が示し、その少なくとも一部がゼロではない有効なデータをページが含むことを前記第1のルックアップテーブル内のその関連する第1の値が示すメモリセルの前記ページをページリフレッシュすることを抑止するように、前記ページリフレッシュ間隔に従って実行されるページリフレッシュを制御するステップと
をさらに含む、請求項1に記載の方法。 - 前記ダイナミックメモリデバイスが、ダイナミックランダムアクセスメモリデバイスを含む、請求項1に記載の方法。
- 前記第1のルックアップテーブル内の値を使用して、すべてがゼロではない有効なデータを含む前記ダイナミックメモリデバイスのページ数を決定するステップと、
前記ダイナミックメモリデバイスの温度と、すべてがゼロではない有効なデータを含む前記ダイナミックメモリデバイスの前記ページ数とに基づいて、前記ページリフレッシュ間隔を調整するステップと
をさらに含む、請求項1に記載の方法。 - 請求項1乃至7の何れか1項に記載の方法を実施するための命令を含む、コンピュータプログラム。
- ダイナミックメモリ内のメモリセルのページに関連付けられた第1のルックアップテーブル内の第1の値を、前記ページがすべてゼロの有効なデータを含むときを示すために設定するための手段と、
前記ページがすべてゼロの有効なデータを含むことを前記第1のルックアップテーブル内の関連付けられた第1の値が示すメモリセルのページのリフレッシュを抑止するように、ページのリフレッシュ間隔に従って実行されるページのリフレッシュを制御するための手段と、
前記ページのリフレッシュ間隔を起動時、および各ページのための各リフレッシュ間隔の終了時に調整するための手段と、
を備えるコンピューティングデバイス。 - メモリセルのページがすべてゼロの有効なデータを含むことを前記第1のルックアップテーブル内の前記第1の値が示すとき、読み出し要求に関連するメモリセルの前記ページへのアクセスを抑止するための手段と、
前記読み出し要求に応答して1つまたは複数のゼロを返すための手段と
をさらに備える、請求項9に記載のコンピューティングデバイス。 - メモリセルのページがすべてゼロの有効なデータを含むことを前記第1のルックアップテーブル内の前記第1の値が示し、書き込み値が前記ページに書き込まれるべき1つまたは複数のゼロを含む場合、書き込み要求に関連するメモリセルの前記ページへのアクセスを抑止するための手段と、
前記書き込み要求に応答して、成功した書き込み動作の指示を返すための手段と
をさらに備える、請求項9に記載のコンピューティングデバイス。 - メモリセルのページがすべてゼロの有効なデータを含むことを前記第1のルックアップテーブル内の前記第1の値が示すとき、クリア要求に関連するメモリセルの前記ページへのアクセスを抑止するための手段と、
前記クリア要求に応答して、成功したクリア動作の指示を返すための手段と
をさらに備える、請求項9に記載のコンピューティングデバイス。 - 読み出しまたは書き込みアクセスがメモリセルの対応するページに対して生じたことを示すために、第2のルックアップテーブル内の第2の値を設定するための手段と、
読み出しまたは書き込みアクセスが生じたことを前記第2のルックアップテーブル内のその関連する第2の値が示し、その少なくとも一部がゼロではない有効なデータをページが含むことを前記第1のルックアップテーブル内のその関連する第1の値が示すメモリセルの前記ページをページリフレッシュすることを抑止するように、前記ページリフレッシュ間隔に従って実行されるページリフレッシュを制御するための手段と
をさらに備える、請求項9に記載のコンピューティングデバイス。 - 前記ダイナミックメモリが、ダイナミックランダムアクセスダイナミックメモリを含む、請求項9に記載のコンピューティングデバイス。
- 前記第1のルックアップテーブル内の値を使用して、すべてがゼロではない有効なデータを含む前記ダイナミックメモリのページ数を決定するための手段と、
前記ダイナミックメモリの温度と、すべてがゼロではない有効なデータを含む前記ダイナミックメモリの前記ページ数とに基づいて、前記ページリフレッシュ間隔を調整するための手段と
をさらに備える、請求項9に記載のコンピューティングデバイス。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/893,670 | 2013-05-14 | ||
US13/893,670 US9336855B2 (en) | 2013-05-14 | 2013-05-14 | Methods and systems for smart refresh of dynamic random access memory |
PCT/US2014/037525 WO2014186229A1 (en) | 2013-05-14 | 2014-05-09 | Methods and systems for smart refresh of dynamic random access memory |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2016524775A JP2016524775A (ja) | 2016-08-18 |
JP2016524775A5 JP2016524775A5 (ja) | 2017-03-30 |
JP6178499B2 true JP6178499B2 (ja) | 2017-08-09 |
Family
ID=50842406
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016513993A Active JP6178499B2 (ja) | 2013-05-14 | 2014-05-09 | ダイナミックランダムアクセスメモリのスマートリフレッシュのための方法およびシステム |
Country Status (7)
Country | Link |
---|---|
US (1) | US9336855B2 (ja) |
EP (1) | EP2997576B1 (ja) |
JP (1) | JP6178499B2 (ja) |
KR (1) | KR101834625B1 (ja) |
CN (1) | CN105229743B (ja) |
TW (1) | TWI525618B (ja) |
WO (1) | WO2014186229A1 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104662609A (zh) * | 2012-06-07 | 2015-05-27 | 富士通株式会社 | 选择性地进行存储器的更新的控制装置 |
US9355689B2 (en) * | 2013-08-20 | 2016-05-31 | Oracle International Corporation | Detection of multiple accesses to a row address of a dynamic memory within a refresh period |
US9626331B2 (en) * | 2013-11-01 | 2017-04-18 | International Business Machines Corporation | Storage device control |
US9728245B2 (en) | 2015-02-28 | 2017-08-08 | Intel Corporation | Precharging and refreshing banks in memory device with bank group architecture |
KR102384344B1 (ko) | 2015-06-03 | 2022-04-07 | 삼성전자주식회사 | 모바일 장치 및 모바일 장치의 동작 방법 |
KR102373544B1 (ko) | 2015-11-06 | 2022-03-11 | 삼성전자주식회사 | 요청 기반의 리프레쉬를 수행하는 메모리 장치, 메모리 시스템 및 메모리 장치의 동작방법 |
US9972375B2 (en) * | 2016-04-15 | 2018-05-15 | Via Alliance Semiconductor Co., Ltd. | Sanitize-aware DRAM controller |
US10199115B2 (en) * | 2016-06-20 | 2019-02-05 | Qualcomm Incorporated | Managing refresh for flash memory |
TWI639920B (zh) | 2017-11-17 | 2018-11-01 | 財團法人工業技術研究院 | 記憶體控制器及其控制方法以及記憶體及其控制方法 |
US10644004B2 (en) * | 2018-02-13 | 2020-05-05 | Advanced Micro Devices, Inc. | Utilizing capacitors integrated with memory devices for charge detection to determine DRAM refresh |
US10878880B2 (en) | 2018-09-20 | 2020-12-29 | Qualcomm Incorporated | Selective volatile memory refresh via memory-side data valid indication |
TWI671632B (zh) | 2018-10-24 | 2019-09-11 | 財團法人工業技術研究院 | 記憶體裝置及其復新資訊同步方法 |
CN111857560B (zh) * | 2019-04-30 | 2024-06-28 | 伊姆西Ip控股有限责任公司 | 用于管理数据的方法、设备和计算机程序产品 |
KR20210045225A (ko) | 2019-10-16 | 2021-04-26 | 삼성전자주식회사 | 뉴럴 네트워크에서 연산을 수행하는 방법 및 장치 |
Family Cites Families (34)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4006468A (en) * | 1973-08-06 | 1977-02-01 | Honeywell Information Systems, Inc. | Dynamic memory initializing apparatus |
CN85101754B (zh) * | 1985-04-01 | 1988-07-13 | 株式会社日立制作所 | 计算机存储器之刷新电路 |
JPH01146195A (ja) * | 1987-12-02 | 1989-06-08 | Mitsubishi Electric Corp | ダイナミック型半導体記憶装置 |
JPH01224851A (ja) * | 1988-03-03 | 1989-09-07 | Nec Corp | データ処理装置 |
US5469559A (en) * | 1993-07-06 | 1995-11-21 | Dell Usa, L.P. | Method and apparatus for refreshing a selected portion of a dynamic random access memory |
JPH09282873A (ja) | 1996-04-08 | 1997-10-31 | Ricoh Co Ltd | メモリ装置 |
US6230235B1 (en) * | 1996-08-08 | 2001-05-08 | Apache Systems, Inc. | Address lookup DRAM aging |
US5890198A (en) * | 1996-10-22 | 1999-03-30 | Micron Technology, Inc. | Intelligent refresh controller for dynamic memory devices |
JP4246812B2 (ja) * | 1997-06-12 | 2009-04-02 | パナソニック株式会社 | 半導体回路及びその制御方法 |
US6094705A (en) * | 1999-03-10 | 2000-07-25 | Picoturbo, Inc. | Method and system for selective DRAM refresh to reduce power consumption |
US6385113B1 (en) * | 1999-04-30 | 2002-05-07 | Madrone Solutions, Inc | Method for operating an integrated circuit having a sleep mode |
JP2001134484A (ja) * | 1999-11-01 | 2001-05-18 | Canon Aptex Inc | メモリ制御方法および装置 |
US6650586B1 (en) * | 2000-06-28 | 2003-11-18 | Intel Corporation | Circuit and system for DRAM refresh with scoreboard methodology |
JP4700223B2 (ja) * | 2001-05-18 | 2011-06-15 | 株式会社バッファロー | Dram装置およびdram装置のリフレッシュ方法 |
JP2002352579A (ja) | 2001-05-25 | 2002-12-06 | Sony Corp | 情報記憶装置及び方法、メモリユニット、記録媒体、並びにプログラム |
US6785793B2 (en) * | 2001-09-27 | 2004-08-31 | Intel Corporation | Method and apparatus for memory access scheduling to reduce memory access latency |
US6741515B2 (en) * | 2002-06-18 | 2004-05-25 | Nanoamp Solutions, Inc. | DRAM with total self refresh and control circuit |
US6842821B2 (en) * | 2002-12-02 | 2005-01-11 | Lsi Logic Corporation | DDR SDRAM memory controller with multiple dependency request architecture and intelligent requestor interface |
CN100487816C (zh) * | 2003-04-23 | 2009-05-13 | 富士通微电子株式会社 | 半导体存储装置及其刷新方法 |
KR100541824B1 (ko) | 2003-10-06 | 2006-01-10 | 삼성전자주식회사 | 반도체 집적회로에 채용하기 적합한 온도감지 회로 |
JP2008516278A (ja) * | 2004-10-04 | 2008-05-15 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 表示ドライバにおけるオーバドライブ技術 |
US7206244B2 (en) * | 2004-12-01 | 2007-04-17 | Freescale Semiconductor, Inc. | Temperature based DRAM refresh |
US7342841B2 (en) * | 2004-12-21 | 2008-03-11 | Intel Corporation | Method, apparatus, and system for active refresh management |
KR100655076B1 (ko) * | 2005-01-20 | 2006-12-08 | 삼성전자주식회사 | 반도체 메모리 장치의 내부 온도 데이터 출력 방법 및그에 따른 내부 온도 데이터 출력회로 |
US7711897B1 (en) * | 2005-06-10 | 2010-05-04 | American Megatrends, Inc. | Method, system, apparatus, and computer-readable medium for improving disk array performance |
US7565479B2 (en) * | 2005-08-04 | 2009-07-21 | Rambus Inc. | Memory with refresh cycle donation to accommodate low-retention-storage rows |
CN100410949C (zh) * | 2006-09-20 | 2008-08-13 | 华为技术有限公司 | 数据库系统及管理数据库数据的方法 |
TWI367486B (en) * | 2007-12-25 | 2012-07-01 | Ind Tech Res Inst | Memory device and refresh method thereof |
US8095725B2 (en) * | 2007-12-31 | 2012-01-10 | Intel Corporation | Device, system, and method of memory allocation |
JP2010176783A (ja) * | 2009-02-02 | 2010-08-12 | Elpida Memory Inc | 半導体装置とその制御方法と半導体装置とそれを制御するコントローラとを含む半導体システム |
US9052902B2 (en) * | 2010-09-24 | 2015-06-09 | Intel Corporation | Techniques to transmit commands to a target device to reduce power consumption |
US9116634B2 (en) * | 2011-06-10 | 2015-08-25 | International Business Machines Corporation | Configure storage class memory command |
US8599595B1 (en) * | 2011-12-13 | 2013-12-03 | Michael C. Stephens, Jr. | Memory devices with serially connected signals for stacked arrangements |
CN104662609A (zh) * | 2012-06-07 | 2015-05-27 | 富士通株式会社 | 选择性地进行存储器的更新的控制装置 |
-
2013
- 2013-05-14 US US13/893,670 patent/US9336855B2/en active Active
-
2014
- 2014-05-09 KR KR1020157035316A patent/KR101834625B1/ko active IP Right Grant
- 2014-05-09 JP JP2016513993A patent/JP6178499B2/ja active Active
- 2014-05-09 WO PCT/US2014/037525 patent/WO2014186229A1/en active Application Filing
- 2014-05-09 EP EP14727365.0A patent/EP2997576B1/en active Active
- 2014-05-09 CN CN201480027174.5A patent/CN105229743B/zh active Active
- 2014-05-14 TW TW103116992A patent/TWI525618B/zh active
Also Published As
Publication number | Publication date |
---|---|
CN105229743A (zh) | 2016-01-06 |
KR20160010518A (ko) | 2016-01-27 |
TW201510999A (zh) | 2015-03-16 |
US9336855B2 (en) | 2016-05-10 |
WO2014186229A1 (en) | 2014-11-20 |
JP2016524775A (ja) | 2016-08-18 |
CN105229743B (zh) | 2018-02-02 |
EP2997576B1 (en) | 2016-11-16 |
EP2997576A1 (en) | 2016-03-23 |
TWI525618B (zh) | 2016-03-11 |
US20140344513A1 (en) | 2014-11-20 |
KR101834625B1 (ko) | 2018-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6178499B2 (ja) | ダイナミックランダムアクセスメモリのスマートリフレッシュのための方法およびシステム | |
KR102399475B1 (ko) | 리프레쉬 콘트롤러 및 이를 포함하는 메모리 장치 | |
KR102315277B1 (ko) | 리프레쉬 특성이 개선된 반도체 메모리 장치 | |
KR20170057704A (ko) | 액세스 동작과 리프레쉬 동작의 충돌을 제어하는 메모리 장치 및 이를 포함하는 메모리 시스템 | |
KR20170045795A (ko) | 메모리 장치 및 이를 포함하는 메모리 시스템 | |
KR20160116533A (ko) | 리프레쉬 동작을 관리하는 메모리 콘트롤러, 메모리 시스템 및 그 동작방법 | |
US20130262738A1 (en) | Page replacement method and memory system using the same | |
US20130159617A1 (en) | Memory system, and a method of controlling an operation thereof | |
US11204698B2 (en) | Memory controller to set operating environment of memory device, method of operating the same and storage device including the same | |
KR20160094767A (ko) | 아이들 구간에서 정보 전달 기능을 수행하는 메모리 장치 및 방법 | |
KR20170030305A (ko) | 메모리 장치의 리프레쉬 방법 | |
CN113196252B (zh) | 基于温度以不同的传输速率重新定位存储器中的数据 | |
US9886992B2 (en) | Memory device and system including the same | |
US20170228175A1 (en) | Memory controller, memory system managing refresh operation and operating method of the memory controller | |
US11494120B2 (en) | Adaptive memory transaction scheduling | |
CN111090387B (zh) | 存储模块、操作其的方法以及操作控制其的主机的方法 | |
CN106201912B (zh) | 一种内存访问方法与计算机系统 | |
KR20220062843A (ko) | 저장 장치 및 그 동작 방법 | |
US20160216899A1 (en) | Method of operating memory controller and semiconductor storage device including memory controller | |
US10019404B2 (en) | Accessing method for accessing hybrid hard-disk drive | |
US11804254B2 (en) | Memory device and method of refreshing memory device based on temperature | |
EP4248444A1 (en) | Method and system for refreshing memory of a portable computing device | |
KR20230163172A (ko) | 로우해머링추적동작을 수행하기 위한 반도체시스템 | |
KR20170093053A (ko) | 리프레시 정보 생성기를 포함하는 휘발성 메모리 장치 및 전자 장치, 그것의 정보 제공 방법, 그리고 그것의 리프레시 제어 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170220 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170220 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20170220 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20170228 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170306 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170606 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170619 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170713 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6178499 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |