JP5973470B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP5973470B2
JP5973470B2 JP2013556043A JP2013556043A JP5973470B2 JP 5973470 B2 JP5973470 B2 JP 5973470B2 JP 2013556043 A JP2013556043 A JP 2013556043A JP 2013556043 A JP2013556043 A JP 2013556043A JP 5973470 B2 JP5973470 B2 JP 5973470B2
Authority
JP
Japan
Prior art keywords
wiring
semiconductor chip
semiconductor device
extension
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2013556043A
Other languages
English (en)
Other versions
JPWO2013114481A1 (ja
Inventor
紀行 永井
紀行 永井
茂史 土肥
茂史 土肥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Publication of JPWO2013114481A1 publication Critical patent/JPWO2013114481A1/ja
Application granted granted Critical
Publication of JP5973470B2 publication Critical patent/JP5973470B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13016Shape in side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/1401Structure
    • H01L2224/1403Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/141Disposition
    • H01L2224/1418Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/14181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/1701Structure
    • H01L2224/1703Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/1705Shape
    • H01L2224/17051Bump connectors having different shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/171Disposition
    • H01L2224/1718Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/17181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73259Bump and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06548Conductive via connections through the substrate, container, or encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06568Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

本発明は、半導体装置に関し、特にCoC(Chip on Chip)型の半導体装置に関する。
半導体装置において、小型化および薄型化に加えて、高性能化を合わせて実現する必要性が高まっている。その事例として、チップの機能面同士をバンプ等の接合部材を介して接合するCoC型の半導体装置が広く普及している。CoC型の半導体装置の場合、上下チップ間の信号制御の高速化、および異種プロセスにて構成されたチップ同士の組合せが可能となり、半導体装置の汎用性が向上する。
特許文献1には、CoC型の半導体装置が記載されている。
特許文献1に記載の従来の半導体装置は、マザー基板と、マザー基板の上に配置された第1のチップと、第1のチップの上に配置された第2のチップとを有している。
第1のチップと第2のチップとは、はんだバンプを介して接続されている。第2のチップ(上側のチップ)のサイズは、第1のチップ(下側のチップ)のサイズよりも大きく、第2のチップの周縁部は、第1のチップの側面よりも側方に突出している。突出した第2のチップの周縁部は、はんだ電極を介してマザー基板に接続されている。
第1のチップの機能は、第1のチップと第2のチップとを接続するはんだバンプ、第2のチップ内の配線、および第2のチップとマザー基板とを接続するはんだ電極を介して、マザー基板に引き出される。第2のチップの機能は、第2のチップとマザー基板とを接続するはんだ電極を介して、マザー基板に引き出される。
特開2004−146728号公報
しかしながら、従来の半導体装置では、以下の問題がある。
従来の半導体装置では、第1のチップの機能および第2のチップの機能の両方が、はんだ電極を介して、マザー基板に引き出される。
しかしながら、マザー基板の配線リソースは少なく、配線自由度が小さい。このため、引き出された第1のチップの機能および第2のチップの機能の両方に対応するだけの十分な配線を、マザー基板に形成できず、半導体装置の性能が低下するという問題がある。
前記に鑑み、本発明の目的は、CoC型の半導体装置において、半導体チップの機能を引き出す配線リソースの増加により、半導体装置の性能を向上することである。
前記の目的を達成するため、本発明に係る半導体装置は、第1の半導体チップと、上面が第1の半導体チップの上面と向かい合って配置され、第1の半導体チップのサイズよりも小さい第2の半導体チップと、第2の半導体チップの側面から外方に向かって形成された拡張部と、上面が第1の半導体チップの上面と向かい合って配置され、かつ、上面が第2の半導体チップの下面と向かい合って配置された配線基板とを備え、第2の半導体チップの下面および拡張部の下面の上に形成され、配線基板と接続された第1の配線をさらに備えていることを特徴とする。
本発明によれば、CoC型の半導体装置において、半導体チップの機能を引き出す配線リソースが増加するため、半導体装置の性能を向上することができる。
図1は、本発明の第1の実施形態に係る半導体装置の構成を模式的に示す断面図である。 図2は、本発明の第1の実施形態の変形例1に係る半導体装置の構成を模式的に示す断面図である。 図3は、本発明の第1の実施形態の変形例2に係る半導体装置の構成を模式的に示す断面図である。 図4は、本発明の第1の実施形態の変形例3に係る半導体装置の構成を模式的に示す断面図である。 図5は、本発明の第2の実施形態に係る半導体装置の構成を模式的に示す断面図である。 図6は、本発明の第3の実施形態に係る半導体装置の構成を模式的に示す断面図である。 図7は、本発明の第3の実施形態の変形例1に係る半導体装置の構成を模式的に示す断面図である。 図8は、本発明の第3の実施形態の変形例2に係る半導体装置の構成を模式的に示す断面図である。 図9は、本発明の第1の実施形態に係る半導体装置の製造工程の一例を模式的に示す断面図である。 図10は、本発明の第1の実施形態に係る半導体装置の製造工程の一例を模式的に示す断面図である。 図11は、本発明の第1の実施形態に係る半導体装置の製造工程の一例を模式的に示す断面図である。 図12は、本発明の第1の実施形態に係る半導体装置の製造工程の一例を模式的に示す断面図である。
本発明に係る半導体装置について図面を用いて説明する。全ての図面において共通する構成要素には同じ符号を付し、適宜説明を省略する。
(第1の実施形態)
図1は、本実施形態に係る半導体装置100の一部の構成を模式的に示す断面図である。
半導体装置100は、第1の半導体チップである半導体チップ1と、第2の半導体チップである半導体チップ2と、拡張部9と、配線基板3とを備えている。半導体チップ2は、配線基板3の上に搭載されている。半導体チップ1は、半導体チップ2の上に積層され、かつ、配線基板3の上に搭載されている。半導体チップ1と半導体チップ2とは、バンプ4を介して接続されている。半導体チップ1と配線基板3とは、バンプ5を介して接続されている。
半導体チップ1は、シリコン基板の上に形成され、かつ、電気特性機能を有する回路6と、回路6の上に形成され、かつ、回路6と接続された再配線層(RDL、Re-Distribustion Layer)7とを有する。半導体チップ1は、上面における周縁部の上に形成され、かつ、各々が配線基板3と電気的に接続する複数の入出力パッド13と、上面における中央部の上に形成され、かつ、各々が半導体チップ2と電気的に接続する複数の入出力パッド(図示省略)とをさらに有する。本明細書において、「半導体チップ1の上面」とは、RDL7が形成された側の面である。
上記構成により、半導体チップ1の機能は、RDL7と入出力パッド13とバンプ5とを介して配線基板3に引き出すことができる。
半導体チップ2は、シリコン基板の上に形成され、かつ、電気特性機能を有する回路8を有する。半導体チップ2は、上面の上に形成され、かつ、各々が半導体チップ1と電気的に接続する複数の入出力パッド(図示省略)をさらに有する。本明細書において、「半導体チップ2の上面」とは、回路8が形成された側の面である。
半導体チップ2のサイズは、半導体チップ1のサイズよりも小さい。半導体チップ2の上面は、半導体チップ1の上面と向かい合っている。
拡張部9は、半導体チップ2の側面に接触し、かつ、半導体チップ2の側面から外方に向かって形成されている。拡張部9は、絶縁性であり、例えば、樹脂からなる。半導体チップ2と拡張部9とから、拡張型半導体チップが構成されている。拡張型半導体チップのサイズは、半導体チップ1のサイズよりも小さく、半導体チップ1の周縁部は、拡張型半導体チップの側面よりも側方に突出している。
半導体装置100は、第1の配線である配線10をさらに備えている。配線10は、拡張型半導体チップの下面(言い換えれば、半導体チップ2の下面および拡張部9の下面)の上に、半導体チップ2の周縁部から拡張部9に亘って形成されている。配線10は、配線基板3と接続されている。本明細書において、「拡張型半導体チップの下面」とは、配線基板3と向かい合う面である。
上記構成により、半導体チップ2の機能は、バンプ4とRDL7と入出力パッド13とバンプ5とを介して配線基板3に引き出すことができる。
配線基板3は、上面の上に形成された複数のランド11,12と、下面の上に形成された複数の外部端子15,17と、内部に形成された複数の配線経路14,16とを有する。
配線基板3の上面は、半導体チップ1の上面と向かい合っているとともに、半導体チップ2の下面と向かい合っている。本明細書において、「配線基板3の上面」とは、ランド11,12が形成された面である。
配線経路14は、ランド11と外部端子15とを接続している。配線経路16は、ランド12と外部端子17とを接続している。
ランド11は、バンプ5を介して、半導体チップ1の入出力パッド13と接続されているとともに、配線10の一部と接続されている。ランド12は、配線10の一部、具体的には、配線10におけるランド11と接続する部分とは異なる部分と接続されている。ランド11,12と配線10との接続は、例えば、導電性のペースト(図示省略)をランド11,12または配線10に塗布することにより行うことが可能である。その他に例えば、ランド11,12と配線10との接続は、ランド11,12と配線10とを接触させた状態で振動を与えることにより行うことも可能である。
上記構成により、半導体チップ1,2の機能を、ランド11から配線基板3内の配線経路14を介して外部端子15へ引き出し、さらに、ランド12から配線基板3内の配線経路16を介して外部端子17へ引き出すことができる。
本実施形態によると、半導体チップ1,2の上面同士が互いに向かい合って配置され、半導体チップ2よりも半導体チップ1が側方に突出した半導体装置において、半導体チップ1の機能引き出しに、半導体チップ1のRDL7を使用することができる。さらに、半導体チップ2の機能引き出しにも、半導体チップ1のRDL7を使用することができる。RDL7は、半導体チップ1が個片化される前のウエハの状態で形成されることが好ましい。これにより、半導体チップ1を個片化した後にRDLを形成する場合と比べて、RDL7を効率的に形成することができる。
さらに、半導体チップ1,2の機能引き出しに、配線10を使用することが可能になる。これにより、配線リソースが増加し、引き出し配線の自由度の向上を実現できる。このような配線リソースの増加および引き出し配線の自由度の向上により、半導体装置の小型化および薄型化の要求を満たしつつ、半導体装置の性能を向上することができる。
(第1の実施形態の変形例1)
図2は、本変形例に係る半導体装置110の構成を模式的に示す断面図である。なお、図2において、簡略的に図示する為に、符号1,4〜9,13〜17の図示を省略している。
図2に示すように、半導体装置110は、バンプ18をさらに有する。バンプ18は、配線基板3のランド11,12と配線10との間に介在している。バンプ18を介して、配線基板3と配線10とが接続されている。
この構成により、半導体チップ2の厚みを薄くすることが可能である。さらに、半導体チップ2と配線基板3との距離が大きくなり、半導体チップ2が放熱しやすくなる。さらに、配線10とランド11,12との接続をバンプ18により安定的に保つことができる。
(第1の実施形態の変形例2)
図3は、本変形例に係る半導体装置120の構成を模式的に示す断面図である。なお、図3において、簡略的に図示する為に、符号1,4〜9,13〜17の図示を省略している。
図3に示すように、半導体装置120は、第1の実施形態の配線基板3の代わりに、配線基板33を備え、バンプ38をさらに有する。配線基板33は、第1の実施形態のランド12の代わりに、ランド32を有する。
配線基板33の上面には、ランド11が配置された領域よりもランド32が配置された領域(言い換えれば、半導体チップ2の下に位置する領域)が低くなるように、段差19が形成されている。配線基板33の上面における半導体チップ2の下に位置する領域には、凹部が形成されている。凹部の底面の上には、ランド32が形成されている。バンプ38は、配線基板33のランド32と配線10との間に介在している。
この構成により、半導体チップ2と配線基板33との距離が大きくなり、半導体チップ2が放熱しやすくなるため、放熱性を高めることができる。さらに、放熱部材を取り付けることで、放熱性をさらに高めることも可能である。
(第1の実施形態の変形例3)
図4は、本変形例に係る半導体装置130の構成を模式的に示す断面図である。なお、図4において、簡略的に図示する為に、符号4,6〜10,12,14〜17の図示を省略している。
図4に示すように、半導体装置130は、第1の実施形態のバンプ5の代わりに、ピラー20を有する。ピラー20は、配線基板3のランド11と半導体チップ1の入出力パッド13との間に介在している。ピラー20を介して、配線基板3と半導体チップ1とが接続されている。
接合部材として、バンプではなく柱状のピラー20を用いることにより、接合部材の幅を、ランド11の接合部の面積および入出力パッド13の接合部の面積に応じて調整することが容易になるとともに、接合部材の高さを、半導体チップ2の厚みに応じて調整することが容易になる。具体的には例えば、半導体チップ2の厚みを薄くした場合、ランド11の接合部の面積および入出力パッド13の接合部の面積は保ったままで、ピラー20の高さのみを低くすることが容易になり、半導体装置の薄型化が容易に実現できる。本明細書において、「ランド11の接合部」とは、ランド11における接合部材と接合する部分である。「入出力パッド13の接合部」とは、入出力パッド13における接合部材と接合する部分である。
さらに、ランド11の接合部の面積および入出力パッド13の接合部の面積を、バンプを用いる場合と比べて、小さくすることが可能であり、半導体装置の小型化が実現できる。
(第2の実施形態)
図5は、本実施形態に係る半導体装置200の一部の構成を模式的に示す断面図である。本実施形態に係る半導体装置200について、第1の実施形態に係る半導体装置100と共通する構成についての説明は省略し、相違点について説明する。
半導体装置200は、第1のビアであるビア21と、第2の配線である配線22とをさらに備え、第1の実施形態の配線10の代わりに、配線50を備えている。
ビア21は、拡張部9に形成され、かつ、配線基板3の上面に対して垂直な方向に拡張部9を貫通している。配線22は、拡張型半導体チップの上面(言い換えれば、半導体チップ2の上面および拡張部9の上面)の上に、半導体チップ2の周縁部から拡張部9に亘って形成されている。配線50は、拡張型半導体チップの下面(言い換えれば、半導体チップ2の下面および拡張部9の下面)の上に、半導体チップ2の周縁部から拡張部9に亘って形成されている。
ビア21は、配線50と配線22とを接続している。配線22は、半導体チップ2の入出力パッド(図示省略)と接続されている。これにより、配線22を、半導体チップ2の機能を引き出す配線として利用できる。さらに、配線22は、バンプ4を介して、半導体チップ1のRDL7と接続されている。これにより、配線22を、半導体チップ1の機能を引き出す配線として利用できる。配線50は、配線基板3のランド12と接続されている。
本実施形態によると、半導体装置200が、ビア21および配線22をさらに備え、第1の実施形態の配線10の代わりに、配線50を備えている。これにより、半導体チップ1,2の機能を配線基板3に引き出す経路が増加するため、配線リソースが増加し、半導体装置の性能を向上することができる。
さらに、配線リソースの増加により、小型化および薄型化の制約となる配線を削除するなどして、半導体装置のさらなる小型化および薄型化を達成できる。
本実施形態では、第1の実施形態の変形例1のように、配線50とランド12との間に、バンプを介在させてもよい。これにより、上述した第1の実施形態の変形例1と同様の効果を発揮することができる。
本実施形態では、第1の実施形態の変形例2のように、配線基板の上面における半導体チップ2の下に位置する領域に凹部を形成し、凹部の底面の上に形成されたランドと配線50との間にバンプを介在させてもよい。これにより、上述した第1の実施形態の変形例2と同様の効果を発揮することができる。
本実施形態では、第1の実施形態の変形例3のように、バンプの代わりに、ピラーを用いてもよい。これにより、上述した第1の実施形態の変形例3と同様の効果を発揮することができる。
(第3の実施形態)
図6は、本実施形態に係る半導体装置300の一部の構成を模式的に示す断面図である。本実施形態に係る半導体装置300について、第2の実施形態に係る半導体装置200と共通する構成についての説明は省略し、相違点について説明する。
半導体装置300は、第2のビアであるビア23と、第3の配線である配線24とをさらに備え、第2の実施形態の拡張部9の代わりに拡張部69と、第2の実施形態の配線50の代わりに配線60とを備え、配線24と入出力パッド13との間にバンプ4をさらに有している。拡張部69と半導体チップ2とから、拡張型半導体チップが構成されている。
ビア23は、拡張部69に形成され、かつ、配線基板3の上面に対して垂直な方向に拡張部69を貫通している。ビア23は、ビア21よりも外側に位置している。配線24は、拡張部69の上面の上に形成されている。配線24は、配線22と同時に形成されることが好ましい。
拡張部69は、第2の実施形態の拡張部9よりも側方に突出している。配線60は、拡張型半導体チップの下面(言い換えれば、半導体チップ2の下面および拡張部69の下面)の上に、半導体チップ2の周縁部から拡張部69に亘って形成されている。
ビア21は、配線60と配線22とを接続している。ビア23は、配線60と配線24とを接続している。配線60は、配線基板3のランド11,12と接続されている。配線24と半導体チップ1の入出力パッド13とは、バンプ4を介して接続されている。
上述の第2の実施形態では、バンプ5を介して、半導体チップ1の入出力パッド13と、配線基板3のランド11とが接続されている。これに対し、本実施形態では、バンプ4、配線24、ビア23及び配線60を介して、半導体チップ1の入出力パッド13と、配線基板3のランド11とが接続されている。よって、本実施形態に係る半導体装置300は、第2の実施形態のバンプ5を有さない。
本実施形態によると、半導体チップ1,2の機能の引き出しに、バンプではなく、ビア23を用いることができる。これにより、バンプを形成する必要がなくなり、工程が簡略化される。さらに、バンプの幅よりもビア23の幅を小さくすることで、半導体装置を小型化できる。
(第3の実施形態の変形例1)
図7は、本変形例に係る半導体装置310の構成を模式的に示す断面図である。なお、図7において、簡略的に図示する為に、符号1,3,4,6〜8,13〜17の図示を省略している。
図7に示すように、半導体装置310は、第4の配線である配線25をさらに備え、第3の実施形態の配線60の代わりに配線70を備えている。
配線25は、拡張部69の下面の上に形成されている。配線70は、拡張型半導体チップの下面(言い換えれば、半導体チップ2の下面および拡張部69の下面)の上に、半導体チップ2の周縁部から拡張部69に亘って形成されている。
ビア21は、配線70と配線22とを接続している。ビア23は、配線25と配線24とを接続している。配線70は、配線基板3のランド12と接続されている。配線25は、配線基板3のランド11と接続されている。
この構成により、ランド11とランド12とがそれぞれ個別の引き出し経路となるため、出力経路の自由度が向上し、半導体装置の特性が向上する。
(第3の実施形態の変形例2)
図8は、本変形例に係る半導体装置320の構成を模式的に示す断面図である。なお、図8において、簡略的に図示する為に、符号1,4,6〜8,13〜17,21〜24,69の図示を省略している。
図8に示すように、半導体装置320は、バンプ88をさらに有する。バンプ88は、配線基板3のランド11,12と配線60との間に介在している。バンプ88を介して、配線基板3と配線60とが接続されている。
この構成により、半導体チップ2と配線基板3との距離が大きくなり、半導体チップ2が放熱しやすくなるため、放熱性を高めることができる。さらに、放熱部材を取り付けることで、放熱性をさらに高めることも可能である。
<第1の実施形態に係る半導体装置の製造方法>
図9〜12は、第1の実施形態に係る半導体装置100の製造方法の一例を示す図である。
まず、図9に示すように、上面の上に形成された入出力パッド(図示省略)を有し、かつ、下面の上に半導体チップ2の周縁部から拡張部9に亘って配線10が形成された拡張型半導体チップ92を準備する。
上面の上にランド11,12が形成され、下面の上に外部端子15,17が形成され、内部に配線経路14,16が形成された配線基板3を準備する。
次に、図10に示すように、配線10がランド11,12に接続するように、拡張型半導体チップ92を配線基板3の上に搭載する。拡張型半導体チップ92と配線基板3との間に接着部材を挿入して、拡張型半導体チップ92を配線基板3に固着してもよい。
次に、図11に示すように、配線基板3と電気的に接続するための複数の入出力パッド13と、半導体チップ2と電気的に接続するための複数の入出力パッド(図示省略)とを有し、かつ、図示を省略した入出力パッドの上にバンプ4が形成された半導体チップ1を準備する。
次に、配線基板3のランド11の上に、バンプ5を形成する。このとき、バンプ5の最上点が半導体チップ2の上面よりも上に位置するように、バンプ5を形成する。バンプ5の形成方法としては、例えば、電解めっき、搭載または印刷などが考えられる。
次に、拡張型半導体チップ92の上面の上に、樹脂シート材101を塗布する。
次に、入出力パッド13がバンプ5と対向すると共に、バンプ4が半導体チップ2の入出力パッド(図示省略)と対向するように、拡張型半導体チップ92が搭載された配線基板3の上方に、半導体チップ1を配置する。
最後に、図12に示すように、半導体チップ1を、拡張型半導体チップ92の上に積層するとともに、配線基板3の上に搭載する。このとき、半導体チップ1の入出力パッド13とバンプ5とが接合される。これにより、バンプ5を介して、配線基板3のランド11と半導体チップ1の入出力パッド13とが接続される。さらに、このとき、バンプ4と半導体チップ2の入出力パッド(図示省略)とが接合する。これにより、バンプ4を介して、半導体チップ1の入出力パッド(図示省略)と半導体チップ2の入出力パッド(図示省略)とが接続される。このCoC接合は、C4(Controlled Collapse Chip Connection)工法またはスクラブなどで形成される。
以上のようにして、半導体装置100を製造することができる。
なお、半導体チップ1を搭載する前に、拡張型半導体チップ92の上面の上に樹脂シート材101を形成する代わりに、半導体チップ1を搭載した後に、半導体チップ1と半導体チップ2との間にアンダーフィル樹脂を注入してもよい。
第1〜第3の実施形態およびそれらの変形例において、RDL7および配線10,50,60,70,22,25は、半導体チップ1,2の回路6,8内に拡散にて構成されたファイン配線よりも、幅広で厚く形成されていてもよい。この場合、例えば、RDL7および配線10,50,60,70,22,25の厚みは、3μm〜20μmである。この構成により、RDL7および配線10,50,60,70,22,25の抵抗をファイン配線の抵抗よりも小さくすることができるため、RDL7および/または配線10,50,60,70,22,25を電源供給用の配線として用いる際に、より安定した電源供給が可能である。
また、複数のバンプ4は、100μm以下のピッチで配置されるのが望ましい。バンプ4は、例えば、はんだ、銅(Cu)またはニッケル(Ni)などの金属からなる。
また、バンプ5およびピラー20は、例えば、Cuなどの金属からなる。
また、接続信頼性確保の観点から、配線基板3のランド11は、半導体チップ1の入出力パッド13の真下に配置されることが望ましい。配線自由度向上の観点から、配線基板3のランド12は、ランド12の全部が半導体チップ2の真下に配置されることが望ましい。
また、拡張部9,69は、例えば、エポキシ樹脂からなる。
また、ビア21,23は、例えば、レーザー照射により、拡張部に貫通穴を形成した後、貫通穴内にはんだまたはCuを埋め込んで形成される。
以上、本発明を、第1〜第3の実施形態およびそれらの変形例に基づいて詳細に説明したが、本発明は、上述した実施形態等に限られるものではない。本発明の主旨を逸脱しない限りにおいて変形または変更が可能である。例えば、複数の実施形態を組み合わせたもの、および構成要素の一部を実施形態等に記載されていない代替物に置き換えたものも、本発明の範疇とする。
本発明は、配線リソースの増加により、半導体装置の性能を向上することができ、CoC型の半導体装置を用いた電子機器に幅広く適用できる。
1 半導体チップ(第1の半導体チップ)
2 半導体チップ(第2の半導体チップ)
3,33 配線基板
4 バンプ
5 バンプ
6 回路
7 再配線層(RDL)
8 回路
9,69 拡張部
10,50,60,70 配線(第1の配線)
11 ランド
12,32 ランド
13 入出力パッド
14 配線経路
15 外部端子
16 配線経路
17 外部端子
18,38,88 バンプ
19 段差
20 ピラー
21 ビア(第1のビア)
22 配線(第2の配線)
23 ビア(第2のビア)
24 配線(第3の配線)
25 配線(第4の配線)
92 拡張型半導体チップ
100,110,120,130,200,300,310,320 半導体装置
101 樹脂シート材

Claims (8)

  1. 第1の半導体チップと、
    上面が前記第1の半導体チップの上面と向かい合って配置され、前記第1の半導体チップのサイズよりも小さい第2の半導体チップと、
    前記第2の半導体チップの側面から外方に向かって形成された拡張部と、
    上面が前記第1の半導体チップの上面と向かい合って配置され、かつ、上面が前記第2の半導体チップの下面と向かい合って配置された配線基板とを備え、
    前記第2の半導体チップの下面および前記拡張部の下面の上に形成され、前記配線基板と接続された第1の配線をさらに備えており、
    前記第1の配線は、前記配線基板上に形成された相異なる複数のランドを介して前記配線基板と接続されていることを特徴とする半導体装置。
  2. 前記配線基板の上面における前記第2の半導体チップの下に位置する領域には、凹部が形成されていることを特徴とする請求項1に記載の半導体装置。
  3. 前記第1の半導体チップと前記配線基板とは、ピラーを介して接続されていることを特徴とする請求項1または2に記載の半導体装置。
  4. 前記第1の配線と前記配線基板とは、バンプを介して接続されていることを特徴とする請求項1〜3のいずれか1項に記載の半導体装置。
  5. 前記拡張部に形成され、前記拡張部を貫通する第1のビアと、
    前記第2の半導体チップの上面および前記拡張部の上面の上に形成され、バンプを介して前記第1の半導体チップと接続された第2の配線とをさらに備え、
    前記第1のビアは、前記第1の配線と前記第2の配線とを接続していることを特徴とする請求項1に記載の半導体装置。
  6. 第1の半導体チップと、
    上面が前記第1の半導体チップの上面と向かい合って配置され、前記第1の半導体チップのサイズよりも小さい第2の半導体チップと、
    前記第2の半導体チップの側面から外方に向かって形成された拡張部と、
    上面が前記第1の半導体チップの上面と向かい合って配置され、かつ、上面が前記第2の半導体チップの下面と向かい合って配置された配線基板と、
    前記第2の半導体チップの下面および前記拡張部の下面の上に形成され、前記配線基板と接続された第1の配線と、
    前記拡張部に形成され、前記拡張部を貫通する第1のビアと、
    前記第2の半導体チップの上面および前記拡張部の上面の上に形成され、バンプを介して前記第1の半導体チップと接続された第2の配線とを備え、
    前記拡張部に形成され、前記拡張部を貫通する第2のビアと、
    前記拡張部の上面の上に形成され、バンプを介して前記第1の半導体チップと接続された第3の配線と、
    前記拡張部の下面の上に形成され、前記配線基板と接続された第4の配線とをさらに備え、
    前記第1のビアは、前記第1の配線と前記第2の配線とを接続しており、
    前記第2のビアは、前記第3の配線と前記第4の配線とを接続していることを特徴とする半導体装置。
  7. 第1の半導体チップと、
    上面が前記第1の半導体チップの上面と向かい合って配置され、前記第1の半導体チップのサイズよりも小さい第2の半導体チップと、
    前記第2の半導体チップの側面から外方に向かって形成された拡張部と、
    上面が前記第1の半導体チップの上面と向かい合って配置され、かつ、上面が前記第2の半導体チップの下面と向かい合って配置された配線基板と、
    前記第2の半導体チップの下面および前記拡張部の下面の上に形成され、前記配線基板と接続された第1の配線と、
    前記拡張部に形成され、前記拡張部を貫通する第1のビアと、
    前記第2の半導体チップの上面および前記拡張部の上面の上に形成され、バンプを介して前記第1の半導体チップと接続された第2の配線とを備え、
    前記拡張部に形成され、前記拡張部を貫通する第2のビアと、
    前記拡張部の上面の上に形成され、バンプを介して前記第1の半導体チップと接続された第3の配線とをさらに備え、
    前記第1のビアは、前記第1の配線と前記第2の配線とを接続しており、
    前記第2のビアは、前記第1の配線と前記第3の配線とを接続していることを特徴とする半導体装置。
  8. 前記第1の配線と前記配線基板とは、バンプを介して接続されていることを特徴とする請求項7に記載の半導体装置。
JP2013556043A 2012-01-30 2012-09-24 半導体装置 Active JP5973470B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2012016633 2012-01-30
JP2012016633 2012-01-30
PCT/JP2012/006052 WO2013114481A1 (ja) 2012-01-30 2012-09-24 半導体装置

Publications (2)

Publication Number Publication Date
JPWO2013114481A1 JPWO2013114481A1 (ja) 2015-05-11
JP5973470B2 true JP5973470B2 (ja) 2016-08-23

Family

ID=48904571

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013556043A Active JP5973470B2 (ja) 2012-01-30 2012-09-24 半導体装置

Country Status (4)

Country Link
US (1) US9240391B2 (ja)
JP (1) JP5973470B2 (ja)
CN (1) CN103620776B (ja)
WO (1) WO2013114481A1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105874590B (zh) 2013-09-27 2019-08-13 英特尔公司 双侧式管芯封装件
US10068855B2 (en) * 2016-09-12 2018-09-04 Samsung Electro-Mechanics Co., Ltd. Semiconductor package, method of manufacturing the same, and electronic device module
US10411108B2 (en) * 2017-03-29 2019-09-10 QROMIS, Inc. Vertical gallium nitride Schottky diode
JP2020061406A (ja) * 2018-10-05 2020-04-16 株式会社村田製作所 半導体装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3651346B2 (ja) * 2000-03-06 2005-05-25 カシオ計算機株式会社 半導体装置およびその製造方法
JP2004140037A (ja) * 2002-10-15 2004-05-13 Oki Electric Ind Co Ltd 半導体装置、及びその製造方法
JP2004146728A (ja) 2002-10-28 2004-05-20 Sony Corp 半導体装置とその製造方法
US7388294B2 (en) * 2003-01-27 2008-06-17 Micron Technology, Inc. Semiconductor components having stacked dice
JP2006005101A (ja) 2004-06-16 2006-01-05 Rohm Co Ltd 半導体装置
JPWO2007126090A1 (ja) * 2006-04-27 2009-09-17 日本電気株式会社 回路基板、電子デバイス装置及び回路基板の製造方法
KR100784388B1 (ko) * 2006-11-14 2007-12-11 삼성전자주식회사 반도체 패키지 및 제조방법
KR100840788B1 (ko) * 2006-12-05 2008-06-23 삼성전자주식회사 칩 적층 패키지 및 그 제조 방법
JP5183949B2 (ja) * 2007-03-30 2013-04-17 日本電気株式会社 半導体装置の製造方法
KR101501739B1 (ko) * 2008-03-21 2015-03-11 삼성전자주식회사 반도체 패키지 제조 방법
KR20100046760A (ko) * 2008-10-28 2010-05-07 삼성전자주식회사 반도체 패키지
FR2938976A1 (fr) * 2008-11-24 2010-05-28 St Microelectronics Grenoble Dispositif semi-conducteur a composants empiles
JP5091221B2 (ja) 2009-12-28 2012-12-05 ルネサスエレクトロニクス株式会社 半導体装置
CN102169875B (zh) * 2010-02-26 2013-04-17 台湾积体电路制造股份有限公司 半导体装置及其制造方法
US8519537B2 (en) * 2010-02-26 2013-08-27 Taiwan Semiconductor Manufacturing Company, Ltd. 3D semiconductor package interposer with die cavity
US8890628B2 (en) * 2012-08-31 2014-11-18 Intel Corporation Ultra slim RF package for ultrabooks and smart phones

Also Published As

Publication number Publication date
US9240391B2 (en) 2016-01-19
CN103620776B (zh) 2017-02-08
JPWO2013114481A1 (ja) 2015-05-11
US20140103543A1 (en) 2014-04-17
CN103620776A (zh) 2014-03-05
WO2013114481A1 (ja) 2013-08-08

Similar Documents

Publication Publication Date Title
JP5514560B2 (ja) 半導体装置
US20180040550A1 (en) Method of fabricating electronic package
CN107424973B (zh) 封装基板及其制法
US20120205789A1 (en) Semiconductor device and method of manufacturing the same
US8692386B2 (en) Semiconductor device, method of manufacturing semiconductor device, and electronic device
US8502366B2 (en) Semiconductor package
JP5358089B2 (ja) 半導体装置
US20150371971A1 (en) Semiconductor device
JP5973456B2 (ja) 半導体装置
JP5973470B2 (ja) 半導体装置
WO2014148485A1 (ja) 半導体装置及びその製造方法
JP2005260053A (ja) 半導体装置及び半導体装置の製造方法
JP5778453B2 (ja) 半導体装置、半導体装置の製造方法
JP4494249B2 (ja) 半導体装置
JP2010206021A (ja) 電子部品実装構造体、およびその製造方法
US9899344B2 (en) Substrate structure, fabrication method thereof and conductive structure
TWI550731B (zh) 晶片封裝製程及晶片封裝
JP2010073771A (ja) 半導体装置の実装構造
JP2006202997A (ja) 半導体装置およびその製造方法
JP2013175585A (ja) 積層型半導体装置
TW201810458A (zh) 封裝基板及其製法
TWI581388B (zh) 半導體封裝結構
JP2013157433A (ja) 半導体装置
JP5855913B2 (ja) 半導体装置
JP6511181B2 (ja) 半導体装置

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160209

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160308

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160621

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160714

R151 Written notification of patent or utility model registration

Ref document number: 5973470

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151