JP5951429B2 - ウォッチドッグ回路、電源ic、及びウォッチドッグ監視システム - Google Patents
ウォッチドッグ回路、電源ic、及びウォッチドッグ監視システム Download PDFInfo
- Publication number
- JP5951429B2 JP5951429B2 JP2012212291A JP2012212291A JP5951429B2 JP 5951429 B2 JP5951429 B2 JP 5951429B2 JP 2012212291 A JP2012212291 A JP 2012212291A JP 2012212291 A JP2012212291 A JP 2012212291A JP 5951429 B2 JP5951429 B2 JP 5951429B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- power supply
- timer
- signal
- instruction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0751—Error or fault detection not based on redundancy
- G06F11/0754—Error or fault detection not based on redundancy by exceeding limits
- G06F11/0757—Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0721—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment within a central processing unit [CPU]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/079—Root cause analysis, i.e. error or fault diagnosis
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Health & Medical Sciences (AREA)
- Biomedical Technology (AREA)
- Debugging And Monitoring (AREA)
- Power Sources (AREA)
Description
先ず、本願において開示される代表的な実施の形態について概要を説明する。代表的な実施の形態についての概要説明で括弧を付して参照する図面中の参照符号はそれが付された構成要素の概念に含まれるものを例示するに過ぎない。
代表的な実施の形態に係るウォッチドッグ回路(40,40A)は、外部端子(PRUN)から与えられるタイマリフレッシュ指示(prun)に同期して外部端子(STN)からデータ信号(stn)を直列的に取り込んで保持し、保持した最新の複数ビットのデータ信号が所定パターンに一致する状態をタイマカウント動作停止の必要条件とし、前記一致した状態がその後のタイマリフレッシュ指示に同期する外部端子からのデータ信号の取り込みによって変化される状態をタイマカウント動作再開の十分条件とする。
代表的な実施の形態に係るウォッチドッグ回路(40,40A)は、カウントクロック信号(CCK)を初期値から計数し、外部から入力されるタイマリフレッシュ指示(prun)に基づいて前記計数値が初期化され、前記計数値がタイムアウト値に達しときリセット指示(wdres)を生成するタイマ回路(30)を有する。更に、外部から入力される所定のデータ信号(stn)を前記タイマリフレッシュ指示に同期して取り込み、逐次取り込んだ最新の複数ビットのデータ信号を参照データとして保持し、保持した参照データが所定パターンに一致し且つ他の所定条件を満足したとき前記タイマ回路によるカウントクロック信号の計数動作を抑止し、当該計数動作が抑止されているとき、前記保持した参照データが前記所定パターンと不一致になり、又は、前記他の所定条件が不満足になったとき前記タイマ回路によるカウントクロック信号の計数動作を再開させるタイマ制御回路(20)を有する。
項2において、前記タイマ制御回路は、前記タイマリフレッシュ指示をラッチタイミングにして前記所定のデータ信号を順次ラッチする複数ビット(60〜63)のシフトレジスタ(SFTREG)と、前記シフトレジスタの複数ビットのラッチデータを前記参照データとして入力し、入力データが前記所定パターンに一致するか否かを判別する論理ゲート回路(64)とを有する。
項2又は3において、前記所定のパターンが前記複数ビットの全ビット同一ではないパターンとされるとき、前記タイマ制御回路は、前記所定のデータ信号が前記複数ビット連続して同一論理値であることを検出して、リセット指示を生成する論理ゲート(65)を更に有する。
別の実施の形態に係る電源IC(1)は、項2のウォッチドッグ回路(40,40A)を有し、半導体基板に形成される。この電源ICは、外部電源電圧を受けて所定の動作電源電圧を生成する電源回路(10)と、前記電源回路から出力される電源電圧に関するパワーオンリセット指示又は前記ウォッチドッグ回路のタイマ回路(30)のタイムアウトによるリセット指示(wdres)に応じて外部リセット信号(resb)を出力するリセット回路(50)とを有する。更に、前記タイマリフレッシュ指示に用いる制御信号(prun)を前記電源ICの外部から入力する第1外部端子(PRUN)と、外部リセット信号(resb)を前記電源ICの外部に出力する第2外部端子(RESB)と、前記データ信号(stn)を前記電源ICの外部から入力する第3外部端子(STN)を有する。更に、前記所定の動作電源電圧(vout)を前記電源回路の外部に出力する第4外部端子(VOUT)と、前記電源ICの外部からその他の指示を入力する第5外部端子(IG)と、を有する。
更に別の実施の形態に係るウォッチドッグ監視システムは、請求項5記載の電源IC(1)と、前記電源ICの第1外部端子乃至第4外部端子に接続されたマイクロコンピュータ(2)と、前記第5外部端子にスイッチ状態に応じた信号を出力するスイッチ回路(3)とを有する。前記マイクロコンピュータは、低消費電力命令を実行することにより、前記第1外部端子(PRUN)に前記参照データのビット数分のクロック変化を与え、そのクロック変化に同期させて前記第3外部端子(STN)に前記所定パターンに対応するデータ信号(stn)を供給してから、低消費電力状態に移行する。前記タイマ制御回路(20)は、前記第5外部端子(IG)への入力(ig)が前記スイッチ回路のスイッチ状態オフを示していることを条件に、前記タイマ回路のタイマカウント動作を停止させる。
項5において、前記タイマ制御回路は、前記第5外部端子への入力が前記スイッチ回路のオフ状態からオン状態に変化し、又は前記マイクロコンピュータによって前記第1外部端子にクロック変化が与えられ、それに同期して前記第3外部端子にデータ信号が供給されて参照データが前記所定パターンと不一致になったとき、前記タイマ回路のタイマカウント動作を再開する。
項7において、前記マイクロコンピュータの低消費電力状態は、電源電圧の供給が停止される第1低消費電力状態(スリープ状態)、又は電源電圧の供給が維持された状態で少なくとも中央処理装置の動作が停止される第2低消費電力状態(スタンバイ状態)である。前記マイクロコンピュータは前記第1低消費電力状態に移行するとき、前記電源ICの第6外部端子に前記動作電源電圧の供給停止を指示する信号を供給する。前記電源ICは、前記第6外部端子(INH)に対する前記動作電源電圧の供給停止の指示、及び前記第5外部端子(IG)に対する前記動作電源電圧の供給停止の指示の双方があることを条件に、前記動作電源電圧の出力を停止し、何れか一方の指示が解除されることによって前記動作電源電圧の出力を再開する。
更に別の実施の形態に係るウォッチドッグ監視システムは、項5の電源ICと、前記電源ICの第1外部端子乃至第4外部端子に接続されたマイクロコンピュータと、前記第5外部端子にスイッチ状態に応じた信号を出力するスイッチ回路と、を有する。前記電源ICは、ネットワーク側端子(CANH,CANL)を介してネットワークバス(6)に接続されると共にコントロール側端子(MODE,TXD,RXD)を介して前記マイクロコンピュータに接続される通信インタフェース回路を更に有し、前記コントロール側端子として外部通信端子及び外部モード端子を有する。前記マイクロコンピュータは、低消費電力命令を実行することにより、前記第1外部端子に前記参照データのビット数分のクロック変化を与え、そのクロック変化に同期させて前記第3外部端子に前記所定パターンに対応するデータ信号を供給してから、低消費電力状態に移行する。次いで、前記タイマ制御回路は、前記第5外部端子への入力が前記スイッチ回路のスイッチ状態オフを示し、且つモード端子の入力が前記通信インタフェース回路に対するスタンバイ指示であることを条件に、前記タイマ回路のタイマカウント動作を停止させる。
項9において、前記タイマ制御回路は、前記第5外部端子への入力が前記スイッチ回路のオフ状態からオン状態に変化し、前記モード端子の入力が前記通信インタフェース回路に対するアクティブ指示に変化し、又は、前記マイクロコンピュータによって前記第1外部端子にクロック変化が与えられ、それに同期して前記第3外部端子にデータ信号が供給されて参照データが前記所定パターンと不一致になったとき、又は、外部通信端子の入力信号が変化し、マイクロコンピュータの復帰要因となったとき、前記タイマ回路のタイマカウント動作を再開する。
項10において、前記通信インタフェースは車載ネットワークであり、前記マイクロコンピュータは自動車用ECUを構成し、前記スイッチ回路がイグニッションスイッチである。
項11において、前記マイクロコンピュータの低消費電力状態は、電源電圧の供給が停止される第1低消費電力状態、又は電源電圧の供給が維持された状態で少なくとも中央処理装置の動作が停止される第2低消費電力状態である。前記マイクロコンピュータは前記第1低消費電力状態に移行するとき、前記電源ICの第6外部端子に前記動作電源電圧の供給停止を指示する信号を供給する。前記電源ICは、前記第6外部端子に対する前記動作電源電圧の供給停止の指示があり、且つ、前記第5外部端子に前記スイッチ回路のオフ状態信号が入力されることを条件に、前記動作電源電圧の出力を停止し、何れか一方の指示が解除されることによって前記動作電源電圧の出力を再開する。
更に別の実施の形態に係るウォッチドッグ監視システムは、電源ICと、前記電源ICに接続されたマイクロコンピュータと、スイッチ状態に応じた信号を前記電源ICに出力するスイッチ回路とを有する。前記電源ICは、ウォッチドッグ回路と、外部電源電圧を受けて所定の動作電源電圧を生成する電源回路と、前記電源回路から出力される電源電圧に関するパワーオンリセット指示又は前記ウォッチドッグ回路から出力されるリセット指示に応じて外部リセット信号を出力するリセット回路と、を有する。前記ウォッチドッグ回路は、カウントクロック信号を初期値から計数し、外部から入力されるタイマリフレッシュ指示に基づいて前記計数値が初期化され、前記計数値がタイムアウト値に達したとき前記リセット指示を出力するタイマ回路を有する。更に、外部から入力される所定のデータ信号を前記タイマリフレッシュ指示に同期して取り込み、逐次取り込んだ最新の複数ビットのデータ信号を参照データとして保持し、保持した参照データが所定パターンに一致し且つ他の所定条件を満足したとき前記タイマ回路によるカウントクロック信号の計数動作を抑止し、当該計数動作が抑止されているとき、前記保持した参照データが前記所定パターンと不一致になり、又は、前記他の所定条件が不満足になったとき前記タイマ回路によるカウントクロック信号の計数動作を再開させるタイマ制御回路を有する。前記マイクロコンピュータは、低消費電力命令を実行する直前に、前記電源ICに、前記参照データのビット数分のクロック変化を前記タイマリフレッシュ指示によって与え、そのクロック変化に同期させて前記所定パターンに対応するデータ信号を供給してから、低消費電力状態に移行する。
項13において、前記マイクロコンピュータは前記所定のデータ信号として前記複数ビットの全ビットが同一にならない信号を出力する。前記タイマ制御回路は、前記所定のデータ信号が前記複数ビット連続して同一論理値であることを検出したとき、前記リセット回路に前記リセット指示を与える。
項14において、前記マイクロコンピュータは、前記リセット回路から出力される外部リセット信号に応答してリセットされることにより、タイマリフレッシュ指示に同期する前記データ信号の出力を開始する。
更に別の実施の形態に係るウォッチドッグ監視システムは、電源ICと、前記電源ICに接続されたマイクロコンピュータと、スイッチ状態に応じた信号を前記電源ICに出力するスイッチ回路とを有する。前記電源ICは、ウォッチドッグ回路と、外部電源電圧を受けて所定の動作電源電圧を生成する電源回路と、前記電源回路から出力される電源電圧に関するパワーオンリセット指示又は前記ウォッチドッグ回路から出力されるリセット指示に応じて外部リセット信号を出力するリセット回路と、前記マイクロコンピュータとネットワークバスとに接続される通信インタフェース回路と、を有する。前記ウォッチドッグ回路は、カウントクロック信号を初期値から計数し、外部から入力されるタイマリフレッシュ指示に基づいて前記計数値が初期化され、前記計数値がタイムアウト値に達したとき前記リセット指示を出力するタイマ回路を有する。更に、外部から入力される所定のデータ信号を前記タイマリフレッシュ指示に同期して取り込み、逐次取り込んだ最新の複数ビットのデータ信号を参照データとして保持し、保持した参照データが所定パターンに一致し、前記通信インタフェース回路に対する動作モードの指示がスタンバイ指示であり、且つ、前記スイッチ回路のスイッチ状態がオフを示していることを条件に、前記タイマ回路によるカウントクロック信号の計数動作を抑止し、当該計数動作が抑止されているとき、前記保持した参照データが前記所定パターンと不一致になり、又は、前記通信インタフェース回路に対する動作モードの指示がアクティブ指示に変化され、又は、前記通信インタフェース回路が外部通信開始を検出され、又は、前記スイッチ回路のスイッチ状態がオンに変化されることを条件に前記タイマ回路によるカウントクロック信号の計数動作を再開させるタイマ制御回路を有する。前記マイクロコンピュータは、低消費電力命令を実行することにより、前記電源ICに、前記参照データのビット数分のクロック変化を前記タイマリフレッシュ指示によって与え、そのクロック変化に同期させて前記所定パターンに対応するデータ信号を供給してから、低消費電力状態に移行する。
項16において、前記マイクロコンピュータは前記所定のデータ信号として前記複数ビットの全ビットが同一にならない信号を出力する。前記タイマ制御回路は、前記所定のデータ信号が前記複数ビット連続して同一論理値であることを検出したとき、前記リセット回路に前記リセット指示を与える。
項17において、前記マイクロコンピュータは、前記リセット回路から出力される外部リセット信号に応答してリセットされることにより、タイマリフレッシュ指示に同期する前記データ信号の出力を開始する。
実施の形態について更に詳述する。
図1にはウォッチドッグ監視システムの一例が示される。同図に示されるウォッチドッグ監視システムは、特に制限されないが、自動車に搭載されたボディー系の一つの電子制御ユニット(ECU)に適用されるものであり、例えば、ドアの施錠と開錠、パワーウインドウの開閉、ライトの点灯と消灯、ドアミラーの向きなどの制御に用いられる。ボディー系のECUに搭載されたマイクロコンピュータはエンジン停止状態で低消費電力状態にされることによってバッテリの消耗が抑えられるようになっているものがあるが、特にこのようなボディー系のECUは、イグニッションスイッチがオフにされてエンジンが停止している場合でも、ドアの開錠などの指示があったときは低消費電力状態から復帰して、即座に応答して制御を開始しなければならない。このような、高い信頼性が要求されるマイクロコンピュータシステムにおいて、マイクロコンピュータの暴走などによる誤動作をいち早く検出して解消するために、マイクロコンピュータに外付けしたウォッチドッグ回路が用いられる。ウォッチドッグ回路のタイマカウント値の定期的に初期化動作はマイクロコンピュータが行わなければならず、ウォッチドッグ回路のタイマカウント動作が継続される限り、マイクロコンピュータが低消費電力状態であっても定期的に低消費電力状態から一時的に、通常動作電力状態に遷移してタイマ初期化動作を行わなければならない。低消費電力状態においてマイクロコンピュータは命令実行を行わないのでウォッチドッグ回路による実質的な監視の意義は小さく、しかも定期的にマイクロコンピュータを低消費電力状態から復帰させるのに無視し得ない電力消費を要する。これから説明するウォッチドッグ監視システムは、そのような電力消費を低減するために、マイクロコンピュータの低消費電力状態においてウォッチドッグ回路のタイマカウント動作を停止させるものであるが、その停止や解除に際してウォッチドッグ監視システムの信頼性が低下しないように考慮したものである。即ち、ウォッチドッグ回路の動作、停止を制御することができ、さらにウォッチドッグ回路が不用意に停止しないようにすることができ、且つ、不用意に停止してもウォッチドッグ回路を容易且つ即座に動作可能な状態に復帰させることができるように考慮したものである。以下、その詳細について説明する。
図2にはウォッチドッグリセット回路11の具体例が示される。ウォッチドッグリセット回路11は、ウォッチドッグ回路40とリセット回路50を有する。
図6にはウォッチドッグ回路の別の例が示される。同図に示されるウォッチドッグ回路40Aは図3に対してパターンマッチング回路の構成が相違される。図6はその相違するパターンマッチング回路21Aだけを代表的に示してあり、その余の構成は図2と同じであり、図示を省略してある。パターンマッチング回路21Aは図3のパターンマッチング回路21に対してるリセット信号resdを生成する機能が省かれている点が相違され、それ以外の構成は同一である。したがって、フリップフロップ60〜63に対するラッチデータのゼロクリアではリセット指示は生成されない。
かかるタイマカウント再開動作を行うことで、CANネットワークに接続される別のECUへのCANメッセージを受信した場合にはマイクロコンピュータおよびウォッチドッグタイマは動作開始せず、低消費電力状態を維持することが可能となる。
2 マイクロコンピュータ(MCU)
3 イグニッションスイッチ(IG)
ig イグニッションスイッチ信号
IG イグニッション端子(第5外部端子)
10 電源回路(RGLT)
11 ウォッチドッグリセット回路(WDRST)
12 通信インタフェース回路(TRSCV)
INH 電源制御端子(第6外部端子)
inh 電源制御信号
MODE モード端子
TXD 送信端子
RXD 受信端子
vout 電源電電圧
RESB 外部リセット端子(第2外部端子)
resb 外部リセット信号
PRUN リフレッシュ端子(第1外部端子)
prun リフレッシュ信号
2A 中央処理装置
STN データ入力端子(第3外部端子)
stn データ信号
40 ウォッチドッグ回路
50 リセット回路
30 タイマ回路(WDT)
31 クロック生成回路(CCKG)
20 タイマ制御回路(WDTCONT)
CCK カウントクロック信号
wdtoff タイマオフ信号
21,21A パターンマッチング回路(PTMCH)
23 低電圧検出回路(LVDTC)
24 アンドゲート
25 オアゲート
vdtc 検出信号
60〜63 Dフリップフロップ
SFTREG シフトレジスタ
65 イクスクルッシブオア回路(EOR)
Claims (18)
- タイマリフレッシュ指示に同期して外部端子からデータ信号を直列的に取り込んで保持し、保持した最新の複数ビットのデータ信号が所定パターンに一致する状態をタイマカウント動作停止の必要条件とし、前記一致した状態がその後のタイマリフレッシュ指示に同期する外部端子からのデータ信号の取り込みによって変化される状態をタイマカウント動作再開の十分条件とする、ウォッチドッグ回路。
- 外部から入力されるタイマリフレッシュ指示に基づいて計数値が初期化され、カウントクロック信号を計数する計数動作によって前記計数値を逐次更新し、前記計数値がタイムアウト値に達したときリセット指示を生成するタイマ回路と、
外部から入力される所定のデータ信号を前記タイマリフレッシュ指示に同期して取り込み、逐次取り込んだ最新の複数ビットのデータ信号を参照データとして保持し、保持した参照データが所定パターンに一致し且つ他の所定条件を満足したとき前記タイマ回路によるカウントクロック信号の計数動作を抑止し、当該計数動作が抑止されているとき、前記保持した参照データが前記所定パターンと不一致になり、又は、前記他の所定条件が不満足になったとき前記タイマ回路によるカウントクロック信号の計数動作を再開させるタイマ制御回路と、を有するウォッチドッグ回路。 - 請求項2において、前記タイマ制御回路は、前記タイマリフレッシュ指示をラッチタイミングにして前記所定のデータ信号を順次ラッチする複数ビットのシフトレジスタと、前記シフトレジスタの複数ビットのラッチデータを前記参照データとして入力し、入力データが前記所定パターンに一致するか否かを判別する論理ゲート回路とを有する、ウォッチドッグ回路。
- 請求項2において、前記所定のパターンが前記複数ビットの全ビット同一ではないパターンとされるとき、前記タイマ制御回路は、前記所定のデータ信号が前記複数ビット連続して同一論理値であることを検出してリセット指示を生成する論理ゲートを有する、ウォッチドッグ回路。
- 請求項2記載のウォッチドッグ回路を有し、半導体基板に形成された電源ICであって、
外部電源電圧を受けて所定の動作電源電圧を生成する電源回路と、
前記電源回路から出力される電源電圧に関するパワーオンリセット指示又は前記ウォッチドッグ回路のタイマ回路のタイムアウトによるリセット指示に応じて外部リセット信号を出力するリセット回路と、
前記タイマリフレッシュ指示に用いる制御信号を前記電源ICの外部から入力する第1外部端子と、
外部リセット信号を前記電源ICの外部に出力する第2外部端子と、
前記データ信号を前記電源ICの外部から入力する第3外部端子と、
前記所定の動作電源電圧を前記電源ICの外部に出力する第4外部端子と、
前記電源ICの外部からその他の指示を入力する第5外部端子と、を有する電源IC。 - 請求項5記載の電源ICと、
前記電源ICの第1外部端子乃至第4外部端子に接続されたマイクロコンピュータと、
前記第5外部端子にスイッチ状態に応じた信号を出力するスイッチ回路とを有し、
前記マイクロコンピュータは、低消費電力命令を実行することにより、前記第1外部端子に前記参照データのビット数分のクロック変化を与え、そのクロック変化に同期させて前記第3外部端子に前記所定パターンに対応するデータ信号を供給してから、低消費電力状態に移行し、
前記タイマ制御回路は、前記第5外部端子への入力が前記スイッチ回路のスイッチ状態オフを示していることを条件に、前記タイマ回路のタイマカウント動作を停止させる、ウォッチドッグ監視システム。 - 請求項6において、前記タイマ制御回路は、前記第5外部端子への入力が前記スイッチ回路のオフ状態からオン状態に変化し、又は前記マイクロコンピュータによって前記第1外部端子にクロック変化が与えられ、それに同期して前記第3外部端子にデータ信号が供給されて参照データが前記所定パターンと不一致になったとき、前記タイマ回路のタイマカウント動作を再開する、ウォッチドッグ監視システム。
- 請求項7において、前記マイクロコンピュータの低消費電力状態は、電源電圧の供給が停止される第1低消費電力状態、又は電源電圧の供給が維持された状態で少なくとも中央処理装置の動作が停止される第2低消費電力状態であり、
前記マイクロコンピュータは前記第1低消費電力状態に移行するとき、前記電源ICの第6外部端子に前記動作電源電圧の供給停止を指示する信号を供給し、
前記電源ICは、前記第6外部端子に対する前記動作電源電圧の供給停止の指示、及び前記第5外部端子に対する前記動作電源電圧の供給停止の指示の双方があることを条件に、前記動作電源電圧の出力を停止し、何れか一方の指示が解除されることによって前記動作電源電圧の出力を再開する、ウォッチドッグ監視システム。 - 請求項5記載の電源ICと、
前記電源ICの第1外部端子乃至第4外部端子に接続されたマイクロコンピュータと、
前記第5外部端子にスイッチ状態に応じた信号を出力するスイッチ回路と、を有し、
前記電源ICは、ネットワーク側端子を介してネットワークバスに接続されると共にコントロール側端子を介して前記マイクロコンピュータに接続される通信インタフェース回路を更に有し、
前記コントロール側端子として外部通信端子及び外部モード端子を有し、
前記マイクロコンピュータは、低消費電力命令を実行することにより、前記第1外部端子に前記参照データのビット数分のクロック変化を与え、そのクロック変化に同期させて前記第3外部端子に前記所定パターンに対応するデータ信号を供給してから、低消費電力状態に移行し、
次いで、前記タイマ制御回路は、前記第5外部端子への入力が前記スイッチ回路のスイッチ状態オフを示し、且つモード端子の入力が前記通信インタフェース回路に対するスタンバイ指示であることを条件に、前記タイマ回路のタイマカウント動作を停止させる、ウォッチドッグ監視システム。 - 請求項9において、前記タイマ制御回路は、前記第5外部端子への入力が前記スイッチ回路のオフ状態からオン状態に変化し、前記モード端子の入力が前記通信インタフェース回路に対するアクティブ指示に変化し、又は、前記マイクロコンピュータによって前記第1外部端子にクロック変化が与えられ、それに同期して前記第3外部端子にデータ信号が供給されて参照データが前記所定パターンと不一致になったとき、前記タイマ回路のタイマカウント動作を再開する、ウォッチドッグ監視システム。
- 請求項10において、前記通信インタフェース回路は車載ネットワークに接続可能であり、前記マイクロコンピュータは自動車用ECUを構成し、前記スイッチ回路がイグニッションスイッチである、ウォッチドッグ監視システム。
- 請求項11において、前記マイクロコンピュータの低消費電力状態は、電源電圧の供給が停止される第1低消費電力状態、又は電源電圧の供給が維持された状態で少なくとも中央処理装置の動作が停止される第1低消費電力状態であり、
前記マイクロコンピュータは前記第1低消費電力状態に移行するとき、前記電源ICの第6外部端子に前記動作電源電圧の供給停止を指示する信号を供給し、
前記電源ICは、前記第6外部端子に対する前記動作電源電圧の供給停止の指示があり、且つ、前記第5外部端子に前記スイッチ回路のオフ状態信号が入力されることを条件に、前記動作電源電圧の出力を停止し、何れか一方の指示が解除されることによって前記動作電源電圧の出力を再開する、ウォッチドッグ監視システム。 - 電源ICと、
前記電源ICに接続されたマイクロコンピュータと、
スイッチ状態に応じた信号を前記電源ICに出力するスイッチ回路とを有し、
前記電源ICは、ウォッチドッグ回路と、
外部電源電圧を受けて所定の動作電源電圧を生成する電源回路と、
前記電源回路から出力される電源電圧に関するパワーオンリセット指示又は前記ウォッチドッグ回路から出力されるリセット指示に応じて外部リセット信号を出力するリセット回路と、を有し、
前記ウォッチドッグ回路は、外部から入力されるタイマリフレッシュ指示に基づいて計数値が初期化され、カウントクロック信号を計数する計数動作によって前記計数値を逐次更新し、前記計数値がタイムアウト値に達したとき前記リセット指示を出力するタイマ回路と、
外部から入力される所定のデータ信号を前記タイマリフレッシュ指示に同期して取り込み、逐次取り込んだ最新の複数ビットのデータ信号を参照データとして保持し、保持した参照データが所定パターンに一致し且つ他の所定条件を満足したとき前記タイマ回路によるカウントクロック信号の計数動作を抑止し、当該計数動作が抑止されているとき、前記保持した参照データが前記所定パターンと不一致になり、又は、前記他の所定条件が不満足になったとき前記タイマ回路によるカウントクロック信号の計数動作を再開させるタイマ制御回路と、を有し、
前記マイクロコンピュータは、低消費電力命令を実行することにより、前記電源ICに、前記参照データのビット数分のクロック変化を前記タイマリフレッシュ指示によって与え、そのクロック変化に同期させて前記所定パターンに対応するデータ信号を供給してから、低消費電力状態に移行する、ウォッチドッグ監視システム。 - 請求項13において、前記マイクロコンピュータは前記所定のデータ信号として前記複数ビットの全ビットが同一にならない信号を出力し、
前記タイマ制御回路は、前記所定のデータ信号が前記複数ビット連続して同一論理値であることを検出したとき、前記リセット回路に前記リセット指示を与える、ウォッチドッグ監視システム。 - 請求項14において、前記マイクロコンピュータは、前記リセット回路から出力される外部リセット信号に応答してリセットされることにより、タイマリフレッシュ指示に同期する前記データ信号の出力を開始する、ウォッチドッグ監視システム。
- 電源ICと、
前記電源ICに接続されたマイクロコンピュータと、
スイッチ状態に応じた信号を前記電源ICに出力するスイッチ回路とを有し、
前記電源ICは、ウォッチドッグ回路と、
外部電源電圧を受けて所定の動作電源電圧を生成する電源回路と、
前記電源回路から出力される電源電圧に関するパワーオンリセット指示又は前記ウォッチドッグ回路から出力されるリセット指示に応じて外部リセット信号を出力するリセット回路と、
前記マイクロコンピュータとネットワークバスとに接続される通信インタフェース回路と、を有し、
前記ウォッチドッグ回路は、外部から入力されるタイマリフレッシュ指示に基づいて計数値が初期化され、カウントクロック信号を計数する計数動作によって前記計数値を逐次更新し、前記計数値がタイムアウト値に達したとき前記リセット指示を出力するタイマ回路と、
外部から入力される所定のデータ信号を前記タイマリフレッシュ指示に同期して取り込み、逐次取り込んだ最新の複数ビットのデータ信号を参照データとして保持し、保持した参照データが所定パターンに一致し、前記通信インタフェース回路に対する動作モードの指示がスタンバイ指示であり、且つ、前記スイッチ回路のスイッチ状態がオフを示していることを条件に、前記タイマ回路によるカウントクロック信号の計数動作を抑止し、当該計数動作が抑止されているとき、前記保持した参照データが前記所定パターンと不一致になり、前記通信インタフェース回路に対する動作モードの指示がアクティブ指示に変化され、又は、前記スイッチ回路のスイッチ状態がオンに変化されることを条件に前記タイマ回路によるカウントクロック信号の計数動作を再開させるタイマ制御回路と、を有し、
前記マイクロコンピュータは、低消費電力命令を実行することにより、前記電源ICに、前記参照データのビット数分のクロック変化を前記タイマリフレッシュ指示によって与え、そのクロック変化に同期させて前記所定パターンに対応するデータ信号を供給してから、低消費電力状態に移行する、ウォッチドッグ監視システム。 - 請求項16において、前記マイクロコンピュータは前記所定のデータ信号として前記複数ビットの全ビットが同一にならない信号を出力し、
前記タイマ制御回路は、前記所定のデータ信号が前記複数ビット連続して同一論理値であることを検出したとき、前記リセット回路に前記リセット指示を与える、ウォッチドッグ監視システム。 - 請求項17において、前記マイクロコンピュータは、前記リセット回路から出力される外部リセット信号に応答してリセットされることにより、タイマリフレッシュ指示に同期する前記データ信号の出力を開始する、ウォッチドッグ監視システム。
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012212291A JP5951429B2 (ja) | 2012-02-01 | 2012-09-26 | ウォッチドッグ回路、電源ic、及びウォッチドッグ監視システム |
US13/754,982 US9229521B2 (en) | 2012-02-01 | 2013-01-31 | Watchdog circuit, power IC and watchdog monitor system |
EP13153407.5A EP2624139B1 (en) | 2012-02-01 | 2013-01-31 | Watchdog circuit, power IC and watchdog monitor system |
CN201710871707.3A CN107589825B (zh) | 2012-02-01 | 2013-02-01 | 看门狗电路、功率ic和看门狗监视系统 |
CN2013200562902U CN203191965U (zh) | 2012-02-01 | 2013-02-01 | 看门狗计时器电路、功率ic和看门狗监视系统 |
CN201310042282.7A CN103246577B (zh) | 2012-02-01 | 2013-02-01 | 看门狗监视系统 |
US14/953,403 US9798602B2 (en) | 2012-02-01 | 2015-11-29 | Watchdog circuit, power IC and watchdog monitor system |
US15/711,000 US10346231B2 (en) | 2012-02-01 | 2017-09-21 | Watchdog circuit, power IC and watchdog monitor system |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012019844 | 2012-02-01 | ||
JP2012019844 | 2012-02-01 | ||
JP2012212291A JP5951429B2 (ja) | 2012-02-01 | 2012-09-26 | ウォッチドッグ回路、電源ic、及びウォッチドッグ監視システム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013178736A JP2013178736A (ja) | 2013-09-09 |
JP5951429B2 true JP5951429B2 (ja) | 2016-07-13 |
Family
ID=47665959
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012212291A Active JP5951429B2 (ja) | 2012-02-01 | 2012-09-26 | ウォッチドッグ回路、電源ic、及びウォッチドッグ監視システム |
Country Status (4)
Country | Link |
---|---|
US (3) | US9229521B2 (ja) |
EP (1) | EP2624139B1 (ja) |
JP (1) | JP5951429B2 (ja) |
CN (3) | CN203191965U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102536788B1 (ko) * | 2018-09-05 | 2023-05-30 | 에스케이하이닉스 주식회사 | 컨트롤러 및 그것의 동작 방법 |
Families Citing this family (52)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5363379B2 (ja) * | 2009-05-20 | 2013-12-11 | ルネサスエレクトロニクス株式会社 | 通信システム |
JP6057665B2 (ja) * | 2012-10-25 | 2017-01-11 | ローム株式会社 | 半導体装置、電子機器、車両 |
KR20150034540A (ko) * | 2013-09-26 | 2015-04-03 | 삼성전기주식회사 | 전자기기 |
JP5984790B2 (ja) * | 2013-12-18 | 2016-09-06 | キヤノン株式会社 | 情報処理装置、情報処理装置の制御方法、記憶媒体およびプログラム |
JP6236325B2 (ja) * | 2014-01-27 | 2017-11-22 | カルソニックカンセイ株式会社 | プロセッサの制御装置及び制御方法 |
JP6324089B2 (ja) * | 2014-01-29 | 2018-05-16 | キヤノン株式会社 | 情報処理装置および情報処理装置の制御方法 |
GB2528665B (en) * | 2014-07-25 | 2016-07-27 | Tokyo Electron Europe Ltd | Identification System |
CN104391460A (zh) * | 2014-09-04 | 2015-03-04 | 吉林省寰旗卫星导航通信集团有限公司 | 看门狗定时器电路 |
CN104636215B (zh) * | 2015-03-13 | 2018-04-20 | 北京经纬恒润科技有限公司 | 一种硬件看门狗及其应用电路 |
JP6248313B2 (ja) * | 2015-03-17 | 2017-12-20 | 株式会社大都技研 | 遊技台 |
CN104657230A (zh) * | 2015-03-20 | 2015-05-27 | 南通国芯微电子有限公司 | 应用于单片机的定时器系统及其处理方法 |
JP6443202B2 (ja) * | 2015-04-21 | 2018-12-26 | 株式会社デンソー | 車両の電子制御装置 |
CN105656638B (zh) * | 2015-12-30 | 2019-03-15 | 东莞市义仁汽车租赁有限公司 | 一种自动断电重启控制设备及控制方法 |
JP6690246B2 (ja) * | 2016-01-12 | 2020-04-28 | 富士電機株式会社 | 半導体装置 |
JP6707874B2 (ja) * | 2016-01-29 | 2020-06-10 | 富士電機株式会社 | 半導体装置 |
US10020676B2 (en) * | 2016-03-28 | 2018-07-10 | Nxp B.V. | Watchdog circuit |
CN105868042B (zh) * | 2016-04-11 | 2019-06-25 | 四川九洲电器集团有限责任公司 | 一种看门狗电路 |
CN106292434B (zh) * | 2016-08-19 | 2019-03-08 | 东风汽车公司 | 一种用于汽车电子控制器的看门狗电路 |
CN106774633B (zh) * | 2016-11-09 | 2019-12-20 | 深圳市博巨兴微电子科技有限公司 | 一种用于低功耗微控制器的时钟与复位模块的装置 |
CN107704067B (zh) * | 2017-08-30 | 2020-05-15 | 全球能源互联网研究院有限公司 | 一种SoC芯片复位方法和复位系统 |
JP7010663B2 (ja) * | 2017-10-27 | 2022-01-26 | ローム株式会社 | 監視装置 |
JP6979413B2 (ja) * | 2017-10-27 | 2021-12-15 | ローム株式会社 | 監視装置及びこれを用いた電源システム |
US11031804B2 (en) * | 2017-11-06 | 2021-06-08 | Nxp B.V. | Power controller |
US10249178B1 (en) * | 2017-11-16 | 2019-04-02 | Aktiebolaget Skf | Condition monitoring sensor system and method for monitoring the condition of a system |
KR102258171B1 (ko) * | 2017-12-15 | 2021-05-28 | 주식회사 엘지에너지솔루션 | 워치독 타이머를 진단하기 위한 장치 및 방법 |
CN110217184A (zh) * | 2018-03-02 | 2019-09-10 | 厦门雅迅网络股份有限公司 | 车载设备的硬件看门狗满足低功耗要求的实现方法与电路 |
JP7092555B2 (ja) * | 2018-05-24 | 2022-06-28 | ヤフー株式会社 | 演算装置および中断方法 |
JP7116304B2 (ja) * | 2018-06-28 | 2022-08-10 | ミツミ電機株式会社 | 電子制御装置および電子制御用半導体集積回路装置並びにガスコンロ |
CN109062721A (zh) * | 2018-07-20 | 2018-12-21 | 北斗星通(重庆)汽车电子有限公司 | 一种看门狗检测车载多媒体死机复位的方法 |
CN109471749A (zh) * | 2018-11-06 | 2019-03-15 | 北京四方继保自动化股份有限公司 | 复位计数断电重启电路 |
CN109491823B (zh) * | 2018-11-12 | 2022-01-04 | 积成电子股份有限公司 | 一种不可逆的看门狗切换电路及其切换方法 |
JP7234722B2 (ja) * | 2019-03-20 | 2023-03-08 | 株式会社リコー | 動作解析装置、動作解析方法及び動作解析プログラム |
CN113711209A (zh) * | 2019-04-25 | 2021-11-26 | 日立安斯泰莫株式会社 | 电子控制装置 |
CN110221934B (zh) * | 2019-05-08 | 2023-09-01 | 惠州市德赛西威汽车电子股份有限公司 | 一种车载系统恢复方法 |
CN110287055B (zh) * | 2019-06-28 | 2021-06-15 | 联想(北京)有限公司 | 一种电子设备的数据恢复方法及电子设备 |
US11762799B2 (en) * | 2019-08-21 | 2023-09-19 | Infineon Technologies Ag | Watchdog for addressing deadlocked states |
CN114365064B (zh) * | 2019-09-26 | 2024-06-25 | 日立安斯泰莫株式会社 | 电子控制装置 |
KR20210047744A (ko) * | 2019-10-22 | 2021-04-30 | 주식회사 엘지화학 | 병렬 멀티 배터리 팩에 포함된 스위치부의 턴온 동작 제어 장치 및 방법 |
FR3103037B1 (fr) | 2019-11-08 | 2022-05-06 | Thales Sa | Dispositif de surveillance de l'execution d'une application, ensemble et systeme avionique associes |
DE102020114844B4 (de) * | 2020-06-04 | 2024-07-25 | Infineon Technologies Ag | Systeme, vorrichtungen und verfahren für steuerungsvorrichtungen, die fehlerereignisse behandeln |
CN111782429B (zh) * | 2020-06-12 | 2023-08-29 | 上海橙群微电子有限公司 | 看门狗计时器及其控制方法和电子设备 |
CN113799716B (zh) * | 2020-06-12 | 2023-07-25 | 广州汽车集团股份有限公司 | Soc供电系统及基于soc供电系统的监控方法 |
DE102020208854A1 (de) | 2020-07-15 | 2022-01-20 | Vitesco Technologies GmbH | Halbleiterchip und Sicherheitsschaltungsanordnung mit einem solchen Halbleiterchip |
US20230324971A1 (en) * | 2020-09-25 | 2023-10-12 | Hitachi Astemo, Ltd. | Electronic Control Device and Method for Diagnosing Electronic Control Device |
US11374486B2 (en) * | 2020-09-29 | 2022-06-28 | Monolithic Power Systems, Inc. | Power supply with flexible control and the method thereof |
CN112506688A (zh) * | 2020-12-02 | 2021-03-16 | 北京握奇智能科技有限公司 | 一种obu的硬件看门狗控制系统和方法 |
CN112904783B (zh) * | 2021-03-24 | 2023-03-31 | 北京同芯科技有限公司 | 低功耗高可靠性看门狗电路 |
CN113342572B (zh) * | 2021-06-08 | 2022-11-29 | 深圳市航顺芯片技术研发有限公司 | 一种看门狗自动重载系统、方法、设备及存储介质 |
US11962306B2 (en) * | 2021-06-29 | 2024-04-16 | Nvidia Corporation | Clock anomaly detection |
CN113791927B (zh) * | 2021-09-22 | 2023-05-05 | 日立楼宇技术(广州)有限公司 | 看门狗控制电路、电子设备以及看门狗控制方法 |
US12079028B2 (en) | 2022-01-31 | 2024-09-03 | Nvidia Corporation | Fast clock detection |
CN118425749B (zh) * | 2024-07-05 | 2024-09-17 | 合肥智芯半导体有限公司 | 超时监测电路、芯片 |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1072490A (en) * | 1962-12-27 | 1967-06-14 | Gen Electric | Data transmission controller |
US4075622A (en) * | 1975-01-31 | 1978-02-21 | The United States Of America As Represented By The Secretary Of The Navy | Variable-to-block-with-prefix source coding technique |
US4594685A (en) * | 1983-06-24 | 1986-06-10 | General Signal Corporation | Watchdog timer |
JPS61296443A (ja) * | 1985-06-24 | 1986-12-27 | Mitsubishi Electric Corp | ウオツチドツグ・タイマ |
US5233613A (en) | 1988-03-29 | 1993-08-03 | Advanced Micro Devices, Inc. | Reliable watchdog timer |
US5175845A (en) * | 1988-12-09 | 1992-12-29 | Dallas Semiconductor Corp. | Integrated circuit with watchdog timer and sleep control logic which places IC and watchdog timer into sleep mode |
US5506487A (en) * | 1991-03-28 | 1996-04-09 | General Electric Company | Systems and methods for driving a compressor with a motor |
US5652890A (en) * | 1991-05-17 | 1997-07-29 | Vantus Technologies, Inc. | Interrupt for a protected mode microprocessor which facilitates transparent entry to and exit from suspend mode |
US5513361A (en) * | 1994-07-25 | 1996-04-30 | Intel Corporation | Method and apparatus for reducing power consumption of a fan in a computer system |
US5528756A (en) | 1995-01-30 | 1996-06-18 | Elsag International N.V. | Method and apparatus for performing supervisory functions in digital systems and obtaining diagnostics thereof |
JP3349005B2 (ja) * | 1995-02-10 | 2002-11-20 | アイホン株式会社 | 共通線方式インターホン端末リセット装置 |
JP3355879B2 (ja) * | 1995-08-01 | 2002-12-09 | 株式会社デンソー | 制御回路 |
DE19611942C2 (de) * | 1996-03-26 | 2003-02-20 | Daimler Chrysler Ag | Halbleiterschaltkreis für ein elektronisches Steuergerät |
US5778238A (en) * | 1996-06-19 | 1998-07-07 | Microchip Technology Incorporated | Power-down reset circuit |
US6523126B1 (en) | 1999-10-18 | 2003-02-18 | Intel Corporation | Watchdog timer that is disabled upon receiving sleep status signal from monitored device wherein monitored device is not responsive to time-out of watchdog timer |
JP2001184234A (ja) * | 1999-12-24 | 2001-07-06 | Mitsubishi Electric Corp | ウォッチドッグタイマ |
US20010032319A1 (en) * | 2000-01-10 | 2001-10-18 | Authentec, Inc. | Biometric security system for computers and related method |
JP4082067B2 (ja) * | 2002-04-10 | 2008-04-30 | 日産自動車株式会社 | ウォッチドック監視装置 |
EP1388864A3 (en) * | 2002-08-08 | 2005-02-09 | Fujitsu Limited | Semiconductor memory device and method for controlling semiconductor memory device |
US7484133B2 (en) * | 2003-11-07 | 2009-01-27 | Finisar Corporation | Watch-dog instruction embedded in microcode |
JP2006101041A (ja) * | 2004-09-28 | 2006-04-13 | Fujitsu Ltd | 携帯電話機 |
JP2007156574A (ja) * | 2005-11-30 | 2007-06-21 | Canon Finetech Inc | 画像形成装置 |
US7853834B2 (en) * | 2007-01-30 | 2010-12-14 | Freescale Semiconductor, Inc. | Instruction-based timer control during debug |
US7712357B2 (en) * | 2007-04-04 | 2010-05-11 | Continental Automotive Systems, Inc. | Method and system for rough road indications for misfire detection |
CN101458640B (zh) * | 2007-12-14 | 2012-05-23 | 环达电脑(上海)有限公司 | 可监控多线程状态的系统及其监控方法 |
JP4525762B2 (ja) * | 2008-02-04 | 2010-08-18 | 株式会社デンソー | 車両用電子制御装置 |
JP5225876B2 (ja) * | 2009-01-29 | 2013-07-03 | セイコーインスツル株式会社 | パワーオンリセット回路 |
JP2010179893A (ja) * | 2009-02-09 | 2010-08-19 | Asmo Co Ltd | 車載器制御装置 |
JP5359742B2 (ja) * | 2009-09-29 | 2013-12-04 | 富士ゼロックス株式会社 | 省電力制御装置、画像形成装置、及びプログラム |
US8713343B2 (en) * | 2010-08-31 | 2014-04-29 | Denso Corporation | Electronic control apparatus |
US9981684B2 (en) * | 2011-12-05 | 2018-05-29 | Mitsubishi Electric Corporation | Vehicle power steering control apparatus |
-
2012
- 2012-09-26 JP JP2012212291A patent/JP5951429B2/ja active Active
-
2013
- 2013-01-31 EP EP13153407.5A patent/EP2624139B1/en active Active
- 2013-01-31 US US13/754,982 patent/US9229521B2/en active Active
- 2013-02-01 CN CN2013200562902U patent/CN203191965U/zh not_active Expired - Fee Related
- 2013-02-01 CN CN201310042282.7A patent/CN103246577B/zh active Active
- 2013-02-01 CN CN201710871707.3A patent/CN107589825B/zh active Active
-
2015
- 2015-11-29 US US14/953,403 patent/US9798602B2/en active Active
-
2017
- 2017-09-21 US US15/711,000 patent/US10346231B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102536788B1 (ko) * | 2018-09-05 | 2023-05-30 | 에스케이하이닉스 주식회사 | 컨트롤러 및 그것의 동작 방법 |
Also Published As
Publication number | Publication date |
---|---|
US20160077909A1 (en) | 2016-03-17 |
EP2624139A1 (en) | 2013-08-07 |
CN107589825B (zh) | 2020-10-02 |
CN203191965U (zh) | 2013-09-11 |
US20180032391A1 (en) | 2018-02-01 |
US20130198539A1 (en) | 2013-08-01 |
EP2624139B1 (en) | 2020-04-22 |
CN103246577B (zh) | 2017-10-20 |
US9798602B2 (en) | 2017-10-24 |
JP2013178736A (ja) | 2013-09-09 |
CN103246577A (zh) | 2013-08-14 |
US9229521B2 (en) | 2016-01-05 |
CN107589825A (zh) | 2018-01-16 |
US10346231B2 (en) | 2019-07-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5951429B2 (ja) | ウォッチドッグ回路、電源ic、及びウォッチドッグ監視システム | |
JP4518150B2 (ja) | 車両用電子制御装置 | |
US8996927B2 (en) | Electronic control device with watchdog timer and processing unit to diagnose malfunction of watchdog timer | |
EP3742257B1 (en) | System and method of power mode management for a processor | |
JP5244981B2 (ja) | マイクロコンピュータ及びその動作方法 | |
JP5359742B2 (ja) | 省電力制御装置、画像形成装置、及びプログラム | |
CN106527249B (zh) | 外围看门狗定时器 | |
JP2007030593A (ja) | 電子制御装置 | |
TW201633124A (zh) | 看門狗計時器 | |
TW201836270A (zh) | 半導體裝置 | |
JP4151566B2 (ja) | マイクロコンピュータ | |
JP5281448B2 (ja) | 電子制御装置、異常監視方法 | |
JP2010244311A (ja) | 車載用電子制御装置 | |
JP4294503B2 (ja) | 動作モード制御回路、動作モード制御回路を含むマイクロコンピュータ及びそのマイクロコンピュータを利用した制御システム | |
JP6298648B2 (ja) | 負荷制御用バックアップ信号発生回路 | |
JP6353709B2 (ja) | 負荷制御用バックアップ信号発生回路 | |
JP5195943B2 (ja) | 電子制御装置 | |
WO2024157416A1 (ja) | 電子制御装置、及び電子制御システム | |
JP5195847B2 (ja) | 電子制御装置 | |
JP2010020424A (ja) | 集積回路 | |
JP2000285096A (ja) | マイクロコンピュータおよびマイクロコンピュータシステム | |
JP2010100165A (ja) | 車両の制御装置及び車載ゲートウェイ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150225 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160128 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160204 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160224 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160602 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160608 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5951429 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |