JP5752764B2 - 調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路 - Google Patents

調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路 Download PDF

Info

Publication number
JP5752764B2
JP5752764B2 JP2013186816A JP2013186816A JP5752764B2 JP 5752764 B2 JP5752764 B2 JP 5752764B2 JP 2013186816 A JP2013186816 A JP 2013186816A JP 2013186816 A JP2013186816 A JP 2013186816A JP 5752764 B2 JP5752764 B2 JP 5752764B2
Authority
JP
Japan
Prior art keywords
signal
modulator
circuit
time response
digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2013186816A
Other languages
English (en)
Other versions
JP2014039276A (ja
Inventor
サイード・ユーニス
エミリーア・シミック
トーマス・ウィルボーン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of JP2014039276A publication Critical patent/JP2014039276A/ja
Application granted granted Critical
Publication of JP5752764B2 publication Critical patent/JP5752764B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3036Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/322Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M3/368Continuously compensating for, or preventing, undesired influence of physical parameters of noise other than the quantisation noise already being shaped inherently by delta-sigma modulators
    • H03M3/37Compensation or reduction of delay or phase error
    • H03M3/374Relaxation of settling time constraints, e.g. slew rate enhancement
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/331Sigma delta modulation being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/50Digital/analogue converters using delta-sigma modulation as an intermediate step
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • H03M7/30Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
    • H03M7/3002Conversion to or from differential modulation
    • H03M7/3004Digital delta-sigma modulation
    • H03M7/3015Structural details of digital delta-sigma modulators
    • H03M7/3031Structural details of digital delta-sigma modulators characterised by the order of the loop filter, e.g. having a first order loop filter in the feedforward path

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Amplifiers (AREA)
  • Electronic Switches (AREA)

Description

関連特許
この特許出願は、これと同日に出願され、参照文献によりここに組込まれた「通信システムの送信器アーキテクチャ(TRANSMITTER ARCHITECTURES FOR COMMUNICATIONS SYSTEMS )」と題する米国特許出願に関係する。
本発明は電子回路、特に調整可能な時間応答を有するアナログ信号を提供するインタフェース回路に関係する。
ディジタル・アナログ変換インタフェース回路はアナログ回路素子を駆動するアナログ信号を提供するために多くの電子回路で一般に使用される。インタフェース回路は一般にディジタル回路からディジタル信号を受信し、そして アナログ信号を供給するために濾波される対応する中間信号を生成するパルス幅変調器(PWM)、またはパルス密度変調器(PDM)を使用する。このPWMまたはPDMはディジタル及びアナログ回路の間のインタフェースとして動作する。
従来のPWMまたはPDMは一連のN-ビット・ディジタル値を含むディジタル信号を受信し、そして各々の値について対応する波形を生成する。各波形は所定の期間を有し、そして入力ディジタル値によって決定された、多数の高 ( 1 )及び低 ( 0 ) 値を含む。例えば、9ビットのPWMまたはPDMについて、入力ディジタル値は0から511までの範囲をとることができ、各波形は512のクロック・サイクルの期間を有し、0〜511の高値を含む。128の入力ディジタル値は、例えば、128の高値、及び384の低値を有する波形に対応する。PWMについて、高値は各波形の開始時に共にグループ化され、PDMについては、高値は波形の中に或る程度無作為に拡散される。実行を容易にするために、いくつかのPDMは擬似乱数的に高値を拡散する。波形は本来ディジタルであり、アナログ信号を生成するために濾波される。
インタフェース回路の一つの一般応用は制御ループにある。例えば、通信システムにおける受信器または送信器について、インタフェース回路は搬送波追尾ループ、ビット・タイミング・ループ、自動利得制御(AGC)ループ、バイアス制御ループ、パワー制御ループ、DCオフセット調整ループ、その他に使用できる。各々のこれらのループのために、ループ制御回路はそのループと関連するインタフェース回路内のPWMまたはPDMに供給されるディジタル制御信号を生成する。PWMまたはPDMはディジタル制御信号中の値に基づいて一連の波形を生成する。この波形は、制御要素(例えば、電圧制御発振器、可変利得増幅器、加算回路、等々)を駆動するために使用されるアナログ制御信号を生成するために濾波される。
PWMまたはPDMと共に生成されたアナログ制御信号は一般に様々な仕様を満たすのに必要とされる。典型的な仕様はステップ入力に対する応答時間(即ち、整定時間 ) と、制御信号に関する脈動振幅を含む。多くの応用では応答時間が速くて、脈動量が少ないことが望ましい(もしくは必要である)。応答時間が速いと広帯域幅制御ループができ、入力条件の急速な変化に対する迅速な応答ができる。制御信号上の脈動は雑音(ノイズ)に対応し、そして脈動量が少ないことが一般により良い動作のために必要である。しかしながら、応答時間の速いことと脈動量が少ないことは矛盾する設計事項である。速い応答時間に最適化することは制御信号に関するさらに大きな脈動振幅を大抵はもたらすことになる。
以上のように、小さな脈動振幅を保ちながら調整可能な時間応答を有する(即ち、より速い応答時間を得るための)インタフェース回路が非常に望まれる。
本発明は調整可能な時間応答を有するアナログ信号を生成し、アナログ信号に、もし有れば、最小の脈動しか追加しないディジタル・アナログ変換インタフェース回路を提供する。インタフェース回路はディジタル信号を受信し、所望の時間応答特性 (即ち、より速い応答時間)を得るためにディジタル信号を修正(または調整)し 、そして調整された信号をアナログ信号に変換する次の回路に調整された信号を供給する時間応答調整回路を含む。例えば、より速い応答時間を提供するために、時間応答調整回路はディジタル信号の変化に対応するオーバードライブ・パルスを加えることができる。オーバードライブ・パルスは、次々と、フィルタ応答を速くする次のフィルタについて追加駆動を行う。
本発明の特定の実施例はディジタル信号をアナログ信号に変換するインタフェース回路を提供する。インタフェース回路は時間応答調整回路、変調器、及びフィルタを含む。時間応答調整回路はディジタル信号を受信して、調整された信号を生成する。変調器は時間応答調整回路に接続され、調整された信号を受信して、変調器信号を生成する。フィルタは変調器に接続され、変調器信号を受信して、アナログ信号を生成する。アナログ信号は時間応答調整回路によって修正される時間応答を有する。実施例では、時間応答調整回路は利得要素、遅延素子、及び加算器を含む。利得要素はディジタル信号を受信し、スケーリング係数によってスケーリングする。遅延素子はディジタル信号を受信し、時間遅延器により遅延させる。加算器は利得要素と遅延素子に接続される。加算器は調整された信号を生成するためにスケーリングされた(または、増大された)信号から遅延信号を引算する。
発明の別の特定の実施例はアナログ信号の時間応答を修正する方法を提供する。その方法は、(1)ディジタル信号を受信する;(2)ディジタル信号とディジタル信号の変化に基づいて調整された信号を生成する;(3)調整された信号に基づいて変調器信号を生成する;及び(4)アナログ信号を得るために変調器信号を濾波することを含む。アナログ信号は、例えば、ディジタル信号の大きさの変化に基づいて修正される時間応答を有する。この修正は調整された信号に現われ、例えば、ディジタル信号中の変化に対応するオーバードライブ・パルスを含むことがある。
本発明は、例えば、受信器または送信器の制御ループを含む様々な応用に使用することができる。
前述のものは、この発明の他のものと共に、以下の仕様、特許請求項、添付図面を参照してさらに明白になるであろう。
図1は、通信システムの送受信機の実施例のブロック図を示す。 図2Aは、従来の制御ループの一部を示すブロック図である。 図2Bは、本発明のインタフェース回路を含む制御ループの一部を示すブロック図である。 図3Aは、本発明のインタフェース回路の特定の実施例の図を示す。 図3Bは、本発明のインタフェース回路の特定の実施例の図を示す。 図3Cは、時間応答調整回路の特定の実施例の図を示す。 図4Aは、従来のインタフェース回路のステップ応答のプロットを示す。 図4Bは、本発明の時間応答調整回路を使用するインタフェース回路のステップ応答のプロットを示す。 図5は、本発明の時間応答調整回路の特定の実施例の図を示す。 図6は、一次シグマ-デルタ変調器の特定の実施例の図を示す。 図7は、本発明のインタフェース回路の特定の実施例の図を示す。 図8Aは、オーバードライブ・パルスがクリップされない場合のステップ応答のプロットを示す。 図8Bは、オーバードライブ・パルスがクリップされる場合のステップ応答のプロットを示す。 図8Cは、特定のインタフェース回路の実施について全ての可能な入力ディジタル値に関するピーク対ピーク脈動振幅のプロットを示す。 図8Dは、特定のインタフェース回路の実施について全ての可能な入力ディジタル値に関するピーク対ピーク脈動振幅のプロットを示す。
詳細な説明
本発明のインタフェース回路はアナログ回路を制御するアナログ信号を生成し、またはアナログ回路に相互接続するための様々な応用に使用できる。例えば、インタフェース回路は様々な制御ループに使用されるアナログ制御信号を生成するために使用できる。インタフェース回路はまた基準電圧、整形された波形、及び他の信号を生成するためにも使用できる。
図1は通信システムの送受信器100の実施例のブロック図を示す。セルラ電話、HDTV、ケーブル・テレビジョン、その他のものを含め、図1において示された受信器及び送信器は様々な応用に使用できる。
受信路内で、送信信号(即ち、基地局からの)はアンテナ112によって受信され、デュプレクサ114を経由し、可変減衰器116により減衰され、そして低雑音増幅器118及びスイッチ120の並列回路に供給される。必要な利得に応じて、その信号は増幅器118により増幅されるか、またはスイッチ120を介して迂回されるかのいずれかである。増幅器118の出力からの信号はそれからフィルタ122によって濾波され、そして低雑音増幅器124及びスイッチ126の第2の並列回路に供給される。さらに、必要な利得に応じて、その信号は増幅器124によって増幅されるか、またはスイッチ126を介して迂回されるかのいずれかである。それから、増幅器124の出力からの信号は局部発振器(LO)を使用してその信号を中間周波数(IF)にダウンコンバートするミキサ128に位相固定ループ(PLL)回路130から供給される。局部発振器は電圧制御温度補償水晶発振器(VCTCXO)132からの参照クロックに位相が固定される。
ミキサ128からのIF信号はバンドパス(帯域通過)フィルタ134によって濾波され、可変利得増幅器(VGA)136により増幅され、そしてミキサ140a及び140bに供給される。ミキサ140a及び140bは位相シフタ142からの同位相正弦波、及び受信器IF位相固定ループ(Rx IF PLL)からの直交位相正弦波をもつIF信号をそれぞれダウンコンバートする。各ミキサ140a及び140bからのベースバンド信号はローパス・フィルタ146により濾波され、加算器148によりDCオフセット調整され、そしてアナログ・ディジタル変換器(ADC)150により標本化される。ADC150a及び150bからのディジタル標本は出力データ及び必要な制御信号を生成するためにその標本を処理する信号処理装置160に供給される。
送信路内で、信号処理装置160からの送信データ標本はそのデータ標本に対応するアナログ・ベースバンド信号を生成するディジタル・アナログ変換器162a及び162bに供給される。DAC162a及び162bの各々からのアナログ信号はフィルタ164により濾波され、ミキサ166に供給される。ミキサ166a及び166bは濾波されたベースバンド信号を位相シフタ142からの同位相正弦波、及び送信器IF位相固定ループ(Tx IF PLL)172からの直交位相正弦波をもつIF信号にそれぞれアップコンバートする。ミキサ166aからの同位相信号、及びミキサ166bからの直交位相信号は加算器172により合計される。その結果生じるIF信号は可変利得増幅器(VGA)174により増幅され、フィルタ176により濾波され、PLL130からの第2の局部発振器信号でミキサ178によりアップコンバートされる。ミキサ178からの高周波(RF)信号は駆動回路180により増幅され、デュプレクサ114を経由してアンテナ112を駆動する電力増幅器(PA)182によりさらにバッファ(緩衡)される。
図1はまた送受信器内100の様々な制御ループを示す。例えば、受信信号路で、一以上の利得制御ループは減衰器116及びVGA136の利得を設定し(及びバイパスまたはLNA路間で選択することができる)、バイアス制御ループは増幅器118及び124のバイアス電流を設定し、周波数追尾ループは VCTCXO132の周波数を設定し、そしてDCオフセット・ループはフィルタ146からの濾波された信号を零に相殺しようとする。特定の実施において、フィルタ146は、高DC利得を提供し、そして濾波された信号に大きなDCオフセットを潜在的に生成することができるアクティブ・フィルタである。オフセット補償された信号がADC150a及び150bの入力範囲内にあるように、DCオフセット・ループはフィルタ146 によって発生したDCオフセットを取り除く。送信信号路において、利得制御ループはVGA174の利得を設定する。他の送受信器の実施では、図1において示されたものより大きく、さらに少ない、または異なる制御ループを含むことができる。
例として、信号対雑音比(SNR)特性の改善のため信号レベルを維持するように受信信号路内のVGA136の利得を設定するAGCループを考察する。受信信号があまりにも高ければ、AGCループはVGA利得を減少させる。代りに、受信信号があまりにも低ければ、AGCループはVGA利得を増加させる。AGCループは、ADCの入力でほぼ一定であるように、「所望の」信号レベル(すなわち、妨害信号レベルではない)を調整する。さもなければ、信号レベルがあまりに高いとADCによるクリッピングが生じ、信号レベルがあまりに低いと騒音レベルが増加し、双方ともSNRを減少させることになる。
制御ループの制御部は一般にディジタル回路内(即ち、信号処理装置内)に実施される。ループ制御回路からのディジタル制御信号はそれから図 1 に示された様々な要素を駆動するために使用される対応するアナログ制御信号を生成するインタフェイス回路に供給される。ループ制御理論及びループ制御回路の実施は当技術分野において既知であり、ここでは述べない。
各送受信器の設計は特定の要求項目をインタフェース回路の動作特性に負わせている。これらの要求は一般に各々の制御信号に関する応答時間及び脈動の量を含む。例えば、インタフェース回路の帯域幅は一般に制御ループの閉ループ帯域幅よりはるかに広い(即ち、3〜10倍広い ) 必要がある。これは、インタフェース回路が過度の位相を制御ループに加えず、ループ応答を歪めないようにするために必要とされる。さらに、制御信号における脈動は制御ループの動作特性を劣化させる雑音となる。この脈動は特定のループの要求によって定義される所定の振幅まで低減する必要がある。
図2は従来の制御ループの一部のブロック図を示す。ループ制御回路210はインタフェース回路220に供給されるディジタル信号を生成する。インタフェース回路220内では、パルス幅変調器(PWM)または「従来の」PDM222はディジタル信号を受信し、ディジタル信号内の値に対応する一連の波形を生成する。ローパス・フィルタ224はアナログ制御信号を供給するために波形を受信及び濾波する。図2Aにおけるループ制御回路210は、図1に示され、上で述べられたどのループについてのループ制御回路であってもよい。
インタフェース回路220は従来のPWM及びPDMと関連するいくつかの欠点がある。ディジタル信号における各ディジタル値について、PWMはそのディジタル値に対応する特定の波形を生成する。N-ビットPWMについて、2クロック・サイクルはN-ビット値を表すのに必要とされ、2クロック・サイクルの期間を有するPWM波形になる。各波形について高(「1」)及び低(「0」)値の数は入力ディジタル値によって決定される。PWM からの高値は一般に共にグループ化される例えば、128のディジタル値は512クロック・サイクルの最初の128について高いPWM波形に対応する。この実施はPWM波形の期間に対応する周期性、または2クロック・サイクルの周期性を有するアナログ信号をもたらす結果となる。
パルス幅及びパルス密度変調器の重要な特性は高値が波形の中で一様な間隔になるとき脈動の量が最小になることである。これは、変調器出力に接続されたフィルタ中のキャパシタ(コンデンサ)がそのとき高及び低値の各集合を充電及び放電するために同じ時間量を有するからである。高値が一様な間隔にあるとき、その結果生じる電圧の全体の最小は低から高への移行の直前に発生し、全体の最大は高から低への移行の直前に発生し、定常状態で脈動が最小量になる。高値が一様な間隔にないとき、キャパシタは、非対称的な充電及び放電時間を有し、定常状態脈動振幅が増加する結果となる。
図2Bは本発明のインタフェース回路を含む制御ループの一部のブロック図を示す。ループ制御回路230はインタフェース回路240に供給されるディジタル信号を生成する。インタフェース回路240の中では、時間応答調整回路242はディジタル信号を受信し、そして以下に示すように、調整された時間応答をもつ「調整された」信号を生成する。シグマ-デルタ変調器244は調整された信号を受信し、調整された信号中の値に対応する一連の波形を含む変調器信号を生成する。ローパス・フィルタ246は波形を受信し、アナログ信号を供給するために濾波する。
インタフェース回路を実施するために必要な部品の数を低減するため、インタフェース回路のいくつかの要素はディジタル・ハードウェア(即ち、信号処理装置160の中 ) に実施され、いくつかはアナログ部品を用いて実施される。制御される回路要素は一般には本来アナログであるので、アナログ部品はディジタル信号からアナログ信号を生成するために必要な信号処理を提供する。実施では、時間応答調整回路242及びシグマ-デルタ変調器244はシステムに必要とされる他の機能性をまた提供するディジタルIC中に集積化される。
図3Aは本発明のインタフェース回路310の特定の実施例の図を示す。インタフェース回路310は時間応答調整回路312、一次シグマ-デルタ変調器314、及び二次ローパス・フィルタ316を含む。ディジタル信号は調整された信号を生成する時間応答調整回路312に供給される。実施例において、調整された信号はより速いまたは修正された応答時間を提供するディジタル信号に対する修正を含む。
時間応答調整回路312の中で、ディジタル信号x[n]は利得要素320及び遅延要素322に供給される。利得要素320は固定またはプログラム可能であるスケーリング係数(Av)によりディジタル信号を一定の基準に決める。特定の実施例において、スケーリング係数は2である。遅延要素322もまた固定またはプログラム可能な時間期間だけディジタル信号を遅延する。スケーリング係数及び遅延の量はインタフェース回路が使用される特定の応用の要求に依存する。利得要素320からのスケーリングされた信号及び遅延要素322からの遅延信号はスケーリングされた信号から遅延信号を引算する加算器324に供給される。実施例において、加算器324は次のシグマ-デルタ変調器314の入力範囲内に入る、N-ビット値に出力を制限する飽和加算器である。加算器324からの調整された信号y[n]はシグマ-デルタ変調器314に供給される。
シグマ-デルタ変調器314の中で、調整された信号はレジスタ332からの
N個の最下位ビット(LSB)と調整された信号を加える加算器330に供給される。加算器330からの(N+1)-ビット出力はレジスタ332に供給され、記憶される。レジスタ332からの最上位ビット(MSB)はフィルタ316に供給される変調器信号k[n]を含む。図3Aの実施例に示されたように、遅延要素322とレジスタ332の両者は同じクロック信号(CLK)によりクロック動作する。
フィルタ316は、アナログ信号を生成するために、変調器314からの変調器信号を濾波する。図3Aに示された実施例において、フィルタ316は二個の抵抗器と二個のキャパシタを含む二次ローパス・フィルタである。
図3Bは時間応答調整回路342aの別の特定の実施例の図を示す。インタフェース回路342aは図3Aのインタフェース回路312の利得要素320、遅延要素322、及び加算器324に対応する利得要素350、遅延要素352、及び加算器354を含む。インタフェース回路342aはさらに(Av−1)の利得を有する第二の利得要素356を含み、その回路入力と遅延要素352の間に接続される。利得要素356は加算器354からの調整された信号y[n]が遅延期間M*T後に遅延要素352により供給されたディジタル信号x[n]に等しくなるように適切な利得を提供する。
図3Cは時間応答調整回路342bのさらに別の特定の実施例の図に示す。インタフェース回路342bは図3Bの利得要素350、遅延要素352、及び加算器354を含む。インタフェース回路342bはさらに利得要素350の出力に接続された非反転入力とその回路入力に接続された反転入力を有する第二の加算器358を含む。
インタフェース回路342bは図3Bのそれと同じ伝達関数を提供する。
時間応答調整回路
PWM、PDM、またはシグマ-デルタ変調器からの波形は本来ディジタルで
あり、所望のアナログ信号を供給するためアナログ・フィルタにより濾波される。通常、ディジタル信号のステップ変化によるアナログ信号のステップ応答はアナログ・フィルタによって決定される。広い帯域幅を有するフィルタはより速い応答時間を提供するが、アナログ信号ではより大きな脈動振幅をもたらす結果となる。このように、そのフィルタは受入れ可能な(即ち、脈動仕様を満たす)脈動振幅をもたらす結果になる最も高い可能な帯域幅に一般に設定される。このフィルタ帯域幅に関連する応答時間はそれからインタフェース回路で達成可能な最も速い可能な応答時間を表す。
広いループ帯域幅を有する制御ループのようないくつかの応用について、従来のインタフェース回路により達成された応答時間は受入れられない。例えば、図1を参照して、送信AGCループにおける駆動回路180は速い転移時間を有するディジタル信号により制御される。駆動回路180は低利得状態と高利得状態の間で切換えられるので、信号路の利得は変化し、VGAの利得を調整することにより補償する必要がある。送信器(Tx)AGC制御信号が遅い応答時間をもてば(即ち、この制御信号を供給するアナログ・フィルタにより課された制約のため)、駆動回路180及びVGAの応答時間は「一致しない」。駆動回路180の利得が切換えられるとき、この不一致は信号利得における衝突をもたらす結果となる。
図4Aは従来のインタフェース回路のステップ応答のプロットを示す。ディジタル信号は時間tで出発値から最終値まで転移する。フィルタの出力は、それに対して、tのすぐ後で出発値(Vstart)から転移を開始し、漸近的に最終値(Vfinal)に近づく。時間tで、ディジタル信号は再び変化し、その後そのフィルタはそれに従って応答する。
図5は本発明の時間応答調整回路512の特定の実施例の図を示す。特定のフィルタについて、応答時間は時間応答調整回路により生成された信号(またはパルス)で変調器を一時的にオーバードライブすることにより増加(またはより速く)できる。時間応答調整回路512の中では、ディジタル信号は利得要素520及び遅延要素522に供給される。図5に示された実施例において、利得要素520は2のスケーリング係数によりディジタル信号x[n]をスケーリングし、遅延要素522はクロック信号(CLK)のMサイクルまでディジタル信号を遅延させる。スケーリング係数及び遅延期間はまたプログラム可能にできる。利得要素520からのスケーリングされた信号及び遅延要素522からの遅延信号は、スケーリングされた信号から遅延信号を減算する飽和加算器524に供給される。加算器524は調整された信号y[n]を N-ビット値に制限する。
特定の実施例において、ディジタル信号x[n]は無符号の二進数である(即ち、9ビット実施については0から512の範囲を有する)。別の特定の実施例において、ディジタル信号x[n]は二の補数にある(即ち、9ビット実施では−256から255の範囲を有する)。ディジタル信号x[n] は遅延要素及び次の変調器を時間駆動するために使用されるクロック信号(CLK)よりはるかに遅い率で変化する。例えば、9ビット変調器についてディジタル信号は1/512のクロック信号の率、またはそれより遅い率で変化する。
時間応答調整回路512は次のように作動する。Mが遅延クロック・サイクルの数で、Tがクロック信号の周期である、M*Tの所定の遅延期間について、時間応答調整回路512からの調整された信号y[n] は:
y[n]=2x[n]−x[n−M] 式(1)、または
y[n]x[n]+(x[n]−x[n−M] ) 式(2)
である、ただしx[n−M] はMクロック期間だけ遅延されたディジタル信号である。特定のnについて、y[n] は x[n] より大きいか等しい。実際、y[n] はこの遅延期間の間の x[n] の現在のディジタル値より大きい (x[n]−x[n−M] )である。遅延期間の終りに、一旦、x[n] の現在のディジタル値が遅延要素522から供給されると、加算器524からの出力はy[n] =x[n] になる。応答時間調整回路512は、ステップ変化(即ち、p[n]=△x[n]=x[n]−x[n−M])と同じ振幅を有する「オーバードライブ」パルス列p[n] をこのように生成する。各オーバードライブ・パルスは遅延要素によって決定されるM*Tの持続期間を有する。
変調器経由で時間応答調整回路と接続されたフィルタは電流と前の入力値の間の差(即ち、y[n]−y[n−1] )に応答する。時間応答調整回路512は(y[n]−y[n−1] ) =(x[n]−x[n−1] ) から (y[n]−y[n−1] )=2*(x[n]−x[n−1])までの遅延期間の間のフィルタ駆動を実質的に二倍にする。このさらに高いy[n] は、応答時間の速度を上げる、フィルタに対してさらに駆動を行う結果となるM*T時間後、遅延期間の終りでは、時間応答調整回路512は入力ディジタル値に対して何ら影響を与えず、y[n] はx[n] になる。
図4Bは時間応答調整回路512を使用するインタフェース回路のステップ応答のプロットを示す。初めに、調整された信号は時間tで出発値から新しい値に転移する。しかしながら、図4Bに示されたように、変調器は時間応答調整回路512によって(2Vfinal−Vstart)に対応する調整された値にオーバードライブされ、それはディジタル信号x[n−M] の変化の二倍である。フィルタからのアナログ信号は、tのすぐ後、出発値(Vstart)から(2Vfinal−Vstart)に転移を始め、さらに速い割合でVfinal に到着する。アナログ信号は時間tでVfinal に近づくので、オーバードライブ・パルスは除去され、調整された信号はVfinal に対応する値に戻る。その後フィルタは最終値Vfinal へ転移する。図4Bに示されたように、オーバードライブ・パルスは入力値の変化(△V =Vfinal−Vstart)に等しい振幅及び(t−t)の期間を有する。
入力ディジタル信号のいくつかの変化について、図4Bに示されたように、オーバードライブ・パルスの振幅はディジタル信号の変化(即ち、p[n]=△x[n]=x[n]−x[n−M])と同じである。この結果は、(p[n]=Ax[n])の振幅を有するオーバードライブ・パルスを供給するため現在のディジタル値から十分なヘッドルーム(無歪限界)があるとき発生する。特に、(x[n−M]+2△x[n])が変調器の入力範囲の中に入れば、オーバードライブ・パルスの振幅はステップ変化に等しい。この条件を満たすディジタル信号の全ての変化について、応答時間の改善量は(理論的に)同じである。
しかしながら、次の回路 ( 例えば、シグマ-デルタ変調器 ) の有効な入力範囲内に調整された信号y[n] を維持するため加算器524により行われた飽和のために、オーバードライブ・パルスの振幅はディジタル信号のいくらかの変化のため△x[n] より小さい。これは、△x[n] の振幅をもつオーバードライブ・パルスを供給するためx[n] の現在の値から不十分なヘッドルームがあるとき発生する。その後、オーバードライブ・パルスは利用可能なヘッドルームに関係した量によりクリップされる。パルス振幅がクリップされるとき、応答時間はパルス振幅がクリップされないときと同様に速くない。さらに応答時間を改善する(即ち速度を上げる)ために、オーバードライブ・パルスの期間を増加することができる。実施例において、オーバードライブ・パルスの期間はクリッピングの量に従って(Mの名目上のパルス期間から)増加する。例えば、半分(即ち、p[n]=0.5*△x[n] ) だけクリップされるパルスは四分の一(即ち、p[n]=0.75*△x[n] ) だけクリップされるパルスのそれより長い期間を有する。
図8A及び8Bはアナログ信号におけるステップ応答に関するクリッピングの効果を示す。図8Aはオーバードライブ・パルスがクリップされない場合のステップ応答のプロットを示し、図8Bはオーバードライブ・パルスがクリップされる場合のステップ応答のプロットを示す。図8Aに対応する特定の実施について、オーバードライブ・パルスがクリップされないとき、オーバードライブ・パルスの期間は112チップ×8または11.4μsecであり、最終値の70%までのステップ応答時間は凡そ10μsecである。同じ実施について、オーバードライブ・パルスが100パーセント(即ち、オーバードライブ・パルスは供給されない)でクリップされるとき、最終値の70%までのステップ応答時間は凡そ24μsecである。上で記したように、ステップ応答時間はクリッピングが発生するときオーバードライブ・パルスの期間を増加することによって改善できる。
図3及び5に示されたように、応答時間は利得要素の利得または遅延要素の遅延量、または両者を調整することにより制御できる。特定の利得について、その遅延があまりにも短ければ、より短いオーバードライブ・パルスが生成され、時間応答調整回路は応答時間に対して比較的少ない影響しか与えない。その遅延がゼロ(M=0)であるとき、時間応答調整回路の出力は単にx[n] であり、影響力をもたない。応答時間の速度を上げるために、その遅延量はできる限り増加する。しかしながら、その遅延があまりにも長くなれば、あまりにも多くのオーバードライブによってアナログ信号は最終値をオーバシュートすることになり、それは多くの応用のために好ましくない結果となる。オーバシュートなしの最も速い可能な応答時間に帰着する遅延は、シミュレーションまたは計算によって、経験的に決定できる。
同様に、特定の遅延期間M*Tについて、利得要素の利得が小さい(即ち、1に近い ) ならば、さらに小さなオーバードライブ・パルスが生成され、時間応答調整回路が応答時間に与える影響は少ない。利得が1に設定されるとき、時間応答調整回路は応答時間に影響を与えない。
実施例において、利得要素及び遅延要素は両者ともプログラム可能である。別の実施例において、利得遅延量はディジタル信号の変化量に基づいて調整される。例えば、さらに高い利得またはさらに長い遅延、または両者は大きな変化に対して使用され、そしてさらに低い利得またはさらに短い遅延、または両者はさらに小さな変化に対して使用される。さらに別の実施例において、入力ディジタル信号の各変化はオーバシュートなしの最も速い応答時間となるよう計画(プログラム)された利得及び遅延値の集合と関連させることができる。
図3及び5は本発明の時間応答調整回路の一実施例を示す。時間応答調整回路はディジタル回路で実施することができる。時間応答調整回路はランダム・アクセス・メモリ(RAM)または読出専用メモリ(ROM)といった、記憶素子で実施することができる。ディジタル値の特定の変化について、記憶素子は所望の時間応答特性(即ち、オーバシュートなしの最も速い応答時間)を提供する一連の値を提供する。
本発明の時間応答調整機構はディジタル回路を用いて実施されると述べてきたが、本発明はまた処理装置(即ち、信号処理装置160)によって実行されるソフトウェアまたはマイクロコードにて実施することができる。また、時間応答調整機構はオーバードライブ・パルスがより速い応答時間を得るために生成される特定の応用について記述されてきた。本発明の時間応答調整機構は特別の波形特性を得るための時間応答を「波形整形する」といった、他の応用のために使用することができる。このように、本発明の時間応答調整機構は従来の変調器及びフィルタの組合せによって生成されたようなアナログ信号の時間応答特性に対する、或る及び全ての修正を網羅することを意図している。
シグマ-デルタ変調器
シグマ-デルタ変調器はその入力で調整された信号y[n] に対応する一連の高及び低値(即ち、一連の出力波形)を含む変調器信号 k[n] を供給する。高値は出力波形中に一様に分布している。変調器に接続されたフィルタのキャパシタは高及び低値の各集合を充電及び放電するのに同じ時間量を有するので、この特性はより小さな脈動振幅をもたらす結果になる。
図6は一次シグマ-デルタ変調器600の特定の実施例を示す。N-ビットの調整された信号y[n] はレジスタ614からのN個の最下位ビット(LSB)とこの信号を合計する加算器612に供給される。加算器612からの最上位ビット(MSB)は、排他的OR(XOR)ゲート616の第一の入力に供給され、加算器612からのN個のLSBはレジスタ614に供給され、記憶される。極性制御信号(Polarity) はXORゲート616の第二の入力に供給される。XORゲート616は極性制御信号の状態(例えば、高=トグル、及び低=トグル無し)に応じて加算器612からのMSBの極性をトグルする。XORゲート616からの出力はその出力をクロック信号(CLK)と同期させるレジスタ618に供給される。レジスタ618からの出力はシグマ-デルタ変調器600からの変調器信号を含む。
シグマ-デルタ変調器600は従来のPDMsの特性以上に改良された定常状態脈動動作特性を提供するために高値の間の間隔(スペーシング)を一様に分配する。解析によると、9ビット(N=9)の分解能をもつ、シグマ-デルタ変調器はより悪い場合のピーク対ピーク脈動振幅を約3ファクタ減少できることを示している。
シグマ-デルタ変調器600はまた、過剰標本化(オーバーサンプリング)によって一様に脈動エネルギーを周波数内に拡散させるのに加えて、フィードバックを利用することにより脈動エネルギーを雑音整形する。雑音整形(ノイズ・シェーピング)によって、脈動エネルギーの大部分はより高い周波数に移動され、次のフィルタによって濾波され、それによって問題の濾波されないより低い周波数における脈動が少なくなる結果となる。シグマ-デルタ変調器600による雑音整形は次式で示される:
K(z)=z−1Y(z)+(1−z−1)EQ(z) 式(3)
ここで、Y(z)、K(z)、及びEQ(z)はそれぞれ変調器入力、変調器出力、及び量子化誤差のz−変換である。変調器伝達関数(HY(z)=K(z)/Y(z))は次式:
HY(z)=z−1 式(4)
により与えられ、量子化誤差関数(HE(z)=K(z)/EQ(z))は次式:
E(z)=(1−z−1) 式(5)
によって与えられる。z−1はDC周波数で1になり、fCLK/2で−1になるから、量子化誤差関数HE(z)はDC周波数ではゼロ利得(または無限の減衰)、より低い周波数では大きな減衰、及びより高い周波数では相対的には拡大する。量子化雑音はより低い周波数からフィルタリングがさらに容易に達成されるより高い周波数へ効果的に移動される。
一次シグマ-デルタ変調器は有効な各入力ディジタル値について特定の波形を出力する。各波形は波形における高及び低値の配置に基づいて特定の脈動特性を有する。
図8C及び8Dは二つの特定のインタフェース回路実施について全ての可能な入力ディジタル値に関するピーク対ピーク脈動振幅のプロットを示す。図8Cに示されたように、シグマ-デルタ変調器は9ビットの分解能を有する。脈動振幅は入力ディジタル値に応じて変わり、0及び511の極端な値の近くでは高くなることが注目される。5から508までの入力値について、さらに悪い場合の脈動振幅は図8Cでは1.7mVである。脈動振幅はフィルタリングを追加する(即ち、シグマ-デルタ変調器に接続されたフィルタの帯域幅を下げる)ことにより低減することができる。図8Cと同じインタフェース回路実施について、p=624Hz及びp=32.48kHzからp=9.33kHz及びp=54.34kHzに極を移行することによりフィルタ帯域幅が減少するとき、さらに悪い場合の脈動振幅は300μVに減少する。
脈動特性は変調器の型、ローパス・フィルタの帯域幅、そしてまた変調器クロックの速度の関数である。1LSBの100%未満の脈動について、二次のRC-RCフィルタからのアナログ信号中の脈動の量は次の関係式:
Figure 0005752764
または等価的に、
Figure 0005752764
に従い、ここでfc はフィルタのコーナー周波数である。これらの関係式から、シグマ-デルタ変調器のクロック周波数 (fCLK ) の速度を上げることが脈動の量の対応する低減をもたらすことになる。脈動特性の改善は、アナログ・フィルタの帯域幅を増加させることにより、さらに速い応答時間との取引とすることができる。
本発明は一次のシグマ-デルタ変調器に関連して記述されているが、さらに高次のシグマ-デルタ変調器(即ち、二次または三次の変調器)もまた使用することができる。一般に、高次のシグマ-デルタ変調器はフィルタリングがさらに容易に実行できるさらに高い周波数にさらに多くの帯域内量子化雑音を押し込む。シグマ-デルタ変調器の次数がアナログ・フィルタの次数より高ければ、帯域外量子化雑音は十分に濾波されないかもしれず、アナログ信号は、システムの動作特性を劣化させる多量の帯域外雑音を含むかもしれない。シグマ-デルタ変調器の次数は使用されるアナログ・フィルタの次数を考慮して選択される。
本発明の時間応答調整回路はシグマ-デルタ変調器と共に使用するとき、改良された動作特性を提供することができる。しかしながら、時間応答調整回路はPWM、PDM、またはM-ビットDACとともにまた使用することができる。
アナログ・フィルタ
一次ローパス・フィルタは一般に変調器から変調器信号を濾波するために使用される。一次フィルタは一個の抵抗器及び一個のキャパシタによって実施することができる。一次フィルタは部品数が少なくてすむが、応答時間及び脈動特性はいくつかの応用には満足されない。
本発明に関連して、二次または高次フィルタはアナログ信号に関してさらに速い応答時間またはさらに小さな脈動量、または両方を提供するために使用することができる。一次ローパス・フィルタに対して二次ローパス・フィルタによる動作特性の改善は以下に記述される。特定の実施例において、3図Aに示されたように、二次フィルタは二個の抵抗器及び二個のキャパシタをもつRC-RCフィルタとして実施される。この実施は一次RCフィルタよりほんの僅かだけ複雑であるが、本発明の時間応答調整回路と組合せて使用するとき、非常に改良された動作特性を提供する。
一次RCフィルタにより、かなりの動作範囲(即ち、フィルタの極の周波数fF=1/RCより高い周波数)で、脈動はRCフィルタの遮断周波数fp に比例する。これはRCフィルタの周波数応答の大きさが極の周波数を越えると1/fで低下するという事実に起因する。アナログ信号上の脈動は波形の周期性、またはfripple=fCLK/2N(fCLK は変調器をクロック動作させるために使用されるクロック信号の周波数)に等しい最低の基本周波数を有する。
二次ローパス・フィルタの一般的な伝達関数は以下のように表すことができる:
Figure 0005752764
ここで、それらの極は:
Figure 0005752764
により与えられる。図3Aに示された二次RC-RCローパス・フィルタについて、ζ>1、p1及びpは実数、そして伝達関数は:
Figure 0005752764
になる。
二個の極を有する二次フィルタについて、フィルタの周波数応答は第一の極と第二の極の周波数の間では1/fで、そして第二の極の周波数の後では1/f2 で低下する。脈動成分より低い(即ち、fp1、fp2 <fripple ) 二つの極の周波数を選択することによって、その脈動は40dB/decadeの傾斜で減衰し、それは一次フィルタで得られる20dB/decadeの傾斜より速い。そして脈動の改善はフィルタの応答時間の改善との取引にすることができる。特定の脈動要求を満たすため、異なった記述をすると、二次フィルタの極は一次フィルタの極よりさらに高く増大することができ、それにより脈動特性を犠牲にすることなくさらに速い応答時間が得られる結果になる。
式(8)を参照して、自然周波数(固有周波数)ωn は二次フィルタの時間尺度を制御する。より小さな脈動振幅及びより速い応答時間に対する要求はこのパラメータに関して矛盾する要求を課する。二次フィルタについて、臨界減衰条件はオーバシュートなしの最も速いステップ応答に帰する。二次フィルタについて、臨界減衰条件は実軸上の同じ位置に在る極(またはp1=p2)に起因するζ=1に対して生じる。
特定の脈動振幅に関して速い応答時間を必要とする応用において、RC-RCフィルタは臨界減衰条件(即ち、ζはできる限り1に近い)に近づけるように設計することができ、自然周波数ωn は特定の脈動特性により許せるだけ高く増加する。解析によると、二次の臨界減衰フィルタを使用することにより、フィルタの応答時間がLSBの30%の脈動振幅仕様に対する一次フィルタのそれより約10のファクタだけ速度を上げることができる。応答時間の改善はより小さな特定の脈動振幅に対してさらに大きい。
応答時間のさらなる改善は高次フィルタ(例えば、三次、四次、またはより高次のフィルタ)の使用によって達成可能である。
図3Aは抵抗器とキャパシタのみを含むフィルタの実施を示す。他の能動部品(例えば、インダクタ)を使用するフィルタもまた設計することができる。例えば、二次フィルタは一個のインダクタ及び一個のキャパシタを使用して設計することができるζ>1に限定されるRCフィルタと異なり、これらのフィルタの減衰指数ζはあらゆる値を取ることができるので、LCフィルタはさらに柔軟性がある。このように、LCフィルタはいくらかのオーバシュートでさらに速い応答時間を得るために、減衰以下(即ち、ζ<1)になるように設計することができ
る。このフィルタはまた当技術分野における既知の方法でアクティブ・フィルタとして実施することができる。様々なフィルタの実施は本発明の範囲内にある。
インタフェース回路の特定の実施
図7は、例えば、CDMAセルラ電話の送信器のAGCループに使用される本発明のインタフェース回路710の特定の実施例の図を示す。インタフェース回路710は時間応答調整回路712、一次シグマ-デルタ変調器714、及び二次ローパス・フィルタ716を含む。
時間応答調整回路712の中で、ディジタル信号x[n] は利得要素720及びレジスタ722に供給される。利得要素720は、2x[n] を生成するために二のスケーリング係数によってディジタル信号をスケーリングする。レジスタ722はバス上で遅延値(Delay_Val)によって決定される遅延の期間後ディジタル信号x[n] をラッチする。レジスタ722は新しい値がラッチされるまで古い値を保持する。カウンタ726は遅延値を与えられ、遅延値により指示された遅延期間以降レジスタ722にイネーブル信号を供給する。利得要素720からのスケーリングされた信号及び遅延要素722からの遅延信号はスケーリングされた信号から遅延信号を引算する加算器724に供給される。加算器724はシグマ-デルタ変調器714の入力範囲内に入るNビット値を有する調整された信号y[n] を生成する飽和加算器である。調整された信号はシグマ-デルタ変調器714に供給される。
シグマ-デルタ変調器714は、N=9に関して、図6に示された変調器への
実施に類似している。ローパス・フィルタ716はアナログ信号を生成するために変調器714から変調器信号を濾波する。図7に示された実施例において、ローパス・フィルタ716は図3に示されたものと類似した二次RC-RCフィルタである。
多くのセルラ電話は一以上の動作モードで動作する。例えば、二重帯域セルラ電話はディジタル・モードまたはアナログ・モードのいずれかで動作が可能である。ディジタル・モードは移動通信グローバル・システム(GSM(登録商標))信号といった符号分割多元接続(CDMA)信号または時間分割多元接続(TDMAS)信号の送信が特色になり得る。アナログ・モードは周波数変調(FM)信号または振幅変調(AM)信号の送信が特色になり得る。
大抵の場合、ディジタル・モード及びアナログ・モードに対する必要条件は異なる。例えば、速い応答時間はディジタル(例えば、CDMA) モードにおいて必要とされ、さらに低い脈動振幅はアナログ( 例えば、FM)モードのために必要とされる。従って、アナログ・フィルタの帯域幅はディジタル・モードに対してはより速い応答時間を達成するためにより広く、アナログ・モード対してはより低い脈動振幅を得るためにより狭い。両方のモードにおいて動作するセルラ電話は両方のモードの仕様を満たすことが必要とされ、組合せ必要条件は二重モード電話の設計を複雑にする。
図7に示されたように、フィルタ716はスイッチ750と直列に接続された追加のキャパシタ748を含み、その組合せはキャパシタ746と並列に接続される。ディジタル・モードにおいて、より広い帯域幅がより速い応答時間のために必要とされるとき、スイッチ750は開かれ、キャパシタ748はRC-RCフィルタの一部にはない。アナログ・モードにおいて、より狭い帯域幅がより小さな脈動振幅のために必要とされるとき、スイッチ750は閉じられ、キャパシタ748はさらに多くのキャパシタンスを提供するためにキャパシタ746と並列に接続される。特定の実施例において、次の値が抵抗器及びキャパシタについて選択される:R1=R2=1KΩ、C1=10nF、C2=5nF(CDMAモードに対して)、及びC3=120nF(FMモードに対して)。この実施に関して、同じ基本RC-RCフィルタ(R1=R2=1KΩ、C1=10nF、C2=5nF)は両方のモードで使用され、追加のキャパシタ748(C3=120nF)はアナログ・モードでキャパシタ746と並列に切換えられる。スイッチ750はバイポーラ・トランジスタ、金属酸化膜半導体(MOS)ゲート、または他の回路要素によって実施することができる。
異なる時間応答特性はまた変調器クロック(fCLK )について適切な周波数を選択することにより、ある程度、達成することができる。特定の実施において、9ビット変調器の実施に関して、CDMAモードではfCLK=19.6608MHz、そしてFMモードではfCLK=19.68MHzである。AGC制御ループについて、最低基本周波数(fCLK/512)は一般にCDMA及びFMモードの両方とも38.4KHzである。二次RCフィルタの極はRC-RCフィルタが脈動の仕様を満たすために十分な脈動減衰を与えるように選択される。FMモードについて、脈動の仕様は一般に満たすことがさらに難しく、FMのRC-RCフィルタはさらに多くの減衰を与えるように設計される。このように、FMのRC-RCフィルタの極は、脈動基本周波数がp1 より高い周波数にあり、40dB/decadeで減少するようにより低い周波数(例えば、p1=624Hz及びp2=32.48kHz)に設定される。CDMAモードについて、脈動フィルタリングに関する制限はさらに緩和され、より高い周波数(例えば、p1=9.33kHz及びp2=54.34kHz)に設定することを許容する。p1及びp2 の間に位置する最低基本周波数は20dB/decadeで減衰し、p1及びp2 より高い周波数における残留脈動基本周波数は40dB/decadeで減衰する。
前述の好ましい実施例は当業者が本発明を為しまたは使用を可能にするために提供される。これらの実施例に対する種々の修正は当業者には直ちに明白であり、ここに定義された一般原理は創意能力を用いることなく他の実施例に適用可能である。このように、本発明はこの中に示された実施例に限定されることを意図するものではなく、この中に開示された原理及び新規な特徴と一致する広範な領域に与えられるべきものである。
以下に、本願出願の当初の特許請求の範囲に記載された発明を付記する。
[C1] ディジタル信号を受信し、調整された信号を生成する時間応答調整回路;
調整された信号を受信し、変調器信号を生成するために時間応答調整回路に接続された変調器;及び
変調器信号を受信し、アナログ信号を生成するために変調器に接続されたフィルタを含み、
アナログ信号が時間応答調整回路によって修正される時間応答を有する
インタフェース回路。
[C2] 時間応答調整回路がディジタル信号の変化に対応するオーバードライブ・パルスを生成するC1の回路。
[C3] オーバードライブ・パルスがディジタル信号の変化の二倍の振幅を有するC2の回路。
[C4] オーバードライブ・パルスがディジタル信号の変化の大きさにより決定される振幅を有するC2の回路。
[C5] オーバードライブ・パルスがディジタル信号の変化の大きさにより決定される時間期間を有するC2の回路。
[C6] オーバードライブ・パルスが変調器の入力範囲内でクリップされるC2の回路。
[C7] クリップされたオーバードライブ・パルスの時間期間がクリッピングの量に従って長くされるC6の回路 。
[C8] 変調器がシグマ-デルタ変調器であるC1の回路。
[C9] シグマ-デルタ変調器が一次であるC8の回路。
[C10] フィルタが二次RCローパス・フィルタであるC1の回路。
[C11] C1のインタフェース回路を含む制御ループ。
[C12] C1のインタフェース回路を含む受信器。
[C13] ディジタル信号を受信し、調整された信号を生成する時間応答調整回路であって、
ディジタル信号を受信し、スケーリング係数によってスケーリングする利得要素 、
ディジタル信号を受信し、時間遅延器によりディジタル信号を遅延する遅延要素 、及び
利得要素及び遅延要素に接続された加算器を含む時間応答調整回路と、
調整された信号を受信し、変調器信号を生成するため時間応答調整回路に接続された変調器と、及び
変調器信号を受信し、アナログ信号を生成するため変調器に接続されたフィルタとを含み、 アナログ信号が時間応答調整回路によって修正される時間応答を有する、インタフェース回路。
[C14] スケーリング係数が2であるC13の回路。
[C15] 時間遅延が制御信号の値によって決定されるC13の回路。
[C16] 時間遅延がディジタル信号の変化の大きさに基づいて、部分的に、決定されるC13の回路。
[C17] スケーリング係数及び時間遅延がプログラム可能であるC13の回路 。
[C18] 変調器信号及び極性信号を受信し、正しい極性を有する変調器信号を生成する排他的ORゲートをさらに含み、
フィルタが正しい極性を有する変調器信号を受信するC13の回路。
[C19] ディジタルを受信すること;
ディジタル信号及びディジタル信号の変化に基づいて調整された信号を生成すること;
調整された信号に基づいて変調器信号を生成すること;
アナログ信号を得るため変調器信号を濾波することを含み、
アナログ信号は修正される時間応答を有する、
アナログ信号の時間応答を修正する方法。
[C20] アナログ信号の時間応答が変調器をクロック動作させるために使用されるクロック信号の周波数の調整により修正されるC19の方法。
[C21] アナログ信号の時間応答がフィルタの帯域幅の調整により修正されるC19の方法。
[C22] アナログ信号の時間応答がディジタル信号の大きさの変化に基づいて修正されるC19の方法。
[C23] アナログ信号の時間応答がさらに時間応答調整回路の時間
遅延及びスケーリング係数に基づいて修正されるC22の方法。
[C24] 調整された信号がディジタル信号の変化に対応するオーバードライブ・パルスを含むC19の方法。
[C25] 可変利得要素;
可変利得要素の利得を設定する利得制御ループであって、
ディジタル制御信号を生成するループ制御回路、
ディジタル制御信号を受信し、調整された信号を生成するためループ制御信号に接続された時間応答調整回路、
調整された信号を受信し、変調器信号を生成するため時間応答調整回路に接続された変調器、
変調器信号を受信し、アナログ制御信号を生成するため変調器に接続されたフィルタを含む利得制御ループを含み、
可変利得要素の利得がアナログ制御信号に従って調整される受信器。

Claims (22)

  1. ディジタル信号を受信し、調整された信号を生成する時間応答調整回路と、
    前記調整された信号を受信し、変調器信号を生成するために前記時間応答調整回路に接続された変調器と、
    前記変調器信号を受信し、アナログ信号を生成するために前記変調器に接続されたフィルタと
    を含み、
    前記アナログ信号が前記時間応答調整回路によって修正される時間応答を有し、
    前記時間応答調整回路が前記ディジタル信号の変化に対応するオーバードライブ・パルスを生成し、
    前記オーバードライブ・パルスは、利用可能なヘッドルームにしたがってクリッピングされ、前記オーバードライブ・パルスの期間は、前記クリッピングの量に従って増加される、インタフェース回路。
  2. 前記オーバードライブ・パルスが前記ディジタル信号の変化の二倍の振幅を有する請求項1の回路。
  3. 前記オーバードライブ・パルスが前記ディジタル信号の変化の大きさにより決定される振幅を有する請求項1の回路。
  4. 前記オーバードライブ・パルスが前記ディジタル信号の変化の大きさにより決定される時間期間を有する請求項1の回路。
  5. 前記オーバードライブ・パルスが前記変調器の入力範囲内でクリップされる請求項1の回路。
  6. 前記クリップされたオーバードライブ・パルスの時間期間がクリッピングの量に従って長くされる請求項5の回路 。
  7. 前記変調器がシグマ-デルタ変調器である請求項1の回路。
  8. 前記シグマ-デルタ変調器が一次である請求項7の回路。
  9. 前記フィルタが二次RCローパス・フィルタである請求項1の回路。
  10. 請求項1のインタフェース回路を含む制御ループ。
  11. 請求項1のインタフェース回路を含む受信器。
  12. ディジタル信号を受信し、調整された信号を生成する時間応答調整回路であって、
    前記ディジタル信号を受信し、スケーリング係数によって前記ディジタル信号をスケーリングする利得要素、
    前記ディジタル信号を受信し、時間遅延により前記ディジタル信号を遅延する遅延要素、及び
    前記利得要素及び前記遅延要素に接続された加算器
    を含む時間応答調整回路と、
    前記調整された信号を受信し、変調器信号を生成するために前記時間応答調整回路に接続された変調器と、
    前記変調器信号を受信し、アナログ信号を生成するために前記変調器に接続されたフィルタと
    を含み、
    前記アナログ信号が前記時間応答調整回路によって修正される時間応答を有し、
    前記時間応答調整回路の前記時間遅延が前記ディジタル信号の変化の大きさに基づいて部分的に決定され、
    前記ディジタル信号の変化に対応してオーバードライブ・パルスが生成され、
    前記オーバードライブ・パルスは、利用可能なヘッドルームにしたがってクリッピングされ、前記オーバードライブ・パルスの期間は、前記クリッピングの量に従って増加される、インタフェース回路。
  13. 前記スケーリング係数が2である請求項12の回路。
  14. 前記時間遅延が制御信号の値によって決定される請求項12の回路。
  15. 前記スケーリング係数及び前記時間遅延がプログラム可能である請求項12の回路。
  16. 前記変調器信号及び極性信号を受信し、正しい極性を有する変調器信号を生成する排他的ORゲートをさらに含み、
    前記フィルタが前記正しい極性を有する前記変調器信号を受信する請求項12の回路。
  17. ディジタル信号を受信することと、
    前記ディジタル信号及び前記ディジタル信号の変化に基づいて調整された信号を生成することと、
    前記調整された信号に基づいて変調器信号を生成することと、
    アナログ信号を得るため前記変調器信号を濾波することと
    を含み、
    前記アナログ信号は修正される時間応答を有し、
    前記調整された信号が前記ディジタル信号の変化に対応するオーバードライブ・パルスを含み、
    前記オーバードライブ・パルスは、利用可能なヘッドルームにしたがってクリッピングされ、前記オーバードライブ・パルスの期間は、前記クリッピングの量に従って増加される、アナログ信号の時間応答を修正するための方法。
  18. 前記アナログ信号の前記時間応答が変調器をクロック動作させるために使用されるクロック信号の周波数の調整により修正される請求項17の方法。
  19. 前記アナログ信号の前記時間応答がフィルタの帯域幅の調整により修正される請求項17の方法。
  20. 前記アナログ信号の前記時間応答が前記ディジタル信号の大きさの変化に基づいて修正される請求項17の方法。
  21. 前記アナログ信号の前記時間応答がさらに時間応答調整回路の時間遅延及びスケーリング係数に基づいて修正される請求項20の方法。
  22. 可変利得要素と、
    前記可変利得要素の利得を設定する利得制御ループであって、
    ディジタル制御信号を生成するループ制御回路、
    前記ディジタル制御信号を受信し、調整された信号を生成するために前記ループ制御回路に接続された時間応答調整回路、
    前記調整された信号を受信し、変調器信号を生成するために前記時間応答調整回路に接続された変調器、
    前記変調器信号を受信し、アナログ制御信号を生成するために前記変調器に接続されたフィルタ
    を含む利得制御ループと
    を含み、
    前記可変利得要素の利得が前記アナログ制御信号に従って調整され、
    前記調整された信号が前記ディジタル制御信号の変化に対応するオーバードライブ・パルスを含み、
    前記オーバードライブ・パルスは、利用可能なヘッドルームにしたがってクリッピングされ、前記オーバードライブ・パルスの期間は、前記クリッピングの量に従って増加される、受信器。
JP2013186816A 2000-03-04 2013-09-09 調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路 Expired - Fee Related JP5752764B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/517,766 2000-03-04
US09/517,766 US6292122B1 (en) 2000-03-04 2000-03-04 Digital-to-analog interface circuit having adjustable time response

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2011237247A Division JP2012075130A (ja) 2000-03-04 2011-10-28 調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2015048790A Division JP2015146604A (ja) 2000-03-04 2015-03-11 調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路

Publications (2)

Publication Number Publication Date
JP2014039276A JP2014039276A (ja) 2014-02-27
JP5752764B2 true JP5752764B2 (ja) 2015-07-22

Family

ID=24061141

Family Applications (4)

Application Number Title Priority Date Filing Date
JP2001566252A Pending JP2003526979A (ja) 2000-03-04 2001-03-02 調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路
JP2011237247A Withdrawn JP2012075130A (ja) 2000-03-04 2011-10-28 調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路
JP2013186816A Expired - Fee Related JP5752764B2 (ja) 2000-03-04 2013-09-09 調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路
JP2015048790A Pending JP2015146604A (ja) 2000-03-04 2015-03-11 調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路

Family Applications Before (2)

Application Number Title Priority Date Filing Date
JP2001566252A Pending JP2003526979A (ja) 2000-03-04 2001-03-02 調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路
JP2011237247A Withdrawn JP2012075130A (ja) 2000-03-04 2011-10-28 調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2015048790A Pending JP2015146604A (ja) 2000-03-04 2015-03-11 調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路

Country Status (9)

Country Link
US (1) US6292122B1 (ja)
EP (1) EP1264394B1 (ja)
JP (4) JP2003526979A (ja)
KR (1) KR100716378B1 (ja)
CN (1) CN1423859A (ja)
AU (1) AU2001240015A1 (ja)
CA (1) CA2401893C (ja)
HK (1) HK1054631A1 (ja)
WO (1) WO2001067591A2 (ja)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6369735B1 (en) * 2000-10-02 2002-04-09 Lsi Logic Corporation Digital-to-analog converter with high dynamic range
JP3772970B2 (ja) * 2001-10-29 2006-05-10 ソニー株式会社 D/a変換器および出力増幅回路
KR100493031B1 (ko) * 2002-11-08 2005-06-07 삼성전자주식회사 액정 표시 장치를 구동하는 반응 시간 가속 장치 및 그 방법
US6940189B2 (en) 2003-07-31 2005-09-06 Andrew Roman Gizara System and method for integrating a digital core with a switch mode power supply
US6885322B2 (en) * 2003-08-05 2005-04-26 Motorola, Inc. Apparatus and method for transmitter phase shift compensation
US7203511B2 (en) * 2004-01-20 2007-04-10 Broadcom Corporation Control of transmit power of a radio frequency integrated circuit
KR100638592B1 (ko) * 2004-12-11 2006-10-26 한국전자통신연구원 Ofdm 시스템의 단말의 수신기용 dc 오프셋 제거 장치및 그 방법
JP4116005B2 (ja) * 2005-02-18 2008-07-09 シャープ株式会社 デルタシグマ変調器およびそれを用いたスイッチング増幅回路
US20060217082A1 (en) * 2005-03-22 2006-09-28 Georg Fischer Shaping noise in power amplifiers of duplex communication systems
WO2008048865A2 (en) * 2006-10-13 2008-04-24 Ipower Holdings Llc Pulse width modulation sequence generating a near critical damped step response
US7889019B2 (en) * 2006-10-13 2011-02-15 Andrew Roman Gizara Pulse width modulation sequence generating a near critical damped step response
US7719336B2 (en) * 2006-10-31 2010-05-18 Andrew Roman Gizara Pulse width modulation sequence maintaining maximally flat voltage during current transients
JP5146456B2 (ja) * 2007-09-26 2013-02-20 富士通株式会社 送受信増幅器および遅延偏差補償方法
DE102008026019B4 (de) * 2008-05-30 2010-04-08 Micronas Gmbh Digital-Analog-Wandler-Schaltungsanordnung
JP6308796B2 (ja) * 2014-02-14 2018-04-11 セイコーNpc株式会社 ディジタル温度補償発振器
US20150341158A1 (en) * 2014-05-23 2015-11-26 Mediatek Inc. Loop gain calibration apparatus for controlling loop gain of timing recovery loop and related loop gain calibration method
JP6460458B2 (ja) * 2014-12-05 2019-01-30 セイコーNpc株式会社 デジタル温度補償型発振器
JP6425581B2 (ja) * 2015-02-26 2018-11-21 セイコーNpc株式会社 ディジタル温度補償発振器
EP3382969A1 (en) * 2017-03-31 2018-10-03 Intel IP Corporation Modulation circuit and apparatus, demodulation circuit and apparatus, transmitter, receiver, system, radio frequency circuit, mobile terminal, methods and computer programs for modulating and demodulating
KR102553262B1 (ko) * 2017-11-17 2023-07-07 삼성전자 주식회사 기준 전압 생성기 및 이를 포함하는 메모리 장치
CN111697952B (zh) * 2020-06-22 2023-11-10 四川新先达测控技术有限公司 一种基于数字pzc系统调节脉冲宽度的方法及系统
CN115514363B (zh) * 2022-11-09 2023-01-20 南方电网数字电网研究院有限公司 低功耗模数转换电路

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2317851B2 (de) * 1973-04-10 1975-04-24 Grundig E.M.V. Elektro-Mechanische Versuchsanstalt Max Grundig, 8510 Fuerth Digital-Analog-Wandler
JPH0758912B2 (ja) * 1986-12-29 1995-06-21 株式会社アドバンテスト 高速セトリングd/a変換器
JPS63274214A (ja) * 1987-05-01 1988-11-11 Kokusai Electric Co Ltd ディジタル・アナログ変換回路
JPH01186019A (ja) * 1988-01-20 1989-07-25 Victor Co Of Japan Ltd D/a変換装置
JPH0225116A (ja) * 1988-07-14 1990-01-26 Toshiba Corp シグマーデルタ変調回路
FR2653487B1 (fr) * 1989-10-20 1992-01-17 Simu Panneau isolant a double vitrage avec dispositif motorise d'ecran interpose entre les deux parois transparentes.
FI87028C (fi) * 1989-12-22 1992-11-10 Nokia Mobile Phones Ltd Metod foer att reglera effekt hos en spaenningsstyrd effektfoerstaerkare och koppling foer anvaendning i metoden
JPH03201812A (ja) * 1989-12-28 1991-09-03 Toshiba Corp レベル調整回路
GB2247793A (en) 1990-09-06 1992-03-11 Motorola Inc Control of pulse power amplifier rise and fall
JPH0537385A (ja) * 1991-07-08 1993-02-12 Yokogawa Electric Corp Σδd/a変換器およびσδ変調器
JP3125225B2 (ja) * 1992-03-25 2001-01-15 オンキヨー株式会社 デジタル/アナログ変換器
JPH0685680A (ja) * 1992-09-01 1994-03-25 Yokogawa Electric Corp Σδデータコンバータ
US5337338A (en) * 1993-02-01 1994-08-09 Qualcomm Incorporated Pulse density modulation circuit (parallel to serial) comparing in a nonsequential bit order
JPH07106964A (ja) * 1993-08-12 1995-04-21 Toshiba Corp パルス増幅器およびd/a変換装置
JPH09284586A (ja) * 1996-04-19 1997-10-31 Toshiba Corp 垂直鋸波生成回路およびこれを備えた映像モニタ装置並びにテレビジョン受信機
US6148046A (en) * 1998-01-20 2000-11-14 Texas Instruments Incorporated Blind automatic gain control system for receivers and modems
JPH11317668A (ja) * 1998-03-03 1999-11-16 Sony Corp 振幅変換装置及びデータ加算装置
US6060950A (en) 1998-06-05 2000-05-09 Nokia Mobile Phones Limited Control of a variable gain amplifier with a delta sigma modulator D/A converter
US6147634A (en) * 1998-12-15 2000-11-14 Sigmatel, Inc. Method and apparatus for digital to analog conversion with reduced noise

Also Published As

Publication number Publication date
JP2015146604A (ja) 2015-08-13
KR20020086601A (ko) 2002-11-18
CA2401893A1 (en) 2001-09-13
JP2014039276A (ja) 2014-02-27
WO2001067591A9 (en) 2003-01-09
AU2001240015A1 (en) 2001-09-17
JP2012075130A (ja) 2012-04-12
JP2003526979A (ja) 2003-09-09
WO2001067591A3 (en) 2002-03-07
WO2001067591A2 (en) 2001-09-13
CN1423859A (zh) 2003-06-11
HK1054631A1 (zh) 2003-12-05
EP1264394A2 (en) 2002-12-11
US6292122B1 (en) 2001-09-18
KR100716378B1 (ko) 2007-05-11
EP1264394B1 (en) 2012-08-22
CA2401893C (en) 2008-10-14

Similar Documents

Publication Publication Date Title
JP5752764B2 (ja) 調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路
EP0887939B1 (en) Method of sampling, downconverting, and digitizing a bandpass signal using a digital predictive coder
AU759884B2 (en) Method and apparatus for D.C. offset correction in digital-to-analog converters
US6148048A (en) Receive path implementation for an intermediate frequency transceiver
JP2004506384A (ja) 受信器内のdcオフセットを低減するための装置
US7272178B2 (en) Method and apparatus for controlling the bandwidth frequency of an analog filter
AU2010214743A1 (en) Transmitter architectures for communications systems
WO2003088606A2 (en) Direct current offset cancellation for mobile station modems using direct conversion
US20080309536A1 (en) Analog-to-Digital Converter of the Sigma Delta Type
KR100920185B1 (ko) 2 입력 위상 고정 루프를 이용한 직접 변조 및 극 변조의방법 및 시스템
WO2001011783A1 (en) Fractional- n frequency synthesiser
WO2004021589A9 (en) Apparatus and method for dc offset compensation in a direct conversion receiver
US7409198B2 (en) Wideband variable gain amplifier in an ultra wideband receiver
JP3628463B2 (ja) デルタシグマ型a/d変換器
US6680682B2 (en) Process for the analog/digital conversion of an analog signal within a terminal of a wireless communication system, for example a mobile telephone, and corresponding terminal
US7417513B2 (en) System and method for signal filtering in a phase-locked loop system
US20030125000A1 (en) Speed-up mode implementation for direct conversion receiver
Brannon et al. Redefining the role of ADCs in wireless
US11533068B1 (en) Low intermediate frequency transmitter
WO2005064877A1 (en) Digital rf modulator comprising a phase or frequency return path
Patel et al. The effect of oversampling on aperture jitter in bandpass sampling receivers

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140708

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20141008

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20141111

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150311

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20150319

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150421

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150520

R150 Certificate of patent or registration of utility model

Ref document number: 5752764

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees