JP5532192B2 - 電力変換装置 - Google Patents

電力変換装置 Download PDF

Info

Publication number
JP5532192B2
JP5532192B2 JP2008013911A JP2008013911A JP5532192B2 JP 5532192 B2 JP5532192 B2 JP 5532192B2 JP 2008013911 A JP2008013911 A JP 2008013911A JP 2008013911 A JP2008013911 A JP 2008013911A JP 5532192 B2 JP5532192 B2 JP 5532192B2
Authority
JP
Japan
Prior art keywords
circuit
power supply
power
interface circuit
gate driver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2008013911A
Other languages
English (en)
Other versions
JP2009177951A (ja
Inventor
弘通 大橋
之彦 佐藤
キョンミン ソン
昌武 釜我
萌 今泉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National Institute of Advanced Industrial Science and Technology AIST
Original Assignee
National Institute of Advanced Industrial Science and Technology AIST
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National Institute of Advanced Industrial Science and Technology AIST filed Critical National Institute of Advanced Industrial Science and Technology AIST
Priority to JP2008013911A priority Critical patent/JP5532192B2/ja
Priority to US12/320,355 priority patent/US8363441B2/en
Publication of JP2009177951A publication Critical patent/JP2009177951A/ja
Application granted granted Critical
Publication of JP5532192B2 publication Critical patent/JP5532192B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • H03K17/162Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/483Converters with outputs that each can have more than two voltages levels
    • H02M7/4837Flying capacitor converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/10Modifications for increasing the maximum permissible switched voltage
    • H03K17/102Modifications for increasing the maximum permissible switched voltage in field-effect transistor switches
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/483Converters with outputs that each can have more than two voltages levels
    • H02M7/487Neutral point clamped inverters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0081Power supply means, e.g. to the switch driver

Description

本発明は、電力変換装置に関し、特に複数スイッチから構成される電力変換器の高電力密度化またはパワー集積回路を実現する電力変換装置に関する。
図2〜5は、従来の2レベル電力変換回路の構成図であり、図2は三相インバータ、図3は単相インバータ、図4はDC/DCコンバータ、図5は三相−三相電力変換器を示している。いずれの場合も、直流電源電圧Vdcを6個乃至4個乃至2個の半導体素子のオンオフで2レベルに切り換え、さらにその出力に受動フィルタを接続することにより、三相乃至単相の交流出力や直流出力を得るものである。このような2レベル電力変換回路を対象にして、従来の電力変換器の高電力密度化は、その体積を減少させることにより達成され、その方法は、(1)電力変換装置の損失を低減して冷却装置体積を小型化する、(2)スイッチング周波数を増加させ、インダクタやコンデンサにより構成される受動フィルタ等の受動部品体積を小型化する、の2通りであった(非特許文献1、2参照)。しかし、2レベル電力変換回路は高調波が必ず含まれるために、受動フィルタが不可欠であり、スイッチング周波数の増加は半導体素子のスイッチング時に発生するスイッチング損失を増大して冷却装置が増大するため、高電力密度化に限界が生じる。
高いスイッチング周波数による電力変換装置の駆動は、主回路配線の寄生インダクタンスによる誘導電圧および寄生キャパシタンスによる変位電流を引き起こして半導体素子損失増加および電磁ノイズの原因となる。該電磁ノイズは、ゲートドライブ回路の誤動作、電力変換器に接続するモータの絶縁劣化やベアリングの電食を引き起こす等様々な問題を発生させる。したがって、スイッチング周波数を増加させないで、受動フィルタ除去および半導体素子損失低減を同時に達成する高電力密度電力変換回路が必要になる。
高いスイッチング周波数による電力変換装置の駆動により、電力変換回路のコモンモード電圧が振動するため、周囲の機器に悪影響を及ぼす。このため、コモンモードチョークコイルやEMIフィルタ等のノイズ抑制フィルタが必要となる。
スイッチング周波数を増加させずに受動フィルタの除去を実現するため、図6〜図8に示すマルチレベル電力変換器のレベル数mを増加させて、電力変換器自体の出力電圧の高調波含有率を低減する方法が挙げられる(特許文献1参照)。マルチレベル電力変換器の出力電圧高調波成分はレベル数の増加とともに減少し、17レベルでは出力相電圧の総合ひずみ率は5%以内、25レベルでは出力相電圧の総合ひずみ率は3%以内、35レベルでは出力相電圧は2%以内となる。このことにより、レベル数mを増加させることで受動フィルタが不要となる。しかし、17レベル電力変換器の半導体素子数は一相あたり32個、逆並列ダイオード数は32個、25レベル電力変換器の半導体素子数は一相あたり48個、逆並列ダイオード数は48個、35レベル電力変換器の半導体素子数は一相あたり68個、逆並列ダイオード数は68個となるため、電力変換器主回路および主回路スイッチに接続するゲートドライブ回路が大規模になり、電力変換器の実装が困難となる。
図6〜図8はそれぞれマルチレベル電力変換回路の代表的な方式であり、図6はダイオードクランプ型マルチレベル電力変換器の三相インバータ、図7はフライングキャパシタ型マルチレベル電力変換器の三相インバータ、図8はカスケード接続型マルチレベル電力変換器の三相インバータを示している。それぞれ三相インバータを示しているが、三相のAC/DC電力変換、単相インバータ、単相のAC/DC電力変換、DC/DCコンバータ,AC/ACコンバータとして構成し、使用することも可能である。
図6〜図8に示すマルチレベル電力変換回路は、個々のスイッチング半導体素子に対してゲート駆動回路を必要とするため、レベル数が増えるとともにゲートドライブ回路が増える。図6〜8に示すmレベル電力変換回路では一相あたり(2m−2)個のゲートドライブ回路を必要とする。
図9は、従来のマルチレベル電力変換回路の一相の構成図であり、直列に接続されるスイッチと各スイッチに接続されるゲートドライバおよび専用電源を示している。直列に接続される各スイッチの低電位側の電位は、スイッチごとに異なるため、専用電源はそれぞれ絶縁を取る必要がある。このため、専用電源にはトランス等が用いられるため、集積化が困難となる。
LSI技術を用いたワンチップパワーICやインテリジェントパワーモジュール(IPM)が開発され、様々な分野で応用されている。前記技術を用いたゲートドライブ回路を備える集積化2レベル電力変換器が提案されているが、マルチレベル電力変換器において増加するゲートドライブ回路の絶縁電源も含めたパワー集積回路は提案されていない。
特開2007−325480号公報 Y. Hayashi, K. Takao, K. Adachi, and H. Ohashi, "DesignConsideration for High Output Power Density (OPD) Converter Based on Power-LossLimit Analysis Method," in Proc. CD-ROM, EPE, 2005. M. Tsukuda, I. Omura, W Saito, and T. Ogura, "Demonstration of HighOutput Power Density (30W/cc) Converter using 600V SiC-SBD and Low ImpedanceGate Driver," in Proc. CD-ROM, IPEC Niigata, 2005.
上述の2レベル電力変換器を用いた高電力密度化電力変換装置は、スイッチング周波数を増加させてフィルタの小型化を図るため、半導体素子のスイッチング時に発生するスイッチング損失が増大し、電力変換装置の高電力密度化に限界が訪れる。
高いスイッチング周波数による電力変換装置の駆動は、主回路配線の寄生インダクタンスによる誘起電圧および寄生キャパシタンスによる変位電流を引き起こし、また電力変換回路のコモンモード電圧の振動を引き起こすため、大量の電磁ノイズを発生する。このため、コモンモードチョークコイルやEMIフィルタ等のノイズ抑制フィルタが必要となり、電力変換装置の高電力密度化に限界が訪れる。
高いスイッチング周波数による電力変換装置の駆動は、電磁ノイズを大量に発生するため、該電力変換装置に接続されるモータの高速回転を実現することができず、モータの高出力密度化に限界が訪れる。
上記手法とは全く異なった手法、即ち、スイッチング周波数を増加させずに受動フィルタの小型化を達成することで、高密度化電力変換器を実現することが提案されているが(特許文献1参照)、ゲートドライブ回路の絶縁電源も含めたマルチレベル電力変換回路による電力変換装置の高電力密度化またはパワー集積回路の提案はされていない。
ゲートドライブ回路の絶縁電源にトランス等により構成される専用電源を必要とするため、電力変換装置の出力電力容量が数10kVA以下では、スイッチを多数使った電力変換装置は実現されていない。また、ゲートドライブ回路の絶縁電源にトランス等により構成される専用電源を必要とするため、電力変換装置の出力電力容量が数10kVA以下では、受動フィルタなしで相電圧のひずみ率が10%以下の電力変換装置は実現されていない。
ゲートドライブ回路の絶縁電源にトランス等により構成される専用電源を必要とするため、電力変換装置の出力電力容量が数10kVA以下では、ノイズ抑制フィルタなしで周囲に電磁ノイズの影響を及ぼさない電力変換装置は実現されていない。
本発明は、係る問題点を解決するため、各ゲートドライブ回路に個別の専用電源を使用せずに各ゲートドライブ回路に電源の供給を実現することを目的としている。
本発明は、上記課題を解決し上記目的を達成するために、第1スイッチ〜第(2m−2)スイッチからなる(2m−2)個のスイッチが直列接続されて構成された、変換レベル数mの主回路と、前記第1スイッチ〜前記第(2m−2)スイッチに1対1に対応して接続された第1ゲートドライバ〜第(2m−2)ゲートドライバと、前記第1スイッチ〜前記第(2m−2)スイッチ及び前記第1ゲートドライバ〜第(2m−2)ゲートドライバにそれぞれ1対1に対応して接続された、各々第1及び第2の電源供給端子を備える第1インターフェース回路〜第(2m−2)インターフェース回路とから構成される専用電源を必要としない個別ゲートドライブ部と、高圧側端子と接地側端子とを備える一つの共用電源と、前記第1ゲートドライバ〜前記第(2m−2)ゲートドライバに、それぞれ絶縁をとって別々に信号を供給する信号出力部とを有する。
更に、本発明は、前記第1インターフェース回路は単一の第1コンデンサから構成され、かつ、前記第2インターフェース回路〜前記第(2m−2)インターフェース回路はそれぞれブートストラップ回路により構成され、
前記個別ゲートドライブ部は、前記第1コンデンサの一端と前記第1インターフェース回路の第1の電源供給端子と前記第2インターフェース回路を構成する前記ブートストラップ回路内の第2ダイオードのアノードに接続された第1の電源供給端子とを前記共用電源の高圧側端子接続、かつ、前記第1コンデンサの他端を前記共用電源の接地側端子に接続し、j番目(ただし、j=2〜2m−3)の第jインターフェース回路を構成するブートストラップ回路内の第jダイオードのカソードと第jコンデンサと第jゲートドライバの電源入力との接続点に接続された第2の電源供給端子を第(j+1)インターフェース回路を構成するブートストラップ回路内の第(j+1)ダイオードのアノードに接続された第1の電源供給端子に接続することにより、前記共用電源から前記第1インターフェース回路〜前記第(2m−2)インターフェース回路を通して対応して接続された前記第1ゲートドライバ〜前記第(2m−2)ゲートドライバへ電源を別々に供給する構成であり、
前記主回路と前記個別ゲートドライブ部とを2並列又は3並列接続し、単相又は三相のマルチレベル電力変換器の各相を構成するとともに、前記共用電源を前記2並列又は3並列接続された前記主回路と前記個別ゲートドライブ部とでそれぞれ共用する構成としたことを特徴とする。
本発明は、上記マルチレベル電力変換器による電力変換装置またはパワー集積回路を実現することにより、受動フィルタを使わず、また低損失化による冷却装置の小型化を図り、従来の2レベル電力変換装置の限界であった電力変換装置の高電力密度化を提供する。
本発明は、上記マルチレベル電力変換器による電力変換装置またはパワー集積回路を実現することにより、受動フィルタなしで相電圧ひずみ率が10%以下の電力変換装置を提供する。
本発明は、上記マルチレベル電力変換器による電力変換装置またはパワー集積回路を実現することにより、ノイズ抑制フィルタを必要としない、電磁ノイズが非常に少ない電力変換装置を提供する。
本発明は、上記マルチレベル電力変換器による電力変換装置またはパワー集積回路を提供することにより、主回路配線の寄生インダクタンスによる誘起電圧および寄生キャパシタンスによる変位電流による電磁ノイズをなくし、ゲートドライブ回路の誤動作や、電力変換装置に接続するモータの絶縁劣化およびベアリングの電食等様々な問題を起こさない電力変換装置を提供する。
本発明は、上記マルチレベル電力変換器による電力変換装置またはパワー集積回路を実現することにより、該変換装置に接続されるモータの高速回転を実現し、モータの高出力密度化を提供する。
以下、複数スイッチを使ったマルチレベル電力変換器を例として説明するが、本発明では、これに限定されず、直流から交流、交流から直流、直流から直流、交流から交流を変換するあらゆる電力変換装置、および多重化、多並列化の電力変換装置、さらにこれらを組み合わせた電力変換装置としても適用することができる。
(一相のマルチレベル電力変換回路)
以下、本発明の実施の形態について、図面を用いて詳細に説明する。図1は、第1から第(2m−2)スイッチ(メインスイッチ)の直列接続1により構成される変換レベル数mのマルチレベル電力変換回路の一相である。複数の各スイッチにそれぞれ接続されるゲートドライバおよびインターフェース回路から構成される専用電源を必要としない個別ゲートドライブ部2、これらのゲートドライブ部に電力を供給する共用電源3、信号源から各信号について絶縁を取り、各スイッチに接続されるゲートドライバへと信号を伝達する信号出力部4を備えている。
図1は、第1から第(2m−2)スイッチの直列接続1により構成される変換レベル数mのマルチレベル電力変換回路の一相である。この一相を2並列にすることで単相のマルチレベル電力変換回路を実現する。また、この一相を3並列にすることで三相のマルチレベル電力変換回路を実現する。また、この一相を6並列にすることで三相交流から三相交流に変換するマルチレベル電力変換回路を実現する。
図1に示したように、各インターフェース回路はそれぞれ電源供給端子を備えている。各インターフェース回路は、その電源供給端子を、詳細は後述するように、他の電源供給端子、及び共用電源と接続することで、ゲートドライバ部に電源を供給する。また、これらの電源供給端子を第1から第(2m−2)スイッチの直列接続1により構成される主回路と接続することで、ゲートドライバ部に電源を供給する。また、これらの電源供給端子を他の電源供給端子、共用電源、主回路を接続することで、ゲートドライバ部に電源を供給する。共用電源は0または1または(2m−2)未満の複数用いることで、インターフェース回路を介してゲートドライバ部に電力を供給する。主回路とは第1から第(2m−2)スイッチの直列接続1により構成されており、電力変換装置の入出力間の電力を扱う部分である。
インターフェース回路とは、それぞれ1または複数の電源供給端子を備え、これらの接続により共用電源3または第1から第(2m−2)スイッチの直列接続1からゲートドライバ部に電力を供給する回路である。インターフェース回路の詳細は後述するが(図12〜図36参照)、インターフェース回路に2レベルでも使用されるブートストラップ回路を適用することで、ゲートドライバ部に電源を供給する。また、インターフェース回路に2レベルでも使用されるチャージポンプ回路を適用することで、ゲートドライバ部に電源を供給する。また、インターフェース回路に2レベルでも使用されるブートストラップ回路およびチャージポンプ回路を併用することで、ゲートドライバ部に電源を供給する。また、インターフェース回路に2レベルでも使用される主回路から電源を供給する、自己給電方式を適用することで、ゲートドライバ部に電源を供給する。また、インターフェース回路に2レベルでも使用される主回路から電源を供給する、自己給電方式とブートストラップ回路を併用することで、ゲートドライバ部に電源を供給する。また、インターフェース回路に2レベルでも使用される主回路から電源を供給する、自己給電方式とチャージポンプ回路を併用することで、ゲートドライバ部に電源を供給する。また、インターフェース回路に2レベルでも使用される主回路から電源を供給する、自己給電方式とブートストラップ回路とチャージポンプ回路を併用することでゲートドライバ部に電源を供給する。
図1に示したように、本発明の電力変換装置は信号源を備えている。信号源と各スイッチに接続するゲートドライバを接続し、間で信号絶縁を取ることで、各ゲートドライバに信号を伝達する。この信号絶縁は、レベルシフト回路または磁気カップリングまたは光絶縁により取ることができる(詳細は図37〜図42参照)。
図1に示した電力変換装置は、全体を1つのチップとして集積化する。また、複数のチップに分けて集積化し、基板に載せて実装する。また、電力変換装置の一部分を集積化し、集積化した部分と個別の部品を基板上で組み合わせて実装する。これらの集積化は、シリコン、窒化ガリウム、炭化珪素、ダイヤモンド等の1つの材料または複数の材料を組み合わせて実現する。
(単相マルチレベル電力変換器)
図10は、図1に示した複数直列スイッチおよびゲートドライバ部の一相分を2並列にし、単相マルチレベル電力変換器としたものである。図10は、第1から第(2m−2)スイッチの直列接続1と5、複数の各スイッチにそれぞれ接続されるゲートドライバおよびインターフェース回路から構成される専用電源を必要としない個別ゲートドライブ部2と6、これらのゲートドライブ部に電力を供給する共用電源3、信号源から各信号について絶縁を取り、各スイッチに接続されるゲートドライバへと信号を伝達する信号出力部4を備えている。ゲートドライバ部2と6は相ごとに必要となるが、共用電源3はゲートドライバ部2と6で共用することが可能なため、直列スイッチを2並列にし、単相マルチレベル電力変換器としても共用電源の数を増加する必要はない。
(三相マルチレベル電力変換器)
図11は、図1に示した複数直列スイッチおよびゲートドライバ部の一相分を3並列にし、三相マルチレベル電力変換器としたものである。図11は、第1から第(2m−2)スイッチの直列接続1と5と7、複数の各スイッチにそれぞれ接続されるゲートドライバおよびインターフェース回路から構成される専用電源を必要としない個別ゲートドライブ部2と6と8、これらのゲートドライブ部に電力を供給する共用電源3、信号源から各信号について絶縁を取り、各スイッチに接続されるゲートドライバへと信号を伝達する信号出力部4を備えている。ゲートドライバ部は相ごとに必要となるが、共用電源3はゲートドライバ部2と6と8で共用することが可能なため、直列スイッチを3並列にし、三相マルチレベル電力変換器としても共用電源の数を増加する必要はない。
(ゲートドライバへの電源供給例1)
図12は、図1に示したマルチレベル変換回路において、1つの共用電源9から、第1〜第(2m−2)インターフェース回路をそれぞれ介して全ての第1〜第(2m−2)ゲートドライバへと電源供給を可能にするマルチレベル電力変換器ゲートドライブ回路である。図12に示すマルチレベル電力変換器は、第1スイッチ〜第(2m−2)スイッチからなる(2m−2)個のスイッチが直列接続されて構成された、変換レベル数mの主回路と、第1スイッチ〜第(2m−2)スイッチに1対1に対応して接続された第1ゲートドライバ〜第(2m−2)ゲートドライバと、第1スイッチ〜第(2m−2)スイッチ及び第1ゲートドライバ〜第(2m−2)ゲートドライバにそれぞれ1対1に対応して接続された、各々2つの電源供給端子を備える第1インターフェース回路〜第(2m−2)インターフェース回路とから構成される専用電源を必要としない個別ゲートドライブ部と、一つの共用電源9と、第1ゲートドライバ〜第(2m−2)ゲートドライバに、それぞれ絶縁をとって別々に信号を供給する信号出力部(信号源及び信号絶縁部からなる)とを有する構成である。
ここで、上記個別ゲートドライブ部は、第1スイッチに接続される第1インターフェース回路が電源供給端子10と電源供給端子13を備え、j番目(ただし、j=2〜2m−3)の第jスイッチに接続される第jインターフェース回路が2つの電源供給端子を備え、共用電源9は高圧側端子12及び接地側端子11を備える。第1インターフェース回路の電源供給端子10と共用電源9の接地側端子11を接続し、共用電源の高圧側端子12と第1インターフェース回路の電源供給端子13と第2インターフェース回路の電源供給端子14を接続する。さらに、第2インターフェース回路の電源供給端子15と上段の電源供給端子を接続していくことで、1つの共用電源9から、第1〜第(2m−2)インターフェース回路をそれぞれ介して全ての第1ゲートドライバ〜第(2m−2)ゲートドライバへと電源供給を可能にする。
図13は、ダイオードクランプ型マルチレベル電力変換回路に、図12に示したインターフェース回路をダイオードとコンデンサで構成されるブートストラップ回路で実現したものである。ダイオードクランプ型マルチレベル電力変換回路とは、ダイオードの整流作用により、変換回路内部に複数の電圧源を持つ、マルチレベル電力変換回路である。また、ブートストラップ回路とは、ダイオードとコンデンサの組み合わせにより、低圧側の電源またはコンデンサから高圧側のコンデンサに電荷を充電する回路である。1つの共用電源16(図12の共用電源9に相当)から、第2インターフェース回路のブートストラップ回路を構成するダイオード17を介してコンデンサ18を充電し、第2ゲートドライバへと電源を供給する。同様に直列に並んでいる第3〜第(2m−2)インターフェ―ス回路をそれぞれ構成するブートストラップ回路内の各ダイオードを介して共用電源16および下段のインターフェース回路のブートストラップ回路内のコンデンサから上段のインターフェース回路のブートストラップ回路内のコンデンサを充電する。これにより、主回路のスイッチングによる各メインスイッチの低圧側電位の変動により、低圧側から上段にあるインターフェース回路内のコンデンサに電荷を充電でき、インターフェース回路内に能動素子が不要になり、1つの共用電源1から全てのゲートドライバへと電源供給を可能にする。なお、図12で説明したように第2〜第(2m−2)インターフェ―ス回路のそれぞれは2つの電源供給端子を有し、図13において、一つの電源供給端子が第2〜第(2m−2)インターフェース回路を構成するブートストラップ回路内の各ダイオードのアノードに接続され、もう一つの電源供給端子がダイオードとコンデンサとの接続点に接続されている。
図14は、フライングキャパシタ型マルチレベル電力変換回路に、図12に示したインターフェース回路をダイオードとコンデンサで構成されるブートストラップ回路で実現したものである。フライングキャパシタ型マルチレベル電力変換回路とは、複数のコンデンサにより、変換回路内部に複数の電圧源を持つマルチレベル電力変換回路である。1つの共用電源16から、ダイオード17を介してコンデンサ18を充電し、第2ゲートドライバへと電源を供給する。同様に直列に並んでいるダイオードを介して共用電源16および下段のコンデンサから上段のコンデンサを充電する。これにより、主回路のスイッチングによる各メインスイッチの低圧側電位の変動により、低圧側から上段にあるインターフェース回路内のコンデンサに電荷を充電でき、インターフェース回路内に能動素子が不要になり、1つの共用電源16から全てのゲートドライバへと電源供給を可能にする。
(ゲートドライバへの電源供給例2)
図15は、図1に示したインターフェース回路を、1つの共用電源19乃至他のインターフェース回路と接続することで、ゲートドライバへ電源を供給するマルチレベル電力変換器ゲートドライブ回路である。第1インターフェース回路の電源供給端子21と第2インターフェース回路の電源供給端子22と第(2m−2)インターフェース回路の電源供給端子23と共用電源19の接地側端子20を接続し、第1インターフェース回路の電源供給端子25と第2インターフェース回路の電源供給端子26と第(2m−2)インターフェース回路の電源供給端子27と共用電源19の高圧側端子24を接続する。これにより、1つの共用電源19から、各インターフェース回路を介して全てのゲートドライバへと電源供給を可能にする。
図16は、ダイオードクランプ型マルチレベル電力変換回路に、図15に示したインターフェース回路をダイオードとコンデンサと半導体スイッチで構成されるチャージポンプ回路で実現したものである。チャージポンプ回路とは、内部に備える能動素子のスイッチングにより、低圧側の電源またはコンデンサから高圧側のコンデンサを充電する回路である。1つの共用電源28から、チャージポンプ回路29を介して第2ゲートドライバに電源を供給し、同様に他の各ゲートドライバもチャージポンプ回路を介して電源が供給される。これにより、主回路のスイッチングによる各メインスイッチの低圧側の電位変動に影響されず、低圧側から高圧側へのコンデンサに電荷を充電可能で、主回路の動作と関係なく、1つの共用電源1から全てのゲートドライバへと電源供給を可能にする。
図17は、フライングキャパシタ型マルチレベル電力変換回路に、図15に示したインターフェース回路をダイオードとコンデンサと半導体スイッチで構成されるチャージポンプ回路で実現したものである。1つの共用電源28から、チャージポンプ回路29を介して第2ゲートドライバに電源を供給し、同様に他の各ゲートドライバもチャージポンプ回路を介して電源が供給される。これにより、主回路のスイッチングによる各メインスイッチの低圧側の電位変動に影響されず、低圧側から高圧側へのコンデンサに電荷を充電可能で、主回路の動作と関係なく、1つの共用電源28から全てのゲートドライバへと電源供給を可能にする。
(ゲートドライバへの電源供給例3)
図18は、図1に示したインターフェース回路を、1つの共用電源30乃至他のインターフェース回路と接続することで、ゲートドライバへ電源を供給するマルチレベル電力変換器ゲートドライブ回路である。第1インターフェース回路の電源供給端子32と共用電源30の接地側端子31を接続し、第1インターフェース回路の電源供給端子34と第2インターフェース回路の電源供給端子35から第mインターフェース回路の電源供給端子36までを共用電源30の高圧側端子33接続する。さらに、第mインターフェース回路の電源供給端子37と上段の第(2m−2)インターフェース回路の電源供給端子38までを接続する。これにより、1つの共用電源30から、各インターフェース回路を介して全てのゲートドライバへと電源供給を可能にする。
図19は、ダイオードクランプ型マルチレベル電力変換回路に、図18に示したインターフェース回路をダイオードとコンデンサで構成されるブートストラップ回路で実現したものである。1つの共用電源39から、ブートストラップ回路40を介して第2ゲートドライバに電源を供給し、同様に他の第mゲートドライバまでブートストラップ回路を介して電源が供給される。さらに、第(m+1)から第(2m−2)ゲートドライバへは、第mゲートドライバに接続されるブートストラップ回路41内のコンデンサ42から各段のブートストラップ回路を介して電源を供給する。これにより、各ゲートドライバに電力を供給する際に通過するダイオードの数をレベル数mとは無関係に1つまたは2つとすることができ、1つの共用電源39から全てのゲートドライバへと電源供給を可能にする。
図20は、フライングキャパシタ型マルチレベル電力変換回路に、図18に示したインターフェース回路をダイオードとコンデンサで構成されるブートストラップ回路で実現したものである。1つの共用電源39から、ブートストラップ回路40を介して第2ゲートドライバに電源を供給し、同様に他の第mゲートドライバまでブートストラップ回路を介して電源が供給される。さらに、第(m+1)から第(2m−2)ゲートドライバへは、第mゲートドライバに接続されるブートストラップ回路41内のコンデンサ42から各段のブートストラップ回路を介して電源を供給する。これにより、各ゲートドライバに電力を供給する際に通過するダイオードの数をレベル数mとは無関係に1つまたは2つとすることができ、1つの共用電源39から全てのゲートドライバへと電源供給を可能にする。
(ゲートドライバへの電源供給例4)
図21は、図1に示したインターフェース回路を、1つの共用電源43乃至他のインターフェース回路と接続することで、ゲートドライバへ電源を供給するマルチレベル電力変換器ゲートドライブ回路である。第1インターフェース回路の電源供給端子45と第mインターフェース回路の電源供給端子46と共用電源43の接地側端子44を接続し、第1インターフェース回路の電源供給端子48と第2インターフェース回路の電源供給端子49と第mインターフェース回路の電源供給端子50と共用電源43の高圧側端子47を接続する。さらに、第mインターフェース回路の電源供給端子51と上段の第(2m−2)インターフェース回路の電源供給端子52までを接続する。これにより、1つの共用電源43から、各インターフェース回路を介して全てのゲートドライバへと電源供給を可能にする。
図22は、ダイオードクランプ型マルチレベル電力変換回路に、図21に示したインターフェース回路をダイオードとコンデンサで構成されるブートストラップ回路と、ダイオードとコンデンサと半導体スイッチで構成されるチャージポンプ回路の併用で実現したものである。1つの共用電源53から、ブートストラップ回路54を介して第2ゲートドライバに電源を供給し、同様に他の第(m−1)ゲートドライバまでブートストラップ回路を介して電源が供給される。また、第mゲートドライバへはチャージポンプ回路55により、主回路のスイッチングとは独立に電源が供給される。さらに、第(m+1)から第(2m−2)ゲートドライバへは、第mゲートドライバに接続されるチャージポンプ回路55内のコンデンサ56から各段のブートストラップ回路を介して電源を供給する。これにより、各ゲートドライバに電力を供給する際に通過するダイオードの数をレベル数mとは無関係に1つまたは3つとすることができ、さらに第mから第(2m−2)ゲートドライバに安定して電荷を供給することができ、1つの共用電源53から全てのゲートドライバへと電源供給を可能にする。
図23は、フライングキャパシタ型マルチレベル電力変換回路に、図21に示したインターフェース回路をダイオードとコンデンサで構成されるブートストラップ回路と、ダイオードとコンデンサと半導体スイッチで構成されるチャージポンプ回路の併用で実現したものである。1つの共用電源53から、ブートストラップ回路54を介して第2ゲートドライバに電源を供給し、同様に他の第(m−1)ゲートドライバまでブートストラップ回路を介して電源が供給される。また、第mゲートドライバへはチャージポンプ回路55により、主回路のスイッチングとは独立に電源が供給される。さらに、第(m+1)から第(2m−2)ゲートドライバへは、第mゲートドライバに接続されるチャージポンプ回路55内のコンデンサ56から各段のブートストラップ回路を介して電源を供給する。これにより、各ゲートドライバに電力を供給する際に通過するダイオードの数をレベル数mとは無関係に1つまたは3つとすることができ、さらに第mから第(2m−2)ゲートドライバに安定して電荷を供給することができ、1つの共用電源53から全てのゲートドライバへと電源供給を可能にする。
(ゲートドライバへの電源供給例5)
図24は、図1に示したインターフェース回路を、1つの共用電源57乃至他のインターフェース回路と接続することで、ゲートドライバへ電源を供給するマルチレベル電力変換器ゲートドライブ回路である。第1インターフェース回路の電源供給端子59と共用電源57の接地側端子58を接続し、第1インターフェース回路の電源供給端子61と第2インターフェース回路の電源供給端子62と第mインターフェース回路の電源供給端子63と共用電源57の高圧側端子60を接続する。さらに、第2から第(m−1)インターフェース回路とそれぞれ(m−1)段上のインターフェース回路の電源供給端子を接続する。これにより、1つの共用電源57から、各インターフェース回路を介して全てのゲートドライバへと電源供給を可能にする。
図25は、ダイオードクランプ型マルチレベル電力変換回路に、図24に示したインターフェース回路をダイオードとコンデンサで構成されるブートストラップ回路で実現したものである。1つの共用電源64から、ブートストラップ回路65を介して第2ゲートドライバに電源を供給し、同様に他の第mゲートドライバまでブートストラップ回路を介して電源が供給される。また、第2から第(m−1)ゲートドライバに接続されるブートストラップ回路内のコンデンサ66や67等から、第(m+1)から第(2m−2)ゲートドライバへとブートストラップ回路を介して電源が供給される。これにより、各ゲートドライバに電力を供給する際に通過するダイオードの数をレベル数mとは無関係に1つまたは2つとすることができ、1つの共用電源64から全てのゲートドライバへと電源供給を可能にする。
図26は、フライングキャパシタ型マルチレベル電力変換回路に、図24に示したインターフェース回路をダイオードとコンデンサで構成されるブートストラップ回路で実現したものである。1つの共用電源64から、ブートストラップ回路65を介して第2ゲートドライバに電源を供給し、同様に他の第mゲートドライバまでブートストラップ回路を介して電源が供給される。また、第2から第(m−1)ゲートドライバに接続されるブートストラップ回路内のコンデンサ66や67等から、第(m+1)から第(2m−2)ゲートドライバへとブートストラップ回路を介して電源が供給される。これにより、各ゲートドライバに電力を供給する際に通過するダイオードの数をレベル数mとは無関係に1つまたは2つとすることができ、1つの共用電源64から全てのゲートドライバへと電源供給を可能にする。
(ゲートドライバへの電源供給例6)
図27は、図1に示したインターフェース回路を、1つの共用電源68乃至他のインターフェース回路と接続することで、ゲートドライバへ電源を供給するマルチレベル電力変換器ゲートドライブ回路である。共用電源68は3つの端子を備え、74は電源の高圧側端子、69は電源の接地側端子、71はインターフェース回路の充放電を制御するスイッチング素子の高圧側に接続されており、該スイッチング素子の低圧側は接地側端子と共通電位である。第1インターフェース回路の電源供給端子70と共用電源68の接地側端子69を接続し、第2インターフェース回路の電源供給端子72から第(2m−2)インターフェース回路の電源供給端子73までの各インターフェース回路の電源供給端子と共用電源68の共用電源の接地側端子71を接続する。また、第1インターフェース回路の電源供給端子75と第2インターフェース回路の電源供給端子76と共用電源68の高圧側端子74を接続する。さらに第2インターフェース回路から第(2m−2)インターフェース回路まで1つずつ電源供給端子により接続する。これにより、1つの共用電源68から、各インターフェース回路を介して全てのゲートドライバへと電源供給を可能にする。
図28は、ダイオードクランプ型マルチレベル電力変換回路に、図27に示したインターフェース回路をダイオードとコンデンサと半導体スイッチで構成されるチャージポンプ回路で実現したものである。1つの共用電源78から、チャージポンプ回路79を介して第2ゲートドライバに電源を供給し、同様に他の第(2m−2)ゲートドライバまでチャージポンプ回路を介して電源が供給される。チャージポンプ回路に必要な半導体スイッチ80と信号発生器81を共通で使用するために、共用電源部77の内部に設置した。これにより、インターフェース回路に信号発生器を必要とせず、各インターフェース回路の構成が簡単になり、1つの共用電源78から全てのゲートドライバへと電源供給を可能にする。
図29は、フライングキャパシタ型マルチレベル電力変換回路に、図27に示したインターフェース回路をダイオードとコンデンサと半導体スイッチで構成されるチャージポンプ回路で実現したものである。1つの共用電源78から、チャージポンプ回路79を介して第2ゲートドライバに電源を供給し、同様に他の第(2m−2)ゲートドライバまでチャージポンプ回路を介して電源が供給される。チャージポンプ回路に必要な半導体スイッチ80と信号発生器81を共通で使用するために、共用電源78の内部に設置した。これにより、主回路のスイッチングとは独立に、インターフェース回路に信号発生器を必要とせず、各インターフェース回路の構成が簡単になり、1つの共用電源78から全てのゲートドライバへと電源供給を可能にする。
(ゲートドライバへの電源供給例7)
図30は、図1に示したインターフェース回路を、2つの共用電源82乃至83、または他のインターフェース回路と接続することで、ゲートドライバへ電源を供給するマルチレベル電力変換器ゲートドライブ回路である。第1インターフェース回路の電源供給端子85と共用電源82の接地側端子84を接続し、第1インターフェース回路の電源供給端子87と第2インターフェース回路の電源供給端子88と第mインターフェース回路の電源供給端子89と共用電源82の高圧側端子86を接続する。さらに、第mインターフェース回路の電源供給端子91と共用電源83の接地側端子90を接続し、第mインターフェース回路の電源供給端子93から第(2m−2)インターフェース回路の電源供給端子94までと共用電源83の高圧側端子92を接続する。これにより、2つの共用電源82および83から、各インターフェース回路を介して全てのゲートドライバへと電源供給を可能にする。
図31は、ダイオードクランプ型マルチレベル電力変換回路に、図30に示したインターフェース回路をダイオードとコンデンサで構成されるブートストラップ回路で実現したものである。共用電源95から、ブートストラップ回路96を介して第2ゲートドライバに電源を供給し、同様に他の第(m−1)ゲートドライバまでブートストラップ回路を介して電源が供給される。さらに、第(m+1)から第(2m−2)ゲートドライバへは、第mゲートドライバに接続される共用電源97から各段のブートストラップ回路を介して電源を供給する。これにより、ゲートドライバに電力を供給する際に通過するダイオードをレベル数mとは無関係に1つとすることができ、2つの共用電源95および97から全てのゲートドライバへと電源供給を可能にする。
図32は、フライングキャパシタ型マルチレベル電力変換回路に、図30に示したインターフェース回路をダイオードとコンデンサで構成されるブートストラップ回路で実現したものである。共用電源95から、ブートストラップ回路96を介して第2ゲートドライバに電源を供給し、同様に他の第(m−1)ゲートドライバまでブートストラップ回路を介して電源が供給される。さらに、第(m+1)から第(2m−2)ゲートドライバへは、第mゲートドライバに接続される共用電源97から各段のブートストラップ回路を介して電源を供給する。これにより、ゲートドライバに電力を供給する際に通過するダイオードをレベル数mとは無関係に1つとすることができ、2つの共用電源95および97から全てのゲートドライバへと電源供給を可能にする。
(ゲートドライバへの電源供給例8)
図33は、図1に示したインターフェース回路を、共用電源なしで主回路と接続することで、ゲートドライバへ電源を供給するマルチレベル電力変換器ゲートドライブ回路である。第1インターフェース回路の電源供給端子98と第1スイッチの高圧側99を接続し、第2インターフェース回路の電源供給端子100と第2スイッチの高圧側101を接続し、以上同様にして、第(2m−2)インターフェース回路の電源供給端子102と第(2m−2)スイッチの高圧側103を接続する。これにより、共用電源なしで、各インターフェース回路を介して全てのゲートドライバへと電源供給を可能にする。
図34は、ダイオードクランプ型マルチレベル電力変換回路に、図33に示したインターフェース回路をダイオード、ツェナーダイオード、コンデンサ、半導体スイッチで構成される自己給電回路で実現したものである。自己給電回路とは、主回路の半導体スイッチのスイッチングに伴う電位変動により、専用電源を使わずに内部に備えるコンデンサを充電し、ゲートドライバに電力を供給する回路である。半導体スイッチの高圧側104と自己給電回路105を接続し、同様にして全ての半導体スイッチの高圧側と自己給電回路を接続する。これにより、主回路のスイッチングを利用して、共用電源を使わずに全てのゲートドライバへと電源供給を可能にする。
図35は、フライングキャパシタ型マルチレベル電力変換回路に、図33に示したインターフェース回路をダイオード、ツェナーダイオード、コンデンサ、半導体スイッチで構成される自己給電回路で実現したものである。半導体スイッチの高圧側104と自己給電回路105を接続し、同様にして全ての半導体スイッチの高圧側と自己給電回路を接続する。これにより、主回路のスイッチングを利用して、共用電源を使わずに全てのゲートドライバへと電源供給を可能にする。
図36は、カスケード接続型マルチレベル電力変換回路に、図33に示したインターフェース回路をダイオード、ツェナーダイオード、コンデンサ、半導体スイッチで構成される自己給電回路で実現したものである。カスケード接続型マルチレベル電力変換器とは、2つの相から構成される単相フルブリッジ回路の出力端子を直列に接続することで実現するマルチレベル電力変換回路である。半導体スイッチの高圧側104と自己給電回路105を接続し、同様にして全ての半導体スイッチの高圧側と自己給電回路を接続する。これにより、主回路のスイッチングを利用して、共用電源を使わずに全てのゲートドライバへと電源供給を可能にする。
(信号絶縁例1)
図37は、図1に示したインターフェース回路のダイオードクランプ型マルチレベル回路への適用例を示している。このとき、図に示すように、信号源106から共通の電位で出力された信号に、それぞれレベルシフト回路により信号絶縁を取ることで、各ゲートドライバによるスイッチングを可能にする。
図38は、図1に示したインターフェース回路のフライングキャパシタ型マルチレベル回路への適用例を示している。このとき、図に示すように、信号源106から共通の電位で出力された信号に、それぞれレベルシフト回路により信号絶縁を取ることで、各ゲートドライバによるスイッチングを可能にする。
図39は、図1に示したインターフェース回路のカスケード接続型マルチレベル回路への適用例を示している。このとき、図に示すように、信号源106から共通の電位で出力された信号に、それぞれレベルシフト回路により信号絶縁を取ることで、各ゲートドライバによるスイッチングを可能にする。
(信号絶縁例2)
図40は、図1に示したインターフェース回路のダイオードクランプ型マルチレベル回路への適用例を示している。このとき、図に示すように、信号源106から共通の電位で出力された信号に、それぞれ磁気カップリングにより信号絶縁を取ることで、各ゲートドライバによるスイッチングを可能にする。
図41は、図1に示したインターフェース回路のフライングキャパシタ型マルチレベル回路への適用例を示している。このとき、図に示すように、信号源106から共通の電位で出力された信号に、それぞれ磁気カップリングにより信号絶縁を取ることで、各ゲートドライバによるスイッチングを可能にする。
図42は、図1に示したインターフェース回路のカスケード接続型マルチレベル回路への適用例を示している。このとき、図に示すように、信号源106から共通の電位で出力された信号に、それぞれ磁気カップリングにより信号絶縁を取ることで、各ゲートドライバによるスイッチングを可能にする。
なお、本発明は、主回路が複数スイッチから構成される電力変換装置において、複数の各スイッチにそれぞれ接続されるゲートドライバおよびインターフェース回路から構成される専用電源を必要としない個別ゲートドライブ部を備え、前記インターフェース回路にそれぞれ設けられた1つまたは複数の電力供給端子を介して、スイッチ数よりも少ない共用電源又は主回路から前記ゲートドライブ部に電力を供給し、前記ゲートドライブ部に信号を伝達する信号源を備えて、該信号源から各ゲートドライバへの信号を、それぞれ絶縁を取って伝達することを特徴とする電力変換装置であれば、図15、図18、図21、図24、図27、図30、図33に記載した構成の以下の電力変換装置を含むものである。
本発明は、上記主回路が複数スイッチから構成される電力変換装置において、第1スイッチ〜第(2m−2)スイッチからなる前記複数スイッチにより、変換レベル数mのマルチレベル電力変換器を構成し、第1スイッチに接続される第1インターフェース回路は電源供給端子1-aと電源供給端子1-bを備え、第2スイッチに接続される第2インターフェース回路は電源供給端子2-aと電源供給端子2-bを備え、第(2m−2)スイッチに接続される第(2m−2)インターフェース回路は電源供給端子(2m−2)-aと電源供給端子(2m−2)-bを備え、共用電源は高圧側端子と接地側端子を備え、
第1インターフェース回路の電源供給端子1-bと第2インターフェース回路の電源供給端子2-bと第(2m−2)インターフェース回路の電源供給端子(2m−2)-bと共用電源の接地側端子1-bを接続し、第1インターフェース回路の電源供給端子1-aと第2インターフェース回路の電源供給端子2-aと第(2m−2)インターフェース回路の電源供給端子(2m−2)-aと共用電源の高圧側端子とを接続し、1つの共用電源から複数インターフェース回路を通し、各ゲートドライバに電源を供給するゲートドライブを備えたことを特徴とする。
本発明は、上記主回路が複数スイッチから構成される電力変換装置において、第1スイッチ〜第(2m−2)スイッチからなる前記複数スイッチにより、変換レベル数mのマルチレベル電力変換器を構成し、第1スイッチに接続される第1インターフェース回路は電源供給端子1-aと電源供給端子1-bを備え、第2スイッチに接続される第2インターフェース回路は電源供給端子2-aを備え、第3スイッチに接続される第3インターフェース回路は電源供給端子3-aを備え、第(m−1)スイッチに接続される第(m−1)インターフェース回路は電源供給端子(m−1)-aを備え、第mスイッチに接続される第mインターフェース回路は電源供給端子m-aと電源供給端子m-bを備え、第(m+1)スイッチに接続される第(m+1)インターフェース回路は電源供給端子(m+1)-aを備え、第(2m−2)スイッチに接続される第(2m−2)インターフェース回路は電源供給端子(2m−2)-aを備え、共用電源は高圧側端子と接地側端子を備え、
第1インターフェース回路の電源供給端子1−bと共用電源の接地側端子を接続し、第1インターフェース回路の電源供給端子1-aと第2インターフェース回路の電源供給端子2-aと第(m−1)インターフェース回路の電源供給端子(m−1)-aと第mインターフェース回路の電源供給端子m-bと共用電源の高圧側端子とを接続し、第mインターフェース回路の電源供給端子m-aと第(m+1)インターフェース回路の電源供給端子(m+1)-aと第(2m−2)インターフェース回路の電源供給端子(2m−2)-aを接続し、1つの共用電源から複数インターフェース回路を通し、各ゲートドライバに電源を供給するゲートドライブ回路を備えたことを特徴とする。
本発明は、上記主回路が複数スイッチから構成される電力変換装置において、第1スイッチ〜第(2m−2)スイッチからなる前記複数スイッチにより、変換レベル数mのマルチレベル電力変換器を構成し、第1スイッチに接続される第1インターフェース回路は電源供給端子1-aと電源供給端子1-bを備え、第2スイッチに接続される第2インターフェース回路は電源供給端子2-aを備え、第3スイッチに接続される第3インターフェース回路は電源供給端子3-aを備え、第(m−1)スイッチに接続される第(m−1)インターフェース回路は電源供給端子(m−1)-aを備え、第mインターフェース回路は電源供給端子m-aと電源供給端子m-bと電源供給端子m-cを備え、第(m+1)スイッチに接続される第(m+1)インターフェース回路は電源供給端子(m+1)-aを備え、第(2m−2)スイッチに接続される第(2m−2)インターフェース回路は電源供給端子(2m−2)-aを備え、共用電源は高圧側端子と接地側端子を備え、
第1インターフェース回路の電源供給端子1-bと共用電源の接地側端子1-bと第mインターフェース回路の電源供給端子m-cとを接続し、第1インターフェース回路の電源供給端子1-aと第2インターフェース回路の電源供給端子2-aと第(m−1)インターフェース回路の電源供給端子(m−1)-aと第mインターフェース回路の電源供給端子m-bと共用電源の高圧側端子とを接続し、第mインターフェース回路の電源供給端子m-aと第(m+1)インターフェース回路の電源供給端子(m+1)-aと第(2m−2)インターフェース回路の電源供給端子(2m−2)-aとを接続し、1つの共用電源から複数インターフェース回路を通し、各ゲートドライバに電源を供給するゲートドライブ回路を備えたことを特徴とする。
本発明は、上記主回路が複数スイッチから構成される電力変換装置において、第1スイッチ〜第(2m−2)スイッチからなる前記複数スイッチにより、変換レベル数mのマルチレベル電力変換器を構成し、第1スイッチに接続される第1インターフェース回路は電源供給端子1-aと電源供給端子1-bを備え、第2スイッチに接続される第2インターフェース回路は電源供給端子2-aと電源供給端子2-bを備え、第(m−1)スイッチに接続される第(m−1)インターフェース回路は電源供給端子(m−1)-aと電源供給端子(m−1)-bを備え、第mスイッチに接続される第mインターフェース回路は電源供給端子m-aを備え、第(m+1)スイッチに接続される第(m+1)インターフェース回路は電源供給端子(m+1)-aを備え、第(2m−2)スイッチに接続される第(2m−2)インターフェース回路は電源供給端子(2m−2)-aを備え、共用電源は高圧側端子と接地側端子を備え、
第1インターフェース回路の電源供給端子1-bと共用電源の接地側端子1-bを接続し、第1インターフェース回路の電源供給端子1-aと第2インターフェース回路の電源供給端子2-bと第3インターフェース回路の電源供給端子3-bと第(m−1)インターフェース回路の電源供給端子(m−1)-bと第mインターフェース回路の電源供給端子m-aと共用電源の高圧側端子とを接続し、第2インターフェース回路の電源供給端子2-aと第(m+1)インターフェース回路の電源供給端子(m+1)-aとを接続し、第3インターフェース回路の電源供給端子3-aと第(m+2)インターフェース回路の電源供給端子(m+2)-aとを接続し、第(m−1)インターフェース回路の電源供給端子(m−1)-aと第(2m−2)インターフェース回路の電源供給端子(2m−2)-aとを接続し、1つの共用電源から複数インターフェース回路を通し、各ゲートドライバに電源を供給するゲートドライブ回路を備えたことを特徴とする。
本発明は、上記主回路が複数スイッチから構成される電力変換装置において、第1スイッチ〜第(2m−2)スイッチからなる前記複数スイッチにより、変換レベル数mのマルチレベル電力変換器を構成し、
第1スイッチに接続される第1インターフェース回路は電源供給端子1-aと電源供給端子1-bを備え、第2スイッチに接続される第2インターフェース回路は電源供給端子2-aと電源供給端子2-bと電源供給端子2-cを備え、第3スイッチに接続される第3インターフェース回路は電源供給端子3-aと電源供給端子3-bと電源供給端子3-cを備え、第(2m−3)スイッチに接続される第(2m−3)インターフェース回路は電源供給端子(2m−3)-aと電源供給端子(2m−3)-bと電源供給端子(2m−3)-cを備え、第(2m−2)インターフェース回路は電源供給端子(2m−2)-aと電源供給端子(2m−2)-bを備え、共用電源は高圧側端子と第1の接地側端子と第2の接地側端子を備え、
第1インターフェース回路の電源供給端子1-bと共用電源の第2の接地側端子とを接続し、第1インターフェース回路の電源供給端子1-aと第2インターフェース回路の電源供給端子2-cと共用電源の高圧側端子とを接続し、第2インターフェース回路の電源供給端子2-aと第3インターフェース回路の電源供給端子3-cとを接続し、第(2m−4)インターフェース回路の電源供給端子(2m−4)-aと第(2m−3)インターフェース回路の電源供給端子(2m−3)-cとを接続し、第(2m−3)インターフェース回路の電源供給端子(2m−3)-aと第(2m−2)インターフェース回路の電源供給端子(2m−2)-bとを接続し、第2インターフェース回路の電源供給端子2-bと第3インターフェース回路の電源供給端子3-bと第(2m−3)インターフェース回路の電源供給端子(2m−3)-bと第(2m−2)インターフェース回路の電源供給端子(2m−2)-aと共用電源の第1の接地側端子とを接続し、1つの共用電源から複数インターフェース回路を通し、各ゲートドライバに電源を供給するゲートドライブ回路を備えたことを特徴とする。
本発明は、上記主回路が複数スイッチから構成される電力変換装置において、第1スイッチ〜第(2m−2)スイッチからなる前記複数スイッチにより、変換レベル数mのマルチレベル電力変換器を構成し、第1スイッチに接続される第1インターフェース回路は電源供給端子1-aと電源供給端子1-bを備え、第2スイッチに接続される第2インターフェース回路は電源供給端子2-aを備え、第3スイッチに接続される第3インターフェース回路は電源供給端子3-aを備え、第(m−1)スイッチに接続される第(m−1)インターフェース回路は電源供給端子(m−1)-aを備え、第mスイッチに接続される第mインターフェース回路は電源供給端子m-aと電源供給端子m-bを備え、第(m+1)スイッチに接続される第(m+1)インターフェース回路は電源供給端子(m+1)-aを備え、第(2m−2)スイッチに接続される第(2m−2)インターフェース回路は電源供給端子(2m−2)-aを備え、第1の共用電源は第1の高圧側端子と第1の接地側端子を備え、第2の共用電源は第2の高圧側端子と第2の接地側端子を備え、
第1インターフェース回路の電源供給端子1-bと共用電源の接地側端子1-bを接続し、第1インターフェース回路の電源供給端子1-aと第2インターフェース回路の電源供給端子2-aと第(m−1)インターフェース回路の電源供給端子(m−1)-aと第1の共用電源の第1の高圧側端子とを接続し、主回路の第mスイッチの低電位側と第mインターフェース回路の電源供給端子m-bと第2の共用電源の接地側端子2-bとを接続し、第mインターフェース回路の電源供給端子m-aと第(m+1)インターフェース回路の電源供給端子(m+1)-aと第(2m−2)インターフェース回路の電源供給端子(2m−2)-aと第2の共用電源の第2の高圧側端子とを接続し、2つの共用電源から複数インターフェース回路を通し、各ゲートドライバに電源を供給するゲートドライブ回路を備えたことを特徴とする。
本発明は、上記主回路が複数スイッチから構成される電力変換装置において、第1スイッチ〜第(2m−2)スイッチからなる前記複数スイッチにより、変換レベル数mのマルチレベル電力変換器を構成し、第1スイッチに接続される第1インターフェース回路は電源供給端子1-aを備え、第2スイッチに接続される第2インターフェース回路は電源供給端子2-aを備え、第(2m−2)スイッチに接続される第(2m−2)インターフェース回路は電源供給端子(2m−2)-aを備え、主回路の第1スイッチの高電位側と第1インターフェース回路の電源供給端子1-aとを接続し、主回路の第2スイッチの高電位側と第2インターフェース回路の電源供給端子2-aとを接続し、主回路の第(2m−2)スイッチの高電位側と第(2m−2)インターフェース回路の電源供給端子(2m−2)-aとを接続し、共用電源を使わず、主回路から複数インターフェース回路を通し、各ゲートドライバに電源を供給するゲートドライブ回路を備えたことを特徴とする。
複数のスイッチに専用電源を用いないインターフェース回路とゲートドライバにより構成されるゲートドライブ部と共用電源と信号源で構成される電力変換装置。 従来の2レベル三相インバータの構成図。 従来の2レベル単相インバータの構成図。 従来の2レベルDCDCコンバータの構成図。 従来の2レベル三相―三相電力変換器の構成図。 ダイオードクランプ型マルチレベル電力変換回路の三相インバータの構成図。 フライングキャパシタ型マルチレベル電力変換回路の三相インバータの構成図。 カスケード接続型マルチレベル電力変換回路の三相インバータの構成図。 マルチレベル電力変換回路のゲートドライブ回路の従来例の構成図。 二相分の電源供給インターフェース回路の構成図。 三相分の電源供給インターフェース回路の構成図。 共用電源が1つで、インターフェース回路を直列接続する構成図。 ダイオードクランプ型マルチレベル電力変換回路にブートストラップ回路の直列接続によりゲート電源供給をする電力変換装置。 フライングキャパシタ型マルチレベル電力変換回路にブートストラップ回路の直列接続によりゲート電源供給をする電力変換装置。 共用電源が1つで、各インターフェース回路へと並列に接続する構成図。 ダイオードクランプ型マルチレベル電力変換回路にチャージポンプ回路の並列接続によりゲート電源供給をする電力変換装置。 フライングキャパシタ型マルチレベル電力変換回路にチャージポンプ回路の並列接続によりゲート電源供給をする電力変換装置。 共用電源が1つで、各インターフェース回路へと中間段を経由してゲート電源供給をする構成図。 ダイオードクランプ型マルチレベル電力変換回路にブートストラップ回路の並列接続および直列接続によりゲート電源供給をする電力変換装置。 フライングキャパシタ型マルチレベル電力変換回路にブートストラップ回路の並列接続および直列接続によりゲート電源供給をする電力変換装置。 共用電源が1つで、各インターフェース回路へと中間段を経由してゲート電源供給をする構成図。 ダイオードクランプ型マルチレベル電力変換回路にブートストラップ回路の並列接続およびチャージポンプ回路の併用によりゲート電源供給をする電力変換装置。 フライングキャパシタ型マルチレベル電力変換回路にブートストラップ回路の並列接続およびチャージポンプ回路の併用によりゲート電源供給をする電力変換装置。 共用電源が1つで、各インターフェース回路へと分散された中間段を経由してゲート電源供給をする構成図。 ダイオードクランプ型マルチレベル電力変換回路にブートストラップ回路の並列接続および直列接続によりゲート電源供給をする電力変換装置。 フライングキャパシタ型マルチレベル電力変換回路にブートストラップ回路の並列接続および直列接続によりゲート電源供給をする電力変換装置。 共用電源が1つで、インターフェース回路を直列接続する構成図。 ダイオードクランプ型マルチレベル電力変換回路にチャージポンプ回路の直列接続によりゲート電源供給をする電力変換装置。 フライングキャパシタ型マルチレベル電力変換回路にチャージポンプ回路の直列接続によりゲート電源供給をする電力変換装置。 共用電源が2つで、各インターフェース回路へと並列に接続する構成図。 ダイオードクランプ型マルチレベル電力変換回路にブートストラップ回路の並列接続によりゲート電源供給をする電力変換装置。 フライングキャパシタ型マルチレベル電力変換回路にブートストラップ回路の並列接続によりゲート電源供給をする電力変換装置。 共用電源を使わず、インターフェース回路を主回路に接続する構成図。 ダイオードクランプ型マルチレベル電力変換回路の各ゲートドライブ部に自己給電回路を接続することによりゲート電源供給をする電力変換装置。 フライングキャパシタ型マルチレベル電力変換回路の各ゲートドライブ部に自己給電回路を接続することによりゲート電源供給をする電力変換装置。 カスケード接続型マルチレベル電力変換回路の各ゲートドライブ部に自己給電回路を接続することによりゲート電源供給をする電力変換装置。 ダイオードクランプ型マルチレベル電力変換回路の各ゲートドライブ部への信号絶縁をレベルシフト回路により実現する電力変換装置。 フライングキャパシタ型マルチレベル電力変換回路の各ゲートドライブ部への信号絶縁をレベルシフト回路により実現する電力変換装置。 カスケード接続型マルチレベル電力変換回路の各ゲートドライブ部への信号絶縁をレベルシフト回路により実現する電力変換装置。 ダイオードクランプ型マルチレベル電力変換回路の各ゲートドライブ部への信号絶縁を磁気カップリングにより実現する電力変換装置。 フライングキャパシタ型マルチレベル電力変換回路の各ゲートドライブ部への信号絶縁を磁気カップリングにより実現する電力変換装置。 カスケード接続型マルチレベル電力変換回路の各ゲートドライブ部への信号絶縁を磁気カップリングにより実現する電力変換装置。
1 直列接続(主回路)
2 個別ゲートドライブ部
3、9、16、19、28、30、39、43、53、57、64、68、78、82、83、95、97 共用電源
4 信号出力部
10、13〜15、21〜23、25〜27、32、34〜38、45、46、48〜52、59、61〜63、70、72、73、75、76、85、87〜89、91、93、94、98、100、102 電源供給端子
11、20、31、44、58、69、71、84、90 接地側端子
12、24、33、47、60、74、86、92 高圧側端子
17 ダイオード
18、66、67 コンデンサ
29、55、79 チャージポンプ回路
40、54、65、96 ブートストラップ回路
80 半導体スイッチ
81 信号発生器
105 自己給電回路
106 信号源

Claims (3)

  1. 第1スイッチ〜第(2m−2)スイッチからなる(2m−2)個のスイッチが直列接続されて構成された、変換レベル数mの主回路と、
    前記第1スイッチ〜前記第(2m−2)スイッチに1対1に対応して接続された第1ゲートドライバ〜第(2m−2)ゲートドライバと、前記第1スイッチ〜前記第(2m−2)スイッチ及び前記第1ゲートドライバ〜第(2m−2)ゲートドライバにそれぞれ1対1に対応して接続された、各々第1及び第2の電源供給端子を備える第1インターフェース回路〜第(2m−2)インターフェース回路とから構成される専用電源を必要としない個別ゲートドライブ部と、
    高圧側端子と接地側端子とを備える一つの共用電源と、
    前記第1ゲートドライバ〜前記第(2m−2)ゲートドライバに、それぞれ絶縁をとって別々に信号を供給する信号出力部と
    有し、
    前記第1インターフェース回路は単一の第1コンデンサから構成され、かつ、前記第2インターフェース回路〜前記第(2m−2)インターフェース回路はそれぞれブートストラップ回路により構成され、
    前記個別ゲートドライブ部は、
    前記第1コンデンサの一端と前記第1インターフェース回路の第1の電源供給端子と前記第2インターフェース回路を構成する前記ブートストラップ回路内の第2ダイオードのアノードに接続された第1の電源供給端子とを前記共用電源の高圧側端子接続、かつ、前記第1コンデンサの他端を前記共用電源の接地側端子に接続し、j番目(ただし、j=2〜2m−3)の第jインターフェース回路を構成するブートストラップ回路内の第jダイオードのカソードと第jコンデンサと第jゲートドライバの電源入力との接続点に接続された第2の電源供給端子を第(j+1)インターフェース回路を構成するブートストラップ回路内の第(j+1)ダイオードのアノードに接続された第1の電源供給端子に接続することにより、
    前記共用電源から前記第1インターフェース回路〜前記第(2m−2)インターフェース回路を通して対応して接続された前記第1ゲートドライバ〜前記第(2m−2)ゲートドライバへ電源を別々に供給する構成であり、
    前記主回路と前記個別ゲートドライブ部とを2並列又は3並列接続し、単相又は三相のマルチレベル電力変換器の各相を構成するとともに、前記共用電源を前記2並列又は3並列接続された前記主回路と前記個別ゲートドライブ部とでそれぞれ共用する構成としたことを特徴とする電力変換装置。
  2. 前記主回路は、ダイオードクランプ型マルチレベル電力変換回路であることを特徴とする請求項1記載の電力変換装置。
  3. 前記主回路は、フライングキャパシタ型マルチレベル電力変換回路であることを特徴とする請求項1記載の電力変換装置。
JP2008013911A 2008-01-24 2008-01-24 電力変換装置 Expired - Fee Related JP5532192B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2008013911A JP5532192B2 (ja) 2008-01-24 2008-01-24 電力変換装置
US12/320,355 US8363441B2 (en) 2008-01-24 2009-01-23 Power conversion apparatus with M conversion levels having an individual drive unit that does not require a dedicated power supply

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008013911A JP5532192B2 (ja) 2008-01-24 2008-01-24 電力変換装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2013237880A Division JP2014033614A (ja) 2013-11-18 2013-11-18 電力変換装置

Publications (2)

Publication Number Publication Date
JP2009177951A JP2009177951A (ja) 2009-08-06
JP5532192B2 true JP5532192B2 (ja) 2014-06-25

Family

ID=40930959

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008013911A Expired - Fee Related JP5532192B2 (ja) 2008-01-24 2008-01-24 電力変換装置

Country Status (2)

Country Link
US (1) US8363441B2 (ja)
JP (1) JP5532192B2 (ja)

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4654423B2 (ja) * 2008-07-22 2011-03-23 独立行政法人産業技術総合研究所 電力変換装置
JP4720941B1 (ja) * 2010-01-18 2011-07-13 ダイキン工業株式会社 電力変換装置
JP5343904B2 (ja) 2010-03-23 2013-11-13 住友電気工業株式会社 半導体装置
DE102010029370A1 (de) * 2010-05-27 2011-12-01 Siemens Aktiengesellschaft U-Boot-Propulsionsantriebssystem
US9515617B2 (en) 2010-10-27 2016-12-06 Merus Audio Aps Audio amplifier using multi-level pulse width modulation
US9281776B2 (en) * 2011-01-31 2016-03-08 Mitsubishi Electric Corporation Power conversion apparatus including different voltage-type bridge circuits
KR101939662B1 (ko) * 2011-06-14 2019-01-18 인피니언 테크놀로지스 오스트리아 아게 전력 트랜지스터 게이트 드라이버
JP5639978B2 (ja) * 2011-09-27 2014-12-10 日立オートモティブシステムズ株式会社 自動車用電力変換制御装置
US9293284B1 (en) * 2011-11-22 2016-03-22 Lockheed Martin Corporation Soft-switching gate control
JP5642294B2 (ja) * 2011-12-02 2014-12-17 三菱電機株式会社 電力変換装置
JP2013158093A (ja) * 2012-01-27 2013-08-15 Fuji Electric Co Ltd 3レベル電力変換装置
JP5936037B2 (ja) * 2012-02-06 2016-06-15 矢崎総業株式会社 均等化装置
KR101946006B1 (ko) * 2012-03-14 2019-02-08 삼성전자주식회사 전력 관리 칩 및 이를 포함하는 전력 관리 장치
US9000829B2 (en) * 2012-04-16 2015-04-07 International Rectifier Corporation System on chip for power inverter
US9564862B2 (en) * 2012-04-30 2017-02-07 Merus Audio Aps Class D audio amplifier with adjustable loop filter characteristics
JP6040582B2 (ja) 2012-06-14 2016-12-07 富士電機株式会社 マルチレベル電力変換回路の保護制御方式
JP6111541B2 (ja) 2012-07-09 2017-04-12 富士電機株式会社 マルチレベル電力変換回路の制御方式
JP6025128B2 (ja) * 2012-09-13 2016-11-16 国立研究開発法人産業技術総合研究所 マルチレベル電力変換回路および装置
KR101412875B1 (ko) * 2012-10-04 2014-07-02 삼성전기주식회사 게이트 구동 회로 및 이를 갖는 인버터
WO2014088551A1 (en) 2012-12-04 2014-06-12 Otis Elevator Company Gate drive power supply for multilevel converter
JP2016059084A (ja) * 2013-02-04 2016-04-21 新電元工業株式会社 プリチャージ回路
US9608512B2 (en) 2013-03-15 2017-03-28 Maxim Integrated Products, Inc. Soft start systems and methods for multi-stage step-up converters
JP6146130B2 (ja) * 2013-05-21 2017-06-14 富士電機株式会社 電力変換装置のゲート駆動電源供給回路
JP6198828B2 (ja) 2013-07-24 2017-09-20 三菱電機株式会社 半導体スイッチ回路
EP3484032B1 (en) * 2013-08-01 2020-03-04 Mitsubishi Electric Corporation Gate-power-supply device and semiconductor circuit breaker using same
KR101768256B1 (ko) * 2013-08-29 2017-08-14 엘에스산전 주식회사 듀얼 구조의 파워 셀을 구비하는 인버터
US9774241B2 (en) 2013-09-10 2017-09-26 National Institute Of Advanced Industrial Science And Technology Power conversion circuit and device
JP6142751B2 (ja) * 2013-09-26 2017-06-07 富士電機株式会社 フライングキャパシタ形マルチレベル電力変換回路
JP2014033614A (ja) * 2013-11-18 2014-02-20 National Institute Of Advanced Industrial & Technology 電力変換装置
JP6158125B2 (ja) * 2014-03-20 2017-07-05 株式会社東芝 電力変換装置
JP6334336B2 (ja) * 2014-09-08 2018-05-30 株式会社東芝 電力変換装置
US20160189887A1 (en) * 2014-12-31 2016-06-30 Infineon Technologies Austria Ag Bidirectionally blocking electronic switch arrangement
JP6342063B2 (ja) * 2015-03-26 2018-06-13 三菱電機株式会社 電力変換装置
FR3035280B1 (fr) * 2015-04-14 2018-10-05 Stmicroelectronics International N.V. Circuit de commande d'un convertisseur dc-dc
US9331679B1 (en) 2015-05-17 2016-05-03 Freescale Semiconductor, Inc. High-speed flying-cap level shifter
US10090763B1 (en) * 2017-06-19 2018-10-02 Dialog Semiconductor (Uk) Limited Multi-level buck converter having a regulated flying capacitor voltage used for high-side drive
DE102017117031A1 (de) 2017-07-27 2019-01-31 Dr. Ing. H.C. F. Porsche Aktiengesellschaft Nachladeschaltung für modulare Multilevelkonverter
JP6866959B2 (ja) * 2018-07-10 2021-04-28 株式会社村田製作所 スイッチング回路
JP6919771B2 (ja) * 2018-10-22 2021-08-18 株式会社村田製作所 3レベルコンバータ
WO2020090768A1 (ja) * 2018-11-01 2020-05-07 株式会社村田製作所 スイッチングコンバータ
WO2021131863A1 (ja) * 2019-12-27 2021-07-01 株式会社村田製作所 スイッチング回路
CN112688563B (zh) * 2020-12-29 2023-03-31 阳光电源股份有限公司 一种桥式级联系统

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6070980A (ja) * 1983-09-27 1985-04-22 Matsushita Electric Ind Co Ltd インバ−タ装置の駆動回路
JPH01129780A (ja) * 1987-11-12 1989-05-23 Fuji Electric Co Ltd 半導体素子の駆動回路
JP3217391B2 (ja) * 1991-07-01 2001-10-09 株式会社東芝 電力変換装置
JP3133166B2 (ja) * 1992-09-17 2001-02-05 株式会社東芝 ゲート電力供給回路
JP3180571B2 (ja) * 1994-08-09 2001-06-25 三菱電機株式会社 半導体スイッチのゲートドライブ回路
US5943229A (en) * 1998-06-02 1999-08-24 Abb Power T&D Company Inc. Solid state transformer
SE521885C2 (sv) * 2001-04-11 2003-12-16 Abb Ab Strömriktare
EP1750361A1 (en) * 2005-08-03 2007-02-07 ABB Research Ltd Multilevel converter arrangement and use thereof
JP2007325480A (ja) * 2006-06-05 2007-12-13 National Institute Of Advanced Industrial & Technology パワー集積化回路
US8289742B2 (en) * 2007-12-05 2012-10-16 Solaredge Ltd. Parallel connected inverters
US20090296433A1 (en) * 2008-05-29 2009-12-03 General Electric Company Circuit and topology for very high reliability power electronics system

Also Published As

Publication number Publication date
US20090195068A1 (en) 2009-08-06
JP2009177951A (ja) 2009-08-06
US8363441B2 (en) 2013-01-29

Similar Documents

Publication Publication Date Title
JP5532192B2 (ja) 電力変換装置
Forouzesh et al. Step-up DC–DC converters: a comprehensive review of voltage-boosting techniques, topologies, and applications
US10644503B2 (en) Coupled split path power conversion architecture
US8514596B2 (en) System interconnection inverter with bypass path
KR101314975B1 (ko) 인버터용 격리 회로
US5841645A (en) Multi-level inverter with low loss snubbing circuits
CN102403914B (zh) 模块开关、电换流器和用于驱动电换流器的方法
Suresh et al. Investigation on cascade multilevel inverter with symmetric, asymmetric, hybrid and multi-cell configurations
KR101698940B1 (ko) 전력 전자 컨버터
RU2652690C2 (ru) Модульный многоточечный вентильный преобразователь для высоких напряжений
WO2020000091A1 (en) Modular multi-level dc/dc converter with current-shaping
JP6232944B2 (ja) マルチレベル電力変換装置
US20070279957A1 (en) Power integrated circuit
KR20110110805A (ko) Dc/dc-변환기 및 ac/dc-변환기
KR20080109908A (ko) 감소된 스위칭 손실 및 증가된 수명을 갖는 공간절약형 인버터
JPWO2011033698A1 (ja) 電力変換装置
JP2014033614A (ja) 電力変換装置
US9350266B2 (en) Power supply circuit for gate driving circuit of a power converter
JP5792903B2 (ja) 電力変換装置
US20210067044A1 (en) Flying capacitor multilevel converters for anode supplies in hall effect thrusters
EP0588635A1 (en) Gate power supply circuit
Zhao et al. Design of a medium voltage solid-state transformer based on modular AC-AC resonant converter and an input-series-output-parallel architecture
WO2016105272A1 (en) Balancing circuit and inverter comprising the same
Kim et al. High voltage pulsed power modulator with high reliability and fast switching speed for medical lasers
EP3491728A1 (en) Multilevel resonant dc-dc converter

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110124

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20121226

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130122

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130322

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130917

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140408

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140408

R150 Certificate of patent or registration of utility model

Ref document number: 5532192

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees