JP5048203B2 - ホストと順次通信する複数の取り外し可能な不揮発性メモリ・カード - Google Patents
ホストと順次通信する複数の取り外し可能な不揮発性メモリ・カード Download PDFInfo
- Publication number
- JP5048203B2 JP5048203B2 JP2002520082A JP2002520082A JP5048203B2 JP 5048203 B2 JP5048203 B2 JP 5048203B2 JP 2002520082 A JP2002520082 A JP 2002520082A JP 2002520082 A JP2002520082 A JP 2002520082A JP 5048203 B2 JP5048203 B2 JP 5048203B2
- Authority
- JP
- Japan
- Prior art keywords
- card
- host
- data
- sockets
- command
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
- G06F13/1694—Configuration of memory controller to different memory types
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0646—Configuration or reconfiguration
- G06F12/0653—Configuration or reconfiguration with centralised address assignment
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0646—Configuration or reconfiguration
- G06F12/0653—Configuration or reconfiguration with centralised address assignment
- G06F12/0661—Configuration or reconfiguration with centralised address assignment and decentralised selection
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/387—Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4234—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
- G06F13/4239—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with asynchronous protocol
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/20—Employing a main memory using a specific memory technology
- G06F2212/202—Non-volatile memory
- G06F2212/2022—Flash memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0052—Assignment of addresses or identifiers to the modules of a bus system
Description
【発明の属する技術分野】
本発明は、電子回路カードと、ホスト装置に配線される1つ以上のカード・ソケットを有するシステムにおけるそれらの使用とに関し、特に、フラッシュEEPROM(電気的に消去可能でプログラマ可能なリード・オンリー・メモリ)等のかなりの量の書き直し可能な不揮発性メモリを包含する小型カプセル入りカードおよびそれらが並列カード・ソケットに取り外し可能に挿入されたときに動作するシステムに関する。
【0002】
【従来の技術】
パーソナルコンピュータ、ノートブック型コンピュータ、パーソナルエレクトロニックアシスタント、セルラー電話機、カメラおよびその他の取り外しできるデータ記憶装置を必要とする電子装置からの数メガバイトのデータを蓄積するために不揮発性半導体フラッシュEEPROMシステムを包含する小型カードが普及している。その様なメモリ・カードのアプリケーションは急速に増えつつあり、現在はインターネットからダウンロードされた音楽を蓄積するために使用されている。音楽データは、普通は、良く知られているMP−3アルゴリズムによるなどして圧縮された形でインターネットを介して伝送され、後にアナログ演奏装置で解凍され再生されるようにカード上にその圧縮された形で蓄積される。メモリ・カード・スロット(ソケット)を有する非常に小型の電池給電式携帯用プレーヤーが普及し始めている。インターネットの帯域幅およびそれへの接続が増大し、メモリ・カードの記憶容量が増大し、そしてデータ圧縮アルゴリズムの効率が向上するので将来はビデオおよびその他の大容量データを蓄積したり転送したりするのにその様なカードを用いるようになるであろう。
【0003】
これらのおよびその他のアプリケーションに特に適するカードは、長さが32ミリメートル、幅が24ミリメートル、そして厚さが1.4ミリメートルに過ぎないマルチメディアカード(“MMC”)である。MMCのための物理的および電気的仕様は、カリフォルニア州クパチーノのマルチメディアカード協会(MultiMediaCard Association(“MMCA”))により随時更新され刊行される“マルチメディアカード・システム仕様”において与えられている。この仕様の、それぞれ1999年6月付けおよび2000年1月付けのバージョン2.11版および2.2版は、この言及によりここに明確に取り入れられている。単一のカードで64メガバイトにおよぶいろいろな記憶容量を有するMMC製品が、本願の譲受人であるカリフォルニア州サニーベールのサンディスク コーポレーションから現在入手できる。それらの製品は、サンディスク コーポレーションにより刊行された2000年4月付けの“マルチメディアカード製品マニュアル”改訂2版に記載されており、このマニュアルはこの言及によりここに明確に取り入れられる。該MMC製品の電気的動作の一定の局面も、共に1998年11月4日に出願され、サンディスク コーポレーションに譲渡された、トーマス N.トゥームおよびミッキー・ホルツマンの同時係属特許出願第09/185,649号および第09/186,064号に記載されている。物理的なカード構造およびその製造方法が、サンディスク コーポレーションに譲渡された米国特許第6,040,622号に記載されている。これらの両方の特許出願および特許もこの言及によりここに明確に取り入れられる。
【0004】
MMC製品は、1つはデータの転送のため、1つはコマンドを受け取って応答(状態指示)を送るため、1つはクロック信号を受け取るため、そして3つは電力を受け取るため、合計6つの電気接点だけを使用するシリアル・インタフェースを有する。将来の使用のために1つの予備の接点が含まれている。少数の接点は、ホスト・システム、特に携帯用のもの、との該カードの使用を簡単にすると共に、該カードのサイズを小さくすることを可能にする。もちろん、種々のフォーマットを有する他のもっと大きなメモリ・カードで行われているように複数の接点を通して並列にデータを転送するのとは対照的に、該カードへそして該カードからデータを転送できる速度は単一のデータ接点の使用によって与えられたクロック周波数については限られている。ホスト・システムは、しばしば、2つ以上のMMC製品を同時に使用するために2つ以上のソケットを提供する。複数の挿入されたメモリ・カードの全てのデータ接点は1つのラインによってホスト・プロセッサに接続され、全てのコマンド/応答接点は同様にホスト・プロセッサに1つのラインによって接続され、そしてカードの全てのクロック接点は一緒に共通のクロック源に接続される。
【0005】
ホストは、システム初期化ルーチンの一部として、複数のシステム・ソケットに挿入されたどのカードにも特有のアドレスを割り当てることを要求される。特有のカード識別(“CID”)番号がその製造業者によって、それがホストにより読出され得るように、各カードのレジスタに蓄積されるが、その番号は非常に大きなバイナリー・サイズを有する。カードのアドレスは各コマンドに先行するか、或いは、例えば、単一のコマンド/応答ラインを介して全てのカードに送られる他のアーギュメントに含まれるので、非常に大きなアドレスの使用は複数のカード・システムの動作を顕著に遅くすることがある。典型的なシステムで使用されるほんの数個のカードをアドレス指定するために長い製造業者識別子の伝送は不要である。例えば、2つのカードをアドレス指定するには1ビットが、4つまでのカードには2ビットが、必要であるに過ぎない。従って、初期化時に、小さな相対カード・アドレスが、相対カード・アドレス・レジスタ(“RCA”)と称される、この目的のために設けられている内部カード・レジスタに書込まれる。
【0006】
ホストが最初に各カードをアドレス指定してその様なアドレスを割り当てることができるように、ホストは、全てのカードからのビットの組み合わせが1つのカードを除いて他の全てのカードが不活性となるという結果を与えるまで、システムの全てのカードにそれらの製造業者識別コードを1ビットずつ同時に送るように命じる。その後、相対アドレスがホストにより、その残っている1つのカードのRCAに書込まれ、その後、このプロセスは、どのカードにも特有の小さなアドレスが与えられるまで、残っているカードのために反復される。これらのアドレスは、後にホストがシステム内の該カードに個別にアクセスするためにホストにより使用される。この初期化手法はシーメンス・アクチエンゲゼルシャフトの特許協力条約(“PCT”)国際公開第WO97/38370号にさらに開示されており、この公開公報はこの言及によりここに明確に取り入れられる。
【0007】
128メガバイトの単一カード・データ記憶容量を有するMMC製品が近い将来に市販されると期待されている。この大容量およびそれ以上が、MMC製品より大きな他のフラッシュEEPROMカードで現在市販されている。現在のMP3圧縮アルゴリズムを使用して、1時間以上の音楽を1つの128メガバイト・カードに蓄積することができる。そして、その様なカードの記憶容量がさらに増大するにつれて、且つ/または圧縮アルゴリズムがデータ・ファイルのサイズをさらに小さくするにつれて、もっと長い時間の音楽やその他のタイプのディジタル・データを個々のカードに蓄積することができるようになる。小型の不揮発性メモリ・カードを使用する種々の方法が考慮されているので、それらの構造およびインターネットでの使用、並びに単一のカード・ソケットを有するホスト・システムおよび2つ以上のソケットを持っていて2つ以上のメモリ・カードを同時に利用するホストでのそれらの使用の柔軟性および効率性を最大にすることが望ましい。
【0008】
(発明の開示)
新しい不揮発性メモリ・カードが開発されており、それは、他の改良事項の中でも、カードとのデータ転送速度を増大させる電気接点を追加すると共にシステムの複数のカードの各々に相対アドレスを割り当てる方法を変更する。この新しい製品はセキュア・ディジタル(“SD”)メモリ・カードと称され、本発明のいろいろな局面を具現化するカードの具体的な例である。SDカードのサイズおよび形状は平面図ではMMCと同じにされるのが好ましいけれども、SDカードの厚さは、MMCと同じ1.4ミリメートルであっても良いし、或いはMMCのそれより大きくされても良く、一例は2.1ミリメートルでSDカードの外部接点は僅かにへこまされる。SDカードは追加の外部電気接点を包含するけれども、SDカードを受け入れるように設計されているソケットがMMCカードも受け入れるようにするために他の接点の位置はMMCカードのそれと同じである。SDカードとの電気的インタフェースは、両方のタイプのカードを収容するためにホストの動作に変更を殆ど加えなくて済むようにするために、さらに、上記で参考として引用されたその仕様のバージョン2.11に記載されているMMC製品と、大体、後戻り両立するようにされる。
【0009】
本発明の一つの局面に従って、ホスト・システムとカードとは、複数のSDカード、または同様のホスト・インタフェースを有する他の電子回路カードの各々に、今MMC製品のために必要な時間より短い時間で相対アドレスを割り当てさせるように、修正される。具体的には、別のコマンド/応答ラインがホストとシステムのカード・ソケットの各々との間に接続される。ホストは、システム初期化時に、カードの個々のコマンド/応答ラインを介してホストと各カードとの間の通信によりカードへの特有の相対アドレスの割り当てを制御する。しかし、この初期化後に、ソケットのコマンド/応答ラインの全ては互いに接続されて、ホストはMMCと同じように単一のコマンド/応答ラインを通して全てのカードと通信する。従って、MMCは、初期化後のその動作のこの局面においては依然としてSDカードと両立する。MMC製品のコマンド/応答接点に接続されているオープンドレイン回路を無くすことによってSDカードは簡単化される。この新手法の一時性は、全てのカード・ソケットが単一の共通コマンド/応答ラインに配線で接続されているシステムを、該共通コマンド/応答ラインを介して個々のカードとの通信のためにホストによって後に使用される相対アドレスで各カードを初期化する限られた目的のために固定通信システムに改造する。チップ選択ラインを各ソケットに付け加えることなどによってカードを個別にアドレス指定する他の手法は、SDカードと、それらとのホスト・インタフェースとに対する更なる修正を必要とするので、MMC製品は修正されたシステムでは使用され得ない。
【0010】
本発明のもう一つの局面に従って、SDカードは、MMC製品で使用される単一のデータ接点の代わりに、2つ以上のデータ接点を有する。そのとき、ホストとアドレス指定されたカードとの間で同時に2ビット以上のデータを転送するためにホスト・プロセッサと各カード・ソケットとの間に2つ以上のデータ・ラインが包含される。ホストにより読出し可能な情報が、そのカードのデータ接点の数を示すために、各カードに永久的に蓄積される。このとき、ホストは、それとそのカードとの間で該カードが支援する全ての利用可能なデータ・ラインを通してデータを転送するように適応する。ホストはいろいろな数の共通する複数のデータ・ラインを介して自分自身といろいろなカードとの間でデータを転送できるので、複数のカード・システムのカードが全て同じ数のデータ接点を持つ必要はない。修正されたシステムは、複数のデータ・ラインのうちの1つだけを介してデータを転送することにより、現存するMMC製品で動作することができる。異なる数のデータ接点を有するカードを入れ替えることができ、また、ホストは、その特性を読出して、そのカードが接続された該システムのデータ・ラインの全てを介するデータ転送を構成することによりその新しいカードに順応するので、本発明のこの局面は単一カード・ソケットを有するシステムにも応用されることができる。
【0011】
本発明の別の局面に従って、一度に1ビット等の一定数の連続するデータ・ビットを複数のデータ・ラインの各々を通して順次交互に向け、その後にその複数のラインからのデータ・ストリームを該複数のラインからのデータ・ビットの逆結合を実行することによって復元することによって、1ビット幅ストリームなどのシリアル・データ・ストリームが2つ以上のデータ経路(ライン)を通して並列に伝送される。変動する数のデータ・ラインに適応することが必要であるとき、特にカード上のデータ・ピンの数(1本から何らかの倍数、例えば4本まで、変動することのある数)に等しい数のデータ・ラインを介してホストと特定のメモリ・カードとの間でデータが伝送されるとき、この手法は有益である。1つの特定の実施形態では、ホストは、アドレス指定されたカード内のレジスタからホストとそのカードとの間でデータの伝送が始まる前にその数を読出すことによって、データ・ラインの数に適応する。
【0012】
上述した局面の各々を単独で利用することもでき、或いは改良された電子カード・システムにおいてそれらを組み合わせることもできる。本発明は、ホストと複数のメモリ・カードとの間のシリアル通信とそれらの間での固定通信とを、それらの間のシリアル通信だけを使用する既存システムとの両立性を維持しながら、システムの性能および柔軟性を改良する形態で組み合わせることを含む。
【0013】
本発明の付加的な特徴および利点は、その特定の実施形態についての以下の説明に包含されており、この説明は添付図面と関連させて考慮されるべきである。
【0014】
【発明の実施の形態】
MMC製品およびシステムについての説明
図1を参照すると、上述の従来の技術の欄で説明されたタイプの現存するMMCカード10はソケット20のスロット19に挿入可能である。カード10は、該カードの表面においてその短いエッジのうちの1つに沿って延在する7つの電気接点11〜17の列を包含している。ソケット20は、それぞれのライン21〜27に接続されている7つの填め合い接点ピン1〜7を包含している。カード接点12は、ホストからコマンド信号を順次受け取って応答(状態信号)をホストに順次送る。従って、填め合いソケット・ピン2はコマンド/応答(“CMD”)ライン22と接続されている。シリアル・データはその不揮発性メモリに蓄積されるべくカード接点17を通して受信され、そして、シリアル・データは該メモリから読出されるときに接点17を通して送られる。カード接点17と填め合うソケット・ピン7に接続されているライン27は、該ソケットのシリアル・データ(“DAT”)ラインである。これらの2つのライン22および27は、ソケット・ピン5を通してカード接点15と接続されているクロック信号入力ライン25と共に、ホスト・コンピュータとの、またはカード10内のメモリ・システムを動作させるための他の装置とのインタフェースを提供する。3つのカード接点13,14および16は、ホスト・システムまたは装置から動作電圧を受け取り、それぞれのソケット・ピン3,4および6を通して外部ライン23(“Vss”)、24(“Vdd”)および26(“Vss2 ”)に接続されている。カード接点11、従って、ソケット・ピン1およびライン21は、使用されないけれども、考えられる将来の使用のために包含された。
【0015】
各MMCカード10内のメモリおよびコントローラ・システムの関連する部分が図2に示されている。フラッシュEEPROMセルのアレイ31は、デジタル・データの不揮発性蓄積を提供する。コントローラ33は、アレイ31の動作を管理すると共にカード接点12〜17を通してホスト・システムとインタフェースする。接点17を通して順次受け取られたデータは、レジスタ35に書込まれ、データ蓄積バッファ・メモリ36へ、バッファ36からコントローラ33へ、次にメモリ・セル・アレイ31へ並列に転送されてそこに蓄積される。逆に、メモリ・セル・アレイ31から読出されたデータは、コントローラ33によりバッファ36へ並列に、そしてバッファ36から並列にレジスタ35へ転送される。読出されたデータは次にカード接点17を通してレジスタ35の外へ順次転送される。
【0016】
同様に、ホストからのコマンドは、接点12を通して順次送られてレジスタ37に蓄積され、次にコントローラ33によって並列に読出される。状態情報は、コントローラ33によってレジスタ39に並列にロードされ、その後にカード接点12を通して順次読出される。従って、この様にして転送されるコマンドおよび応答のタイプは多数ある。例えば、もしホストがデータをアレイ31に書込みたいならば、それはCMDライン22を通して書込みコマンドを送り、次に、書込まれるべきデータがDATライン27を通して送られる。命令された書込み動作が完了した後、コントローラ33はその状態指示をレジスタ39に書込み、その後、ホストはその状態を読出してその命令された動作が完了していることを確認することができる。
【0017】
他の数個のレジスタがMMCカード10に設けられ、そのうちの3個が図2に示されている。メモリ・カード識別CIDレジスタ41は、ユーザにより書き直されることはできなくて、各カードに特有の識別子をホストに提供するために読出し専用である。相対カード・アドレス・レジスタRCA42は、マルチカード・システムにおいて初期化時にホストにより、そして該カードがシステムに追加されまたは交換されるときに、後に共通CMDライン22上のコマンドがそのカードへのものであるか否か判定するために各カードにより使用されるアドレスを書込まれる。相対アドレスは、特有のアドレスを持つ必要のあるシステム内のカードの数により、数ビットの長さであればよい。これは、CIDレジスタ41に蓄積される製造業者の特有の識別子より遙かに短いので、その使用はカードをアドレス指定する動作を高速化する。ホストからの各コマンドは該システム内の1つのカードのRCAレジスタ42に前もって書込まれてあった相対アドレスを伴い或いは包含しており、そのカードは応答して該コマンドを実行するが、他の相対アドレスがそのRCAレジスタ42に書込まれている該システムの他のカードは応答しない。
【0018】
カード特有データ・レジスタ43(“CSD”)は、データ・フォーマット、データ・アクセス特性についての情報と、特定のメモリ・アレイ31およびコントローラ33の類似情報とを包含する。このデータの殆どは、製造業者によって書込まれ、ユーザによって書き直されることはできない。CSDレジスタ・データは、システムのカードと通信するときにそのパラメータをセットするためにホストにより使用され、転送されるデータのフォーマット、そのデータがどの様にアクセスされるか、等の事柄を含んでいる。
【0019】
その様なメモリ・システムが図3に示されており、そこでは、パーソナルコンピュータ、手持ち式オーガナイザ、デジタルカメラ、オーディオ再生システム、或いは類似タイプの装置であることのできるホスト装置51は、ライン22〜27を介して、それぞれのMMCカード59,61および63を受け入れる複数のカード・ソケット53,55および57と接続されている。その様なマルチカード・システムはその様なソケットを少なくとも2つ、そしてしばしばそれよりもっと多くを、包含する。上述されたように、コマンドおよび応答は、システム内の各々のソケットのピン2と接続されている単一のCMDライン22を介して伝えられる。ソケットに挿入されたカード59,61または63のうちの1つのRCAレジスタ42(図2)に蓄積されている特有の相対アドレスは、それらのカードのうちの、該コマンドを受け取ってそれに対して作用するべき1つだけをアドレス指定するために、該コマンドと共にまたはその一部分として、ホスト51により送られる。同様に、データは、各々のソケットのピン7と接続されている単一のDATライン21を介してホストとカードとの間で転送される。定周波数クロック信号も単一のライン25を介してホストから各ソケットのピン5へ接続されている(図3には示されていない)。MMC仕様は、クロックが20メガヘルツまでであることを要求している。
【0020】
各カードのRCAレジスタ42に特有の相対アドレスを書込むためにホストにより現在使用されている手法は、何らかの相対アドレスが存在する前にホストがそれらを一度に一つアドレス指定することを可能にするために各カード内の回路構成を使用する。ホストは、各カードのCIDレジスタ41に永久的に書込まれているその製造業者の識別番号を一度に1ビットずつ読出すように各カードに命令する。各カードは、その識別コードの1ビットに従ってオープンドレイン回路を通して共通コマンドおよび応答ライン22の電圧に影響を及ぼす傾向がある。もしそのライン電圧が、読出されたビット値により生じさせられるであろうものとは違っているならば、カードは不活性状態に転換する。該カードのうちの1つだけが依然として接続されているとホストが判定したとき、それはコマンドおよび応答ライン22を通して特有の相対アドレスをそのカードのRCAレジスタ42に書込む。すると、このカードは自分自身をコマンドおよび応答ライン22から切り離し、そして該プロセスは、システム内のどのカードのCIDレジスタにも特有の相対アドレスが書込まれるまで、残っているカードのために続く。
【0021】
SDカードおよびシステムについての説明
複数のコマンド/応答ラインの使用
カードの内部回路構成を顕著に変更することを必要とせずに個々のアドレスを複数のカードに割り当てることを容易にする修正されたシステムが図4に示されており、ここで図1〜3のそれと共通のエレメントには同じ参照番号が与えられている。ホスト51’は、ホスト51(図3)と似ているけれども、メモリ・カードのコマンド/応答ラインと異なるようにインタフェースするコントローラ52を含む。各々のソケットのピン2に共通のコマンドおよび応答ラインが接続される代わりに、別々のライン71,73および75がそれぞれのソケット53,55および57のピン2に接続されている。別々のコマンド/応答ライン71,73および75の各々は、回路69内のホストからの制御信号に応答してコントローラ52の単一のコマンド/応答ライン67を個々のライン71,73および75の間で切り換えるスイッチング論理65の一出力である。スイッチング論理65の許容される接続が図5A〜Dに示されている。スイッチング論理65は、図5A〜Cに示されているように、個々のソケットのコマンド/応答ライン71,73または75のうちのいずれか1つをそれ自身によりライン67にそれぞれ接続させるべく選択することができる。これらの場合のいずれにおいても、信号は論理65を通してライン67とライン71,73,75等のうちの選択された1つとの間で両方向に進む。図5Dに示されているもう一つの接続では、ライン71,73,75等の全ては、ホストが全てのカード・ソケットにコマンドを同時に放送できるように、一緒にライン67に接続される。しかし、ホストがカードから応答を受け取るときには論理65は一度に唯一のカード・ソケットのコマンド/応答ラインだけがライン67に接続されることを好ましくは許す。もちろん、個々の3つのソケットのコマンド/応答ラインが示されているけれども、システムがカード・ソケットを2つだけ包含するならば2つのその様なラインが使用される。もしシステムが4つ以上のカード・ソケットを包含するならば、4つ以上のコマンド/応答ラインが、各ソケットに1つずつ、使用される。
【0022】
図4のシステムのソケットに挿入された各カードのRCAレジスタに特有の相対アドレスを書込むためにシステムによって実行されるステップが図6に示されている。このルーチンは、システムがパワーアップされるときまたはその他の方法で初期化されるときに実行される。それは、新しいカードがソケットに挿入されたときにも、そのカードに関してだけ、初期化後に実行される。カードが挿入されまたは取り外されるときにホストに警告するために独立のカード検出回路(図示せず)がホスト51’とカード・ソケット53,55および57(図4)の各々との間に接続される。
【0023】
初期化プロセスの第1のステップ77は、スイッチング論理65にコマンド/応答ライン71,73または75のうちの1つをライン67に接続させる。次のステップ79では、ホスト51’は、選択されたコマンド/応答ラインが接続されているソケットに挿入されたカードのCIDレジスタ41を読出す。このプロセスにおける目的はそのソケット内にカードが存在するか否か判定することであり、それはステップ81で行われるけれども、CIDは、ホストに読出されて、それが一般にはホストがそれと通信するために利用することのできる該カードに関する情報を包含しているので、蓄積される。もしそのソケットにおいてカードが検出されなければ、ステップ83により示されているように、論理65はコマンド/応答ライン71,73または75のうちの違う1つを選択するように切り換えられ、そしてステップ79および81は新たに選択されたコマンド/応答ラインが接続されているソケットの中にカードが存在するか否か判定するために反復される。
【0024】
アドレス指定されたソケット内にカードが検出されたとき、ホストは、ステップ84により示されているように、該カードから相対アドレスを要求する。これより前に、特定の実施形態では、アドレス指定されたカードは自分自身のアドレスを作ってそれをそのRCAレジスタに書込んでいる。そのとき、ホストは、アドレス指定されたソケットの中のカードからそのアドレスを読出し、そして、ステップ85により示されているように、その提案されたアドレスが前もって他のカードに割り当てられているか否かを調べるために、それが維持しているカード・アドレスのテーブルをチェックする。もしその提案されたアドレスが特有であると判定されたならば、それはそのカードのRCAレジスタにとどまり、そして、ホストは、ステップ86により示されているように、それを、それが維持しているカード・アドレスのテーブルにソケット番号に従って追加する。特定の例では、カードは、該カードに含まれている乱数発生器から32ビット・アドレスを作る。この多数のビットでは、特にほんの数枚のカードだけを有する普通のシステムでは、1つのカードが他のと同じアドレスを提案することはありそうもない。しかし、もしステップ85において前のアドレスとの衝突が存在すると判定されたならば、ホストは該カードにもう一つのアドレスを作らせてそのRCAレジスタに蓄積させ、そして自分自身でその新しいアドレスに関してステップ84および85を反復する。
【0025】
各カードがそれ自身のアドレスを作る代わりに、好ましくはないけれども、ホストは、一度に1つのカードをアドレス指定して多数の考えられるアドレスのうちの特有の1つをそのアドレス指定されたカードのRCAレジスタに書込むことによって各カードに特有の相対アドレスを割り当てることができる。
【0026】
アドレス割り当てプロセスが1つのカードについて完了した後、ステップ87により示されている次のステップ、論理65は次の個々のソケットと接続するようにインクリメントされるか(ステップ83)または、もし該プロセスが全てのソケットについて達成されているならば、論理65は、ステップ89により示されているように、図5Dに示されている状態に切り換えられる。ソケット53,55および57内の各カードのRCAレジスタに特有の相対アドレスが書込まれていることが確かめられた後、システムは全てのコマンド/応答ライン71,73および75を一緒に接続することによって図3に示されている状態に戻される。その後、ホストは、MMCシステムの場合と同じく全てのCMD1、CMD2、およびCMDnラインを介してシステム内の全てのカードに同時にコマンドを送るけれども、スイッチング論理65の性質の故に一度に唯一のカードから応答信号を受け取るように接続される。
【0027】
このシステムの利点は、初期化時に各カードを順番にアドレス指定させるためにMMCで使用される回路構成を無くすることによってSDカードを簡単にできることである。同時に、図4および5のシステムで現存するMMCカードを使用することもできる。それが望ましいときには、ホストは、各カードから読出されるCIDなどから、SDカードまたはMMCカードがそのシステムのソケットの各々に存するか否か知る。その後、ホストは、そのソケット内のカードに適する通信プロトコルおよびルーチンを各ソケットに対して使用する。アドレス割り当てルーチンとカード・リセット動作とは、例えば、他のシーケンスと同じく、異なっている。SDカードのクロック・レートは、25メガヘルツまで、高くされることができるので、ホストは、もし1つがシステムで使われているならば、MMCカードのもっと低いクロック・レートを選ぶ。ホストが両方のタイプのカードで動作する能力を備えているときには、ユーザはシステムのソケットのうちの1つに挿入されるメモリ・カードが新しいSDカードであるのか現存するMMCカードであるのか区別する必要はない。
【0028】
図4および5のシステムの個々のソケットのコマンド/応答ラインは、今MMCシステムで行われているように相対アドレスをコマンドと共にまたはその一部分として含ませる代わりに全てのコマンドを個々のソケットに向けるために使用されることもできるけれども、その場合にはその新しいシステムはMMCカードとは両立しなくて、ホストが各々のタイプのカードと極めて異なるように通信することを必要とする。
【0029】
新しいSDカードのシステムのもう一つの利点は、与えられたアドレスのカードが挿入されているソケットをホストが知ることである。その理由は、そのソケットへのCMDラインがアクティブである間に該アドレスがカードのRCAレジスタにロードされることである。このことは、1つのカードが交換され或いは新しいカードが追加されたという事態を処理することを容易にする。SDカードでは、新しいカードだけがその初期化の一部分としてアドレスを割り当ててもらう必要がある。MMCシステムでは、唯一のCMDラインが存在するので、ホストは特定のカードが挿入されたソケットを知ることができない。MMCシステムへのカードの置換または追加は、システム内の全てのカードを初期化することを必要にし、従って、システムが動作を継続できる前に遅延を生じさせる。
【0030】
選択できるデータ・バス幅
本発明の第2の局面が図7〜12に示されており、そこに新しいSDカードのデータ転送の特徴が記述されている。ホストと個々のカードとの間でデータが転送される速度は、それを介してデータが同時に転送される各カード・ソケットに接続されるデータ・ラインの数を増やすことによって高められる。この例では、4つのデータ・ラインが示されており、それはデータ転送の速度を4まで高めるのに役立つ。データはホストとMMCカードとの間で複数のデータ・ラインのうちの1つだけを介して転送される。SDカードの特定の実施形態では一度に使用されるデータ・ラインの数は1または4である。
【0031】
SDカード90と填め合いソケット100とが図7に示されている。図4〜6に関連して上述した本発明の第1の局面は図1のMMCカード10と同じ数の接点を有するカードで実施されても良いけれども、本発明のこの局面は、増大された数の電気接点をSDカードに持たせる。SDカード90は図1のMMCカード10と同じ接点11〜17を同じ相対位置に有するけれども、データの伝送のために追加された2つの新しい接点91および92も有する。MMCカードの予備接点11も今はSDカードによってデータ転送のために使用される。従って、4つの接点11,17,91および92がSDカードによってカード90内のメモリへデータを転送し、又、該メモリから外へデータを転送するために使用される。填め合いソケット100(図7)は同様に、図1のソケット20と同じピン1〜7に加えて2つの追加のピン8および9を有する。その結果として、各カード・ソケットに4つのデータ・ライン27(ピン7)、101(ピン8)、102(ピン9)、および21(ピン1)が接続される。
【0032】
修正されたシステムが図8に示されており、そこではホスト51”は、2つ以上のデータ・ラインを介して、ソケット100(図7)の構造をそれぞれ有する複数のソケット104,106および108の各々に同時にデータを転送することを可能にするように修正されている。4つのデータ・ライン21,27,101および102は該ソケットの各々およびマルチプレクサ105にスイッチング論理回路110,111,112および113を通して共通に接続されている。ソケット106〜108のうちの1つに挿入されたカードに蓄積されるべきライン107のデータの単一のストリームは、該マルチプレクサにより、ライン109のホスト・コントローラ52’からの制御信号に応答して、4つのスイッチング論理回路110〜113の間で時間順時に交互に切り換えられる。同様に、データがカードから読出されるときには、マルチプレクサ105が回路110〜113の間で切り替わることにより、その様な単一のデータ・ストリームがライン107で組み立てられる。
【0033】
スイッチング論理回路110〜113のうちの1つがカード・ソケットに接続されている複数のデータ・ラインの各々のために設けられている。即ち、回路110がデータ・ラインDAT0のために、回路111がデータ・ラインDAT1のために、回路112がデータ・ラインDAT2のために、そして回路113がデータ・ラインDAT3のために設けられている。それらはホスト・コントローラ52’へのライン114上の信号によって制御される。複数のソケット104,106および108のうちのいずれか1つに存するカードへの書込み動作の間、スイッチング論理回路110〜113の各々の4つの出力は全てその入力に接続されている。従って、書込まれるべきデータは全てのソケットへ放送される。しかし、カードのうちの1つからデータが読出されるときには、回路110〜113の各々は、読まれるメモリ・カードが挿入されているソケットに接続されている出力ラインだけを入力ラインに接続するように切り換えられる。
【0034】
複数のデータ・ラインを収容するために、図2のデータ・レジスタ35およびその動作は、特定の例において、図9および10A〜Eに示されているように、SDカードにおいて修正される。書込み中、ホスト・コントローラ52’(図8)はライン107に単一のデータ・ストリームを生じさせる。その様なストリームが図10Aに示されており、そこでは文字A、B、C等は各々1つのデータ・ビットを表す。マルチプレクサ105は、論理回路110〜113を一度に一つずつライン107に1ビットだけの転送のために順次接続する。これは、メモリ・カードが4つのデータ接点を持っていて、従って、4つのデータ・ラインDAT0、DAT1、DAT2、およびDAT3の全てが使用される場合について図10Bに示されている。マルチプレクサ105は、データ・ラインDAT0を介して第1ビットAを、データ・ラインDAT1を介して第2ビットBを、データ・ラインDAT2を介して第3ビットCを、DAT3を介して第4ビットDを送り、次に再び開始してビットEをデータ・ラインDAT0に送る、等々。これら4つのデータ・ストリームは、データ・レジスタ35’によって受け取られて、図10Aのデータ・シーケンスに組み立て直され、それは次に回路38’を通して並列に図2のバッファ36のようなデータ・バッファへ転送される。各々のシリアル・データ・ストリームは、そのビットをそのブロックのデータから計算された巡回冗長検査(“CRC”)ビットも各々含むブロックに蓄積することにより好ましくはそのそれぞれのデータ・ラインを介して送られる。各ブロックは、特定の例では、スタート・ビットと、その次のデータと、その次のCRCおよび次のストップ・ビットとを含む。
【0035】
どのデータ・ラインのデータ転送速度も限られているけれども、複数のデータ・ラインを介するデータの同時転送は、おおよそデータ・ラインの数に等しい倍数だけその速度を高める。例えば、2つのデータ・ラインが使用されるならば、図10Aのそれの2分の1の速度を有する図10Cに示されているデータ・ストリームがライン107で供給される。そのとき、マルチプレクサ105はこのストリームをデータ・ラインDAT0およびDAT1の間で切り換え、その結果は図10Dに示されているデータ・ストリームとなる。アドレス指定されたカード内のデータ・レジスタ35’は、その2つのストリームDAT0およびDAT1を図10Cのそれに組み立て直し、そのデータをライン38’を介して並列に転送する。データ・ラインが1つだけ使用されるならば、マルチプレクサ105は依然としてDAT0等の単一のデータ・ラインと接続され、それを介して、減少したデータ転送速度を有するライン107のデータ・ストリームが図10Eに示されているように向けられる。
【0036】
逆に、データがメモリから読出されるときには、データは、レジスタ35’に並列にロードされ、使用されるデータ・ラインの数に応じて、図10B、10Dまたは10Eに示されているフォーマットのうちの1つでデータ・ラインを介して送られる。該データ・ラインのうちの2つ以上を介してデータが送られるならば、使用されるデータ・ラインの数に応じて、結果として図10A、10Cまたは10Eのうちの1つのそれに対応するライン107のデータ・ストリームを生じさせるために、マルチプレクサ105は使用されるデータ・ラインをあちらこちらに切り換える。
【0037】
図8のシステムは、1つ、2つまたは該システムに設けられているデータ・ラインの数(この例では4つのその様なライン)までの他の任意の数である変化する数のデータ・ライン接点を有するカードを受け入れることができると共に、該システムにおいてその様なカードを自由に混ぜ合わせたり交換したりできることが望ましい。或るアプリケーションについては、システムのデータ・ラインの数(この場合には4)により与えられる高いデータ転送速度は不要である。それらのアプリケーションについては、SDカードの1つのバージョンは、もっと少ない数のデータ・ピンを有するように作られる。それに伴ってカード内のインタフェース回路構成の量も減少し、従って、カードのコストが減少する。1つだけを有するのと同じく、2つのアクティブなデータ・ピンを有するカードが有益である。
【0038】
同じシステムでいろいろな数のデータ・ラインを有するカードを使えるように、ホストがどれだけの数のデータ・ラインを介してそのカードと通信できるかを判定するためにホストにより読出される読出し専用フィールドを個々のカードに設けるのが好ましい。特定の実施形態では、これは、MMCカードについて図2に示されているレジスタに付加されるSDカード構成レジスタ(“SCR”)に含まれる。ホスト51”は、パワーアップ時に、他の何らかのときの初期化のときに或いは新しいカードがソケットに挿入される毎に、このフィールドを読出し、その後にアドレス指定されたデータを該カードが収容できる数のデータ・ラインを介して各カードへ転送する。追加される各データ・ラインのために必要な追加の回路構成を設けるためには何らかのコストが必要なので、或るカードは少数のデータ・ラインで働くように設計される。逆に、ホストは、可能な数より少ない数のデータ・ラインで動作するように設計されることができる。特定のアプリケーションについてデータ転送の追加される速度が不要であるならば、カードにおいてもホスト・システムにおいても高いデータ転送速度を与えるために追加される複雑さおよびコストを避けることができる。
【0039】
ホストと1つ以上のメモリ・カードとの間のデータ・バスの幅を動的に選択できるということの結果として、それとシステムに挿入されたメモリ・カードとの間のデータ転送速度を最大にすることができる。データ・ストリームを複数のデータ・ラインに分配する他の手法も確かに可能であるけれども、上述すると共に図10A〜10Eに示されている手法は、ホストをいろいろなデータ・バス幅を有するカードに適合させるために、カードが交換されまたは追加されるときに動的にその様にするために、そして個々のカードの最大数のデータ・ラインを用いることによって種々のバス幅を有するカードの混合物のうちの各々と通信するためにも、好ましい。もう一つの手法は、複数の連続したデータ・ビットを各データ・ラインに沿って交互に送ることである。しかし、これはパケット等の跡をたどるために何らかのオーバヘッドを必要とする。特にいろいろな数のデータ・ラインを有するカードにシステムが順応する必要があるときに、上述したように、複数の並列データ経路を通して1つのデータ・ストリームの連続したビットを一度に1ビットずつ交互にするのがもっと簡単である。実際、このデータ転送手法は、ここで説明されるメモリ・システム以外の他のアプリケーションも有する。
【0040】
図11のフローチャートは、図7〜10Eのメモリ・システムを動作させる方法の1つの局面を示しており、ここでホスト51”は2つ以上のソケット104,106および108に挿入された各カードがそれで動作するように設計されているところのデータ・ラインの数を確かめる。第1のステップ121において、ホストは、既にそのRCAレジスタ42(図2)に書込まれている該カードの相対アドレスによりコマンド/応答ライン22を介して該カードのうちの1つをアドレス指定する。次に、ステップ125において、該カードのためのデータ・ラインの数がホストによってそのSCRレジスタから読出される。この数は、ステップ125により示されているように、好ましくはテーブルの形でホストにより蓄積される。システムのソケット内の全てのカードが読まれたならば、プロセスは終了するけれども、もしそうでなければ、ステップ129はシステムの該カードのうちの他のをアドレス指定し、この他のカードについてステップ123および125が反復される。
【0041】
図12は、ホスト51”がシステム内のカードのためのデータ・ラインの数についての蓄積されているデータをどの様に使うかを示している。ステップ131により示されているように、特定のカード・ソケットがホストによりアドレス指定される毎に、ホストは、図11のプロセスにより作成された内部テーブルからそのカードのためのデータ・ラインの数を読出す。これはステップ133により示されている。次に、ホストは、ステップ135により示されているように、そのテーブルから読出された4つのデータ・ラインDAT0、DAT1、DAT2およびDAT3の数に関するデータをマルチプレクサ105により転送させる。次のステップ137において、データは、その数のデータ・ラインを介して該カードへまたは該カードから、転送される。特定の例において、データ・ラインを1つだけ有するカードの場合には、ホストは好ましくはライン27(DAT0)を介して該カードとデータを転送するが、その理由としては、それがMMC製品と同じカード接点17を利用することによってシステムをMMCカードと両立させることにあるからである。MMCカードは図8〜10EのシステムにおいてSDカードと同じように使用されることができる。ホストは、該カードがMMCカードであるのかSDカードであるのかを判定し、そしてもしSDカードであるならば、それが使用するデータ・ラインの数と、システムが効率よく動作することを可能にする該カードに関する他の情報とを判定するために、初期化中は好ましくはDAT0ラインだけを介して各カードと通信する。
【0042】
図8のシステムは、MMC設計による単一のコマンド/応答ライン22(図示せず)または図4〜6に関連して上述した複数のコマンド/応答ライン・システムのいずれかを使用することができる。この選択はカードの構造や回路構成に影響を及ぼさない。
【0043】
本発明の種々の局面がその特定の実施形態に関連して説明してきたけれども、本発明が添付されている請求項の最大の範囲内で保護を受ける権利があることが理解されるであろう。特に、本発明は特定の数のデータ・ラインやメモリ・カードを有するシステムには限定されず、上記の記述で使用された数は例証の目的のために選択されたに過ぎない。
【図面の簡単な説明】
【図1】 現存するMMCカードと、該カードが挿入されるソケットとを示す。
【図2】 図1の現存するMMCカードの略ブロック図である。
【図3】 図1および2に示されている複数のMMCカードおよびソケットを利用する現存するメモリ・システムを示す。
【図4】 本発明の第1の局面に従って、複数のコマンド/応答ラインが接続されている複数のメモリ・カード・ソケットを利用するメモリ・システムを示す。
【図5A】 図4のシステムのスイッチング・エレメントの操作可能な状態を示す。
【図5B】 図4のシステムのスイッチング・エレメントの操作可能な状態を示す。
【図5C】 図4のシステムのスイッチング・エレメントの操作可能な状態を示す。
【図5D】 図4のシステムのスイッチング・エレメントの操作可能な状態を示す。
【図6】 図4および5A〜Dのメモリ・システムの動作を示す流れ図である。
【図7】 本発明の第2の局面に従って、メモリ・カードと該カードが挿入されるソケットとを示す。
【図8】 図7に示されているタイプの複数のメモリ・カード・ソケットを利用すると共にそれらに接続されている複数のデータ・ラインを有するメモリ・システムを示す。
【図9】 図7に示されているメモリ・カードで使用される図2のMMCカードの略図の1エレメントに対する修正を示す。
【図10A】 図8のメモリ・システムを通るデータの流れを示す。
【図10B】 図8のメモリ・システムを通るデータの流れを示す。
【図10C】 図8のメモリ・システムを通るデータの流れを示す。
【図10D】 図8のメモリ・システムを通るデータの流れを示す。
【図10E】 図8のメモリ・システムを通るデータの流れを示す。
【図11】 図7〜9のメモリ・システムの動作の一つの局面を示す流れ図である。
【図12】 図7〜9のメモリ・システムの動作のもう一つの局面を示す流れ図である。
Claims (7)
- ホストとその中に電子回路カードを機械的に挿入可能で且つ電気的に接続可能な複数のソケットとを含むシステムにおいて、前記システムを動作させる方法であって、
前記ホストから選択された電子回路カードにビットを転送するステップであって、前記選択された電子回路カードはコマンド回路が前記ホストを複数のソケットの全てに接続したときにコマンド回路を介してアドレス指定され、前記ビットは複数のソケットの全てに接続されているデータ回路を通して転送されるステップと、
前記ホストを複数のソケットの全てに接続したときに前記コマンド回路を介して前記ホストから個々のカードに前記電子回路カードの動作を制御するコマンドを転送するステップと、を含み、
前記システムが初期化され、この初期化には、ホストが各電子回路カードに一度に1つずつコマンドを送ることにより、複数のソケットの個々のソケットと取り外し可能に接続されている個々の電子回路カードに固有の電子回路カードのアドレスをそれぞれ蓄積することが含まれ、前記システムの初期化の一部として、一度に複数のソケットのうちの1つに選択的に接続される前記コマンド回路を介して、また前記電子回路カードのアドレスを使用せずに予め決められた順序でコマンドを送る方法。 - 請求項1記載の方法において、
前記電子回路カードの少なくとも幾つかは、電子回路カードを通してビットが並列に転送可能なデータ経路数についての蓄積された指示を含み、
前記ホストは、複数のソケットに挿入された各電子回路カードから蓄積された指示を読出すように構成され、
前記ホストから選択された電子回路カードにビットを転送するステップは、前記選択された電子回路カードに蓄積された指示に従って前記ホストを複数のソケットのそれぞれと接続する複数のデータ経路のうちの1つ以上を介してビットを転送することを含む方法。 - 請求項2記載の方法において、
ソケットに挿入された個々の電子回路カードにビットを同時に転送するデータ経路数に関わらず共通のクロック周波数でホストに挿入された電子回路カードを動作させるために、前記ホストがクロック信号を複数のソケットのそれぞれに供給する方法。 - 請求項1〜3のいずれか記載の方法において、
前記電子回路カードは、転送されるビットが蓄積される書き直し可能な不揮発性メモリを含む方法。 - メモリ・システムであって、
(A)複数の装置であって、
プログラム可能な不揮発性メモリおよび前記メモリのコントローラと、
前記装置の複数の外部電気接点を通る1つ以上のデータ経路であって、前記データ経路のうちの少なくとも1つは、前記メモリにビットを送ったり、前記メモリからビットを受け取ったりするように構成され、前記接点のうちの1つだけが前記コントローラおよびメモリの動作を制御するコマンドを受け取って応答を送り、1つの接点により、前記コントローラおよびメモリを動作させるクロック信号を受け取る、1つ以上のデータ経路と、
コマンド/応答ピンを通して受け取られるコマンド信号によりプログラム可能であると共にコマンド/状態ピンを通して送られる応答信号により読出し可能であり、プログラム可能なアドレス・レジスタを含む複数のレジスタと、をそれぞれ備える複数の装置と、
(B)複数の装置のうちの1つをそれぞれ受け入れる複数のソケットであって、
前記ソケットに挿入された装置の少なくとも1つのデータ経路と接続するように配置された少なくとも第1のピンであって、複数のソケットのそれぞれの第1のピンは互いに接続されて少なくとも1つの共通データ経路とされる第1のピンと、
前記ソケットに挿入された装置の唯一のコマンド/応答接点と接続するように配置された第2のピンであって、それぞれのソケットの第2のピンはそれぞれのコマンド/応答経路に接続される第2のピンと、
前記ソケットに挿入された装置のクロック信号接点と接続するように配置された第3のピンであって、複数のソケットの第3のピンは互いに接続されて共通のクロック信号経路とされる第3のピンと、をそれぞれ備える複数のソケットと、
(C)少なくとも1つの共通データ経路でビットを送ったり、受け取ったりするために接続されるホスト装置であって、共通のクロック信号経路でクロック信号を送り、そしてそれぞれの装置のアドレスを包含することにより同時にそれぞれのコマンド/応答経路の全てを介して複数の装置の個々の装置に同時にオペレーティング・コマンドを送り且つ複数の装置の個々の装置から応答信号を受け取るホスト装置と、を備え、
前記システムが初期化され、この初期化には、前記それぞれの装置のアドレスを使用せずに、複数の装置の個々の装置により一度に1つずつ予め決められた順序で初期化コマンドを受け取ることを含み、初期化コマンドを複数の装置の個々の装置により受け取ったことに応答して、複数の装置のアドレス・レジスタ内の固有のアドレスが一度にそれぞれのコマンド/応答経路のうちの1つを通して確認されるメモリ・システム。 - 請求項5記載のメモリ・システムにおいて、
少なくとも1つの共通データ経路は2つ以上のデータ経路を含み、個々の装置は前記装置のメモリにビットを送ったり、前記装置のメモリからビットを受け取ったりする接点の数についての応答をそれぞれ供給し、複数のソケットに挿入された装置のこの応答はコマンド/応答経路を介して前記ホストにより読出し可能であり、前記ホストは、それぞれの装置から前記ホストにより読出された応答数により決定される2つ以上のデータ経路のうちの1つ以上を介して複数のソケットのそれぞれに挿入された個々の装置とビットを転送するように接続されるメモリ・システム。 - 請求項6記載のメモリ・システムにおいて、
前記共通のクロック信号経路上のクロック信号は、ビットがそれぞれの装置と転送される2つ以上のデータ経路数に関わらずに同じままである周波数を有するメモリ・システム。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/641,023 US6820148B1 (en) | 2000-08-17 | 2000-08-17 | Multiple removable non-volatile memory cards serially communicating with a host |
US09/641,023 | 2000-08-17 | ||
PCT/US2001/025550 WO2002015020A2 (en) | 2000-08-17 | 2001-08-14 | Multiple removable non-volatile memory cards serially communicating with a host |
Related Child Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011264249A Division JP5200155B2 (ja) | 2000-08-17 | 2011-12-02 | ホストと順次通信する複数の取り外し可能な不揮発性メモリ・カード |
JP2012107209A Division JP2012168979A (ja) | 2000-08-17 | 2012-05-09 | ホストと順次通信する複数の取り外し可能な不揮発性メモリ・カード |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004514962A JP2004514962A (ja) | 2004-05-20 |
JP5048203B2 true JP5048203B2 (ja) | 2012-10-17 |
Family
ID=24570622
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002520082A Expired - Fee Related JP5048203B2 (ja) | 2000-08-17 | 2001-08-14 | ホストと順次通信する複数の取り外し可能な不揮発性メモリ・カード |
JP2011264249A Expired - Fee Related JP5200155B2 (ja) | 2000-08-17 | 2011-12-02 | ホストと順次通信する複数の取り外し可能な不揮発性メモリ・カード |
JP2012107209A Pending JP2012168979A (ja) | 2000-08-17 | 2012-05-09 | ホストと順次通信する複数の取り外し可能な不揮発性メモリ・カード |
Family Applications After (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011264249A Expired - Fee Related JP5200155B2 (ja) | 2000-08-17 | 2011-12-02 | ホストと順次通信する複数の取り外し可能な不揮発性メモリ・カード |
JP2012107209A Pending JP2012168979A (ja) | 2000-08-17 | 2012-05-09 | ホストと順次通信する複数の取り外し可能な不揮発性メモリ・カード |
Country Status (11)
Country | Link |
---|---|
US (10) | US6820148B1 (ja) |
EP (13) | EP2312449B1 (ja) |
JP (3) | JP5048203B2 (ja) |
KR (1) | KR100932892B1 (ja) |
CN (1) | CN1208735C (ja) |
AT (1) | ATE386294T1 (ja) |
AU (1) | AU2001286495A1 (ja) |
DE (2) | DE60132780T2 (ja) |
HK (1) | HK1057935A1 (ja) |
TW (1) | TW561346B (ja) |
WO (1) | WO2002015020A2 (ja) |
Families Citing this family (130)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100477494B1 (ko) * | 1995-01-31 | 2005-03-23 | 가부시끼가이샤 히다치 세이사꾸쇼 | 반도체 메모리 장치 |
US6438638B1 (en) * | 2000-07-06 | 2002-08-20 | Onspec Electronic, Inc. | Flashtoaster for reading several types of flash-memory cards with or without a PC |
US7295443B2 (en) | 2000-07-06 | 2007-11-13 | Onspec Electronic, Inc. | Smartconnect universal flash media card adapters |
US6820148B1 (en) * | 2000-08-17 | 2004-11-16 | Sandisk Corporation | Multiple removable non-volatile memory cards serially communicating with a host |
US7107378B1 (en) | 2000-09-01 | 2006-09-12 | Sandisk Corporation | Cooperative interconnection and operation of a non-volatile memory card and an input-output card |
JP4219680B2 (ja) * | 2000-12-07 | 2009-02-04 | サンディスク コーポレイション | 不揮発性メモリカード、コンパクトディスクまたはその他のメディアから記録済みのオーディオ、ビデオまたはその他のコンテンツを再生するためのシステム、方法およびデバイス |
US7275112B1 (en) * | 2001-08-08 | 2007-09-25 | Pasternak Solutions Llc | Efficient serialization of bursty out-of-order results |
JP3552213B2 (ja) * | 2001-08-31 | 2004-08-11 | 株式会社東芝 | Sdメモリカードホストコントローラ及びクロック制御方法 |
JP4082913B2 (ja) * | 2002-02-07 | 2008-04-30 | 株式会社ルネサステクノロジ | メモリシステム |
US7092256B1 (en) | 2002-04-26 | 2006-08-15 | Sandisk Corporation | Retractable card adapter |
US7367503B2 (en) | 2002-11-13 | 2008-05-06 | Sandisk Corporation | Universal non-volatile memory card used with various different standard cards containing a memory controller |
US8037229B2 (en) * | 2002-11-21 | 2011-10-11 | Sandisk Technologies Inc. | Combination non-volatile memory and input-output card with direct memory access |
US20050055479A1 (en) * | 2002-11-21 | 2005-03-10 | Aviad Zer | Multi-module circuit card with inter-module direct memory access |
FI20022113A (fi) * | 2002-11-29 | 2004-08-06 | Nokia Corp | Menetelmä ja järjestelmä väyläleveyden tunnistamiseksi, elektroniikkalaite ja oheislaite |
TW556910U (en) * | 2002-12-30 | 2003-10-01 | Carry Computer Eng Co Ltd | Reading device of card reader using SATA (Serial Advanced Technology Attachment) |
WO2004063906A2 (en) | 2003-01-13 | 2004-07-29 | Rambus Inc. | Coded write masking |
US6826663B2 (en) | 2003-01-13 | 2004-11-30 | Rambus Inc. | Coded write masking |
US7305535B2 (en) | 2003-04-17 | 2007-12-04 | Sandisk Corporation | Memory cards including a standard security function |
FI20035072A0 (fi) * | 2003-05-22 | 2003-05-22 | Nokia Corp | Liitäntäväylä, elektroniikkalaite ja järjestelmä |
US6973519B1 (en) * | 2003-06-03 | 2005-12-06 | Lexar Media, Inc. | Card identification compatibility |
KR100475125B1 (ko) * | 2003-06-21 | 2005-03-14 | 삼성전자주식회사 | 데이터 버스 폭 변경이 자유로운 이동형 저장 장치 및이에 대한 데이터 버스 폭 설정 방법 |
US7036054B2 (en) * | 2003-07-02 | 2006-04-25 | Nokia Corporation | Memory bus checking procedure |
KR100577392B1 (ko) | 2003-08-29 | 2006-05-10 | 삼성전자주식회사 | 차 신호를 이용하여 멀티미디어 카드의 전송속도를향상시키는 방법 및 장치 |
US7209995B2 (en) * | 2003-12-09 | 2007-04-24 | Sandisk Corporation | Efficient connection between modules of removable electronic circuit cards |
JP4515793B2 (ja) * | 2004-03-11 | 2010-08-04 | 株式会社東芝 | メモリカード装置およびメモリカード制御方法 |
TWI227500B (en) * | 2004-03-12 | 2005-02-01 | Winbond Electronics Corp | Operating method of read function of memory card having automatic adaptive function and card controller |
US7487265B2 (en) * | 2004-04-16 | 2009-02-03 | Sandisk Corporation | Memory card with two standard sets of contacts and a hinged contact covering mechanism |
US7152801B2 (en) * | 2004-04-16 | 2006-12-26 | Sandisk Corporation | Memory cards having two standard sets of contacts |
US7269669B2 (en) * | 2004-07-07 | 2007-09-11 | Sychip Inc | Sharing single host controller with multiple functional devices |
US7814377B2 (en) * | 2004-07-09 | 2010-10-12 | Sandisk Corporation | Non-volatile memory system with self test capability |
US7427027B2 (en) * | 2004-07-28 | 2008-09-23 | Sandisk Corporation | Optimized non-volatile storage systems |
KR100677127B1 (ko) * | 2004-07-28 | 2007-02-02 | 삼성전자주식회사 | 복합기에서의 메모리카드 자동 스위칭 방법 및 장치 |
JP4799417B2 (ja) * | 2004-09-28 | 2011-10-26 | dブロード株式会社 | ホストコントローラ |
US7657687B2 (en) * | 2004-10-01 | 2010-02-02 | Panasonic Corporation | Memory card controller, memory card drive device, and computer program |
WO2006057049A1 (ja) | 2004-11-26 | 2006-06-01 | Kabushiki Kaisha Toshiba | カードおよびホスト機器 |
JP4817836B2 (ja) | 2004-12-27 | 2011-11-16 | 株式会社東芝 | カードおよびホスト機器 |
JP4892852B2 (ja) * | 2005-03-29 | 2012-03-07 | 富士通セミコンダクター株式会社 | シリアルインターフェースの制御方法 |
JP4896450B2 (ja) * | 2005-06-30 | 2012-03-14 | 株式会社東芝 | 記憶装置 |
JP2007011753A (ja) * | 2005-06-30 | 2007-01-18 | Toshiba Corp | 情報処理装置およびその制御方法 |
US7710736B2 (en) | 2005-08-02 | 2010-05-04 | Sandisk Corporation | Memory card with latching mechanism for hinged cover |
JP2009508247A (ja) * | 2005-09-14 | 2009-02-26 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | バス調停に関する方法及びシステム |
DE102005045149A1 (de) * | 2005-09-22 | 2007-04-05 | Giesecke & Devrient Gmbh | Verfahren zur Initialisierung und/oder Personalisierung eines tragbaren Datenträgers |
US8661540B2 (en) | 2005-10-07 | 2014-02-25 | Imation Corp. | Method and apparatus for secure credential entry without physical entry |
US7640424B2 (en) * | 2005-10-13 | 2009-12-29 | Sandisk Corporation | Initialization of flash storage via an embedded controller |
US20070145135A1 (en) * | 2005-12-28 | 2007-06-28 | Fabrice Jogand-Coulomb | Methods used in a nested memory system with near field communications capability |
US20070145152A1 (en) * | 2005-12-28 | 2007-06-28 | Fabrice Jogand-Coulomb | Nested memory system with near field communications capability |
US7739487B2 (en) * | 2006-01-17 | 2010-06-15 | Nokia Corporation | Method for booting a host device from an MMC/SD device, a host device bootable from an MMC/SD device and an MMC/SD device method a host device may booted from |
CN101166034B (zh) * | 2006-06-13 | 2012-10-10 | 中宇科技有限公司 | 可插卡的音频播放装置和插入卡的识别方法 |
US8661185B2 (en) * | 2006-07-12 | 2014-02-25 | Sandisk Technologies Inc. | Electronic library for managing data on removable storage devices |
US20080016312A1 (en) * | 2006-07-12 | 2008-01-17 | Tyler Thorp | Method for Managing Data on Removable Storage Devices in an Electronic Library |
US7646054B2 (en) * | 2006-09-19 | 2010-01-12 | Sandisk Corporation | Array of non-volatile memory cells with floating gates formed of spacers in substrate trenches |
US7696044B2 (en) * | 2006-09-19 | 2010-04-13 | Sandisk Corporation | Method of making an array of non-volatile memory cells with floating gates formed of spacers in substrate trenches |
US8079071B2 (en) * | 2006-11-14 | 2011-12-13 | SanDisk Technologies, Inc. | Methods for accessing content based on a session ticket |
US8327454B2 (en) * | 2006-11-14 | 2012-12-04 | Sandisk Technologies Inc. | Method for allowing multiple users to access preview content |
US8763110B2 (en) | 2006-11-14 | 2014-06-24 | Sandisk Technologies Inc. | Apparatuses for binding content to a separate memory device |
US7800161B2 (en) * | 2006-12-21 | 2010-09-21 | Sandisk Corporation | Flash NAND memory cell array with charge storage elements positioned in trenches |
US7642160B2 (en) * | 2006-12-21 | 2010-01-05 | Sandisk Corporation | Method of forming a flash NAND memory cell array with charge storage elements positioned in trenches |
KR100882207B1 (ko) * | 2007-04-04 | 2009-02-06 | 삼성전자주식회사 | 다른 메모리 장치를 호스트와 독립적으로 인터페이스시키기위한 커넥터를 포함하는 메모리 장치 |
US8762640B2 (en) * | 2007-06-27 | 2014-06-24 | Sandisk Il Ltd. | Method for operating a memory interface with SIM functions |
JP4473900B2 (ja) * | 2007-08-22 | 2010-06-02 | 株式会社東芝 | 半導体メモリ装置 |
WO2009027802A1 (en) * | 2007-08-28 | 2009-03-05 | Nokia Corporation | Method for bus testing and addressing in mass memory components |
JP2009054103A (ja) * | 2007-08-29 | 2009-03-12 | Panasonic Corp | 複数のメモリカードを制御するホスト機器 |
US7774511B2 (en) | 2007-10-11 | 2010-08-10 | Sandisk Il Ltd. | Addressing multiple devices on a shared bus |
JP5124237B2 (ja) * | 2007-11-02 | 2013-01-23 | 株式会社日立製作所 | ストレージシステムおよびストレージサブシステム |
KR101412524B1 (ko) | 2008-01-31 | 2014-06-25 | 삼성전자주식회사 | 메모리 장치, 메모리 카드 시스템 및 그것의 카드 인식방법 |
JP5166922B2 (ja) * | 2008-03-10 | 2013-03-21 | キヤノン株式会社 | 共有バス制御装置及びその制御方法 |
US8266366B2 (en) | 2008-04-11 | 2012-09-11 | SanDisk Technologies, Inc. | Memory device operable in read-only and write-once, read-many (WORM) modes of operation |
US8862821B2 (en) * | 2008-07-08 | 2014-10-14 | Sandisk Il Ltd. | Portable device for managing memory cards |
US8161219B2 (en) * | 2008-09-30 | 2012-04-17 | Qimonda Ag | Distributed command and address bus architecture for a memory module having portions of bus lines separately disposed |
JPWO2010047059A1 (ja) * | 2008-10-24 | 2012-03-22 | パナソニック株式会社 | カードホストlsi、およびこれを有するセット機器 |
US8472199B2 (en) * | 2008-11-13 | 2013-06-25 | Mosaid Technologies Incorporated | System including a plurality of encapsulated semiconductor chips |
JP5269625B2 (ja) * | 2009-01-14 | 2013-08-21 | 株式会社東芝 | インタフェース制御装置 |
JP2012515959A (ja) | 2009-01-21 | 2012-07-12 | イメイション・コーポレイション | 多重認証処理機能を有する着脱可能メモリ格納装置 |
US20100205355A1 (en) * | 2009-02-11 | 2010-08-12 | Memory Experts International Inc. | Multiplexing secure digital memory |
US8205037B2 (en) * | 2009-04-08 | 2012-06-19 | Google Inc. | Data storage device capable of recognizing and controlling multiple types of memory chips operating at different voltages |
KR101606880B1 (ko) * | 2009-06-22 | 2016-03-28 | 삼성전자주식회사 | 데이터 저장 시스템 및 그것의 채널 구동 방법 |
US8516232B2 (en) * | 2009-06-30 | 2013-08-20 | Sandisk Technologies Inc. | Method and memory device for performing an operation on data |
US8392614B2 (en) * | 2009-07-27 | 2013-03-05 | Sandisk Il Ltd. | Device identifier selection |
US8312088B2 (en) * | 2009-07-27 | 2012-11-13 | Sandisk Il Ltd. | Device identifier selection |
EP2465040A1 (en) * | 2009-08-14 | 2012-06-20 | SanDisk IL Ltd. | Dual interface card with backward and forward compatibility |
US8775825B2 (en) | 2009-08-17 | 2014-07-08 | Cram Worldwide Llc | Digital content management and delivery |
JP5150591B2 (ja) | 2009-09-24 | 2013-02-20 | 株式会社東芝 | 半導体装置及びホスト機器 |
US8255655B2 (en) | 2009-10-02 | 2012-08-28 | Sandisk Technologies Inc. | Authentication and securing of write-once, read-many (WORM) memory devices |
US8690283B2 (en) | 2009-10-20 | 2014-04-08 | Sandisk Il Ltd. | Method and system for printing graphical content onto a plurality of memory devices and for providing a visually distinguishable memory device |
USD628202S1 (en) | 2009-10-20 | 2010-11-30 | Sandisk Corporation | MicroSD memory card with different color surfaces |
USD638431S1 (en) | 2009-10-20 | 2011-05-24 | Sandisk Corporation | MicroSD memory card with a semi-transparent color surface |
JP5390709B2 (ja) | 2009-12-17 | 2014-01-15 | 株式会社東芝 | 半導体システム、半導体装置、及び電子デバイスの初期化方法 |
JP2011159267A (ja) * | 2010-02-03 | 2011-08-18 | Agile Patch Solutions Inc | 取替え可能な複数の不揮発メモリを装着したメモリ・システム |
US7888966B1 (en) | 2010-03-25 | 2011-02-15 | Sandisk Corporation | Enhancement of input/output for non source-synchronous interfaces |
US8085099B2 (en) | 2010-04-06 | 2011-12-27 | Sandisk Technologies Inc. | Self-calibrating relaxation oscillator based clock source |
KR20110116710A (ko) * | 2010-04-20 | 2011-10-26 | 삼성전자주식회사 | 휴대용 단말기에서 다수의 외장 메모리를 지원하기 위한 장치 및 방법 |
US20120066453A1 (en) * | 2010-09-10 | 2012-03-15 | Action Star Enterprise Co., Ltd. | Card-reading device for multi cards |
JP5728292B2 (ja) | 2011-02-04 | 2015-06-03 | 株式会社東芝 | メモリデバイス及びホストシステム |
US9633391B2 (en) | 2011-03-30 | 2017-04-25 | Cram Worldwide, Llc | Secure pre-loaded drive management at kiosk |
CN102736859A (zh) * | 2011-04-08 | 2012-10-17 | 深圳富泰宏精密工业有限公司 | 双存储卡控制系统及方法 |
US8819484B2 (en) | 2011-10-07 | 2014-08-26 | International Business Machines Corporation | Dynamically reconfiguring a primary processor identity within a multi-processor socket server |
USD667830S1 (en) * | 2011-11-29 | 2012-09-25 | Samsung Electronics Co., Ltd. | SD memory card |
US20130151755A1 (en) | 2011-12-12 | 2013-06-13 | Reuven Elhamias | Non-Volatile Storage Systems with Go To Sleep Adaption |
JP5790532B2 (ja) * | 2012-02-13 | 2015-10-07 | セイコーエプソン株式会社 | 電子機器、及びメモリー制御方法 |
US9135478B2 (en) * | 2012-03-06 | 2015-09-15 | Iall-Tech Llc | Smartcard and computer quick connect and release system |
KR20140027859A (ko) | 2012-08-27 | 2014-03-07 | 삼성전자주식회사 | 호스트 장치 및 이를 포함하는 시스템 |
US8904078B2 (en) | 2012-10-22 | 2014-12-02 | Lenovo Enterprise Solutions (Singapore) Pte. Ltd. | High speed serial peripheral interface system |
USD759022S1 (en) * | 2013-03-13 | 2016-06-14 | Nagrastar Llc | Smart card interface |
US9888283B2 (en) | 2013-03-13 | 2018-02-06 | Nagrastar Llc | Systems and methods for performing transport I/O |
USD729808S1 (en) | 2013-03-13 | 2015-05-19 | Nagrastar Llc | Smart card interface |
US9647997B2 (en) | 2013-03-13 | 2017-05-09 | Nagrastar, Llc | USB interface for performing transport I/O |
USD758372S1 (en) * | 2013-03-13 | 2016-06-07 | Nagrastar Llc | Smart card interface |
US9411721B2 (en) | 2013-11-15 | 2016-08-09 | Sandisk Technologies Llc | Detecting access sequences for data compression on non-volatile memory devices |
US10114787B2 (en) * | 2014-02-03 | 2018-10-30 | Qualcomm Incorporated | Device identification generation in electronic devices to allow external control of device identification for bus communications identification, and related systems and methods |
US9177654B2 (en) | 2014-03-26 | 2015-11-03 | Burst Corporation | Solid-state memory device with plurality of memory cards |
KR102285789B1 (ko) | 2014-07-01 | 2021-08-04 | 삼성전자 주식회사 | 외장 저장 장치, 및 이의 기준 주파수를 설정하는 방법 |
USD736212S1 (en) * | 2014-07-01 | 2015-08-11 | Samsung Electronics Co., Ltd. | Memory card |
USD736213S1 (en) * | 2014-07-01 | 2015-08-11 | Samsung Electronics Co., Ltd. | Memory card |
USD739856S1 (en) * | 2014-07-30 | 2015-09-29 | Samsung Electronics Co., Ltd. | Memory card |
USD736216S1 (en) * | 2014-07-30 | 2015-08-11 | Samsung Electronics Co., Ltd. | Memory card |
USD780763S1 (en) | 2015-03-20 | 2017-03-07 | Nagrastar Llc | Smart card interface |
US20160292400A1 (en) * | 2015-03-30 | 2016-10-06 | Honeywell International Inc. | Sd card license mechanism |
USD864968S1 (en) | 2015-04-30 | 2019-10-29 | Echostar Technologies L.L.C. | Smart card interface |
US10013389B2 (en) | 2015-06-09 | 2018-07-03 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Automatic cascaded address selection |
US10127172B2 (en) * | 2015-06-22 | 2018-11-13 | Qualcomm Technologies International, Ltd. | Single SDIO interface with multiple SDIO units |
DE102015113491A1 (de) * | 2015-08-14 | 2017-02-16 | Ebm-Papst Mulfingen Gmbh & Co. Kg | Dynamikadressierung |
USD783622S1 (en) * | 2015-08-25 | 2017-04-11 | Samsung Electronics Co., Ltd. | Memory card |
USD783621S1 (en) * | 2015-08-25 | 2017-04-11 | Samsung Electronics Co., Ltd. | Memory card |
KR102528557B1 (ko) | 2016-01-12 | 2023-05-04 | 삼성전자주식회사 | 다중 연결 포트를 갖는 반도체 장치, 메모리 시스템의 동작 방법 및 스토리지 시스템의 통신 방법 |
JP6512134B2 (ja) * | 2016-02-26 | 2019-05-15 | 株式会社デンソー | データ処理装置およびデータ処理システム |
US10235312B2 (en) | 2016-10-07 | 2019-03-19 | Samsung Electronics Co., Ltd. | Memory system and host device that maintain compatibility with memory devices under previous standards and/or versions of standards |
CN107977233B (zh) * | 2016-10-19 | 2021-06-01 | 华为技术有限公司 | 内核镜像文件快速加载方法和装置 |
CN112015246A (zh) * | 2019-05-31 | 2020-12-01 | 苹果公司 | 高容量计算机模块 |
US10971215B1 (en) * | 2020-02-24 | 2021-04-06 | Western Digital Technologies, Inc. | Dynamically adjust data transfer speed for non-volatile memory die interfaces |
CN114889081A (zh) * | 2022-03-01 | 2022-08-12 | 苏州正田美佳电子科技有限公司 | 一种应用于热流道温控系统的通讯地址分配方法 |
Family Cites Families (62)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US467064A (en) * | 1892-01-12 | Trousers | ||
JPS6086642A (ja) | 1983-10-18 | 1985-05-16 | Fujitsu Ltd | メモリ制御情報設定方式 |
JPS6095649A (ja) | 1983-10-28 | 1985-05-29 | Fujitsu Ltd | メモリカ−ド割付方式 |
US4660141A (en) * | 1983-12-06 | 1987-04-21 | Tri Sigma Corporation | Self configuring computer network with automatic bus exchange of module identification numbers and processor assigned module numbers |
US4674064A (en) * | 1984-08-06 | 1987-06-16 | General Electric Company | Selectable bit length serial-to-parallel converter |
US4773005A (en) * | 1984-09-07 | 1988-09-20 | Tektronix, Inc. | Dynamic address assignment system |
US4656620A (en) | 1984-09-19 | 1987-04-07 | Itt Corporation | Apparatus for obtaining reduced pin count packaging and methods |
US4910655A (en) | 1985-08-14 | 1990-03-20 | Apple Computer, Inc. | Apparatus for transferring signals and data under the control of a host computer |
US4918598A (en) | 1985-08-14 | 1990-04-17 | Apple Computer, Inc. | Method for selectively activating and deactivating devices having same first address and different extended addresses |
US4730251A (en) | 1985-10-28 | 1988-03-08 | International Business Machines Corporation | Automatic I/O address assignment |
US5038320A (en) | 1987-03-13 | 1991-08-06 | International Business Machines Corp. | Computer system with automatic initialization of pluggable option cards |
JP2579170B2 (ja) * | 1987-09-18 | 1997-02-05 | 日立マクセル株式会社 | メモリカード |
JPH02178869A (ja) | 1988-12-29 | 1990-07-11 | Yokogawa Electric Corp | 実装入出力カードの認識処理方法 |
JPH02222030A (ja) | 1989-02-23 | 1990-09-04 | Toshiba Corp | パーソナルコンピュータ |
JP2862177B2 (ja) | 1989-07-19 | 1999-02-24 | 株式会社東芝 | Icカードおよびicカードの制御方法 |
CA1338639C (en) * | 1989-09-26 | 1996-10-08 | Seiichi Kubo | Communication control device |
JPH03216776A (ja) * | 1990-01-22 | 1991-09-24 | Mitsubishi Electric Corp | 集積回路装置及びそれにより構成されたマイクロプロセッサ |
US5012408A (en) * | 1990-03-15 | 1991-04-30 | Digital Equipment Corporation | Memory array addressing system for computer systems with multiple memory arrays |
JP2547654B2 (ja) * | 1990-06-29 | 1996-10-23 | 三洋電機株式会社 | データ処理装置 |
US5357621A (en) * | 1990-09-04 | 1994-10-18 | Hewlett-Packard Company | Serial architecture for memory module control |
JPH056326A (ja) * | 1991-06-27 | 1993-01-14 | Fujitsu Ltd | 端末アドレス設定方式 |
JPH0567028A (ja) | 1991-09-06 | 1993-03-19 | Toshiba Corp | 情報処理装置 |
JP3231832B2 (ja) * | 1991-11-26 | 2001-11-26 | 株式会社日立製作所 | フラッシュメモリを記憶媒体とした半導体ディスク |
TW261687B (ja) | 1991-11-26 | 1995-11-01 | Hitachi Seisakusyo Kk | |
JP3310011B2 (ja) | 1992-03-30 | 2002-07-29 | 株式会社東芝 | 半導体メモリおよびこれを使用した半導体メモリボード |
JPH06195524A (ja) * | 1992-09-14 | 1994-07-15 | Toshiba Corp | メモリカード装置 |
US5590374A (en) * | 1993-09-10 | 1996-12-31 | Fujitsu Limited | Method and apparatus for employing a dummy read command to automatically assign a unique memory address to an interface card |
US5696993A (en) * | 1993-12-03 | 1997-12-09 | Intel Corporation | Apparatus for decoding and providing the decoded addresses to industry standard PCMCIA card through the data lines of the parallel port |
WO1995034086A1 (en) | 1994-06-03 | 1995-12-14 | Motorola Inc. | A dual function interface for pcmcia compatible peripheral cards and method of use therein |
US5572683A (en) * | 1994-06-15 | 1996-11-05 | Intel Corporation | Firmware selectable address location and size for cis byte and ability to choose between common memory mode and audio mode by using two external pins |
JPH086892A (ja) | 1994-06-24 | 1996-01-12 | Toshiba Corp | 記憶素子接続方法及びバス制御装置 |
JP3548252B2 (ja) * | 1994-12-13 | 2004-07-28 | キヤノン株式会社 | 外部メモリ用アドレス制御装置およびアドレス制御方法 |
JPH08221222A (ja) * | 1995-02-16 | 1996-08-30 | Hitachi Ltd | 情報処理装置 |
US5636342A (en) * | 1995-02-17 | 1997-06-03 | Dell Usa, L.P. | Systems and method for assigning unique addresses to agents on a system management bus |
US5659741A (en) | 1995-03-29 | 1997-08-19 | Stuart S. Bowie | Computer system and method for storing medical histories using a carrying size card |
JPH08305814A (ja) * | 1995-04-27 | 1996-11-22 | Mitsubishi Electric Corp | Pcカード |
US5696928A (en) | 1995-05-22 | 1997-12-09 | Lucent Technologies | Memory chip architecture for digital storage of prerecorded audio data wherein each of the memory cells are individually addressable |
DE19614238C1 (de) * | 1996-04-10 | 1997-12-11 | Siemens Ag | Kommunikationssystem mit einer Meisterstation und mindestens einer Sklavenstation |
US5761732A (en) * | 1996-06-28 | 1998-06-02 | Intel Corporation | Interleaving for memory cards |
US5854891A (en) | 1996-08-09 | 1998-12-29 | Tritheim Technologies, Inc. | Smart card reader having multiple data enabling storage compartments |
JPH10302030A (ja) * | 1997-02-28 | 1998-11-13 | Toshiba Corp | 接続装置、および情報処理装置 |
DE19713240C2 (de) * | 1997-03-29 | 1999-01-28 | Endress Hauser Gmbh Co | Verfahren zur automatischen Adressenvergabe in einem CAN-Netz |
US5953515A (en) * | 1997-04-11 | 1999-09-14 | International Business Machines Corporation | Pluggable electronic card presence detect scheme for use in parallel and serial vital detect product data (VPD) collection systems |
US6128681A (en) * | 1997-08-07 | 2000-10-03 | Avid Technology, Inc. | Serial to parallel and parallel to serial, converter for a digital audio workstation |
US6304930B1 (en) * | 1998-01-20 | 2001-10-16 | Matsushita Electric Industrial Co., Ltd. | Signal transmission system having multiple transmission modes |
US6233640B1 (en) * | 1999-03-19 | 2001-05-15 | In-System Design, Inc. | Universal serial bus peripheral bridge with sequencer |
US6101499A (en) * | 1998-04-08 | 2000-08-08 | Microsoft Corporation | Method and computer program product for automatically generating an internet protocol (IP) address |
US6040622A (en) | 1998-06-11 | 2000-03-21 | Sandisk Corporation | Semiconductor package using terminals formed on a conductive layer of a circuit board |
US6166653A (en) * | 1998-08-13 | 2000-12-26 | Motorola Inc | System for address initialization of generic nodes in a distributed command and control system and method therefor |
CA2347230C (en) * | 1998-10-23 | 2005-12-20 | Octave Communications, Inc. | Serial-to-parallel/parallel-to-serial conversion engine |
US6240478B1 (en) * | 1998-10-30 | 2001-05-29 | Eaton Corporation | Apparatus and method for addressing electronic modules |
US6901457B1 (en) | 1998-11-04 | 2005-05-31 | Sandisk Corporation | Multiple mode communications system |
US6279114B1 (en) | 1998-11-04 | 2001-08-21 | Sandisk Corporation | Voltage negotiation in a single host multiple cards system |
JP2000207137A (ja) * | 1999-01-12 | 2000-07-28 | Kowa Co | 情報記憶装置 |
US6634561B1 (en) * | 1999-06-24 | 2003-10-21 | Sandisk Corporation | Memory card electrical contact structure |
US6438625B1 (en) * | 1999-10-21 | 2002-08-20 | Centigram Communications Corporation | System and method for automatically identifying slots in a backplane |
US6587942B1 (en) * | 2000-01-03 | 2003-07-01 | Oak Technology, Inc. | Circuit for converting input serial data in a plurality of possible formats into output data in parallel format by interpreting input data format indication information |
JP3815936B2 (ja) | 2000-01-25 | 2006-08-30 | 株式会社ルネサステクノロジ | Icカード |
JP4649009B2 (ja) * | 2000-03-08 | 2011-03-09 | 株式会社東芝 | カードインタフェースを備えた情報処理装置、同装置に装着可能なカード型電子機器、及び同装置におけ動作モード設定方法 |
US6438638B1 (en) * | 2000-07-06 | 2002-08-20 | Onspec Electronic, Inc. | Flashtoaster for reading several types of flash-memory cards with or without a PC |
US6820148B1 (en) * | 2000-08-17 | 2004-11-16 | Sandisk Corporation | Multiple removable non-volatile memory cards serially communicating with a host |
KR100577392B1 (ko) * | 2003-08-29 | 2006-05-10 | 삼성전자주식회사 | 차 신호를 이용하여 멀티미디어 카드의 전송속도를향상시키는 방법 및 장치 |
-
2000
- 2000-08-17 US US09/641,023 patent/US6820148B1/en not_active Expired - Lifetime
-
2001
- 2001-08-14 EP EP10075594.1A patent/EP2312449B1/en not_active Expired - Lifetime
- 2001-08-14 DE DE60132780T patent/DE60132780T2/de not_active Expired - Lifetime
- 2001-08-14 AU AU2001286495A patent/AU2001286495A1/en not_active Abandoned
- 2001-08-14 EP EP10075647A patent/EP2306326A1/en not_active Ceased
- 2001-08-14 KR KR1020037002335A patent/KR100932892B1/ko not_active IP Right Cessation
- 2001-08-14 EP EP10075592.5A patent/EP2278475B1/en not_active Expired - Lifetime
- 2001-08-14 EP EP07024071A patent/EP1903448B1/en not_active Expired - Lifetime
- 2001-08-14 EP EP01965945A patent/EP1309919B1/en not_active Expired - Lifetime
- 2001-08-14 EP EP10075599A patent/EP2278481B1/en not_active Expired - Lifetime
- 2001-08-14 EP EP10075596.6A patent/EP2278478B1/en not_active Expired - Lifetime
- 2001-08-14 WO PCT/US2001/025550 patent/WO2002015020A2/en active Search and Examination
- 2001-08-14 EP EP10075646.9A patent/EP2278482B1/en not_active Expired - Lifetime
- 2001-08-14 CN CNB018155804A patent/CN1208735C/zh not_active Expired - Lifetime
- 2001-08-14 DE DE1309919T patent/DE1309919T1/de active Pending
- 2001-08-14 EP EP10075598.2A patent/EP2278480B1/en not_active Expired - Lifetime
- 2001-08-14 EP EP10075648A patent/EP2278483A3/en not_active Withdrawn
- 2001-08-14 JP JP2002520082A patent/JP5048203B2/ja not_active Expired - Fee Related
- 2001-08-14 EP EP10075595A patent/EP2278477A3/en not_active Withdrawn
- 2001-08-14 AT AT01965945T patent/ATE386294T1/de not_active IP Right Cessation
- 2001-08-14 EP EP10075597.4A patent/EP2278479B1/en not_active Expired - Lifetime
- 2001-08-14 EP EP10075593A patent/EP2278476B1/en not_active Expired - Lifetime
- 2001-08-16 TW TW090120103A patent/TW561346B/zh not_active IP Right Cessation
-
2004
- 2004-02-06 HK HK04100772A patent/HK1057935A1/xx not_active IP Right Cessation
- 2004-05-19 US US10/850,309 patent/US6941403B2/en not_active Expired - Lifetime
- 2004-05-19 US US10/849,748 patent/US6948016B2/en not_active Expired - Lifetime
-
2005
- 2005-08-16 US US11/205,342 patent/US7177964B2/en not_active Expired - Lifetime
-
2007
- 2007-02-12 US US11/673,958 patent/US7305505B2/en not_active Expired - Lifetime
- 2007-11-29 US US11/947,131 patent/US7590782B2/en not_active Expired - Fee Related
-
2009
- 2009-06-03 US US12/477,341 patent/US7895377B2/en not_active Expired - Fee Related
-
2010
- 2010-04-16 US US12/762,041 patent/US8015340B2/en not_active Expired - Fee Related
-
2011
- 2011-01-18 US US13/008,813 patent/US8386678B2/en not_active Expired - Fee Related
- 2011-12-02 JP JP2011264249A patent/JP5200155B2/ja not_active Expired - Fee Related
-
2012
- 2012-05-09 JP JP2012107209A patent/JP2012168979A/ja active Pending
-
2013
- 2013-01-16 US US13/743,072 patent/US8700833B2/en not_active Expired - Fee Related
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5048203B2 (ja) | ホストと順次通信する複数の取り外し可能な不揮発性メモリ・カード |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080711 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110114 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110125 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110422 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110502 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110513 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110906 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111202 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120117 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120509 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120509 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20120530 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120626 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120719 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150727 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5048203 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |