JP4225508B2 - 平板表示装置用シフトレジスト - Google Patents

平板表示装置用シフトレジスト Download PDF

Info

Publication number
JP4225508B2
JP4225508B2 JP2005183225A JP2005183225A JP4225508B2 JP 4225508 B2 JP4225508 B2 JP 4225508B2 JP 2005183225 A JP2005183225 A JP 2005183225A JP 2005183225 A JP2005183225 A JP 2005183225A JP 4225508 B2 JP4225508 B2 JP 4225508B2
Authority
JP
Japan
Prior art keywords
thin film
film transistor
node
voltage
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2005183225A
Other languages
English (en)
Other versions
JP2006189762A (ja
Inventor
スヨン ユン
ヨンホ チャン
ビン キム
スファン ムン
Original Assignee
エルジー ディスプレイ カンパニー リミテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by エルジー ディスプレイ カンパニー リミテッド filed Critical エルジー ディスプレイ カンパニー リミテッド
Publication of JP2006189762A publication Critical patent/JP2006189762A/ja
Application granted granted Critical
Publication of JP4225508B2 publication Critical patent/JP4225508B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16DCOUPLINGS FOR TRANSMITTING ROTATION; CLUTCHES; BRAKES
    • F16D65/00Parts or details
    • F16D65/14Actuating mechanisms for brakes; Means for initiating operation at a predetermined position
    • F16D65/16Actuating mechanisms for brakes; Means for initiating operation at a predetermined position arranged in or on the brake
    • F16D65/18Actuating mechanisms for brakes; Means for initiating operation at a predetermined position arranged in or on the brake adapted for drawing members together, e.g. for disc brakes
    • F16D65/183Actuating mechanisms for brakes; Means for initiating operation at a predetermined position arranged in or on the brake adapted for drawing members together, e.g. for disc brakes with force-transmitting members arranged side by side acting on a spot type force-applying member
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16DCOUPLINGS FOR TRANSMITTING ROTATION; CLUTCHES; BRAKES
    • F16D55/00Brakes with substantially-radial braking surfaces pressed together in axial direction, e.g. disc brakes
    • F16D55/02Brakes with substantially-radial braking surfaces pressed together in axial direction, e.g. disc brakes with axially-movable discs or pads pressed against axially-located rotating members
    • F16D55/22Brakes with substantially-radial braking surfaces pressed together in axial direction, e.g. disc brakes with axially-movable discs or pads pressed against axially-located rotating members by clamping an axially-located rotating disc between movable braking members, e.g. movable brake discs or brake pads
    • F16D55/224Brakes with substantially-radial braking surfaces pressed together in axial direction, e.g. disc brakes with axially-movable discs or pads pressed against axially-located rotating members by clamping an axially-located rotating disc between movable braking members, e.g. movable brake discs or brake pads with a common actuating member for the braking members
    • F16D55/225Brakes with substantially-radial braking surfaces pressed together in axial direction, e.g. disc brakes with axially-movable discs or pads pressed against axially-located rotating members by clamping an axially-located rotating disc between movable braking members, e.g. movable brake discs or brake pads with a common actuating member for the braking members the braking members being brake pads
    • F16D55/226Brakes with substantially-radial braking surfaces pressed together in axial direction, e.g. disc brakes with axially-movable discs or pads pressed against axially-located rotating members by clamping an axially-located rotating disc between movable braking members, e.g. movable brake discs or brake pads with a common actuating member for the braking members the braking members being brake pads in which the common actuating member is moved axially, e.g. floating caliper disc brakes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16DCOUPLINGS FOR TRANSMITTING ROTATION; CLUTCHES; BRAKES
    • F16D2121/00Type of actuator operation force
    • F16D2121/02Fluid pressure
    • F16D2121/04Fluid pressure acting on a piston-type actuator, e.g. for liquid pressure
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16DCOUPLINGS FOR TRANSMITTING ROTATION; CLUTCHES; BRAKES
    • F16D2125/00Components of actuators
    • F16D2125/02Fluid-pressure mechanisms
    • F16D2125/06Pistons
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16DCOUPLINGS FOR TRANSMITTING ROTATION; CLUTCHES; BRAKES
    • F16D2125/00Components of actuators
    • F16D2125/02Fluid-pressure mechanisms
    • F16D2125/08Seals, e.g. piston seals

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Shift Register Type Memory (AREA)

Description

本発明は、平板表示装置に関し、より詳しくは、非晶質薄膜トランジスタ駆動による熱化現象を除去して安定された出力を提供するシフトレジストを含む平板表示装置用駆動回路に関する。
平板表示装置のうち、最も幅広く使用されている液晶表示装置は、液晶の特定な分子配列に電圧を印加して、他の分子配列に変換させて、このような分子配列により発光する液晶セルの複屈折性、旋光性、2色性及び光散乱の特性等の光学的性質の変化を、視覚変化に変換させて、液晶セルによる光の変調を利用したディスプレー装置として、通常の液晶表示装置は、液量パネル上の液晶セル等の光透過率を調節することによって、ビデオ信号に当たる画像を表示する。液晶パネル上の液晶セル等を駆動するために、液晶表示装置は、液晶パネル駆動回路を備える。
図1を参照すると、通常の能動マトリックス液晶表示装置は、液晶セル等が2枚の透明基板を間に、マトリックス状で配列されている液晶パネル3と、液晶パネル3上のデータ配線等(DL1ないしDLn)にデータを供給するためのデータ駆動IC(1)と、ゲート配線等(GL1ないしGLm)を順に駆動するためのゲート駆動IC(2)とを備える。液晶パネル3には、多数の液晶セル等と、これら液晶セル等各々に供給されるデータ信号をスイッチングする薄膜トランジスタ等(以下、TFTと称する。)が設けられている。
多数の液晶セル等は、データ配線等及びゲート配線等が交差する交差点に各々設けられると共に、薄膜トランジスタ等と前記交差点等に各々位置する。
データ駆動IC(1)は、シフトレジストとラッチを含み、データシフトクロックに応答してデータ信号をシフトさせて、データ出力イネーブル信号に応答して1ライン分のデータ信号をデータ配線等に同時に供給する。
ゲート駆動IC(2)は、各ゲート配線等を駆動するために、シフトレジストを含む多数のステージで構成され、ゲートスタート信号に応答してゲート配線等にゲート信号を順に印加する。
ゲートスタート信号がゲート駆動IC(2)等に供給されると、ゲート駆動IC(2)は、図2に示したように、液晶パネル上のm個のゲート配線等に、順にゲート信号(VGLm−2、VGLm−1、VGLm)を供給することによって、m個のゲート配線等が順に駆動される。すると、液晶パネル上のTFT等は、1ゲート配線分ずつ順序的に駆動され、1ゲート配線分ずつの液晶セル等にデータ信号等が順に駆動される。
前述した構成において、ゲート駆動IC(2)は、多数のシフトレジストによりゲート信号が順に出力されるが、非晶質シリコン(a−Si)トランジスタを利用するシフトレジストの場合、各々のトランジスタに長時間高い電圧が印加される時、熱化による特性の変化が発生する問題があって、以下、従来のシフトレジストを例えて、その問題を説明する。
図3は、従来の液晶表示装置用シフトレジストのn番目のステージを示した回路図であって、図4は、図3のシフトレジストの駆動のために印加して出力される信号等のタイミング図である。ここで例えた回路構成のトランジスタ素子は、N−タイプの非晶質シリコン(a−Si)薄膜トランジスタを利用して構成された。
駆動を考慮すると、以前のステージ回路(N−1番目のステージ)の出力であるスタート信号(Vst−N)と、第4クロック(CLK4)のハイレベル電圧の入力により、第1トランジスタ(T1)及び第2トランジスタ(T2)がオン(on)状態に転換され、Q−ノード(Q)が充電状態になる。
ここで、前記スタート信号(Vst−N)と第4クロック(CLK4)は、相互に同期された信号である。
この時、前記Q−ノード(Q)は、ブートストラップ(bootstrap)され、電圧が上昇して、以後、第1クロック(CLK1)が入力されると、第6トランジスタ(T6)がオン(on)され、出力(Vout−N)が発生する。この時の出力は、次のステージ回路(N+1番目のステージ)のスタート信号{Vst-(N+1)}で入力される。
第2クロック(CLK2)のハイレベル電圧が入力される時、第3トランジスタ(T3)がオン(on)され、前記Q−ノード(Q)に充電されていた電荷が放電される。
前述したような方式により動作されるシフトレジスト回路は、薄膜トランジスタ各々の役割によって、相互に異なるバイアスストレスを受けるが、このように、薄膜トランジスタに印加されるバイアスストレスは、閾値電圧の特性の変化を起こして、回路の動作の信頼性を低下させる。
特に、図3に示した回路の構成では、QB−ノード(QB)によりプルダウン機能の素子として使用される第3トランジスタ(T3)及び第7トランジスタ(T7)は、1フレームの動作週期のうちで出力が発生される動作区間を除いた時間の間、持続的にバイアスストレスを受ける状態であるので、最も大きい特性の変化を起こす。従って、シフトレジスト回路の動作の信頼性の上昇のためには、QB−ノード(QB)の充電/放電によるオン/オフ状態によって発生する前記第3トランジスタ(T3)及び第7トランジスタ(T7)の特性の変化を最小化させなければならない。
図5は、図3の単一駆動の第4トランジスタ(T4)に印加されるバイアスストレス状態をグラフに示した図面である。
図5の単一駆動による第4トランジスタ(T4)のゲート電極Gに、ハイレベルの電圧が印加される時、ドレイン電極D及びソース電極Sにも、各々ハイレベルの電圧が印加される。従って、ゲート電極Gとドレイン電極D及びソース電極S間に、電圧の差がほとんどなく、よって、第4トランジスタ(T4)は、ローバイアスストレスが印加される。
本発明は、前述したような問題を解決するために案出されており、交差駆動のためのデュアルプルダウン駆動部の構成のシフトレジストのステージで、熱化によるトランジスタの特性の変化を改善することを目的として、このために、新しく提案された非晶質シリコントランジスタを利用した液晶表示装置用シフトレジストのステージを提供して、駆動信頼性をさらに向上させる。
前述したような目的を達成するために本発明は、以前ステージの出力信号が入力されQノードに連結されて、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第1薄膜トランジスタと;前記Qノードと供給電源端間に連結され、次のステージの出力信号によって開閉の可否が決定される第2薄膜トランジスタと;第1駆動電源端と第1QBノード間に連結されて、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第3−1薄膜トランジスタと;第2駆動電源端と第2QBノード間に連結されて、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第3−2薄膜トランジスタと;第1クロック入力端と当ステージの信号出力端間に連結されて、前記Qノードの電圧によって開閉の可否が決定される第4薄膜トランジスタと;前記第1QBノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第5−1薄膜トランジスタと;前記第2QBノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第5−2薄膜トランジスタと;前記第1QBノードと供給電源端間に連結され、前記第2駆動電源端の出力によって開閉の可否が決定される第6−1薄膜トランジスタと;前記第2QBノードと供給電源端間に連結され、前記第1駆動電源端の出力によって開閉の可否が決定される第6−2薄膜トランジスタと;前記Qノードと供給電源端間に連結され、前記第1QBノードの電圧によって開閉の可否が決定される第7−1薄膜トランジスタと;前記Qノードと供給電源端間に連結され、前記第2QBノードの電圧によって開閉の可否が決定される第7−2薄膜トランジスタと;前記当ステージの信号出力端と供給電源端間に連結され、前記第1QBノードの電圧によって開閉の可否が決定される第8−1薄膜トランジスタと;前記当ステージの信号出力端と供給電源端間に連結され、前記第2QBノードの電圧によって開閉の可否が決定される第8−2薄膜トランジスタとを含む前記当ステージを構成する平板表示装置用駆動回路のシフトレジストを提供する。
前記第1駆動電源及び第2駆動電源は、同一な周期を有して、位相が相互に反対のパルスであり、前記パルスの周期は、1フレーム駆動周期以上である。
また、前記各トランジスタは、Nタイプの非晶質シリコン薄膜トランジスタであることを特徴とする。
前記シフトレジストの1番目のステージのための前記以前ステージの出力信号は、スタート信号であって、前記供給電源端は、接地電圧または、ローレベル電圧を有する。
一方、本発明は、以前ステージの出力信号を入力してQノードに連結されて、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第1薄膜トランジスタと;前記Qノードと供給電源端間に連結され、次のステージの出力信号によって開閉の可否が決定される第2薄膜トランジスタと;第1駆動電源端と第1QBノード間に連結されて、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第3−11薄膜トランジスタと;前記第1駆動電源端と第1QBノード間に連結されて、第1ノードの電圧によって開閉の可否が決定される第3−12薄膜トランジスタと;前記第1ノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第3−13薄膜トランジスタと;前記第1ノードと供給電源端間に連結され、前記以前ステージの出力信号によって開閉の可否が決定される第3−14薄膜トランジスタと;第2駆動電源端と第2QBノード間に連結され、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第3−21薄膜トランジスタと;前記第2駆動電源端と第2QBノード間に連結され、第2ノードの電圧によって開閉の可否が決定される第3−22薄膜トランジスタと;前記第2ノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第3−23薄膜トランジスタと;前記第2ノードと供給電源端間に連結され、前記以前ステージの出力によって開閉の可否が決定される第3−24薄膜トランジスタと;第1クロック入力端と当ステージの信号出力端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第4薄膜トランジスタと;前記第1QBノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第5−1薄膜トランジスタと;前記第2QBノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第5−2薄膜トランジスタと;前記第1QBノードと供給電源端間に連結され、前記以前ステージの出力によって開閉の可否が決定される第6−1薄膜トランジスタと;前記第2QBノードと供給電源端間に連結され、前記以前ステージの出力によって開閉の可否が決定される第6−2薄膜トランジスタと;前記Qノードと供給電源端間に連結され、前記第1QBノードの電圧によって開閉の可否が決定される第7−1薄膜トランジスタと;前記Qノードと供給電源端間に連結され、前記第2QBノードの電圧によって開閉の可否が決定される第7−2薄膜トランジスタと;前記当ステージの信号出力端と供給電源端間に連結され、前記第1QBノードの電圧によって開閉の可否が決定される第8−1薄膜トランジスタと;前記当ステージの信号出力端と供給電源端間に連結され、前記第2QBノードの電圧によって開閉の可否が決定される第8−2薄膜トランジスタとを含む前記当ステージを構成する平板表示装置用駆動回路のシフトレジストを提供する。
前記第1駆動電源及び第2駆動電源は、同一な周期を有して、位相が相互に反対のパルスであり、前記パルスの周期は、1フレーム駆動周期以上である。
また、前記各トランジスタは、Nタイプの非晶質シリコン薄膜トランジスタであることを特徴とする。
前記シフトレジストの1番目のステージのための前記以前ステージの出力信号は、スタート信号であって、前記供給電源端は、接地電圧または、ローレベル電圧を有する。
一方、本発明は、以前ステージの出力信号を入力してQノードに連結されて、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第1薄膜トランジスタと;前記Qノードと供給電源端間に連結され、次のステージの出力信号によって開閉の可否が決定される第2薄膜トランジスタと;第1駆動電源端と第1QBノード間に連結され、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第3−11薄膜トランジスタと;前記第1駆動電源端と第1QBノード間に連結されて、第1ノードの電圧によって開閉の可否が決定される第3−12薄膜トランジスタと;前記第1ノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第3−13薄膜トランジスタと;前記第1ノードと供給電源端間に連結され、第2駆動電源端の出力によって開閉の可否が決定される第3−14薄膜トランジスタと;前記第2駆動電源端と第2QBノード間に連結され、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第3−21薄膜トランジスタと;前記第2駆動電源端と第2QBノード間に連結され、第2ノードの電圧によって開閉の可否が決定される第3−22薄膜トランジスタと;前記第2ノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第3−23薄膜トランジスタと;前記第2ノードと供給電源端間に連結され、前記第2駆動電源端の出力によって開閉の可否が決定される第3−24薄膜トランジスタと;第1クロック入力端と当ステージの信号出力端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第4薄膜トランジスタと;前記第1QBノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第5−1薄膜トランジスタと;前記第2QBノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第5−2薄膜トランジスタと;前記第1QBノードと供給電源端間に連結され、前記以前ステージの出力によって開閉の可否が決定される第6−1薄膜トランジスタと;前記第2QBノードと供給電源端間に連結され、前記以前ステージの出力によって開閉の可否が決定される第6−2薄膜トランジスタと;前記Qノードと供給電源端間に連結され、前記第1QBノードの電圧によって開閉の可否が決定される第7−1薄膜トランジスタと;前記Qノードと供給電源端間に連結され、前記第2QBノードの電圧によって開閉の可否が決定される第7−2薄膜トランジスタと;前記当ステージの信号出力端と供給電源端間に連結され、前記第1QBノードの電圧によって開閉の可否が決定される第8−1薄膜トランジスタと;前記当ステージの信号出力端と供給電源端間に連結され、前記第2QBノードの電圧によって開閉の可否が決定される第8−2薄膜トランジスタとを含む前記当ステージを構成する平板表示装置用駆動回路のシフトレジストを提供する。
前記第1駆動電源及び第2駆動電源は、同一な周期を有して、位相が相互に反対のパルスであり、前記パルスの周期は、1フレーム駆動周期以上である。
また、前記各トランジスタは、Nタイプの非晶質シリコン薄膜トランジスタであることを特徴とする。
前記シフトレジストの1番目のステージのための前記以前ステージの出力信号は、スタート信号であって、前記供給電源端は、接地電圧または、ローレベル電圧を有する。
一方、本発明は、スタート信号によってQノードを充電する第1薄膜トランジスタと;次のステージの出力信号によってQノードを充電する第2薄膜トランジスタと;前記Qノードの電圧によって当ステージの出力電圧を増加させるプルアップ駆動部と;奇数番目のフレームに、QB−oノードの電圧によって前記当ステージの出力電圧を減少させる第1プルダウン駆動部と;偶数番目のフレームに、QB−eノードの電圧によって前記当ステージの出力電圧を減少させる第2プルダウン駆動部と;前記QB−oノードに連結され、自己のゲート電極と自己のドレイン電極が相互に連結されて、第1駆動電圧が印加される第3−1薄膜トランジスタと;前記QB−eノードに連結され、自己のゲート電極と自己のドレイン電極が相互に連結されて、第2駆動電圧が印加される第3−2薄膜トランジスタとを含む平板表示装置用駆動回路の多数のシフトレジストステージを提供する。
前記スタート信号は、以前ステージの出力電圧を含み、前記第1駆動電圧は、前記奇数番目のフレームの間は、ハイレベルの電圧を有して、前記偶数番目のフレームの間は、ローレベルの電圧を有し、前記第2駆動電圧は、前記奇数番目のフレームの間、ローレベルの電圧を有して、前記偶数番目のフレームの間は、ハイレベルの電圧を有する。
前記平板表示装置は、平板パネルと前記駆動回路で構成されて、前記多数のシフトレジストステージは、前記平板パネルに内臓されることを特徴とする。
前記プルアップ駆動部は、前記Qノードの電圧によって開閉が決定される第4薄膜トランジスタを含む。
また、平板表示装置用駆動回路の多数のシフトレジストステージは、前記第3−1薄膜トランジスタとQB−oノード間に連結される第5−1薄膜トランジスタと;前記第3−2薄膜トランジスタとQB−eノード間に連結される第5−2薄膜トランジスタと;前記第3−1薄膜トランジスタに連結され、前記Qノードの電圧によって開閉が決定される第6−1薄膜トランジスタと;前記第3−2薄膜トランジスタに連結され、前記Qノードの電圧によって開閉が決定される第6−2薄膜トランジスタと; 前記第3−1薄膜トランジスタに連結され、前記スタート信号によって開閉が決定される第7−1薄膜トランジスタと;前記第3−2薄膜トランジスタに連結され、前記スタート信号によって開閉が決定される第7−2薄膜トランジスタとをさらに含む。
なお、平板表示装置用駆動回路の多数のシフトレジストステージは、前記第3−1薄膜トランジスタとQB−oノード間に連結される第5−1薄膜トランジスタと;前記第3−2薄膜トランジスタとQB−eノード間に連結される第5−2薄膜トランジスタと;前記第3−1薄膜トランジスタに連結され、前記Qノードの電圧によって開閉が決定される第6−1薄膜トランジスタと;前記第3−2薄膜トランジスタに連結され、前記Qノードの電圧によって開閉が決定される第6−2薄膜トランジスタと; 前記第3−1薄膜トランジスタに連結され、前記第2駆動電圧によって開閉が決定される第7−1薄膜トランジスタと;前記第3−2薄膜トランジスタに連結され、前記第1駆動電圧によって開閉が決定される第7−2薄膜トランジスタとをさらに含む。
一方、本発明は、スタート信号端子に連結されたゲート電極及びドレイン電極を備えた第1薄膜トランジスタと;第1駆動電圧端子に連結されたゲート電極及びドレイン電極を備えた第2薄膜トランジスタと;第2駆動電圧端子に連結されたゲート電極及びドレイン電極を備えた第3薄膜トランジスタと;クロック端子とシフトレジストステージの出力ノード間に連結され、自己のゲート電極が自己のソース電極と相互に連結された第4薄膜トランジスタとを含む平板表示装置用駆動回路のシフトレジストステージを提供する。
前記シフトレジストステージにおいて、前記第2薄膜トランジスタ及び第3薄膜トランジスタだけが、自己のドレイン電極等が前記第1駆動電圧及び第2駆動電圧に各々連結される薄膜トランジスタである。
平板表示装置用駆動回路のシフトレジストステージは、前記第4薄膜トランジスタのゲート電極と供給電源間に連結され、次のステージの出力に連結されるゲート電極を備えた第5薄膜トランジスタをさらに含む。
前記供給電源は、接地電圧または、ローレベルの電圧を有することを特徴とする。
また、前記シフトレジストステージにおいて、前記クロック端子だけが、前記薄膜トランジスタ等にクロック信号を供給する端子である。
平板表示装置用駆動回路のシフトレジストステージは、前記第1駆動電圧端子に連結されて、前記第2薄膜トランジスタのソース電極に連結されるゲート電極を備えた第6薄膜トランジスタと、前記第2駆動電圧端子に連結されて、前記第3薄膜トランジスタのソース電極に連結されるゲート電極を備えた第7薄膜トランジスタをさらに含む。
なお、平板表示装置用駆動回路のシフトレジストステージは、前記第2薄膜トランジスタのソース電極と供給電源間に連結される第1薄膜トランジスタペアと、前記第3薄膜トランジスタのソース電極と前記供給電源間に連結される第2薄膜トランジスタペアをさらに含み、前記第1薄膜トランジスタペアの1番目の薄膜トランジスタと、前記第2薄膜トランジスタペアの1番目の薄膜トランジスタは、前記第4薄膜トランジスタのゲート電極に連結される、ゲート電極を有して、前記第1薄膜トランジスタペアの2番目の薄膜トランジスタと、前記第2薄膜トランジスタペアの2番目の薄膜トランジスタは、前記スタート信号端子に連結されるゲート電極を有する。
また、平板表示装置用駆動回路のシフトレジストステージは、前記第2薄膜トランジスタのソース電極と供給電源間に連結される第1薄膜トランジスタペアと、前記第3薄膜トランジスタのソース電極と前記供給電源間に連結される第2薄膜トランジスタペアをさらに含み、前記第1薄膜トランジスタペアの1番目の薄膜トランジスタと、前記第2薄膜トランジスタペアの1番目の薄膜トランジスタは、前記第4薄膜トランジスタのゲート電極に連結される、ゲート電極を有して、前記第1薄膜トランジスタペアの2番目の薄膜トランジスタは、前記第1駆動電圧端子に連結されるゲート電極を有して、前記第2薄膜トランジスタペアの2番目の薄膜トランジスタは、前記第2駆動電圧端子に連結されるゲート電極を有する。
前記平板表示装置は、平板パネルと前記駆動回路で構成されて、前記シフトレジストステージは、前記平板パネルに内臓されることを特徴とする。
以下、添付された図面を参照して、本発明による平板表示装置用シフトレジスト各々の実施例を説明する。
本発明による液晶表示装置用シフトレジストは、ステージの非晶質シリコン薄膜トランジスタ、特に、プルダウン駆動部トランジスタだけではなく、プルダウン駆動部トランジスタの駆動を制御するトランジスタで発生されるバイアスによる素子の特性の変化を最小化させる。
すなわち、持続されるハイバイアスの印加によって、特性の変化が誘発されないように、ペアでトランジスタを構成して、駆動と非駆動の休止区間が反復されることと同時に、非駆動の休止期間には、逆バイアスまたは、基底電源に当たるバイアスを印加することによって、駆動時、印加されたバイアスストレスを相殺させて、回路駆動を行う各非晶質シリコン薄膜トランジスタの素子安定化による回路の正常駆動及び寿命延長の効果がある。
図6は、本発明による液晶表示装置用シフトレジストのn番目のステージを示した回路図であって、図7は、図6のシフトレジストのための信号等のタイミング図である。もちろん、シフトレジストの駆動のためのスタート信号とクロック信号は、第1従来技術に示された図4のタイミング図と同様である。
図6に示したように、シフトレジストのステージは、2つのプルダウン駆動分(T3o、T7o)(T3e、T7e)を適用して入力電源をフレーム別に交差させて駆動する方式であって、このようなステージが多数構成されたシフトレジストは、4つのクロック信号(CLK1〜CLK4)と3つの直流電源(VDD−o、VDD−e、VSS)及びスタート信号(Vst−M)を利用して駆動される。
ここで、パネルの奇数番目のフレームの動作時に印加される第1駆動電源(VDD−o)とパネルの偶数番目のフレームの動作時に印加される第2駆動電源(VDD−e)は、相互に位相が反対の直流電源であって、各電源のパルス持続時間は、1フレーム時間以上である。
動作を察すると、図7のタイミング図に示したように、液晶表示パネルの奇数番目のフレーム駆動の場合、前記第1駆動電源(VDD−o)でハイレベルの電圧が入力されて、前記第2駆動電源(VDD−e)には、ローレベルの電圧が入力される。よって、奇数番目のフレームの駆動で、前記(QB−o)ノードには、ハイレベルの電圧が印加されて、前記(QB−e)ノードには、ローレベルの電圧が印加される。
以後、液晶表示パネルの偶数番目のフレームの駆動では、出力信号(Vout−N)の発生以後には、前記第2駆動電源(VDD−e)に、ハイレベルの電圧が印加されて、前記第1駆動電源(VDD−o)に、ローレベルの電圧が印加され、前記(QB−e)ノードにハイレベルの電圧が印加され、前記(QB−o)ノードに、ローレベルの電圧が印加される。
以後の動作は、前述した第1従来技術と同様な方法によりフレーム別に反復されて行われるために、示されたシフトレジストのステージ回路のプルダウン駆動部を構成する各トランジスタ(T3o、T3e、T7o、T7e)に印加されるバイアスストレスは、奇数番目と偶数番目のフレームの反復によって、電圧レベルが反転して入力される第1駆動電源(VDD−o)及び第2駆動電源(VDD−e)により相殺される効果がある。
ところが、図6に示したように、シフトレジストのステージは、長時間の連続駆動を行う場合、第4トランジスタ(T4o、T4e)等の熱化による回路の誤動作が発生されて、前記第4トランジスタ(T4o、T4e)等の熱化による閾値電圧の特性の変化は、前記電源の交差駆動によるプルダウントランジスタの特性の変化を抑えるにも拘らず、前記各QB−ノード(QB−o、QB−e)に伝達される有効電圧を減少させる問題が発生する。
図8は、図6の交差駆動の第4トランジスタ(T4o、T4e)に印加されるバイアスストレス状態のグラフを示した図面である。
図8のような交差駆動において、第1駆動電源(VDD−o)と第2駆動電源(VDD−e)が各々ローレベルの電圧である場合、これに当たる各第4トランジスタ(T4o、T4e)のドレイン電極Dとソース電極Sに各々ローレベルの電圧が印加された状態になる。
以後、前記各第4トランジスタ(T4o、T4e)のゲート電極Gにハイレベルの電圧が印加される場合、前記各第4トランジスタ(T4o、T4e)には、ハイバイアスストレスが印加され特性の変化、ずなわち、閾値電圧Vthの移動現象が現れる問題が発生する。
図9は、本発明の実施例1による液晶表示装置用シフトレジストのm番目のステージの図面である。
構造の特徴において、駆動回路を液晶表示パネルのフレーム別に交差駆動するための第1駆動電源(VDD−o)と第2駆動電源(VDD−e)が入力されて、ゲート信号出力端(Nout)からゲート駆動回路出力信号(Vout−M)を出力するための任意のクロック(CLK1)が入力される。回路の最初の駆動にためのスタート信号(Vst−M)は、以前ステージ(M−1番目のステージ)のゲート駆動回路出力信号(Vout−(M−1))が入力されて、ゲート駆動回路出力信号(Vout−N)の出力後Qノード(Q)の放電のための信号として、次のステージ(M+1番目のステージ)のゲート駆動回路出力信号(Vout−(M+1))が入力される構造である。前記第1駆動電源(VDD−o)と第2駆動電源(VDD−e)は、ハイレベルの電圧の印加時間がパネルの1フレーム駆動時間以上であって、同一な周期を有する反対の位相の電圧信号であり、前記クロックは、最小1フレーム駆動時間の間、ハイレベルの電圧を維持する電圧信号である。
また、そのゲート電極とドレイン電極が相互に連結されるダイオード構造の第3トランジスタ郡(T3o、T3e)は、奇数番目及び偶数番目の駆動フレーム順に交差入力される第1駆動電源(VDD−o)と第2駆動電源(VDD−e)の入力を受けて、ダイオード動作を行い、第1QBノード(QB−o)及び第2QBノード(QB−e)を放電させることによって、プルダウントランジスタ(T5o、T5e、T6o、T6e)に持続的なハイバイアスストレスが印加されることを防ぐための構造であって、入力される前記第1駆動電源(VDD−o)と第2駆動電源(VDD−e)は、ハイレベルの電圧及びローレベルの電圧がフレーム周期時間ごと反復して入力される。ここで、前記第1駆動電源(VDD−o)と第2駆動電源(VDD−e)のローレベルの電圧は、ハイレベルの電圧の反対の極性または、接地電圧VSSレベルを有する。
さらに、前記第3トランジスタ郡(T3o、T3e)の動作により第1QBノード(QB−o)及び第2QBノード(QB−e)に印加されるハイレベルの電圧をローレベルの電圧に転換させるために、第5トランジスタ郡(T5o、T5e)及び第6トランジスタ郡(T6o、T6e)が各々構成される。ここで、各トランジスタは、非晶質シリコン薄膜トランジスタ(a−SiTFT)であって、全てNタイプで構成される。
このような構造の特徴を有する本発明の実施例1によるステージの動作をは下記のようである。ここで、回路の動作のためのスタート信号及びクロック信号は、図4に示したように入力される。
液晶表示パネルの奇数番目のフレーム駆動の場合、第1駆動電源(VDD−o)は、ハイレベルの電圧を有して、第2駆動電源(VDD−e)は、ローレベルの電圧を有するために、以前ステージのゲート駆動回路出力信号をスタート信号として入力を受ける第1トランジスタ(T1)は、オン(on)状態になり、Qノード(Q)を充電する。この時、第3−1トランジスタ(T3o)の、そのゲート電極とドレイン電極が相互に連結されたダイオード構造によって第1QBノード(QB−o)は、ハイレベルの電圧になる。
以後、前記第1クロック(CLK1)が印加されると、Qノード(Q)は、ブートストラップにより電圧がさらに上昇して、よって、前記第4トランジスタ(T4)をオン(on)させてゲート駆動回路出力信号(Vout−M)を出力する。この時のゲート駆動回路出力信号は、次のステージのスタート信号として入力されて、次のステージのゲート駆動回路出力信号が第2トランジスタ(T2)に入力されると、Qノード(Q)が可放電され、ゲート駆動回路出力信号の出力は中止される。
パネルの偶数番目のフレーム駆動の場合、第1駆動電源(VDD−o)は、ローレベルの電圧を有して、第2駆動電源(VDD−e)は、ハイレベルの電圧を有するために、以前フレームの駆動で前記第3−1トランジスタ(T3o)によりハイレベルの電圧が印加された第1QBノード(QB−o)は、第6−1トランジスタ(T6o)により放電されローレベルの電圧に転換されるので、第7−1トランジスタ(T7o)及び第8−1トランジスタ郡(T8o)には、逆レベルバイアスにより継続的にハイバイアスストレスが印加されない。
さらに、以前ステージのゲート駆動回路出力信号(Vout−(M−1))をスタート信号として入力を受けた第1トランジスタ(T1)は、オン(on)状態になってQノード(Q)を充電する。
以後、前記第1クロック(CLK1)が印加されると、Qノードは、ブートストラップにより電圧がさらに上昇して、よって、前記第4トランジスタ(T4)をオン(on)させてゲート駆動回路出力信号(Vout−M)を出力する。
この時のゲート駆動回路出力信号(Vout−M)は、次のステージのスタート信号として入力されて、次のステージのゲート駆動回路出力信号(Vout−(M+1))が第2トランジスタ(T2)に入力されると、Qノードは、放電される。
パネルの奇数番目のフレーム駆動の場合、第1駆動電源(VDD−o)は、ハイレベルの電圧に、第2駆動電源(VDD−e)は、ローレベルの電圧に転換されて、以前フレームの駆動で前記第3−2トランジスタ(T3e)によりハイレベルの電圧が印加された第2QBノード(QB−e)は、第6−2トランジスタ(T6e)により放電されて、ローレベルの電圧に転換されるので、第7−2トランジスタ(T7e)及び第8−2トランジスタ(T8e)は、逆レベルバイアスにより継続的にハイバイアスストレスが印加されない。
図10は、本発明の実施例2による液晶表示装置用シフトレジストのm番目のステージの図面である。
構造の特徴において、回路を液晶表示パネルのフレーム別に交差駆動するための第1駆動電源(VDD−o)と第2駆動電源(VDD−e)が入力されて、ゲート信号出力端(Nout)からゲート駆動回路出力信号(Vout−M)を出力するための任意のクロック(CLK1)が入力される。回路の最初の駆動のためのスタート信号(Vst−M)は、以前ステージ(M−1番目のステージ)のゲート駆動回路出力信号(Vout−(M−1))が入力されて、ゲート駆動回路出力信号(Vout−N)の出力後Qノード(Q)の放電のための信号として、次のステージ(M+1番目のステージ)のゲート駆動回路出力信号(Vout−(M+1))が入力される構造である。前記第1駆動電源(VDD−o)と第2駆動電源(VDD−e)は、ハイレベルの電圧の印加時間がパネルの1フレーム駆動時間以上であって、同一な周期を有する反対の位相の信号であり、前記クロックは、最小1フレーム駆動時間の間、ハイレベルの電圧を維持する信号である。また、前記第1駆動電源(VDD−o)と第2駆動電源(VDD−e)のローレベルの電圧は、ハイレベルの電圧の反対の極性または、接地電圧VSSレベルを有する。
さらに、液晶表示パネルの奇数番目及び偶数番目の駆動フレーム別に交差入力される第1駆動電源(VDD−o)と第2駆動電源(VDD−e)の入力を受けて、以前ステージのゲート駆動回路出力信号(Vout−(M−1))を開始信号(Vst−M)として入力を受けて動作されるインバーター構造の第3トランジスタ郡(T3o1〜T3o4、T3e1〜T3e4)の駆動により第1QBノード(QB−o)及び第2QBノード(QB−e)に連結されたプルダウントランジスタのハイバイアスストレスを低減させる構造である。また、前記第1駆動電源(VDD−o)と第2駆動電源(VDD−e)は、ハイレベルの電圧及びローレベルの電圧の信号がフレームの駆動周期を有して交差して入力される。
以下、液晶表示パネルの奇数番目のフレーム駆動での回路の動作を説明する。
第1駆動電源(VDD−o)は、ハイレベルの電圧が引火されて、第2駆動電源(VDD−e)は、ローレベルの電圧が印加され、以前ステージのゲート駆動回路出力信号(Vout−(M−1))をスタート信号(Vst−M)として入力を受ける第1トランジスタ(T1)は、オン(on)状態になり、Qノード(Q)を充電する。
この時、第5−1トランジスタ(T5o)と第6−1トランジスタ(T6o)により第1QBノード(QB−o)は、放電され、ローレベルの電圧が印加された状態になると同時に、第3トランジスタ郡(T3)の第3−13トランジスタ(T3o3)がオン(on)され第3−12トランジスタ(T3o2)のゲート電極に印加される電圧をローレベルの電圧状態に転換させオフ(off)させる。従って、第1QBノード(QB−o)は、充電されてない状態になる。
以後、前記第1クロック(CLK1)が第4トランジスタ(T4)に印加されると、Qノード(Q)は、ブートストラップにより電圧がさらに上昇して、よって、前記第4トランジスタ(T4)のゲートをオン(on)させてゲート駆動回路出力信号(Vout−M)を出力する。この時のゲート駆動回路出力信号は、次のステージのスタート信号として入力されて、次のステージのゲート駆動回路出力信号(Vout−(M+1))が第2トランジスタ(T2)に入力されると、Qノード(Q)は、放電され、ゲート駆動回路出力信号(Vout−M)の出力は中止される。
前記Qノード(Q)の放電により前記第3−13トランジスタ(T3o3)がオフ(off)されて、そのゲート電極とドレイン電極が相互に連結されたダイオード構造の第3−11トランジスタ(T3o1)によって、第3−12トランジスタ(T3o2)がオン(on)状態に転換され第1QBノード(QB−o)は、さらに充電される。
一方、液晶表示パネルの偶数番目のフレーム駆動での回路の動作を説明する。
第1駆動電源(VDD−o)は、ローレベルの電圧を有して、第2駆動電源(VDD−e)は、ハイレベルの電圧が入力されて、以前ステージのゲート駆動回路出力信号(VDD−(M−1))をスタート信号(Vst−M)として入力を受ける 第1トランジスタ(T1)は、オン(on)状態になってQノード(Q)を充電する。
この時、第5−2トランジスタ(T5e)と第6−2トランジスタ(T6e)により第2QBノード(QB−e)は、放電され、ローレベルの電圧が印加された状態になると同時に、第3トランジスタ郡(T3)の第3−23トランジスタ(T3e3)がオン(on)されて、第3−22トランジスタ(T3e2)のゲート電極にローレベルの電圧が印加されるように転換してオフ(off)させる。従って、第2QBノード(QB−e)は、充電されてない状態になる。
以後、前記第1クロック(CLK1)が第4トランジスタ(T4)に印加されると、Qノード(Q)は、ブートストラップにより電圧がさらに上昇して、よって、前記第4トランジスタ(T4)のゲートをオン(on)させゲート駆動回路出力信号(Vout−M)を出力する。この時のゲート駆動回路出力信号(Vout−M)は、次のステージのスタート信号として入力されて、次のステージのゲート駆動回路出力信号(Vout−(M+1))が第2トランジスタ(T2)に入力されると、Qノード(Q)は、放電され、ゲート駆動回路出力信号(Vout−M)の出力は中止される。
前記Qノード(Q)の放電により前記第3−23トランジスタ(T3e3)がオフ(off)されて、そのゲート電極とドレイン電極が相互に連結されたダイオード構造の第3−21トランジスタ(T3e1)によって、第3−22トランジスタ(T3e2)がオン(on)状態に転換され第2QBノード(QB−e)は、さらに充電される。
前述したように、図9の実施例2の回路は、液晶表示装置駆動による 奇数番目及び偶数番目のフレーム別に印加される第1駆動電源(VDD−o)及び第2駆動電源(VDD−e)によって第1QBノード(QB−o)及び第2QBノード(QB−o)に各々逆バイアスが印加されて、第3トランジスタ郡(T3)も電圧レベルの転換による逆バイアス印加によって特性の変化が抑えられて、トランジスタ素子の安定化及び寿命向上の効果が発生する。
図11は、本発明の実施例3による液晶表示装置用シフトレジストのm番目のステージの図面である。
図示された実施例3の回路は、前述した図9の実施例2の回路と、その駆動原理が同様であって、特に、本実施例3のシフトレジストステージでは、駆動電源の電圧が変化される時、第3−24トランジスタ(T3o4)による第1QBノード(QB−o)及び第2QBノード(QB−o)のリセットのための信号として、第3−14トランジスタ(T3o4)には、第2駆動電源(VDD−e)を、第3−24トランジスタ(T3e4)には、第1駆動電源(VDD−o)を印加する特徴がある。また、実施例によって構成された各トランジスタは、非晶質シリコン薄膜トランジスタであって、さらに、前記各トランジスタは、Nタイプである。
なお、液晶表示装置駆動の奇数番目及び偶数番目の駆動フレーム別に交差入力される第1駆動電源(VDD−o)及び第2駆動電源(VDD−e)の入力を受けて駆動されるインバーター構造の第3トランジスタ郡(T3)の駆動によって第1QBノード(QB−o)及び第2QBノード(QB−o)に連結されたプルダウントランジスタのハイバイアスストレスを低減させると共に、第3トランジスタ郡(T3)も電圧レベルの転換による逆バイアスの印加によって特性の変化が抑えられて、トランジスタ素子の安定化及び寿命向上の効果が導出できる構造である。
以上では説明の便宜上、液晶表示装置の駆動回路を例えているが、本発明による駆動回路を有機電界発光素子ELD、電界効果表示装置FED等の平板表示装置に適用できることは言うまでもない。
通常の能動マトリックス液晶表示装置の構成を示した図である。 図1による液晶表示装置の駆動のためのゲート信号を示した図である。 従来の液晶表示装置用シフトレジストのn番目のステージを示した回路図である。 図3のシフトレジストのための信号等のタイミング図である。 図3の単一構造による第4トランジスタに印加されるバイアスストレス状態を示した図である。 本発明による液晶表示装置用シフトレジストのn番目のステージを示した回路図である。 図6のシフトレジストのための信号等のタイミング図である。 図6の交差駆動による第4トランジスタ群に印加されるバイアスストレス状態を示した図である。 本発明の実施例1による液晶表示装置用シフトレジストのm番目のステージを示した図である。 本発明の実施例2による液晶表示装置用シフトレジストのm番目のステージを示した図である。 本発明の実施例3による液晶表示装置用シフトレジストのm番目のステージを示した図である。
符号の説明
VDD−o、VDD−e:奇数番目及び偶数番目のフレーム別印加電源
CLK1〜CLK4:第1ないし第4クロック信号
Vst−M:スタート信号
Vout:ゲート駆動回路の出力信号

Claims (34)

  1. 以前ステージ、当ステージ及び次のステージを含む複数のステージ有する平板表示装置用駆動回路のシフトレジストであって、
    以前ステージの出力信号が入力されQノードに連結されて、自己のゲート電極が自分のドレイン電極に連結されるダイオード構造の第1薄膜トランジスタと;
    前記Qノードと供給電源端間に連結され、次のステージの出力信号によって開閉の可否が決定される第2薄膜トランジスタと;
    第1駆動電源端と第1QBノード間に連結されて、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第3−1薄膜トランジスタと;
    第2駆動電源端と第2QBノード間に連結されて、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第3−2薄膜トランジスタと;
    第1クロック入力端と当ステージの信号出力端間に連結されて、前記Qノードの電圧によって開閉の可否が決定される第4薄膜トランジスタと;
    前記第1QBノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第5−1薄膜トランジスタと;
    前記第2QBノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第5−2薄膜トランジスタと;
    前記第1QBノードと供給電源端間に連結され、前記第2駆動電源端の出力によって開閉の可否が決定される第6−1薄膜トランジスタと;
    前記第2QBノードと供給電源端間に連結され、前記第1駆動電源端の出力によって開閉の可否が決定される第6−2薄膜トランジスタと;
    前記Qノードと供給電源端間に連結され、前記第1QBノードの電圧によって開閉の可否が決定される第7−1薄膜トランジスタと;
    前記Qノードと供給電源端間に連結され、前記第2QBノードの電圧によって開閉の可否が決定される第7−2薄膜トランジスタと;
    前記当ステージの信号出力端と供給電源端間に連結され、前記第1QBノードの電圧によって開閉の可否が決定される第8−1薄膜トランジスタと;前記当ステージの信号出力端と供給電源端間に連結され、前記第2QBノードの電圧によって開閉の可否が決定される第8−2薄膜トランジスタとを含む前記当ステージを構成する平板表示装置用駆動回路のシフトレジスト。
  2. 前記第1駆動電源及び第2駆動電源は、同一な周期を有して、位相が相互に反対のパルスであることを特徴とする請求項1に記載の平板表示装置用駆動回路のシフトレジスト。
  3. 前記パルスの周期は、1フレーム駆動周期以上であることを特徴とする請求項2に記載の平板表示装置用駆動回路のシフトレジスト。
  4. 前記各トランジスタは、Nタイプの非晶質シリコン薄膜トランジスタであることを特徴とする請求項1に記載の平板表示装置用駆動回路のシフトレジスト。
  5. 前記シフトレジストの1番目のステージのための前記以前ステージの出力信号は、スタート信号であることを特徴とする請求項1に記載の平板表示装置用駆動回路のシフトレジスト。
  6. 前記供給電源端は、接地電圧または、ローレベル電圧を有することを特徴とする請求項1に記載の平板表示装置用駆動回路のシフトレジスト。
  7. 以前ステージ、当ステージ及び次のステージを含む複数のステージ有する平板表示装置用駆動回路のシフトレジストであって、
    以前ステージの出力信号を入力してQノードに連結されて、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第1薄膜トランジスタと;
    前記Qノードと供給電源端間に連結され、次のステージの出力信号によって開閉の可否が決定される第2薄膜トランジスタと;
    第1駆動電源端と第1QBノード間に連結されて、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第3−11薄膜トランジスタと;
    前記第1駆動電源端と第1QBノード間に連結されて、第1ノードの電圧によって開閉の可否が決定される第3−12薄膜トランジスタと;
    前記第1ノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第3−13薄膜トランジスタと;
    前記第1ノードと供給電源端間に連結され、前記以前ステージの出力信号によって開閉の可否が決定される第3−14薄膜トランジスタと;
    第2駆動電源端と第2QBノード間に連結され、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第3−21薄膜トランジスタと;
    前記第2駆動電源端と第2QBノード間に連結され、第2ノードの電圧によって開閉の可否が決定される第3−22薄膜トランジスタと;
    前記第2ノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第3−23薄膜トランジスタと;
    前記第2ノードと供給電源端間に連結され、前記以前ステージの出力によって開閉の可否が決定される第3−24薄膜トランジスタと;
    第1クロック入力端と当ステージの信号出力端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第4薄膜トランジスタと;
    前記第1QBノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第5−1薄膜トランジスタと;
    前記第2QBノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第5−2薄膜トランジスタと;
    前記第1QBノードと供給電源端間に連結され、前記以前ステージの出力によって開閉の可否が決定される第6−1薄膜トランジスタと;
    前記第2QBノードと供給電源端間に連結され、前記以前ステージの出力によって開閉の可否が決定される第6−2薄膜トランジスタと;
    前記Qノードと供給電源端間に連結され、前記第1QBノードの電圧によって開閉の可否が決定される第7−1薄膜トランジスタと;
    前記Qノードと供給電源端間に連結され、前記第2QBノードの電圧によって開閉の可否が決定される第7−2薄膜トランジスタと;
    前記当ステージの信号出力端と供給電源端間に連結され、前記第1QBノードの電圧によって開閉の可否が決定される第8−1薄膜トランジスタと;
    前記当ステージの信号出力端と供給電源端間に連結され、前記第2QBノードの電圧によって開閉の可否が決定される第8−2薄膜トランジスタとを含む前記当ステージを構成する平板表示装置用駆動回路のシフトレジスト。
  8. 前記第1駆動電源及び第2駆動電源は、同一な周期を有して、位相が相互に反対のパルスであることを特徴とする請求項7に記載の平板表示装置用駆動回路のシフトレジスト。
  9. 前記パルスの周期は、1フレーム駆動周期以上であることを特徴とする請求項8に記載の平板表示装置用駆動回路のシフトレジスト。
  10. 前記各トランジスタは、Nタイプの非晶質シリコン薄膜トランジスタであることを特徴とする請求項7に記載の平板表示装置用駆動回路のシフトレジスト。
  11. 前記シフトレジストの1番目のステージのための前記以前ステージの出力信号は、スタート信号であることを特徴とする請求項7に記載の平板表示装置用駆動回路のシフトレジスト。
  12. 前記供給電源端は、接地電圧または、ローレベル電圧を有することを特徴とする請求項7に記載の平板表示装置用駆動回路のシフトレジスト。
  13. 以前ステージ、当ステージ及び次のステージを含む複数のステージ有する平板表示装置用駆動回路のシフトレジストであって、
    以前ステージの出力信号を入力してQノードに連結されて、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第1薄膜トランジスタと;
    前記Qノードと供給電源端間に連結され、次のステージの出力信号によって開閉の可否が決定される第2薄膜トランジスタと;
    第1駆動電源端と第1QBノード間に連結され、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第3−11薄膜トランジスタと;
    前記第1駆動電源端と第1QBノード間に連結されて、第1ノードの電圧によって開閉の可否が決定される第3−12薄膜トランジスタと;
    前記第1ノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第3−13薄膜トランジスタと;
    前記第1ノードと供給電源端間に連結され、第2駆動電源端の出力によって開閉の可否が決定される第3−14薄膜トランジスタと;
    前記第2駆動電源端と第2QBノード間に連結され、自己のゲート電極が自己のドレイン電極に連結されるダイオード構造の第3−21薄膜トランジスタと;
    前記第2駆動電源端と第2QBノード間に連結され、第2ノードの電圧によって開閉の可否が決定される第3−22薄膜トランジスタと;
    前記第2ノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第3−23薄膜トランジスタと;
    前記第2ノードと供給電源端間に連結され、前記第2駆動電源端の出力によって開閉の可否が決定される第3−24薄膜トランジスタと;
    第1クロック入力端と当ステージの信号出力端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第4薄膜トランジスタと;
    前記第1QBノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第5−1薄膜トランジスタと;
    前記第2QBノードと供給電源端間に連結され、前記Qノードの電圧によって開閉の可否が決定される第5−2薄膜トランジスタと;
    前記第1QBノードと供給電源端間に連結され、前記以前ステージの出力によって開閉の可否が決定される第6−1薄膜トランジスタと;
    前記第2QBノードと供給電源端間に連結され、前記以前ステージの出力によって開閉の可否が決定される第6−2薄膜トランジスタと;
    前記Qノードと供給電源端間に連結され、前記第1QBノードの電圧によって開閉の可否が決定される第7−1薄膜トランジスタと;
    前記Qノードと供給電源端間に連結され、前記第2QBノードの電圧によって開閉の可否が決定される第7−2薄膜トランジスタと;
    前記当ステージの信号出力端と供給電源端間に連結され、前記第1QBノードの電圧によって開閉の可否が決定される第8−1薄膜トランジスタと;
    前記当ステージの信号出力端と供給電源端間に連結され、前記第2QBノードの電圧によって開閉の可否が決定される第8−2薄膜トランジスタとを含む前記当ステージを構成する平板表示装置用駆動回路のシフトレジスト。
  14. 前記第1駆動電源及び第2駆動電源は、同一な周期を有して、位相が相互に反対のパルスであることを特徴とする請求項13に記載の平板表示装置用駆動回路のシフトレジスト。
  15. 前記パルスの周期は、1フレーム駆動周期以上であることを特徴とする請求項14に記載の平板表示装置用駆動回路のシフトレジスト。
  16. 前記各トランジスタは、Nタイプの非晶質シリコン薄膜トランジスタであることを特徴とする請求項13に記載の平板表示装置用駆動回路のシフトレジスト。
  17. 前記シフトレジストの1番目のステージのための前記以前ステージの出力信号は、スタート信号であるとを特徴とする請求項13記載の平板表示装置用駆動回路のシフトレジスト。
  18. 前記供給電源端は、接地電圧または、ローレベル電圧を有することを特徴とする請求項13に記載の平板表示装置用駆動回路のシフトレジスト。
  19. スタート信号によってスタート信号をQノードへ伝送する第1薄膜トランジスタと;
    次のステージの出力信号によって供給電圧をQノードへ伝送する第2薄膜トランジスタと;
    前記Qノードの電圧によって当ステージの出力電圧を増加させるプルアップ駆動部と;
    奇数番目のフレームに、QB−oノードの電圧によって前記当ステージの出力電圧を減少させる第1プルダウン駆動部と;
    偶数番目のフレームに、QB−eノードの電圧によって前記当ステージの出力電圧を減少させる第2プルダウン駆動部と;
    前記QB−oノードに連結され、自己のゲート電極と自己のドレイン電極が相互に連結されて、第1駆動電圧が印加される第3−1薄膜トランジスタと;
    前記QB−eノードに連結され、自己のゲート電極と自己のドレイン電極が相互に連結されて、第2駆動電圧が印加される第3−2薄膜トランジスタと;
    前記QB−oノードと供給電圧端子の間に連結された第5−1及び第6−1薄膜トランジスタと;及び
    前記QB−eノードと供給電圧端子の間に連結された第5−2及び第6−2薄膜トランジスタとを含む平板表示装置用駆動回路の多数のシフトレジストステージ。
  20. 前記スタート信号は、以前ステージの出力電圧を含むことを特徴とする請求項19に記載の平板表示装置用駆動回路の多数のシフトレジストステージ。
  21. 前記第1駆動電圧は、前記奇数番目のフレームの間は、ハイレベルの電圧を有して、前記偶数番目のフレームの間は、ローレベルの電圧を有し、前記第2駆動電圧は、前記奇数番目のフレームの間、ローレベルの電圧を有して、前記偶数番目のフレームの間は、ハイレベルの電圧を有することを特徴とする請求項19に記載の平板表示装置用駆動回路の多数のシフトレジストステージ。
  22. 前記平板表示装置は、平板パネルと前記駆動回路で構成されて、前記多数のシフトレジストステージは、前記平板パネルに内臓されることを特徴とする請求項19に記載の平板表示装置用駆動回路の多数のシフトレジストステージ。
  23. 前記プルアップ駆動部は、前記Qノードの電圧によって開閉が決定される第4薄膜トランジスタを含むことを特徴とする請求項19に記載の平板表示装置用駆動回路の多数のシフトレジストステージ。
  24. 前記第3−1薄膜トランジスタとQB−oノード間に連結される第3−12薄膜トランジスタと;
    前記第3−2薄膜トランジスタとQB−eノード間に連結される第3−22薄膜トランジスタと;
    前記第3−1薄膜トランジスタに連結され、前記Qノードの電圧によって開閉が決定される第3−13薄膜トランジスタと;
    前記第3−2薄膜トランジスタに連結され、前記Qノードの電圧によって開閉が決定される第3−23薄膜トランジスタと;
    前記第3−1薄膜トランジスタに連結され、前記スタート信号によって開閉が決定される第3−14薄膜トランジスタと;
    前記第3−2薄膜トランジスタに連結され、前記スタート信号によって開閉が決定される第3−24薄膜トランジスタとをさらに含むことを特徴とする請求項23に記載の平板表示装置用駆動回路の多数のシフトレジストステージ。
  25. 前記第3−1薄膜トランジスタとQB−oノード間に連結される第3−12薄膜トランジスタと;
    前記第3−2薄膜トランジスタとQB−eノード間に連結される第3−22薄膜トランジスタと;
    前記第3−1薄膜トランジスタに連結され、前記Qノードの電圧によって開閉が決定される第3−13薄膜トランジスタと;
    前記第3−2薄膜トランジスタに連結され、前記Qノードの電圧によって開閉が決定される第3−23薄膜トランジスタと;
    前記第3−1薄膜トランジスタに連結され、前記第2駆動電圧によって開閉が決定される第3−14薄膜トランジスタと;
    前記第3−2薄膜トランジスタに連結され、前記第1駆動電圧によって開閉が決定される第3−24薄膜トランジスタとをさらに含むことを特徴とする請求項16に記載の平板表示装置用駆動回路の多数のシフトレジストステージ。
  26. スタート信号端子に連結されたゲート電極及びドレイン電極を備えた第1薄膜トランジスタと;
    第1駆動電圧端子に連結されたゲート電極及びドレイン電極を備えた第2薄膜トランジスタと;
    第2駆動電圧端子に連結されたゲート電極及びドレイン電極を備えた第3薄膜トランジスタと;
    クロック端子とシフトレジストステージの出力ノード間に連結された第4薄膜トランジスタとを含み;
    前記第1薄膜トランジスタのソース電極は前記第4薄膜トランジスタのゲート電極へ接続し、第1及び第2駆動電圧端子は逆極性を有する第1及び第2駆動電圧をそれぞれ供給する
    平板表示装置用駆動回路のシフトレジストステージ。
  27. 前記シフトレジストステージにおいて、前記第2薄膜トランジスタ及び 第3薄膜トランジスタだけが、自己のドレイン電極等が前記第1駆動電圧及び第2駆動電圧に各々連結される薄膜トランジスタであることを特徴とする請求項26に記載の平板表示装置用駆動回路のシフトレジストステージ。
  28. 前記第4薄膜トランジスタのゲート電極と供給電源間に連結され、次のステージの出力に連結されるゲート電極を備えた第5薄膜トランジスタをさらに含むことを特徴とする請求項26に記載の平板表示装置用駆動回路のシフトレジストステージ。
  29. 前記供給電源は、接地電圧または、ローレベルの電圧を有することを特徴とする請求項28に記載の平板表示装置用駆動回路のシフトレジストステージ。
  30. 前記シフトレジストステージにおいて、前記クロック端子だけが、前記薄膜トランジスタ等にクロック信号を供給する端子であることを特徴とする請求項26に記載の平板表示装置用駆動回路のシフトレジストステージ。
  31. 前記第1駆動電圧端子に連結されて、前記第2薄膜トランジスタのソース電極に連結されるゲート電極を備えた第3−12薄膜トランジスタと、前記第2駆動電圧端子に連結されて、前記第3薄膜トランジスタのソース電極に連結されるゲート電極を備えた第3−22薄膜トランジスタをさらに含むことを特徴とする請求項26に記載の平板表示装置用駆動回路のシフトレジストステージ。
  32. 前記第2薄膜トランジスタのソース電極と供給電源間に連結される第1薄膜トランジスタペアと、前記第3薄膜トランジスタのソース電極と前記供給電源間に連結される第2薄膜トランジスタペアをさらに含み、前記第1薄膜トランジスタペアの1番目の薄膜トランジスタと、前記第2薄膜トランジスタペアの1番目の薄膜トランジスタは、前記第4薄膜トランジスタのゲート電極に連結される、ゲート電極を有して、前記第1薄膜トランジスタペアの2番目の薄膜トランジスタと、前記第2薄膜トランジスタペアの2番目の薄膜トランジスタは、前記スタート信号端子に連結されるゲート電極を有することを特徴とする請求項26に記載の平板表示装置用駆動回路のシフトレジストステージ。
  33. 前記第2薄膜トランジスタのソース電極と供給電源間に連結される第1薄膜トランジスタペアと、前記第3薄膜トランジスタのソース電極と前記供給電源間に連結される第2薄膜トランジスタペアをさらに含み、前記第1薄膜トランジスタペアの1番目の薄膜トランジスタと、前記第2薄膜トランジスタペアの1番目の薄膜トランジスタは、前記第4薄膜トランジスタのゲート電極に連結される、ゲート電極を有して、前記第1薄膜トランジスタペアの2番目の薄膜トランジスタは、前記第駆動電圧端子に連結されるゲート電極を有して、前記第2薄膜トランジスタペアの2番目の薄膜トランジスタは、前記第駆動電圧端子に連結されるゲート電極を有することを特徴とする請求項26に記載の平板表示装置用駆動回路のシフトレジストステージ。
  34. 前記平板表示装置は、平板パネルと前記駆動回路で構成されて、前記シフトレジストステージは、前記平板パネルに内臓されることを特徴とする請求項26に記載の平板表示装置用駆動回路のシフトレジストステージ。
JP2005183225A 2004-12-28 2005-06-23 平板表示装置用シフトレジスト Active JP4225508B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20040113684 2004-12-28

Publications (2)

Publication Number Publication Date
JP2006189762A JP2006189762A (ja) 2006-07-20
JP4225508B2 true JP4225508B2 (ja) 2009-02-18

Family

ID=36610860

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005183225A Active JP4225508B2 (ja) 2004-12-28 2005-06-23 平板表示装置用シフトレジスト

Country Status (5)

Country Link
US (1) US7528820B2 (ja)
JP (1) JP4225508B2 (ja)
KR (1) KR101110133B1 (ja)
CN (1) CN100418120C (ja)
TW (1) TWI306234B (ja)

Families Citing this family (55)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101137880B1 (ko) * 2004-12-31 2012-04-20 엘지디스플레이 주식회사 쉬프트 레지스터 및 그 구동 방법
JP4912000B2 (ja) * 2006-03-15 2012-04-04 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
US8330492B2 (en) 2006-06-02 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
EP1895545B1 (en) * 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
TWI349906B (en) 2006-09-01 2011-10-01 Au Optronics Corp Shift register, shift register array circuit, and display apparatus
TWI850180B (zh) 2006-09-29 2024-07-21 日商半導體能源研究所股份有限公司 半導體裝置
JP5116277B2 (ja) * 2006-09-29 2013-01-09 株式会社半導体エネルギー研究所 半導体装置、表示装置、液晶表示装置、表示モジュール及び電子機器
JP4932415B2 (ja) 2006-09-29 2012-05-16 株式会社半導体エネルギー研究所 半導体装置
KR101237199B1 (ko) * 2006-11-16 2013-02-25 엘지디스플레이 주식회사 쉬프트 레지스터와 이를 이용한 액정표시장치
JP4970004B2 (ja) * 2006-11-20 2012-07-04 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置、並びに信号生成回路
KR101521647B1 (ko) * 2007-12-28 2015-05-20 엘지디스플레이 주식회사 구동 드라이버 및 그 구동 방법
KR101286539B1 (ko) * 2008-04-15 2013-07-17 엘지디스플레이 주식회사 쉬프트 레지스터
US8314765B2 (en) 2008-06-17 2012-11-20 Semiconductor Energy Laboratory Co., Ltd. Driver circuit, display device, and electronic device
KR101533741B1 (ko) 2008-09-17 2015-07-03 삼성디스플레이 주식회사 표시패널의 구동방법 및 이를 이용한 표시장치
JP5442234B2 (ja) 2008-10-24 2014-03-12 株式会社半導体エネルギー研究所 半導体装置及び表示装置
KR101511126B1 (ko) 2008-10-30 2015-04-13 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
US8232947B2 (en) 2008-11-14 2012-07-31 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
TWI755606B (zh) 2009-01-16 2022-02-21 日商半導體能源研究所股份有限公司 液晶顯示裝置及其電子裝置
US9741309B2 (en) 2009-01-22 2017-08-22 Semiconductor Energy Laboratory Co., Ltd. Method for driving display device including first to fourth switches
US8330702B2 (en) * 2009-02-12 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit, display device, and electronic device
US8872751B2 (en) 2009-03-26 2014-10-28 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device having interconnected transistors and electronic device including the same
US8319528B2 (en) 2009-03-26 2012-11-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having interconnected transistors and electronic device including semiconductor device
EP2234100B1 (en) 2009-03-26 2016-11-02 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
TWI410944B (zh) * 2009-06-10 2013-10-01 Au Optronics Corp 顯示裝置之移位暫存器
JP5528084B2 (ja) * 2009-12-11 2014-06-25 三菱電機株式会社 シフトレジスタ回路
TWI404332B (zh) 2009-12-11 2013-08-01 Au Optronics Corp 移位暫存器電路
CN102237029B (zh) * 2010-04-23 2013-05-29 北京京东方光电科技有限公司 移位寄存器、液晶显示器栅极驱动装置和数据线驱动装置
KR101793633B1 (ko) 2011-01-14 2017-11-21 삼성디스플레이 주식회사 주사 구동 장치 및 그 구동 방법
JP5165777B2 (ja) * 2011-04-07 2013-03-21 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
KR101768485B1 (ko) * 2011-04-21 2017-08-31 엘지디스플레이 주식회사 쉬프트 레지스터
US8698551B2 (en) * 2011-05-13 2014-04-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including a circuit configured to hold an offset voltage
JP5836024B2 (ja) * 2011-09-06 2015-12-24 株式会社ジャパンディスプレイ 駆動回路及び表示装置
TWI476743B (zh) * 2012-01-20 2015-03-11 Innocom Tech Shenzhen Co Ltd 移位暫存器
TWI635501B (zh) * 2012-07-20 2018-09-11 半導體能源研究所股份有限公司 脈衝輸出電路、顯示裝置、及電子裝置
CN103578433B (zh) * 2012-07-24 2015-10-07 北京京东方光电科技有限公司 一种栅极驱动电路、方法及液晶显示器
US9171842B2 (en) * 2012-07-30 2015-10-27 Semiconductor Energy Laboratory Co., Ltd. Sequential circuit and semiconductor device
JP2014127221A (ja) * 2012-12-27 2014-07-07 Kyocera Corp シフトレジスタ回路および画像表示装置
KR102072214B1 (ko) 2013-07-09 2020-02-03 삼성디스플레이 주식회사 주사 구동 장치 및 이를 포함하는 표시 장치
TWI563482B (en) 2014-10-21 2016-12-21 Ind Tech Res Inst Driver circuit with device variation compensation and operation method thereof
KR102225185B1 (ko) * 2014-11-14 2021-03-09 엘지디스플레이 주식회사 게이트구동부 및 이를 포함하는 터치표시장치
KR102390982B1 (ko) * 2015-01-30 2022-04-28 엘지디스플레이 주식회사 표시장치와 그 구동 장치 및 방법
CN104732945B (zh) * 2015-04-09 2017-06-30 京东方科技集团股份有限公司 移位寄存器及驱动方法、阵列基板栅极驱动装置、显示面板
KR102328835B1 (ko) * 2015-07-31 2021-11-19 엘지디스플레이 주식회사 게이트 구동 회로와 이를 이용한 표시장치
CN105118414B (zh) * 2015-09-17 2017-07-28 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
KR102574511B1 (ko) 2016-03-03 2023-09-05 삼성디스플레이 주식회사 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102607402B1 (ko) * 2016-10-31 2023-11-30 엘지디스플레이 주식회사 게이트 구동 회로와 이를 이용한 표시장치
CN106782282A (zh) * 2017-02-23 2017-05-31 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示面板及驱动方法
CN106601208A (zh) * 2017-03-01 2017-04-26 北京京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107564450B (zh) * 2017-09-14 2021-03-12 昆山龙腾光电股份有限公司 栅极驱动电路和显示装置
KR102445577B1 (ko) * 2017-10-27 2022-09-20 엘지디스플레이 주식회사 게이트 구동부 및 이를 포함하는 표시 장치
KR102573238B1 (ko) 2018-08-27 2023-08-30 엘지디스플레이 주식회사 표시 장치
JP2019200435A (ja) * 2019-08-02 2019-11-21 株式会社半導体エネルギー研究所 表示装置
CN112447128A (zh) * 2019-09-05 2021-03-05 合肥京东方显示技术有限公司 栅极驱动电路及其控制方法、显示装置
JP2020076964A (ja) * 2019-09-26 2020-05-21 株式会社半導体エネルギー研究所 半導体装置
JP7526845B2 (ja) * 2021-12-22 2024-08-01 株式会社半導体エネルギー研究所 半導体装置、表示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06161394A (ja) * 1992-11-18 1994-06-07 Hitachi Ltd 液晶駆動回路
JPH08220506A (ja) * 1995-02-20 1996-08-30 Sanyo Electric Co Ltd 液晶表示装置
US5701136A (en) 1995-03-06 1997-12-23 Thomson Consumer Electronics S.A. Liquid crystal display driver with threshold voltage drift compensation
KR100242244B1 (ko) * 1997-08-09 2000-02-01 구본준 스캐닝 회로
JP3777894B2 (ja) 1999-08-06 2006-05-24 カシオ計算機株式会社 シフトレジスタ及び電子装置
KR100752602B1 (ko) * 2001-02-13 2007-08-29 삼성전자주식회사 쉬프트 레지스터와, 이를 이용한 액정 표시 장치
KR100788391B1 (ko) * 2001-02-27 2007-12-31 엘지.필립스 엘시디 주식회사 액정표시패널의 양 방향 구동 회로
US7050036B2 (en) * 2001-12-12 2006-05-23 Lg.Philips Lcd Co., Ltd. Shift register with a built in level shifter
KR100493385B1 (ko) * 2002-12-17 2005-06-07 엘지.필립스 엘시디 주식회사 액정표시패널의 양 방향 구동 회로
JP2003270667A (ja) * 2003-01-06 2003-09-25 Seiko Epson Corp 駆動回路、アクティブマトリクスパネル、及び表示パネル
KR101057891B1 (ko) * 2004-05-31 2011-08-19 엘지디스플레이 주식회사 쉬프트 레지스터

Also Published As

Publication number Publication date
CN100418120C (zh) 2008-09-10
JP2006189762A (ja) 2006-07-20
US7528820B2 (en) 2009-05-05
US20060139292A1 (en) 2006-06-29
TW200622971A (en) 2006-07-01
KR20060076147A (ko) 2006-07-04
KR101110133B1 (ko) 2012-02-20
CN1797509A (zh) 2006-07-05
TWI306234B (en) 2009-02-11

Similar Documents

Publication Publication Date Title
JP4225508B2 (ja) 平板表示装置用シフトレジスト
JP5372268B2 (ja) 走査信号線駆動回路、それを備えた表示装置、および走査信号線の駆動方法
US7595783B2 (en) Shift register
US7738623B2 (en) Shift register circuit and image display apparatus containing the same
US9824771B2 (en) Gate shift register and display device using the same
US7050036B2 (en) Shift register with a built in level shifter
US8531224B2 (en) Shift register, scanning signal line drive circuit provided with same, and display device
US8194817B2 (en) Shift register circuit
KR101296645B1 (ko) 쉬프트 레지스터
US7477226B2 (en) Shift register
TWI417847B (zh) 移位暫存器、具有移位暫存器之閘驅動電路與顯示面板,及其方法
US8041000B2 (en) Shift register
TWI529682B (zh) A scanning signal line driving circuit, a display device including the same, and a driving method of a scanning signal line
US20150262703A1 (en) Shift register, display device provided therewith, and shift-register driving method
US10706803B2 (en) Shift register circuit
KR20080081822A (ko) 시프트 레지스터 회로 및 그것을 구비한 화상표시장치
US9336736B2 (en) Liquid crystal display device and method for driving auxiliary capacitance lines
US20160240159A1 (en) Shift register and display device
KR101980754B1 (ko) 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
US20070075959A1 (en) Display device
KR20130110306A (ko) 쉬프트 레지스터
KR20160019301A (ko) 쉬프트 레지스터 및 그를 이용한 표시 장치
KR20140131448A (ko) 스캔 구동부 및 이를 이용한 표시장치
KR20050114850A (ko) 쉬프트 레지스터와 이를 이용한 액정표시장치
KR102019765B1 (ko) 쉬프트 레지스터와 이의 구동방법

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080701

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080707

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081007

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20081029

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20081120

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111205

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4225508

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121205

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131205

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250