JP3759689B2 - 半導体パッケージの製造方法 - Google Patents

半導体パッケージの製造方法 Download PDF

Info

Publication number
JP3759689B2
JP3759689B2 JP2000132387A JP2000132387A JP3759689B2 JP 3759689 B2 JP3759689 B2 JP 3759689B2 JP 2000132387 A JP2000132387 A JP 2000132387A JP 2000132387 A JP2000132387 A JP 2000132387A JP 3759689 B2 JP3759689 B2 JP 3759689B2
Authority
JP
Japan
Prior art keywords
forming
layer
substrate
manufacturing
base layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2000132387A
Other languages
English (en)
Other versions
JP2001035965A (ja
Inventor
容煥 権
思尹 姜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2001035965A publication Critical patent/JP2001035965A/ja
Application granted granted Critical
Publication of JP3759689B2 publication Critical patent/JP3759689B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0231Manufacturing methods of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0231Manufacturing methods of the redistribution layers
    • H01L2224/02319Manufacturing methods of the redistribution layers by using a preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0233Structure of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0233Structure of the redistribution layers
    • H01L2224/02333Structure of the redistribution layers being a bump
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/03001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/03003Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for holding or transferring a preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0343Manufacturing methods by blanket deposition of the material of the bonding area in solid form
    • H01L2224/03436Lamination of a preform, e.g. foil, sheet or layer
    • H01L2224/03438Lamination of a preform, e.g. foil, sheet or layer the preform being at least partly pre-patterned
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • H01L2224/05548Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2924/15738Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950 C and less than 1550 C
    • H01L2924/15747Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Description

【0001】
【発明の属する技術分野】
本発明は、半導体パッケージの製造方法に関し、より詳細には、再配線基板を用いたウェーハレベルチップスケールパッケージの製造方法に関する。
【0002】
【従来の技術】
近年、電子産業分野では、電子機器の小型化が進行されている。このような小型化は、半導体パッケージング技術に多くの影響を与えている。半導体パッケージとは、微細回路が設計された集積回路チップを実際電子機器に実装して使用することができるように、プラスチック樹脂等で封止した形態を言う。通常、半導体パッケージは、チップのサイズより大きい。小型化に対応するため、パッケージとチップ間のサイズ差異を減少し、チップスケールパッケージ(又はチップサイズパッケージ)(CSP)と呼ばれる新たなパッケージタイプを開発している。そのうち、ウェーハレベルチップスケールパッケージは、個別チップ単位でパッケージ組立を進行する典型的なパッケージ製造方法とは異なり、ウェーハレベルでCSPを組立する。
【0003】
図1は、集積回路チップ20と、このチップ20を分離するスクライブライン14とを含む半導体ウェーハ10を概略的に示す。図2は、図1のA部分の拡大図である。図2に示すように、チップ20上には、チップパッド22が設けられ、チップパッド22を除いて、チップ20の上面には、パッシベーション層24が被覆されている。
【0004】
図3及び図4を参照すると、従来のウェーハレベルチップパッケージにおいて、ウェーハ10の表面に絶縁層36及びソルダバンプ38が形成されている。ソルダバンプ38は、図2のチップパッド22に電気的に接続される。ソーイング装置を用いてスクライブライン14に沿ってウェーハ10を切断することにより、個別CSP30を得る。
【0005】
図4は、CSP30の断面構造を示す。ソルダバンプ38が金属層34を介してチップパッド22に接続され、金属層34の上下には、第1及び第2絶縁層32、36が各々形成されている。チップパッド22及びパッシベーション層24の下部には、集積回路(図示せず)が設けられている。CSP30の製造方法では、まずウェーハ10上に第1絶縁層32を形成した後、第1絶縁層32の開口を介してチップパッド22を露出させるように、第1絶縁層32をパターニングする。次いで、第1絶縁層32上に金属蒸着により金属層34を形成し、パターニングして、金属層34をチップパッド22に接触させる。金属層34上に第2絶縁層36を形成した後、第2絶縁層36の開口を介して金属層34の一部を露出させるように、第2絶縁層36をパターニングする。最後に、金属層34の露出部にソルダバンプ38を形成する。そして、ソーイング装置を用いてスクライブラインに沿ってウェーハを切断することにより、個別CSP30を製造する。
【0006】
【発明が解決しようとする課題】
しかるに、上述した製造方法により製造されたCSPは、次のような問題点がある。
【0007】
第一に、ウェーハ上に絶縁材料を塗布した後、高温で長時間硬化して絶縁層を形成するため、絶縁層の下方に位置する集積回路に熱的ストレスを加えて、集積回路に損傷を与えることができる。絶縁層が薄いほど、熱的ストレスが少なくなるが、絶縁層を薄く形成すると、CSPのキャパシタンスが増加する。第二に、ソルダバンプが外部回路基板と接触するように、CSPを回路基板上に実装する場合、ソルダ接合の耐久寿命が低下する。第三に、良品チップだけでなく不良チップもウェーハレベルでパッケージングされるので、個別CSPの製造コストが増加する。
【0008】
従って、本発明の目的は、従来のウェーハレベルチップスケールパッケージの製造方法が有する問題点を解決するとともに、ウェーハレベルチップスケールパッケージが有する利点をそのまま生かすことが可能なチップスケールパッケージの製造方法を提供することにある。
【0009】
【課題を解決するための手段】
本発明は、チップスケールパッケージと、チップスケールパッケージの製造方法に関する。前記方法では、集積回路を含む半導体ウェーハ上にマルチチップスケールパッケージを製作し、ソーイングによりチップスケールパッケージに分離する。
【0010】
本発明の一態様による半導体パッケージの製造方法は、基板基礎層、該基板基礎層上に設けられた複数の端子パッド、複数の接合バンプ、ならびに前記接合バンプを前記端子パッドに各々接続する金属配線層を有する再配線基板を提供する段階と、複数の集積回路及び複数のチップパッドが設けられた半導体ウェーハを、前記再配線基板の接合バンプが前記半導体ウェーハのチップパッドに接触するようにして、前記再配線基板に接合する段階と、前記再配線基板の各端子パッドに複数の外部接続端子を形成する段階と、前記半導体ウェーハ及び前記再配線基板を切断して、個別半導体パッケージを得る段階とを含み、各半導体パッケージは、集積回路と、それに対応する再配線基板とを備えることを特徴とする。前記方法は、前記半導体ウェーハと前記再配線基板間の間隙に絶縁材料を充填することにより、緩衝層を形成する段階をさらに含むことができる。
【0011】
前記再配線基板を提供する段階は、複数の第1開口を有する第1絶縁層を前記基板基礎層に形成する段階と、前記第1開口内に端子パッドを形成する段階と、前記第1絶縁層上に金属配線層を形成して、前記金属配線層を前記端子パッドに接続する段階と、前記金属配線層及び第1絶縁層上に、複数の第2開口を有する第2絶縁層を形成する段階と、前記第2開口を介して露出された前記金属配線層上に前記接合バンプを形成する段階とを含む。
【0012】
チップスケールパッケージの他の製造方法は、前記半導体ウェーハを使用する代わりに、個別集積回路チップを前記再配線基板に接合することを除いて、上述の方法と同様である。
【0015】
【発明の実施の形態】
本発明は、チップスケールパッケージと、チップスケールパッケージの製造方法に関する。前記方法では、集積回路を含む半導体ウェーハ上にマルチチップスケールパッケージを製作し、ソーイングによりチップスケールパッケージに分離する。この個別チップスケールパッケージを電子機器の回路基板に直接実装することができる。
【0016】
図5乃至図20は、本発明の一実施例によるチップスケールパッケージの製造方法を示す。図5を参照すると、公知のウェーハ製造工程によりウェーハ100を製作する。ウェーハ100は、シリコンウェーハ基板102上に、集積回路(図示せず)と、チップパッド104と、パッシベーション層106とを含む。パッシベーション層106の開口を介してチップパッド104が露出される。また、ウェーハ100は、集積回路を分離するスクライブライン(図示せず)を含む。
【0017】
図6を参照すると、チップパッド104と、このチップパッド104上に形成すべきソルダバンプとの接着強度を増加させるため、チップパッド104上にアンダーバリアメタル(Under Barrier Metal;UBM)108を形成する。通常、UBM108は、多層からなり、ニッケル、銅、金、チタニウム、クロム、チタニウム−タングステン、及び/又はニッケル−バナジウム層を含む。また、他の金属層を使用することができる。UBM108の構造及び製造方法は、本技術分野において公知のものを使用することができる。例えば、電解メッキ法又は無電解法によりUBM108を形成することがでぎる。メッキに先だって、パッシベーション層を形成する前に、メッキを容易にするため、チップパッド104にパラジウム又は亜鉛を塗布することができる。パラジウムの塗布は、少量のHClとH2Oで希釈されたPdCl2にチップパッドを浸漬することにより行うことができる。亜鉛の塗布は、まずチップパッドをHNO3で処理し、次いで約1分間亜鉛酸塩溶液に浸漬し、さらに約15称間HNO3で処理し、約1分間亜鉛酸塩溶液に浸漬することにより行う。
【0018】
ウェーハ100とは別に、再配線基板を準備する。図7乃至図14は、再配線基板の製造工程を示す。図7を参照すると、基板基礎層110上に第1絶縁層112を形成する。第1絶縁層110は、金属層よりなり、好ましくは銅層よりなる。第1絶縁層112は、ポリイミド又はベンゾサイクロブテン等のポリマを塗布し、塗布されたポリマ層をパターニングして、基板基礎層110を露出させる開口114を形成する。公知のフォトエッチングにより第1絶縁層112をパターニングすることができる。
【0019】
図8に示すように、第1絶縁層112をパターニングした後、図8のUBM108を形成する方法と同様に、基板基礎層110上の開口114に端子パッド116を形成する。例えば、電解メッキ法により端子パッド116を形成する場合、基板基礎層110をメッキ電極として使用する。
【0020】
図9乃至図12は、金属再配線層122の形成過程を示す。まず、図9に示すように、公知の塗布及びフォトエッチング工程により第1絶縁層112上にフォトレジスト層118を形成する。次いで、図10に示すように、公知の化学的気相蒸着法により第1絶縁層112及びフォトレジスト層118上に金属層120を形成する。その後、フォトレジスト層118及びフォトレジスト層118上の金属層120を除去することにより、金属再配線層122を得る。金属再配線層122としては、銅、アルミニウム、亜鉛、鉄、白金、コバルト、鉛、ニッケル又はそれらの合金を使用することができる。
【0021】
図12において、図7の第1絶縁層112を形成する方法と同様に、金属再配線層122上に第2絶縁層124を形成する。第2絶縁層124は、ポリイミド又はベンゾサイクロンブテン等のポリマよりなる。第2絶縁層124は、金属再配線層122を露出させる第2開口126を有する。第2開口126は、チップパッド104に対応するように形成される。
【0022】
図13及び図14は、第2開口126を介して露出される金属再配線層122の部分に、接合バンプ128を形成する段階を示す。メッキ電極として基板基礎層110を用いて、露出された金属再配線層122上にソルダ等の金属を電解メッキすることにより、予備接合バンプ128’を形成することができる。その後、予備接合バンプ128’をリフローすることにより、ボール形状の接合バンプ128を形成する。その結果、再配線基板130が完成される。
【0023】
上述した方法によると、絶縁層をウェーハ上に直接形成する従来のウェーハレベルチップスケールパッケージングとは異なり、再配線基板130をウェーハ100とは別途に製作するため、ウェーハの集積回路チップが損傷されない。
【0024】
再配線基板130を製造した後、図15のウェーハ100を、図16に示すように再配線基板130に接合する。この際、ウェーハ100は、チップパッド104が接合バンプ128と整列されるように、再配線基板130上に載置される。図面から明らかなように、再配線基板130の接合バンプ128とウェーハ100のチップパッド104、より具体的にはUBM108とが接合される。接合は、200〜250℃で約1〜2分間リフローすることにより、ウェーハ100と再配線基板130を電気的に接続する。このリフロー工程によると、従来の製造方法による絶縁層の形成工程に比べてウェーハ100の集積回路に与える損傷が少ない。例えば、絶縁層の形成は、通常硬化温度約300℃、硬化時間約10分以上である。
【0025】
図17を参照すると、ウェーハ100と再配線基板130とを接合した後、ウェーハ100と再配線基板130間の間隙132に封止樹脂(液状ポリマ)をアンダフィリル(underfill)方法により充填し、充填された封止樹脂を硬化することにより、緩衝層134を形成する。例えば、粘度が約250ポアズのエポキシ系樹脂を間隙132に充填し、150℃で約60分間硬化する。緩衝層134は、ウェーハ100と再配線基板130間の熱膨張係数の差異に起因した熱的ストレスを吸収して、接合バンプ128の不良を防止する。また、緩衝層134は、絶縁層としての機能をもし、CSPのキャパシタンスを低下させる。
【0026】
緩衝層134を形成した後、例えば湿式エッチングにより基板基礎層110を除去する。基板基礎層110が厚さ500μmの銅より形成された場合、硫酸(H2SO4)と過酸化水素(H22)を用いて2時間湿式エッチングすることにより基板基礎層110を除去し、図18に示すように、端子パッド116を露出させる。次いで、図19及び図20に示すように、公知のソルダバンプ形成方法により、各々の端子パッド116に外部接続端子136を形成し、従来のソーイング方法によりスクライブライン138に沿って切断して個々のCSPを得る。
【0027】
図21乃至図27は、本発明の他の実施例によるCSPの製造方法を示す。本実施例による方法は、ウェーハでなく、個別集積回路チップを再配線基板に接合することを除いて、図5乃至図20を参照して説明した方法と同様である。従って、ここでは、ウェーハ及び再配線基板の準備工程については説明を省略する。
【0028】
図21は、図6のウェーハ100を個別集積回路チップ150に分離した状態を示す。図22の再配線基板130は、図14の再配線基板130と同一である。図23を参照すると、分離された個別チップ150をテストし、テストを通過したチップ150を、図16と同様の方法で再配線基板130に接合する。個別チップ150と再配線基板130との接合は、再配線基板130の接合バンプ128を、UBM108を介してチップ150のチップパッド104に接続することにより行われる。
【0029】
図24を参照すると、チップ150を再配線基板130に接合した後、再配線基板130とチップ150間の間隙152に封止樹脂(液状ポリマー)を充填し、充填された封止樹脂を硬化して、緩衝層156を形成する。そして、図25に示すように、チップ150間の間隙154に沿って従来のウェーハ切断工程により再配線基板130の第1及び第2絶縁層112、124を部分的に除去する。その結果、再配線基板130の基板基礎層110に延設する溝158が形成される。その後、図26に示すように、湿式エッチングにより基板基礎層110を除去すると、再配線基板130が各々のチップ150に対応して完全に分離され、端子パッド116が露出される。最後に、図27に示すように、公知のソルダバンプ形成方法により各々の端子パッド116に外部接続端子136を形成することにより、個々のCSP160が製造される。
【0030】
本発明は、他のウェーハレベルチップスケールパッケージング方法を提供する。この方法は、外部接続端子の形成工程を除いて、図5乃至図20を参照して説明した方法と同様である。図28乃至図31は、新たな外部接続端子の形成工程を示す。ウェーハ130を再配線基板100に接合した後、図5乃至図20に示した方法では、端子パッド116を露出するように、基板基礎層110全体を除去したが、図28乃至図31に示した方法では、基板基礎層110を部分的に除去する。本実施例では、基板基礎層が導電性金属よりなる。
【0031】
ウェーハ130を再配線基板100に接合した後(図28)、図29に示すように、基板基礎層110上にフォトレジスト層を塗布し、パターニングすることにより、フォトレジストパターン170を形成する。これにより、フォトレジストパターン170が端子パッド116上に位置することになる。その後、フォトレジストパターン170をマスクとして基板基礎層110をエッチングすると、図30に示すように、フォトレジストパターン170で被覆された基板基礎層パターン172が得られる。最後に、図31に示すように、フォトレジストパターン170を除去すると、個別CSPの外部接続端子として使用されるべき基板基礎層パターン172が形成される。個別CSPは、図20の方法と同様に分離される。
【0032】
以上、本発明の具体的な実施例について説明したが、本発明の精神と特許請求範囲内で、いろいろと変更して実施することがてきることがわかる。例えば、図21乃至図27の方法は、図28乃至図31の外部接続端子の形成工程を使用することができる。
【0033】
【発明の効果】
以上説明したように、本発明によると、絶縁層をウェーハ上に直接形成する従来のウェーハレベルチップスケールパッケージングとは異なり、再配線基板をウェーハとは別途に製作するため、ウェーハの集積回路チップが損傷されない。
【0034】
また、再配線基板とウェーハ(又は集積回路チップ)との間に緩衝層を形成することにより、ウェーハと再配線基板間の熱膨張係数の差異に起因した熱的ストレスを吸収して、接合バンプの不良を防止することができる。また、緩衝層は、絶縁層としての機能をもし、CSPのキャパシタンスを低下させる。
【0035】
さらに、本発明によると、個別チップをテストし、テストを通過したチップだけを再配線基板に接合するので、半導体パッケージのコストアップを防止することができる。
【図面の簡単な説明】
【図1】半導体ウェーハを示す平面図である。
【図2】図1のA部分を示す拡大図である。
【図3】ウェーハレベルで製造されたチップスケールパッケージを示す平面図である。
【図4】図3のチップスケールパッケージを示す断面図である。
【図5】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、半導体ウェーハを示す部分断面図である。
【図6】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、半導体ウェーハを示す部分断面図である。
【図7】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、再配線基板を示す部分断面図である。
【図8】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、再配線基板を示す部分断面図である。
【図9】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、再配線基板を示す部分断面図である。
【図10】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、再配線基板を示す部分断面図である。
【図11】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、再配線基板を示す部分断面図である。
【図12】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、再配線基板を示す部分断面図である。
【図13】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、再配線基板を示す部分断面図である。
【図14】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、再配線基板を示す部分断面図である。
【図15】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、半導体ウェーハ及び再配線基板を示す部分断面図である。
【図16】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、半導体ウェーハ及び再配線基板を示す部分断面図である。
【図17】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、半導体ウェーハ及び再配線基板を示す部分断面図である。
【図18】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、半導体ウェーハ及び再配線基板を示す部分断面図である。
【図19】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、半導体ウェーハ及び再配線基板を示す部分断面図である。
【図20】本発明の一実施例によるチップスケールパッケージの製造方法を説明するためのものであって、半導体ウェーハ及び再配線基板を示す部分断面図である。
【図21】本発明の他の実施例によるチップスケールパッケージの製造方法を説明するための部分断面図である。
【図22】本発明の他の実施例によるチップスケールパッケージの製造方法を説明するための部分断面図である。
【図23】本発明の他の実施例によるチップスケールパッケージの製造方法を説明するための部分断面図である。
【図24】本発明の他の実施例によるチップスケールパッケージの製造方法を説明するための部分断面図である。
【図25】本発明の他の実施例によるチップスケールパッケージの製造方法を説明するための部分断面図である。
【図26】本発明の他の実施例によるチップスケールパッケージの製造方法を説明するための部分断面図である。
【図27】本発明の他の実施例によるチップスケールパッケージの製造方法を説明するための部分断面図である。
【図28】本発明のさらに他の実施例によるチップスケールパッケージの製造方法を説明するための部分断面図である。
【図29】本発明のさらに他の実施例によるチップスケールパッケージの製造方法を説明するための部分断面図である。
【図30】本発明のさらに他の実施例によるチップスケールパッケージの製造方法を説明するための部分断面図である。
【図31】本発明のさらに他の実施例によるチップスケールパッケージの製造方法を説明するための部分断面図である。
【符号の説明】
100 ウェーハ
102 ウェーハ基板
104 チップパッド
106 パッシベーション層
110 基板基礎層
112、124 絶縁層
116 端子パッド
118、170 フォトレジスト層
120、122 金属層
128 接合バンプ
130 再配線基板
134、156 緩衝層
136 外部接続端子
138 スクライブライン
140、160 チップスケールパッケージ
150 集積回路チップ

Claims (10)

  1. 基板基礎層、該基板基礎層上に設けられた複数の端子パッド、複数の接合バンプ、ならびに前記接合バンプを前記端子パッドに各々接続する金属配線層を有する再配線基板を提供する段階と、
    複数の集積回路及び複数のチップパッドが設けられた半導体ウェーハを、前記再配線基板の接合バンプが前記半導体ウェーハのチップパッドに接触するようにして、前記再配線基板に接合する段階と、
    前記再配線基板の各端子パッドに複数の外部接続端子を形成する段階と、
    前記半導体ウェーハ及び前記再配線基板を切断して、個別半導体パッケージを得る段階とを含み、
    各半導体パッケージは、集積回路と、それに対応する再配線基板とを備え、
    前記接合ンプは、前記再配線基板の前記基板基礎層とは反対側表面に形成されることを特徴とする半導体パッケージの製造方法。
  2. 前記再配線基板を提供する段階は、複数の第1開口を有する第1絶縁層を前記基板基礎層に形成する段階と、
    前記第1開口内に端子パッドを形成する段階と、
    前記第1絶縁層上に金属配線層を形成して、前記金属配線層を前記端子パッドに接続する段階と、
    前記金属配線層及び第1絶縁層上に、複数の第2開口を有する第2絶縁層を形成する段階と、
    前記第2開口を介して露出された前記金属配線層上に前記接合バンプを形成する段階とを含み、
    前記接合バンプは、前記金属配線層を介して前記端子パッドに各々電気的に接続されることを特徴とする請求項1に記載の半導体パッケージの製造方法。
  3. 前記外部接続端子を形成する段階は、前記端子パッドが露出するように前記基板基礎層を除去する段階と、前記端子パッド上に各々複数の突出部材を形成する段階とを含むことを特徴とする請求項1に記載の半導体パッケージの製造方法。
  4. 前記外部接続端子を形成する段階は、前記基板基礎層の一部が前記端子パッド上に残存するように、前記基板基礎層をパターニングする段階を含み、前記基板基礎層の残存部は前記外部接続端子として使用されることを特徴とする請求項1に記載の半導体パッケージの製造方法。
  5. 前記半導体ウェーハと前記再配線基板との間隙に絶縁材料を充填することにより、緩衝層を形成する段階をさらに含むことを特徴とする請求項1に記載の半導体パッケージの製造方法。
  6. 基板基礎層、該基板基礎層上に設けられた複数の端子パッド、複数の接合バンプ、ならびに前記接合バンプを前記端子パッドに各々接続する金属配線層を有する再配線基板を提供する段階と、
    各々複数の集積回路チップ及び複数のチップパッドが設けられた複数の半導体集積回路チップを、前記再配線基板の接合バンプが前記集積回路チップのチップパッドに接触するようにして、前記再配線基板に接合する段階と、
    前記再配線基板の各端子パッドに複数の外部接続端子を形成する段階と、
    前記再配線基板を切断して、個別半導体パッケージを得る段階とを含み、
    各半導体パッケージは集積回路チップと、それに対応する再配線基板とを備え、
    前記接合ンプは、前記再配線基板の前記基板基礎層とは反対側表面に形成されることを特徴とする半導体パッケージの製造方法。
  7. 前記再配線基板を提供する段階は、複数の第1開口を有する第1絶縁層を前記基板基礎層に形成する段階と、
    前記第1開口内に端子パッドを形成する段階と、
    前記第1絶縁層上に金属配線層を形成して、前記金属配線層を前記端子パッドに接続する段階と、
    前記金属配線層及び第1絶縁層上に、複数の第2開口を有する第2絶縁層を形成する段階と、
    前記第2開口を介して露出された前記金属配線層上に前記接合バンプを形成する段階とを含み、
    前記接合バンプは、前記金属配線層を介して前記端子パッドに各々電気的に接続されることを特徴とする請求項6に記載の半導体パッケージの製造方法。
  8. 前記外部接続端子を形成する段階は、前記端子パッドが露出するように前記基板基礎層を除去する段階と、前記端子パッド上に各々複数の突出部材を形成する段階とを含むことを特徴とする請求項6に記載の半導体パッケージの製造方法。
  9. 前記外部接続端子を形成する段階は、前記基板基礎層の一部が前記端子パッド上に残存するように、前記基板基礎層をパターニングする段階を含み、前記基板基礎層の残存部は前記外部接続端子として使用されることを特徴とする請求項6に記載の半導体パッケージの製造方法。
  10. 前記集積回路チップと前記再配線基板との間隙に絶縁材料を充填することにより、緩衝層を形成する段階をさらに含むことを特徴とする請求項6に記載の製造方法。
JP2000132387A 1999-07-09 2000-05-01 半導体パッケージの製造方法 Expired - Fee Related JP3759689B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1999P27786 1999-07-09
KR1019990027786A KR100298827B1 (ko) 1999-07-09 1999-07-09 재배선 기판을 사용한 웨이퍼 레벨 칩 스케일 패키지 제조방법

Publications (2)

Publication Number Publication Date
JP2001035965A JP2001035965A (ja) 2001-02-09
JP3759689B2 true JP3759689B2 (ja) 2006-03-29

Family

ID=19600715

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000132387A Expired - Fee Related JP3759689B2 (ja) 1999-07-09 2000-05-01 半導体パッケージの製造方法

Country Status (3)

Country Link
US (2) US6235552B1 (ja)
JP (1) JP3759689B2 (ja)
KR (1) KR100298827B1 (ja)

Families Citing this family (138)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6826827B1 (en) 1994-12-29 2004-12-07 Tessera, Inc. Forming conductive posts by selective removal of conductive material
US6429528B1 (en) * 1998-02-27 2002-08-06 Micron Technology, Inc. Multichip semiconductor package
US8021976B2 (en) 2002-10-15 2011-09-20 Megica Corporation Method of wire bonding over active area of a semiconductor circuit
JP4809957B2 (ja) * 1999-02-24 2011-11-09 日本テキサス・インスツルメンツ株式会社 半導体装置の製造方法
KR20010009350A (ko) * 1999-07-09 2001-02-05 윤종용 기판이 없는 칩 스케일 패키지 및 그 제조방법
KR100386081B1 (ko) * 2000-01-05 2003-06-09 주식회사 하이닉스반도체 반도체 패키지 및 그 제조 방법
JP3386029B2 (ja) * 2000-02-09 2003-03-10 日本電気株式会社 フリップチップ型半導体装置及びその製造方法
KR100367809B1 (ko) * 2000-06-22 2003-01-10 아이-밍 첸 기판에 반도체 칩을 실장하는 방법 및 기판에 실장하기적합한 반도체장치
US6433427B1 (en) * 2001-01-16 2002-08-13 Industrial Technology Research Institute Wafer level package incorporating dual stress buffer layers for I/O redistribution and method for fabrication
JP4749656B2 (ja) * 2001-02-09 2011-08-17 台湾積體電路製造股▲ふん▼有限公司 半導体デバイスの製造方法及びこの方法により得られる半導体デバイス
US7498196B2 (en) 2001-03-30 2009-03-03 Megica Corporation Structure and manufacturing method of chip scale package
US6551134B1 (en) * 2001-06-11 2003-04-22 Picolight Incorporated Mounted transceivers
JP4595265B2 (ja) * 2001-08-13 2010-12-08 日本テキサス・インスツルメンツ株式会社 半導体装置の製造方法
US6869831B2 (en) * 2001-09-14 2005-03-22 Texas Instruments Incorporated Adhesion by plasma conditioning of semiconductor chip surfaces
US6747348B2 (en) 2001-10-16 2004-06-08 Micron Technology, Inc. Apparatus and method for leadless packaging of semiconductor devices
US6797537B2 (en) * 2001-10-30 2004-09-28 Irvine Sensors Corporation Method of making stackable layers containing encapsulated integrated circuit chips with one or more overlaying interconnect layers
KR100429856B1 (ko) * 2001-11-15 2004-05-03 페어차일드코리아반도체 주식회사 스터드 범프가 있는 웨이퍼 레벨 칩 스케일 패키지 및 그 제조 방법
US6864565B1 (en) * 2001-12-06 2005-03-08 Altera Corporation Post-passivation thick metal pre-routing for flip chip packaging
US6599778B2 (en) * 2001-12-19 2003-07-29 International Business Machines Corporation Chip and wafer integration process using vertical connections
TW517360B (en) * 2001-12-19 2003-01-11 Ind Tech Res Inst Enhanced type wafer level package structure and its manufacture method
US6750547B2 (en) * 2001-12-26 2004-06-15 Micron Technology, Inc. Multi-substrate microelectronic packages and methods for manufacture
US6870276B1 (en) * 2001-12-26 2005-03-22 Micron Technology, Inc. Apparatus for supporting microelectronic substrates
TW544882B (en) 2001-12-31 2003-08-01 Megic Corp Chip package structure and process thereof
TW503496B (en) * 2001-12-31 2002-09-21 Megic Corp Chip packaging structure and manufacturing process of the same
TW584950B (en) 2001-12-31 2004-04-21 Megic Corp Chip packaging structure and process thereof
US6673698B1 (en) 2002-01-19 2004-01-06 Megic Corporation Thin film semiconductor package utilizing a glass substrate with composite polymer/metal interconnect layers
US6492196B1 (en) * 2002-01-07 2002-12-10 Picta Technology Inc. Packaging process for wafer level IC device
KR20030064998A (ko) * 2002-01-29 2003-08-06 주식회사 다산 씨.앤드.아이 칩 스케일 패키지
TW530402B (en) * 2002-03-01 2003-05-01 Advanced Semiconductor Eng Bump process
US6509582B1 (en) * 2002-03-27 2003-01-21 Fairchild Semiconductor Corporation Semiconductor pad construction enabling pre-bump probing by planarizing the post-sort pad surface
JP3616605B2 (ja) * 2002-04-03 2005-02-02 沖電気工業株式会社 半導体装置
US6836023B2 (en) * 2002-04-17 2004-12-28 Fairchild Semiconductor Corporation Structure of integrated trace of chip package
DE10224124A1 (de) * 2002-05-29 2003-12-18 Infineon Technologies Ag Elektronisches Bauteil mit äußeren Flächenkontakten und Verfahren zu seiner Herstellung
US6903001B2 (en) * 2002-07-18 2005-06-07 Micron Technology Inc. Techniques to create low K ILD for BEOL
US6661100B1 (en) * 2002-07-30 2003-12-09 International Business Machines Corporation Low impedance power distribution structure for a semiconductor chip package
DE10234951B4 (de) * 2002-07-31 2009-01-02 Qimonda Ag Verfahren zur Herstellung von Halbleiterschaltungsmodulen
US6845901B2 (en) * 2002-08-22 2005-01-25 Micron Technology, Inc. Apparatus and method for depositing and reflowing solder paste on a microelectronic workpiece
US6885101B2 (en) * 2002-08-29 2005-04-26 Micron Technology, Inc. Methods for wafer-level packaging of microelectronic devices and microelectronic devices formed by such methods
US7329563B2 (en) * 2002-09-03 2008-02-12 Industrial Technology Research Institute Method for fabrication of wafer level package incorporating dual compliant layers
JP3707481B2 (ja) * 2002-10-15 2005-10-19 セイコーエプソン株式会社 半導体装置の製造方法
US7198965B2 (en) * 2002-11-06 2007-04-03 Irvine Sensors Corp. Method for making a neo-layer comprising embedded discrete components
JP3625815B2 (ja) * 2002-11-12 2005-03-02 沖電気工業株式会社 半導体装置とその製造方法
US7098074B2 (en) * 2002-11-13 2006-08-29 Tessera, Inc. Microelectronic assemblies having low profile connections
US20050012225A1 (en) * 2002-11-15 2005-01-20 Choi Seung-Yong Wafer-level chip scale package and method for fabricating and using the same
US20040191955A1 (en) * 2002-11-15 2004-09-30 Rajeev Joshi Wafer-level chip scale package and method for fabricating and using the same
US6959856B2 (en) * 2003-01-10 2005-11-01 Samsung Electronics Co., Ltd. Solder bump structure and method for forming a solder bump
US6762074B1 (en) 2003-01-21 2004-07-13 Micron Technology, Inc. Method and apparatus for forming thin microelectronic dies
US20050184368A1 (en) * 2003-01-21 2005-08-25 Huang Chien P. Semiconductor package free of substrate and fabrication method thereof
TWI241000B (en) * 2003-01-21 2005-10-01 Siliconware Precision Industries Co Ltd Semiconductor package and fabricating method thereof
SG137651A1 (en) * 2003-03-14 2007-12-28 Micron Technology Inc Microelectronic devices and methods for packaging microelectronic devices
JP2004288816A (ja) * 2003-03-20 2004-10-14 Seiko Epson Corp 半導体ウエハ、半導体装置及びその製造方法、回路基板並びに電子機器
US7312101B2 (en) * 2003-04-22 2007-12-25 Micron Technology, Inc. Packaged microelectronic devices and methods for packaging microelectronic devices
TWI225280B (en) * 2003-06-30 2004-12-11 Advanced Semiconductor Eng Bumping process
KR100546346B1 (ko) 2003-07-23 2006-01-26 삼성전자주식회사 재배선 범프 형성방법 및 이를 이용한 반도체 칩과 실장구조
TWI286372B (en) * 2003-08-13 2007-09-01 Phoenix Prec Technology Corp Semiconductor package substrate with protective metal layer on pads formed thereon and method for fabricating the same
TWI236113B (en) * 2003-08-28 2005-07-11 Advanced Semiconductor Eng Semiconductor chip package and method for making the same
US7256074B2 (en) * 2003-10-15 2007-08-14 Micron Technology, Inc. Methods for wafer-level packaging of microelectronic devices and microelectronic devices formed by such methods
US8084866B2 (en) 2003-12-10 2011-12-27 Micron Technology, Inc. Microelectronic devices and methods for filling vias in microelectronic devices
US7091124B2 (en) 2003-11-13 2006-08-15 Micron Technology, Inc. Methods for forming vias in microelectronic devices, and methods for packaging microelectronic devices
US20050104171A1 (en) * 2003-11-13 2005-05-19 Benson Peter A. Microelectronic devices having conductive complementary structures and methods of manufacturing microelectronic devices having conductive complementary structures
TWI224377B (en) * 2003-11-14 2004-11-21 Ind Tech Res Inst Wafer level chip scale packaging structure and method of fabrication the same
JP4010298B2 (ja) * 2003-12-17 2007-11-21 セイコーエプソン株式会社 半導体装置及びその製造方法、回路基板並びに電子機器
JP3863161B2 (ja) * 2004-01-20 2006-12-27 松下電器産業株式会社 半導体装置
US8039935B2 (en) * 2004-01-29 2011-10-18 Industrial Technology Research Institute Wafer level chip scale packaging structure and method of fabricating the same
JP4307284B2 (ja) * 2004-02-17 2009-08-05 三洋電機株式会社 半導体装置の製造方法
US20050247039A1 (en) * 2004-05-04 2005-11-10 Textron Inc. Disposable magnetic bedknife
TWI230989B (en) * 2004-05-05 2005-04-11 Megic Corp Chip bonding method
US20050247894A1 (en) 2004-05-05 2005-11-10 Watkins Charles M Systems and methods for forming apertures in microfeature workpieces
US7453157B2 (en) 2004-06-25 2008-11-18 Tessera, Inc. Microelectronic packages and methods therefor
US7232754B2 (en) 2004-06-29 2007-06-19 Micron Technology, Inc. Microelectronic devices and methods for forming interconnects in microelectronic devices
US7425499B2 (en) 2004-08-24 2008-09-16 Micron Technology, Inc. Methods for forming interconnects in vias and microelectronic workpieces including such interconnects
US7083425B2 (en) * 2004-08-27 2006-08-01 Micron Technology, Inc. Slanted vias for electrical circuits on circuit boards and other substrates
US7268012B2 (en) * 2004-08-31 2007-09-11 Micron Technology, Inc. Methods for fabrication of thin semiconductor assemblies including redistribution layers and packages and assemblies formed thereby
US7300857B2 (en) 2004-09-02 2007-11-27 Micron Technology, Inc. Through-wafer interconnects for photoimager and memory wafers
JP2006134912A (ja) * 2004-11-02 2006-05-25 Matsushita Electric Ind Co Ltd 半導体モジュールおよびその製造方法、ならびにフィルムインターポーザ
US7339275B2 (en) * 2004-11-22 2008-03-04 Freescale Semiconductor, Inc. Multi-chips semiconductor device assemblies and methods for fabricating the same
US7714414B2 (en) * 2004-11-29 2010-05-11 Taiwan Semiconductor Manufacturing Co., Ltd. Method and apparatus for polymer dielectric surface recovery by ion implantation
US7271482B2 (en) 2004-12-30 2007-09-18 Micron Technology, Inc. Methods for forming interconnects in microelectronic workpieces and microelectronic workpieces formed using such methods
US20060145350A1 (en) * 2004-12-30 2006-07-06 Harald Gross High frequency conductors for packages of integrated circuits
US20060162850A1 (en) * 2005-01-24 2006-07-27 Micron Technology, Inc. Methods and apparatus for releasably attaching microfeature workpieces to support members
KR100642643B1 (ko) * 2005-03-18 2006-11-10 삼성전자주식회사 내부회로의 전원/접지선들과 직접 접속되는 재배치된전원/접지선들을 갖는 반도체 칩들 및 그 제조방법들
JP2006287094A (ja) * 2005-04-04 2006-10-19 Seiko Epson Corp 半導体装置及びその製造方法
WO2006105734A1 (en) * 2005-04-07 2006-10-12 Jiangsu Changjiang Electronics Technology Co., Ltd. A packaging substrate with flat bumps for electronic devices and method of manufacturing the same
US7795134B2 (en) 2005-06-28 2010-09-14 Micron Technology, Inc. Conductive interconnect structures and formation methods using supercritical fluids
US7169248B1 (en) * 2005-07-19 2007-01-30 Micron Technology, Inc. Methods for releasably attaching support members to microfeature workpieces and microfeature assemblies formed using such methods
US7807505B2 (en) * 2005-08-30 2010-10-05 Micron Technology, Inc. Methods for wafer-level packaging of microfeature devices and microfeature devices formed using such methods
US7863187B2 (en) 2005-09-01 2011-01-04 Micron Technology, Inc. Microfeature workpieces and methods for forming interconnects in microfeature workpieces
US20070045807A1 (en) * 2005-09-01 2007-03-01 Micron Technology, Inc. Microelectronic devices and methods for manufacturing microelectronic devices
US7271086B2 (en) * 2005-09-01 2007-09-18 Micron Technology, Inc. Microfeature workpieces and methods of forming a redistribution layer on microfeature workpieces
US7262134B2 (en) 2005-09-01 2007-08-28 Micron Technology, Inc. Microfeature workpieces and methods for forming interconnects in microfeature workpieces
US7432133B2 (en) * 2005-10-24 2008-10-07 Freescale Semiconductor, Inc. Plastic packaged device with die interface layer
US7453139B2 (en) * 2005-12-27 2008-11-18 Tessera, Inc. Compliant terminal mountings with vented spaces and methods
KR100746632B1 (ko) * 2006-02-15 2007-08-06 삼성전기주식회사 플립칩 패키지 구조 및 패키징 방법
US7749349B2 (en) 2006-03-14 2010-07-06 Micron Technology, Inc. Methods and systems for releasably attaching support members to microfeature workpieces
US7910385B2 (en) * 2006-05-12 2011-03-22 Micron Technology, Inc. Method of fabricating microelectronic devices
US20070267730A1 (en) * 2006-05-16 2007-11-22 Tessera, Inc. Wafer level semiconductor chip packages and methods of making the same
US20080036100A1 (en) * 2006-05-17 2008-02-14 Tessera, Inc. Solder elements with columnar structures and methods of making the same
US20070284723A1 (en) * 2006-05-24 2007-12-13 Jae June Kim Packaged integrated circuit device
US7749899B2 (en) 2006-06-01 2010-07-06 Micron Technology, Inc. Microelectronic workpieces and methods and systems for forming interconnects in microelectronic workpieces
SG139573A1 (en) 2006-07-17 2008-02-29 Micron Technology Inc Microelectronic packages with leadframes, including leadframes configured for stacked die packages, and associated systems and methods
US7749882B2 (en) 2006-08-23 2010-07-06 Micron Technology, Inc. Packaged microelectronic devices and methods for manufacturing packaged microelectronic devices
US7868440B2 (en) * 2006-08-25 2011-01-11 Micron Technology, Inc. Packaged microdevices and methods for manufacturing packaged microdevices
US7629249B2 (en) * 2006-08-28 2009-12-08 Micron Technology, Inc. Microfeature workpieces having conductive interconnect structures formed by chemically reactive processes, and associated systems and methods
US7902643B2 (en) 2006-08-31 2011-03-08 Micron Technology, Inc. Microfeature workpieces having interconnects and conductive backplanes, and associated systems and methods
US20080079150A1 (en) * 2006-09-28 2008-04-03 Juergen Simon Die arrangement and method for producing a die arrangement
SG143098A1 (en) 2006-12-04 2008-06-27 Micron Technology Inc Packaged microelectronic devices and methods for manufacturing packaged microelectronic devices
US20080136019A1 (en) * 2006-12-11 2008-06-12 Johnson Michael E Solder Bump/Under Bump Metallurgy Structure for High Temperature Applications
KR100887475B1 (ko) * 2007-02-26 2009-03-10 주식회사 네패스 반도체 패키지 및 그 제조방법
US7750449B2 (en) 2007-03-13 2010-07-06 Micron Technology, Inc. Packaged semiconductor components having substantially rigid support members and methods of packaging semiconductor components
JP4708399B2 (ja) * 2007-06-21 2011-06-22 新光電気工業株式会社 電子装置の製造方法及び電子装置
US7915728B2 (en) * 2007-07-12 2011-03-29 Vishay General Semiconductor Llc Subassembly that includes a power semiconductor die and a heat sink having an exposed surface portion thereof
SG149726A1 (en) 2007-07-24 2009-02-27 Micron Technology Inc Microelectronic die packages with metal leads, including metal leads for stacked die packages, and associated systems and methods
SG150396A1 (en) * 2007-08-16 2009-03-30 Micron Technology Inc Microelectronic die packages with leadframes, including leadframe-based interposer for stacked die packages, and associated systems and methods
JP2009076839A (ja) * 2007-08-28 2009-04-09 Furukawa Electric Co Ltd:The 半導体装置およびその製造方法
SG150410A1 (en) 2007-08-31 2009-03-30 Micron Technology Inc Partitioned through-layer via and associated systems and methods
KR101123798B1 (ko) * 2007-09-10 2012-03-12 주식회사 하이닉스반도체 웨이퍼 레벨 칩 스케일 패키지의 제조방법
TWI364804B (en) * 2007-11-14 2012-05-21 Ind Tech Res Inst Wafer level sensor package structure and method therefor
US7884015B2 (en) 2007-12-06 2011-02-08 Micron Technology, Inc. Methods for forming interconnects in microelectronic workpieces and microelectronic workpieces formed using such methods
US8227926B2 (en) * 2009-10-23 2012-07-24 Ati Technologies Ulc Routing layer for mitigating stress in a semiconductor die
US8299632B2 (en) 2009-10-23 2012-10-30 Ati Technologies Ulc Routing layer for mitigating stress in a semiconductor die
TWM390545U (en) * 2009-11-12 2010-10-11 Mao Bang Electronic Co Ltd Integrated circuit with layout structure
CN102237330B (zh) * 2010-05-07 2015-08-05 三星电子株式会社 晶片级封装
US9137903B2 (en) 2010-12-21 2015-09-15 Tessera, Inc. Semiconductor chip assembly and method for making same
US8642469B2 (en) * 2011-02-21 2014-02-04 Stats Chippac, Ltd. Semiconductor device and method of forming multi-layered UBM with intermediate insulating buffer layer to reduce stress for semiconductor wafer
US8685761B2 (en) * 2012-02-02 2014-04-01 Harris Corporation Method for making a redistributed electronic device using a transferrable redistribution layer
US8772058B2 (en) * 2012-02-02 2014-07-08 Harris Corporation Method for making a redistributed wafer using transferrable redistribution layers
US9935038B2 (en) * 2012-04-11 2018-04-03 Taiwan Semiconductor Manufacturing Company Semiconductor device packages and methods
US8809123B2 (en) * 2012-06-05 2014-08-19 Taiwan Semiconductor Manufacturing Company, Ltd. Three dimensional integrated circuit structures and hybrid bonding methods for semiconductor wafers
US9048283B2 (en) 2012-06-05 2015-06-02 Taiwan Semiconductor Manufacturing Company, Ltd. Hybrid bonding systems and methods for semiconductor wafers
US9041215B2 (en) 2013-03-12 2015-05-26 Taiwan Semiconductor Manufacturing Company, Ltd. Single mask package apparatus and method
CN103413766B (zh) * 2013-08-06 2016-08-10 江阴芯智联电子科技有限公司 先蚀后封芯片正装三维系统级金属线路板结构及工艺方法
CN103456645B (zh) * 2013-08-06 2016-06-01 江阴芯智联电子科技有限公司 先蚀后封三维系统级芯片正装堆叠封装结构及工艺方法
CN103400771B (zh) * 2013-08-06 2016-06-29 江阴芯智联电子科技有限公司 先蚀后封芯片倒装三维系统级金属线路板结构及工艺方法
KR102243287B1 (ko) 2014-10-15 2021-04-23 삼성전자주식회사 반도체 패키지 및 그 제조 방법
US10276510B2 (en) * 2017-09-25 2019-04-30 Powertech Technology Inc. Manufacturing method of package structure having conductive shield
US10629554B2 (en) * 2018-04-13 2020-04-21 Powertech Technology Inc. Package structure and manufacturing method thereof
KR102542573B1 (ko) * 2018-09-13 2023-06-13 삼성전자주식회사 재배선 기판, 이의 제조 방법, 및 이를 포함하는 반도체 패키지
KR102536269B1 (ko) * 2018-09-14 2023-05-25 삼성전자주식회사 반도체 패키지 및 그 제조 방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3400877B2 (ja) * 1994-12-14 2003-04-28 三菱電機株式会社 半導体装置及びその製造方法
US5895229A (en) * 1997-05-19 1999-04-20 Motorola, Inc. Microelectronic package including a polymer encapsulated die, and method for forming same
US6441487B2 (en) * 1997-10-20 2002-08-27 Flip Chip Technologies, L.L.C. Chip scale package using large ductile solder balls

Also Published As

Publication number Publication date
KR20010009429A (ko) 2001-02-05
KR100298827B1 (ko) 2001-11-01
US6407459B2 (en) 2002-06-18
US20010020737A1 (en) 2001-09-13
JP2001035965A (ja) 2001-02-09
US6235552B1 (en) 2001-05-22

Similar Documents

Publication Publication Date Title
JP3759689B2 (ja) 半導体パッケージの製造方法
US6376279B1 (en) method for manufacturing a semiconductor package
US6455408B1 (en) Method for manufacturing semiconductor devices having redistribution patterns with a concave pattern in a bump pad area
US6924173B2 (en) Semiconductor device and method for the fabrication thereof
JP4131595B2 (ja) 半導体装置の製造方法
US20060038291A1 (en) Electrode structure of a semiconductor device and method of manufacturing the same
US7977789B2 (en) Bump with multiple vias for semiconductor package and fabrication method thereof, and semiconductor package utilizing the same
US7473998B2 (en) Method for forming bump protective collars on a bumped wafer
US6605525B2 (en) Method for forming a wafer level package incorporating a multiplicity of elastomeric blocks and package formed
US20170301645A1 (en) Method and Apparatus for Connecting Packages onto Printed Circuit Boards
US20020064935A1 (en) Semiconductor device and manufacturing method the same
US20050012225A1 (en) Wafer-level chip scale package and method for fabricating and using the same
US20060055035A1 (en) Bump structure
JP3450236B2 (ja) 半導体装置及びその製造方法
US6841884B2 (en) Semiconductor device
US20050194686A1 (en) Semiconductor device and manufacturing method for the same
US20070120268A1 (en) Intermediate connection for flip chip in packages
US20050151268A1 (en) Wafer-level assembly method for chip-size devices having flipped chips
TWI223425B (en) Method for mounting passive component on wafer
US20040266066A1 (en) Bump structure of a semiconductor wafer and manufacturing method thereof
JP3836449B2 (ja) 半導体装置の製造方法
CN114171467A (zh) 一种半导体封装结构
US10867944B2 (en) Semiconductor structure and manufacturing method thereof
JP2003017655A (ja) 半導体実装体およびそれを用いた半導体装置
Tsui et al. Pad redistribution technology for flip chip applications

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040517

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040520

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040817

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050824

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051111

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20051208

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060104

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090113

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100113

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110113

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120113

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130113

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140113

Year of fee payment: 8

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees