JP3210432B2 - 液晶表示装置 - Google Patents

液晶表示装置

Info

Publication number
JP3210432B2
JP3210432B2 JP21772992A JP21772992A JP3210432B2 JP 3210432 B2 JP3210432 B2 JP 3210432B2 JP 21772992 A JP21772992 A JP 21772992A JP 21772992 A JP21772992 A JP 21772992A JP 3210432 B2 JP3210432 B2 JP 3210432B2
Authority
JP
Japan
Prior art keywords
driving circuit
signal line
liquid crystal
scanning line
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP21772992A
Other languages
English (en)
Other versions
JPH0667200A (ja
Inventor
弘喜 中村
陽一 増田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP21772992A priority Critical patent/JP3210432B2/ja
Publication of JPH0667200A publication Critical patent/JPH0667200A/ja
Application granted granted Critical
Publication of JP3210432B2 publication Critical patent/JP3210432B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は液晶表示装置に関するも
ので、特に駆動回路一体型のアクティブマトリクス型液
晶表示装置に関する。
【0002】
【従来の技術】液晶表示装置において高精細で高品位な
画像表示を実現するために、薄膜トランジスタ(以下T
FTと略称)を液晶印加電圧のスイッチング素子として
走査線と信号線との交差部ごとに配置したアクティブマ
トリクス型液晶表示装置が開発されている。
【0003】このアクティブマトリクス型液晶表示装置
においては、さらに、前記の走査線駆動回路および信号
線駆動回路を液晶表示素子のスイッチング素子と同じ材
料で同一のTFTアレイ基板上に作り込んで、装置の小
型化や製造工程の簡易化を図るようにした、いわゆる駆
動回路一体型のものが近年開発されている。この駆動回
路一体型のアクティブマトリクス型液晶表示装置のTF
Tとして多結晶シリコン薄膜トランジスタを用いること
が考えられている。
【0004】しかしながら、このような従来の駆動回路
一体型の液晶表示装置では、大面積かつ多画素に対応す
る個数にわたって無欠陥に走査線駆動回路および信号線
駆動回路のTFTを形成しなければならないので、歩留
りが低く製造コストが高くなるという問題がある。そこ
で、このような走査線駆動回路および信号線駆動回路の
TFTの歩留りを向上させるための技術として、前記の
走査線駆動回路および信号線駆動回路に冗長性を与える
という技術が、例えば特開昭57-132191 号公報に開示さ
れている。
【0005】この技術は、図6に示すように、走査線
(ゲート線)駆動回路501をTFT基板503の表示
部505の左右に、また信号線駆動回路507をTFT
基板503の表示部505の上下に、それぞれ走査線5
09、信号線511 1本あたりに対して 2系統以上冗長
に設けるというものである。表示部505内には、TF
T513がスイッチング素子として走査線509と信号
線511との交差部ごとに配置されている。
【0006】走査線駆動回路501または信号線駆動回
路507に欠陥箇所が存在するとき、表示部505に欠
陥部分がなくとも駆動回路一体型の場合には液晶表示素
子が動作しなくなる。そこで 1本の走査線509または
信号線511に対して 2系統以上の走査線駆動回路50
1または信号線駆動回路507を接続しておき、その2
系統以上のうちのいずれかに欠陥ができた場合にその欠
陥を有する系統を識別した上でレーザーリペア装置等で
走査線509または信号線511から切り離し、欠陥の
ない正常に動作する系統の走査線駆動回路501または
信号線駆動回路507を用いることで、TFT基板50
3全体を欠陥として不使用とすることを避け、液晶表示
装置の歩留りの向上を図ろうとするものである。
【0007】しかしながら、上述のような冗長構造を採
用した場合、例えば走査線509の両側に走査線駆動回
路501を接続した場合ではどちらか一方の走査線駆動
回路501に欠陥があり動作不良が発生するとその走査
線駆動回路501に接続された走査線509によって他
方の正常な走査線駆動回路501も悪影響を受けて正常
な表示をすることができなくなる。このように、両端に
駆動回路を形成しても実際には冗長構造とはならないの
で、欠陥側の走査線駆動回路501と走査線509との
接続をすべて切断しなければならないが、このような切
断作業は、多画素化や高精細化が著しいアクティブマト
リックス型液晶表示装置にあっては非常に煩雑で困難を
伴なうという問題がある。
【0008】そのような 2系統以上の冗長な走査線駆動
回路501や信号線駆動回路507の切り替えを行なう
作業としては、具体的には例えば上記のようなレーザー
リペア法により層間絶縁層を介した異なる層の接続もし
くは同層の線間の接続を行なうが、これは工数コストが
高くなるとともに、接続のコンタクト抵抗およびコンタ
クトの信頼性が十分ではないという問題がある。
【0009】また、上述の多結晶シリコン薄膜トランジ
スタからなる駆動回路一体型のアクティブマトリックス
型液晶表示装置の他にも、実装した後のリペアが容易で
はないCOG(チップオングラス)実装の集積回路など
を駆動回路に用いたアクティブマトリックス型液晶表示
装置においても、上記と同様の問題がある。
【0010】
【発明が解決しようとする課題】本発明はこのような問
題を解決するために成されたもので、その目的は、 2系
統以上の冗長な走査線駆動回路や信号線駆動回路の切り
替えを行なう際の作業が簡易で、製造コストを低く抑
え、かつ十分な信頼性を有する液晶表示装置を提供する
ことにある。
【0011】
【課題を解決するための手段】第1の発明に係る液晶表
示装置は、薄膜トランジスタ素子と前記薄膜トランジス
タ素子に接続された走査線および信号線と前記薄膜トラ
ンジスタ素子に接続された画素電極とを有するスイッチ
ング素子アレイ基板と、前記スイッチング素子アレイ基
板に対向配置される対向電極を有する対向基板と、前記
スイッチング素子アレイ基板と前記対向基板との間に封
入挟持される液晶組成物と、前記走査線に走査信号を印
加する走査線駆動回路と、前記信号線に映像信号を印加
する信号線駆動回路とを有する液晶表示装置において、
同一の走査線の両端それぞれに走査線駆動回路が配置さ
れ、前記走査線と前記走査線駆動回路との間の電気的接
続を制御する接続制御スイッチを具備し、動作不良の前
記走査線駆動回路と前記走査線との間の前記接続制御ス
イッチはオフとし、正常に動作する前記走査線駆動回路
を前記走査線に電気的に接続することを特徴としてい
る。
【0012】また、第2の発明に係る液晶表示装置は、
薄膜トランジスタ素子と前記薄膜トランジスタ素子に接
続された走査線および信号線と前記薄膜トランジスタ素
子に接続された画素電極とを有するスイッチング素子ア
レイ基板と、前記スイッチング素子アレイ基板に対向配
置される対向電極を有する対向基板と、前記スイッチン
グ素子アレイ基板と前記対向基板との間に封入挟持され
る液晶組成物と、前記走査線に走査信号を印加する走査
線駆動回路と、前記信号線に映像信号を印加する信号線
駆動回路とを有する液晶表示装置において、同一の信号
線の両端それぞれに信号線駆動回路が配置され、前記信
号線駆動回路と前記信号線との間の電気的接続を制御す
る接続制御スイッチを具備し、動作不良の前記信号線駆
動回路と前記信号線との間の前記接続制御スイッチはオ
フとし、正常に動作する前記信号線駆動回路を前記信号
線に電気的に接続することを特徴としている。
【0013】なお、前記走査線駆動回路および前記信号
線駆動回路および前記接続制御スイッチを、多結晶シリ
コンを活性層に有する薄膜トランジスタ素子から形成
し、前記スイッチング素子アレイ基板に配設するように
してもよい。
【0014】また、前記接続制御スイッチを多結晶シリ
コンを活性層に有する薄膜トランジスタ素子から形成
し、 1本あたり複数の前記薄膜トランジスタ素子のゲー
トが接続されたゲート線を複数本具備してもよい。
【0015】また、前記接続制御スイッチをクロックド
インバータからなるものとしてもよい。
【0016】また、前記接続制御スイッチとして、ダブ
ルゲート構造の薄膜トランジスタ素子を用いるようにし
てもよい。
【0017】さらに、前記走査線駆動回路および前記信
号線駆動回路にはCOG(チップオングラス)実装の集
積回路を用い、前記接続制御スイッチには薄膜トランジ
スタ素子を用いてもよい。
【0018】
【作用】本発明の液晶表示装置は、同一の走査線または
信号線に対して複数の走査線駆動回路または信号線駆動
回路を接続し、映像信号が信号線に、あるいは走査信号
が走査線に伝達されることを制御する接続制御スイッチ
を設けて、この接続制御スイッチを制御して欠陥の存在
する走査線駆動回路または信号線駆動回路を走査線また
は信号線から電気的に切断することができるようにする
ものである。
【0019】これにより、例えば一本の走査線の両側に
接続された 2系統の走査線駆動回路のうち、一方が欠陥
を有する動作不良の走査線駆動回路であっても、他方が
正常に動作する走査線駆動回路であれば、前記の接続制
御スイッチを用いて、欠陥を有する動作不良の走査線駆
動回路をこれに接続している走査線から電気的に切断す
る。したがって、正常に動作する走査線駆動回路だけを
走査線に接続したままとし動作不良の走査線駆動回路だ
けを簡易に電気的に走査線から切り離すことができ、ま
たその切り離しも十分に信頼性の高いものとすることが
できる。
【0020】また、前記の走査線駆動回路および信号線
駆動回路および接続制御スイッチを多結晶シリコンを活
性層に有する薄膜トランジスタ素子から形成し、同一の
スイッチング素子アレイ基板上に配設すれば、同じ材料
および層構造を用いてこれらの走査線駆動回路および信
号線駆動回路および接続制御スイッチを形成することが
できるので、構造を簡易なものとし、また歩留まりを向
上させ、製造コストを低く抑えることができる。
【0021】また、前記の接続制御スイッチを、薄膜ト
ランジスタ素子から形成し、 1本あたり複数の前記薄膜
トランジスタ素子のゲートが接続されたゲート線を複数
本具備するようにしてもよい。即ち、薄膜トランジスタ
素子からなる接続制御スイッチを複数の組に組分けして
接続するゲート線をその組の数だけ配設し、その組ごと
に対応する接続制御スイッチを制御して走査線駆動回路
と走査線との間、または信号線駆動回路と信号線との間
の電気的接続をその組ごとに制御することができるの
で、走査線駆動回路や信号線駆動回路の冗長性をさらに
効果的なものとすることができる。特に信号線にこの接
続制御スイッチを設ける場合には、信号線駆動回路内の
複数のシフトレジスタからの出力を用いて映像信号の書
き込みを行なうアナログスイッチの出力をシフトレジス
タの本数等でブロック化して冗長構造とすることによ
り、 2系統以上の信号線駆動回路内のシフトレジスタご
との不良に対応することが可能となる。
【0022】また、特に駆動回路一体型の液晶表示装置
の場合は、駆動回路の出力最終段には通常バッファ回路
としてトランジスタ素子からなるインバータ回路が配設
されているので、このインバータ回路の両端にトランジ
スタ素子を接続してクロックドインバータ回路とし、そ
の両端のトランジスタ素子のそれぞれに各々極性の異な
る制御入力線を接続して前記の接続制御スイッチを構成
すれば、装置の構造を簡易なものとすることができる。
【0023】また、前記の接続制御スイッチとしてダブ
ルゲート構造の薄膜トランジスタ素子を用いて、一方の
ゲート部分を液晶駆動電圧出力用のアナログスイッチの
ゲートとして用い、かつ他方のゲート部分を前記の接続
制御スイッチのゲートとして用いる構造にすれば、装置
の構造を簡易なものとすることができる。
【0024】
【実施例】以下、本発明に係る液晶表示装置の一実施例
を、図面に基づいて詳細に説明する。
【0025】図1は、本発明に係る液晶表示装置のう
ち、特にTFT基板の構成を示す図である。
【0026】この液晶表示装置のTFT基板1には、多
結晶シリコンの活性層を有する薄膜トランジスタ素子
(以下、TFTと略称)からなる画素部スイッチング用
TFT3と、この画素部スイッチング用TFT3に接続
された走査線5および信号線7と、この画素部スイッチ
ング用TFT3に接続された画素電極9とが配設された
画面表示部分11と、その周囲に配置され前記の走査線
5および信号線7の各々の両端に接続された第1の走査
線駆動回路13および第2の走査線駆動回路15の 2系
統の走査線駆動回路および第1の信号線駆動回路17お
よび第2の信号線駆動回路19の 2系統の信号線駆動回
路がそれぞれ形成されている。
【0027】そして本発明に係る液晶表示装置全体は、
図示は省略するが、このようなTFT基板1に対向配置
される対向電極を有する対向基板と、前記のTFT基板
1とこの対向基板との間隙に封入され挟持された液晶組
成物とからその主要部が構成されている。
【0028】この液晶表示装置の第1の走査線駆動回路
13および第2の走査線駆動回路15は、同一タイミン
グで各走査線5に一定の順序で走査信号(Vg)を印加
するシフトレジスタ(図示省略)から主要部が構成され
ている。
【0029】そしてこの第1の走査線駆動回路13およ
び第2の走査線駆動回路15と、各走査線5との間に
は、前記の画素スイッチング用TFT3と同じ材質で同
様の構造に形成された多結晶シリコンの活性層を有する
TFTからなる接続制御スイッチ21、23がそれぞれ
介挿されている。
【0030】そして接続制御スイッチ21、23群のオ
ン・オフ制御を一括して行ない走査信号(Vg)が各走
査線5に印加されることを制御するため、各走査スイッ
チ21のゲート電極は、入力端子C11を備えた第1の走
査信号制御線25に共通に接続されており、また各走査
スイッチ23のゲート電極も同様に、入力端子C12を備
えた第2の走査信号制御線27に共通に接続されてい
る。
【0031】また、第1の信号線駆動回路17および第
2の信号線駆動回路19の映像信号入力線321〜32
8には、 4分割された映像信号(Vs1)〜(Vs4)が入
力され、それぞれ 4つのシフトレジスタ(SR1 )〜
(SR4 )、(SR5 )〜(SR8 )の出力によって制
御される選択スイッチ(SW)により映像信号入力線3
21〜328に入力される映像信号(Vs1)〜(Vs4)
が順次サンプリングされて出力される構成となってい
る。
【0032】このように第1の信号線駆動回路17、1
9は、それぞれ 4つのシフトレジスタ(SR1 )〜(S
R4 )、(SR5 )〜(SR8 )で分割駆動されるた
め、各シフトレジスタ(SR1 )〜(SR4 )、(SR
5 )〜(SR8 )の動作速度を、信号線駆動回路を一つ
のシフトレジスタで構成する場合の 4倍程度に低速化す
ることができ、歪みのない映像信号(Vs1)〜(Vs4)
を各信号線7に印加することができる。
【0033】そして、この信号線駆動回路17、19と
信号線7との間に、前記の画素スイッチング用TFT3
と同じ材質で同様の構造に形成された多結晶シリコンの
活性層を有するTFTからなる接続制御スイッチ29、
31が、それぞれの信号線7ごとに配設されている。
【0034】第1のシフトレジスタ(SR1 )、第5の
シフトレジスタ(SR5 )によって選択される映像信号
(Vs1)が印加される信号線7に接続された接続制御ス
イッチ29、31のゲート電極は、両端に入力端子(C
1 )、(C5 )を備えた映像信号制御線331、335
に共通に接続されている。
【0035】第2のシフトレジスタ(SR2 )、第6の
シフトレジスタ(SR6 )によって選択される映像信号
(Vs2)が印加される信号線7に接続された接続制御ス
イッチ29、31のゲート電極についても同様に、それ
ぞれ両端に入力端子(C2 )、(C6 )を備えた映像信
号制御線332、336に共通に接続されている。
【0036】また、第3のシフトレジスタ(SR3 )、
第7のシフトレジスタ(SR7 )によって選択される映
像信号(Vs3)が印加される信号線7に接続された接続
制御スイッチ29、31のゲート電極についても同様
に、両端に入力端子(C3 )、(C7 )を備えた映像信
号制御線333、337に共通に接続されている。
【0037】同様に、第4のシフトレジスタ(SR4
)、第8のシフトレジスタ(SR8 )によって選択さ
れる映像信号(Vs4)が印加される信号線7に接続され
た接続制御スイッチ29、31のゲート電極についても
同様に、両端に入力端子(C4 )、(C8 )を備えた映
像信号制御線334、338に共通に接続されている。
【0038】このような構成によれば、第1の走査線駆
動回路13の内部のシフトレジスタの途中で動作不良が
生じた場合、第1の接続制御スイッチ21に接続される
第1の走査信号制御線25の入力端子(C11)にオフ信
号を、第2の接続制御スイッチ23に接続される第2の
走査信号制御線27の入力端子(C12)にオン信号を印
加することにより、正常に動作する第2の走査線駆動回
路15のみを走査線5に電気的に接続することができ
る。
【0039】また、例えば第1の信号線駆動回路17を
構成する第1のシフトレジスタ(SR1 )が動作不良と
なったような場合には、次のようにして正常な動作を得
ることができる。
【0040】即ち、第1の信号線駆動回路17の、第1
のシフトレジスタ(SR1 )の出力によって制御される
スイッチ素子(SW)に接続された接続制御スイッチ2
9を制御する映像信号制御線331の両端の入力端子
(C1 )にオフ信号を、また第2のシフトレジスタ(S
R2 )〜第4のシフトレジスタ(SR4 )の出力によっ
て制御されるスイッチ素子に接続された接続制御スイッ
チ29を制御する映像信号制御線332〜334の両端
の入力端子(C2 )〜(C4 )にオン信号を、それぞれ
印加する。
【0041】一方、第2の信号線駆動回路19の、第5
のシフトレジスタ(SR5 )の出力によって制御される
スイッチ素子(SW)に接続された接続制御スイッチ3
1を制御する映像信号制御線335の両端の入力端子
(C5 )にオン信号を、第6のシフトレジスタ(SR6
)〜第8のシフトレジスタ(SR8 )の出力によって
制御されるスイッチ素子(SW)に接続された接続制御
スイッチ31を制御する映像信号制御線336〜338
の両端の入力端子(C6 )〜(C8 )にオフ信号を、そ
れぞれ印加する。
【0042】このようにして、動作不良が生じている第
1の信号線駆動回路17の第1のシフトレジスタ(SR
1 )を電気的に切り離し、第2の信号線駆動回路19の
第5のシフトレジスタ(SR5 )を接続し、これにより
駆動することで、液晶表示装置の正常な動作が得られ
る。上記の例以外にも、同様の動作を各シフトレジスタ
で適宜行なって、液晶表示装置の正常な動作を得る。
【0043】このように、特に本実施例では、信号線駆
動回路17、19が、複数のシフトレジスタ(SR1 )
〜(SR8 )で構成されるとともに、各シフトレジスタ
(SR1 )〜(SR8 )に対応して信号線7への出力の
伝達制御が可能なように、各シフトレジスタ(SR1 )
〜(SR8 )に対応する複数本の映像信号制御線331
〜338を備えている。これにより第1の信号線駆動回
路17側あるいは第2の信号線駆動回路19側のシフト
レジスタの一方が動作不良となっても、映像信号制御線
331〜338の入力を切り替えて各接続制御スイッチ
29、31を上記のような要領で適宜制御することで、
動作不良のシフトレジスタを信号線7から電気的に切り
離すとともに正常なシフトレジスタを信号線7に接続し
て液晶表示装置の正常な動作を得ることができ、冗長効
果を向上させることができる。
【0044】上述した実施例において、各映像信号制御
線331〜338の両端に入力端子を設けて制御信号を
印加する構成を採用したのは、映像信号制御線331〜
338に断線が生じても、左右の入力端子によって各接
続制御スイッチ29、31の制御を可能ならしめるため
である。
【0045】ところで、各走査線駆動回路13、15と
走査線5との間に介挿される接続制御スイッチ21、2
3としては、上述したように多結晶シリコンTFTを各
走査線5ごとに付加してもよいが、次のように構成して
もよい。
【0046】即ち、走査線駆動回路は、図2に示すよう
に、走査線5への出力最終段にインピーダンスの低下の
ためチャネルW/L(幅/長さ)比の大きなインバータ
構造のバッファ回路201を有している。そこで、図3
に示すようにクロックドインバータでバッファ回路30
1を構成し、極性の異なる 2本の制御入力線303、3
05で接続を制御するような構造にして、接続制御スイ
ッチ21、23としてこれを用いれば、回路構成上も簡
便なものとなり、パターン設計や製造工程が簡易化でき
るので好ましい。しかもクロックドインバータ回路はイ
ンバータのダブルゲート構造のトランジスタ素子の両側
にトランジスタ素子を接続して構成されるものであり、
これを接続制御スイッチ21、23として用いることに
よって、接続制御スイッチを別に配設する場合と比べて
簡便な構造となり、パターン設計や製造工程が簡易化で
きるので好ましい。
【0047】また、図4に示すように、接続制御スイッ
チ29を選択スイッチ(SW)と直列に形成し、さらに
映像入力線321〜324と映像信号制御線331〜3
34とを交互に配置させるような構成としてもよい。こ
のように各配線を交互に配置すれば、映像入力線321
〜324の隣接する配線間のクロストークを低減できる
という効果を付加することができる。
【0048】また、このような直列に形成された接続制
御スイッチ29および選択スイッチ(SW)の構造とし
ては、 2個のTFT素子を個別にパターンニングして形
成するのではなく、図5に示すように、ダブルゲート構
造のTFT400で各々のゲート電極401、402各
々にそれぞれ駆動回路からの出力線407、映像信号制
御線409を接続するような構造にすれば、回路構成上
も簡便なものとなり、パターン設計や製造工程が簡易化
できるので好ましい。
【0049】以上のように、本発明に係る駆動回路一体
型の液晶表示装置では、走査信号あるいは映像信号の走
査線や信号線への伝達を接続制御スイッチにより電気的
に切断または接続することができる。これにより、従来
は不良箇所を確認した後にレーザ光などで物理的に切断
または接続していたものを、冗長構成の駆動回路の選択
を接続制御スイッチに接続される走査信号制御線あるい
は映像信号制御線への制御入力線への入力の切り替えに
より行なうことができるようにして、液晶表示装置の最
終検査段階でも容易に切り替え作業を行なうことができ
るようになり工数の低減・省力化が成されて製造コスト
の低下を図ることができる。また、配線の物理的な切断
などの工程を省略することに加えて、特に接続部のコン
タクトの信頼性等を十分なものとすることができる。
【0050】なお、本発明は、走査線駆動回路および信
号線駆動回路として上記のような多結晶シリコンTFT
からなる回路の他にもCOG(チップオングラス)実装
タイプの集積回路を用いたものにおいても効果的であ
り、また接続制御スイッチには、多結晶シリコンTFT
以外にもアモルファスシリコンTFTを用いるなどして
もよい。
【0051】また、上記の接続制御スイッチおよびその
ゲート線に接続される走査信号制御線あるいは映像信号
制御線の構成は、上記のみには限定されないことは言う
までもない。この他にも例えばトランスファゲート構造
等を用いることもできる。
【0052】
【発明の効果】以上の詳細な説明で明らかなように、本
発明によれば、 2系統以上の冗長な走査線駆動回路や信
号線駆動回路の切り替えを行なう際の作業が簡易で製造
コストを低く抑えかつ十分な信頼性を有する液晶表示装
置を提供することができる。
【図面の簡単な説明】
【図1】本発明に係る液晶表示装置のTFT基板の構成
を示す図。
【図2】本発明に係る液晶表示装置の駆動回路内のバッ
ファ回路部分を示す図。
【図3】本発明に係る液晶表示装置のインバータ回路か
らなる接続制御スイッチを示す図。
【図4】本発明に係る液晶表示装置の信号線駆動回路を
示す図。
【図5】本発明に係る液晶表示装置のインバータ回路か
らなる接続制御スイッチを示す図。
【図6】従来の冗長構造を有する液晶表示装置のTFT
基板の構成を示す図。
【符号の説明】
1…TFT基板、3…画素部スイッチング用TFT、5
…走査線、7…信号線、9…画素電極、11…画面表示
部分、13…第1の走査線駆動回路、15…第2の走査
線駆動回路、17…第1の信号線駆動回路、19…第2
の信号線駆動回路、21、23…走査側の接続制御スイ
ッチ、25…第1の走査信号制御線、27…第2の走査
信号制御線、29、31…信号側の接続制御スイッチ、
321〜328…映像信号入力線、331〜338…映
像信号制御線
フロントページの続き (56)参考文献 特開 昭63−100489(JP,A) 特開 昭59−139078(JP,A) 特開 昭58−115850(JP,A) 特表 平5−502737(JP,A) 国際公開91/10225(WO,A1) (58)調査した分野(Int.Cl.7,DB名) G02F 1/1368

Claims (6)

    (57)【特許請求の範囲】
  1. 【請求項1】 薄膜トランジスタ素子と前記薄膜トラン
    ジスタ素子に接続された走査線および信号線と前記薄膜
    トランジスタ素子に接続された画素電極とを有するスイ
    ッチング素子アレイ基板と、前記スイッチング素子アレ
    イ基板に対向配置される対向電極を有する対向基板と、
    前記スイッチング素子アレイ基板と前記対向基板との間
    に封入挟持される液晶組成物と、前記走査線に走査信号
    を印加する走査線駆動回路と、前記信号線に映像信号を
    印加する信号線駆動回路とを有する液晶表示装置におい
    て、 同一の走査線の両端それぞれに走査線駆動回路が配置さ
    れ、前記走査線と前記走査線駆動回路との間の電気的接続を
    制御する接続制御スイッチを具備し、 動作不良の前記走査線駆動回路と前記走査線との間の前
    記接続制御スイッチはオフとし、正常に動作する前記走
    査線駆動回路を前記走査線に電気的に接続す ることを特
    徴とする液晶表示装置。
  2. 【請求項2】 薄膜トランジスタ素子と前記薄膜トラン
    ジスタ素子に接続された走査線および信号線と前記薄膜
    トランジスタ素子に接続された画素電極とを有するスイ
    ッチング素子アレイ基板と、前記スイッチング素子アレ
    イ基板に対向配置される対向電極を有する対向基板と、
    前記スイッチング素子アレイ基板と前記対向基板との間
    に封入挟持される液晶組成物と、前記走査線に走査信号
    を印加する走査線駆動回路と、前記信号線に映像信号を
    印加する信号線駆動回路とを有する液晶表示装置におい
    て、 同一の信号線の両端それぞれに信号線駆動回路が配置さ
    れ、前記信号線駆動回路と前記信号線との間の電気的接続を
    制御する接続制御スイッチを具備し、 動作不良の前記信号線駆動回路と前記信号線との間の前
    記接続制御スイッチはオフとし、正常に動作する前記信
    号線駆動回路を前記信号線に電気的に接続す ることを特
    徴とする液晶表示装置。
  3. 【請求項3】 前記走査線駆動回路および前記信号線駆
    動回路および前記接続制御スイッチが多結晶シリコンを
    活性層に有する薄膜トランジスタ素子からなり、前記ス
    イッチング素子アレイ基板に一体に配設されたことを特
    徴とする請求項1または請求項2記載の液晶表示装置。
  4. 【請求項4】 前記接続制御スイッチが、 複数本のゲート線と、 前記複数本のゲート線のそれぞれに接続された多結晶シ
    リコンを活性層に有する複数の薄膜トランジスタ素子と
    具備することを特徴とする請求項2記載の液晶表示装
    置。
  5. 【請求項5】 前記接続制御スイッチがクロックドイン
    バータからなることを特徴とする請求項1または請求項
    2または請求項3または請求項4記載の液晶表示装置。
  6. 【請求項6】 前記接続制御スイッチとしてダブルゲー
    ト構造の薄膜トランジスタ素子を用いることを特徴とす
    る請求項1または請求項2または請求項3または請求項
    4記載の液晶表示装置。
JP21772992A 1992-08-17 1992-08-17 液晶表示装置 Expired - Lifetime JP3210432B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21772992A JP3210432B2 (ja) 1992-08-17 1992-08-17 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21772992A JP3210432B2 (ja) 1992-08-17 1992-08-17 液晶表示装置

Publications (2)

Publication Number Publication Date
JPH0667200A JPH0667200A (ja) 1994-03-11
JP3210432B2 true JP3210432B2 (ja) 2001-09-17

Family

ID=16708832

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21772992A Expired - Lifetime JP3210432B2 (ja) 1992-08-17 1992-08-17 液晶表示装置

Country Status (1)

Country Link
JP (1) JP3210432B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018148556A1 (en) * 2017-02-09 2018-08-16 L3 Technologies, Inc. Fault-tolerant liquid crystal displays for avionics systems

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW280898B (en) * 1994-12-28 1996-07-11 Sharp Kk The matrix type image display apparatus
JP4659180B2 (ja) 2000-07-12 2011-03-30 シャープ株式会社 表示装置
US7088330B2 (en) 2000-12-25 2006-08-08 Sharp Kabushiki Kaisha Active matrix substrate, display device and method for driving the display device
WO2006117955A1 (ja) * 2005-04-28 2006-11-09 Sharp Kabushiki Kaisha 表示装置及びその製造方法
JP2008076443A (ja) * 2006-09-19 2008-04-03 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP4760812B2 (ja) * 2007-10-09 2011-08-31 ソニー株式会社 液晶表示装置
WO2010041649A1 (ja) 2008-10-10 2010-04-15 シャープ株式会社 表示装置及びその駆動方法
JP2011164328A (ja) * 2010-02-09 2011-08-25 Sony Corp 表示装置および電子機器
KR101910080B1 (ko) 2011-12-08 2018-12-20 삼성디스플레이 주식회사 주사 구동 회로 및 이의 리페어 방법
CN103247276B (zh) * 2013-04-25 2015-03-18 北京京东方光电科技有限公司 栅极驱动电路和阵列基板
JP7206953B2 (ja) * 2019-01-28 2023-01-18 セイコーエプソン株式会社 液晶装置、液晶ドライバー、電子機器及び移動体

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018148556A1 (en) * 2017-02-09 2018-08-16 L3 Technologies, Inc. Fault-tolerant liquid crystal displays for avionics systems
IL268191A (en) * 2017-02-09 2019-09-26 L3 Tech Inc Fault-resistant crystal liquid screens for ionic systems

Also Published As

Publication number Publication date
JPH0667200A (ja) 1994-03-11

Similar Documents

Publication Publication Date Title
EP0506875B1 (en) Scanned liquid crystal display with select scanner redundancy
JP3122003B2 (ja) アクティブマトリクス基板
US5555001A (en) Redundant scheme for LCD display with integrated data driving circuit
JP4498489B2 (ja) 液晶表示装置とその製造方法
US20030103045A1 (en) Display device and driving method thereof
JP3210432B2 (ja) 液晶表示装置
JPH08320466A (ja) アクティブマトリクス基板及びその欠陥修正方法
JP4635139B2 (ja) 能動マトリックス液晶ディスプレイデバイス
JP3224001B2 (ja) データ信号線駆動回路および走査信号線駆動回路並びに画像表示装置
JP3664573B2 (ja) 液晶表示装置
JPH05508239A (ja) データ線不良回避構造体
JP3344680B2 (ja) 画像表示装置
JPH11133877A (ja) 表示パネル駆動回路および表示パネル
KR0142781B1 (ko) 능동액정표시소자의 능동 매트릭스 구조
JPH1185058A (ja) 表示用信号伝達路および表示装置
JPH05307167A (ja) アクティブマトリクスパネル
KR100212867B1 (ko) 선택 스캐너 용장성을 가지는 주사 액정 디스플레이
JPS61243483A (ja) アクテイブマトリクス基板
JPS61228491A (ja) 表示装置
JP3226673B2 (ja) 液晶表示装置
KR100313117B1 (ko) 액정표시장치의 구동회로 패턴 구조
JPH0225189B2 (ja)
JPH06160892A (ja) 液晶表示装置及びその欠陥修正法
JPH06214210A (ja) マトリクス表示装置
JPH07114045A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20010703

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080713

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090713

Year of fee payment: 8

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090713

Year of fee payment: 8

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100713

Year of fee payment: 9