KR0142781B1 - 능동액정표시소자의 능동 매트릭스 구조 - Google Patents
능동액정표시소자의 능동 매트릭스 구조Info
- Publication number
- KR0142781B1 KR0142781B1 KR1019940002045A KR19940002045A KR0142781B1 KR 0142781 B1 KR0142781 B1 KR 0142781B1 KR 1019940002045 A KR1019940002045 A KR 1019940002045A KR 19940002045 A KR19940002045 A KR 19940002045A KR 0142781 B1 KR0142781 B1 KR 0142781B1
- Authority
- KR
- South Korea
- Prior art keywords
- bus
- sub
- address
- buses
- data
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/13624—Active matrix addressed cells having more than one switching element per pixel
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134345—Subdivided pixels, e.g. for grey scale or redundancy
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Liquid Crystal (AREA)
- Geometry (AREA)
Abstract
본 발명은 능동 액정표시소자용 능동 매트릭스 구조에 관한 것으로, 복수개의 화소와, 복수개의 어드레스 버스와, 상기 어드레스 버스에 수직하게 배열되는 복수개의 데이타 버스를 포함하며 상기 각각의 어드레스 버스는 서로 분리형성된 한 쌍의 어드레스 하위버스를 포함하고, 상기 각각의 데이타버스는 서로 분리 형성된 한 쌍의 데이타 하우버스를 포함하며, 상기 각각의 화소는 한 쌍의 표시전극과, 상기 각각의 표시전극, 상기 어드레스 하위버스의 제 1어드레스 하위버스 및 상기 데이타하위버스의 제1데이타 하위버스와 연결되는 제1스위칭수단과, 상기 표시전극, 상기 어드레스 하위버스의 제2어드레스 하위버스 및 상기 데이타 하위버스의 제2데이타 하위버스 사이에 연결되는 제2스위칭수단을 포함하며, 상기 각각의 데이타 하위버스들은 최소한 하나 이상의 표시전극에 의하여 서로 분리되는 능동 액정표시소자용 능동 매트릭스 구조이다.
본 발명의 다른 형태에 따르면, 각 화소행은 하나의 행을 넘어 반복적 배열을 가진다.
각 화소행내의 각 화소들은 인접하는 화소열내의 화소들과 위치상 화소거리의 절반만큼 편위되어 배치되어 칼라화소의 삼각배열을 갖추게 된다.
따라서, 본 발명에 의한 능동 매트릭스 구조에 인접하는 데이타 버스들간의 단락문제가 해결되며, 칼라 액정표시소자에의 적용을 더욱 용이하게 하는 효과가 있다.
Description
제1도는 종래 능동액정표시소자의 회로구성도
제2도는 용장성을 갖는 매트릭스구조의 소자를 갖는 종래의 능동 액정표시
소자 회로 구성도
제3도는 본 발명에 따르는 능동 매트릭스 구조에 대한 회로 구성도
제4도는 제3도의 능동표시소자의 능동 매트릭스구조부분에 대한 평면도
제5도는 제4도의 A-A전을 따라 나타낸 단면도
*도면의 주요 부분에 대한 부호의 설명
1-1,~1-n:어드레스 버스 2-1,2-m:데이타버스
1-1', 1-1~l-n',l-n:어드레스 하위버스
2-1', 2-1~2-n',2-n:데이타 하위버스
31,3II,3III,3IV:박막프랜지스터 4I,4II:화소전극
5,6:전기적 연결선 7:접촉수단들
8:유리기판 9:게이트 절연막
10:도핑되지 않는 반도체층 II:오믹콘택용 도핑된 반도체층
12:소오스 및 드레인 전극용 물질 13:투명도전막
14:보호막
본 발명은 액정표시소자에 관한 것으로, 더욱 상세하게는 용장성(redundancy) 매트릭스 배열형태의 소자들을 갖는 능동 액정표시소자에 관한 것이다.
TV,비디오, 컴퓨터용 액정표시소자에 관한 요구는 급속히 증대되어 왔다. 고화질용으로서의 액정표시소자는 매트릭스 배열형태의 소자들에 용장성을 제공함으로써, 높은 동작 신뢰성을 얻는다.
그러한 기술은 일본 공개 특허 N60-192369, HOIL 29/78등에 나타나 있다.
즉, 제1도는 종래 능동 액정표시소자의 회로 구성도로써, 그러한 능동 매트릭스 구조는 절연기판위에 서로 수직한 m행 n열 형태로 형성되는 복수개의 화소를 포함한다.
각각의 화소들은 스위칭 소자인 박막트랜지스터(TFT)(3)와 표시전극(4)을 구비하여 구성된다.
또한 매트릭스 구조는 화소들의 행과 평행하게 배열되는 복수개의 어드레스 버스들(1-1, 1-2, 1-3,..., 1-n과 화소들의 열에 평행하게 배열되는 복수개의 데이타 버스들(2-1, 2-2, 2-3,...,2-n)을 포함한다. 표시전극(4)은 해당 박막 트랜지스터(3)를 통해 대응하는 어드레스 버스와(예를들면 1-1)대응하는 데이타 버스(예를들면 2-m)에 연결된다.
어드레스 신호는 외부적으로 어드레스 버스에 인가되고, 비데오 신호는 데이타 버스에 인가된다.
박막트랜지스터(3)의 게이트는 어드레스 버스에 연결되고, 드레인은 데이타버스에 연결되며, 소오스는 표시전극(4)에 연결된다.
그러한 능동액정표시소자는 동작하는 과정에서 박막트랜지스터(3) 또는 표시전극(4)에 기인하는 화소의 동작결함때문에 낮은 동작 신뢰성을 갖게된다.
게다가, 복수개의 어드레스 버스와 데이타 버스중의 하나 이상이 결함을 갖게되면 결함이 있는 어드레스 버스나 데이타 버스에 연결된 모든 화소는 동작 불량을 일으키게 된다.
그러한 결함을 제거하기 위한 것으로써, 일례를 들면 1992년 1월 21일자 러시아 특허출원 N5019570/24이 있으며, 거기에서는 용장성을 갖는 능동 매트릭스구조의 소자가 제공된 능동액정표시소자가 기술되어 있다.
즉, 제2도는 용장성을 갖는 매트릭스 구조의 소자를 갖는 종래의 능동 액정표시소자 회로 구성도로써, 각각의 화소는 4Ⅰ, 4Ⅱ, 4Ⅲ, 4Ⅳ로 표시되는 4개의 표시전극과 3Ⅰ, 3Ⅱ, 3Ⅲ, 3Ⅳ로 표시되는 4개의 박막트랜지스터를 포함한다.
4개의 표시전극들 각각은 4개의 박막트랜지스터의 어느 하나와 각각 연결되는 한편, 그것을 통하여 각각의 어드레스와 데이타 버스들쌍에 연결된다.
그러한 매트릭스 구조는 복수개의 어드레스 버스들 1-1, 1-2, ..., 1-n과 어드레스 버스들에 수직하게 배열되는 복수개의 데이타 버스들 2-1, 2-2, ..., 2-m을 포함한다
각각의 어드레스 버스는 화소 매트릭스의 행에 평행한 한쌍의 하위 버스쌍을 포함하며, 각각의 데이타 버스는 화소 매트릭스 열에 평행한 한쌍의 하위 버스쌍을 포함한다.
어드레스 하위 버스들 한쌍과 대응하는 데이타 하위 버스들 한쌍은 4개의 표시전극을 갖는 화소를 에워싸는 구조로 된다.
예를 들면, 어드레스 버스 1-1은 하위버스들 1-1', 1-1를 포함하며, 데이타 버스 2-1은 하위 버스들 2-1'과 2-1을 포함한다.
그에 따라서, 어드레스와 데이타 신호는 각각의 어드레스 하위버스쌍과 데이타 하위 버스들쌍의 어느 하나를 통하여 화소에 인가된다.
예를 들면 1-1'과 1-1, 1-2'과 1-2, ..., 1-n'과 1-n 쌍중의 선택되는 어느 하나를 통하여 어드레스 신호가 인가되고, 2-1'과 2-1, 2-2'과2-2, ..., 2-m'과2-m 쌍중의 어느 하나를 통하여 데이타 신호가 인가된다.
또 한편으로 측면의 전기적 연결선(5)은 매트릭트 형태로 배열된 각 화소중에 열과 행방향으로 일화소건너 각 화소에서 각각의 데이타 하위버스쌍을 전기적으로 연결하기 위하여 제공되는데, 예를들면 2-1'과 2-1 등이 해당되며, 이들은 4개의 화소전극 4Ⅰ, 4Ⅱ, 4Ⅲ, 4Ⅳ은 4Ⅰ과 4Ⅱ로 되는 제1그룹을 일측에, 4Ⅲ와 4Ⅳ로 되는 제2그룹을 반대측편으로 하여 2개 그룹으로 나누어준다.
비슷하게 수직 전기적 연결선(6)은 열과 행 방향으로 일화소건너 측면 전기적 연결선(5)이 없는 각 화소에서 어드레스 하위버스쌍을 전기적으로 연결하기 위하여 제공되는데, 예로서 1-1과 1-1등이 해당된다.
이것 역시 4개의 표시전극을 한쪽으로는 4Ⅰ, 4Ⅲ으로 되는 제3그룹을 두고, 반대쪽으로는 4II, 4IV로 되는 제4그룹을 두어 2개의 그룹으로 나누어 준다
측면 전기적 연결선(5)는 각각의 화소에 있는 4개의 박막 트랜지스터들 3Ⅰ, 3Ⅱ, 3Ⅲ과 3Ⅳ 모두의 소오스에 연결된다.
그러므로, 어떤 데이타 하위 버스에 결함이 생길때, 측면 전기적 연결선 5는 결함이 발생한 버스에 대해 분로를 만들어 결함이 없는 데이타 버스를 통하여 박막트랜지스터(3)들에 비디오 신호를 공급하는 것을 보장하여 준다.
이와 비슷하게, 수직 전기적 연결선(5)은 일화소에서 4개의 박막 트랜지스터의 게이트에 연결되므로 만약 어떤 어드레스 하위버스에 결함이 발생했을때 결함이 없는 어드레스 하위 버스부분을 통하여 박막트랜지스터(3)의 어드레스 신호 공급을 보장하여 준다.
게다가, 만약 박막트랜지스터(3)들 또는 화소전극(4)들의 어떤 하나가 결함이 발생되더라도 단지 화소의 1/4만이 동작을 않게 되고 나머지는 정상적인 동작을 하게되어 결과적으로는 매트릭스 구조의 동작 신뢰성을 향상시키게 된다.
그러나, 그와같은 제2도의 구조는 다음과 같은 결점을 가지고 있었다.
즉, 어느 정도의 데이타 하위 버스들이, 예를들면 2-1과 2-2', ..., 2-(m-1)과 2-m'등이 화소사이에서 매우 근접하여 위치하기 때문에, 이러한 데이타 하위 버스들이 단락될 가능성이 높아지게 된다.
그러한 단락이 일어나면 동작중에 2개의 인접한 화소열의 동작 실패를 결과하게 되어 매트릭스구조의 동작 신뢰성을 떨어뜨리게 된다.
그뿐아니라, 데이타 하위 버스들과 어드레스 하위 버스들 사이에 화소 배치해야할 필요성은 칼라 화소의 삼각배열을 갖는 칼라 액정표시소자의 능동 매트릭브 구조에 적용하는것 자체를 비실용적으로 만들게 된다.
본 발명은 위에서 언급한 종래 매트릭스구조의 단점을 해결하기 위하여 안출한 것으로 데이타 및 어드레스 버스간의 단락을 방지하고, 칼라 액정표시소자에 적용이 용이하도록 하는데 그 목적이 있다.
이와같은 목적을 달성하기 위한 본 발명의 액정표시소자용 능동 매트릭스구조는 복수개의 화소와, 복수개의 어드레스 버스와, 상기 어드레스 버스에 수직하게 배열되는 복수개의 데이타 버스를 포함하며, 상기 각각의 어드레스 버스는 서로 분리 형성된 한쌍의 어드레스 하위 버스를 포함하고, 상기 각각의 데이타 버스는 서로 분리 형성된 한쌍의 데이타 하위버스를 포함하며, 상기 각각의 화소는 한쌍의 표시전극과, 상기 각각의 표시전극, 상기 어드레스 하위버스의 제1어드레스 하위 버스 및 상기 데이타 하위버스의 제1데이타 하위버스와 연결되는 제1스위칭수단과, 상기 표시전극, 상기 어드레스 하위버스에 제2어드레스 하위 버스 및 상기 데이타 하위버스의 제2 데이타 하위 버스사이에 연결되는 제2스위칭수단을 포함하며, 상기 각각의 데이타 하위버스들은 최소한 하나 이상의 표시전극에 의하여 서로 분리되어 구성된다
한편 본 발명은 종래의 문제점을 해결하기 위하여 또 다른 예에 의한 본 발명의 액정표시소자용 능동 매트릭스구조는 서로 수직한 행과 열로 배열되는 복수개의 화소와, 복수개의 어드레스 버스와, 상기 어드레스 버스에 수직하게 배열되는 복수개의 데이타 버스를 포함하며, 상기 각각의 어드레스버스 및 데이타버스는 표시전극에 의하여 서로 이격되는 한 쌍의 어드레스 하위버스쌍, 한 쌍의 데이타 하위버스쌍을 각각 포함하며, 상기 각각의 화소는 복수칼라의 하나를 표시하여 집합적으로 칼라 화소를 구성하며, 상기 화소는 최소한 둘 이상의 표시전극쌍을 포함하며, 화소의 행에서 각각의 칼라를 나타내는 최소한 하나이상의 표시전극의 위치는 인접 화소행사이에서 칼라 화소를 나타내기 위하여 삼각구조를 형성하기 위한 인접한 화소행에서 다른색을 나타내는 표시전극의 위치에 대하여 최소한 하나이상의 표시전극에 의하여 측면으로 편이되게 구성함에 그 특징이 있다.
이하 첨부한 도면을 참조하여 본 발명의 실시예를 상세히 설명한다.
가능한 도면 전체를 통하여 동일한 부분은 동일 부호를 사용하고자 하며, 또한 여기에서 설명을 위하여 기재한 요소들에 의하여 본 발명이 한정되는게 아님을 밝혀둔다.
제3도는 본 발명에 따르는 능동액정표시소자의 능동 매트릭스 구조에 대한 회로 구성도이다.
본 발명의 능동액정표시소자의 매트릭스구조는 n행 m열의 매트릭스 구조내에 복수개의 화소를 포함한다.
각각의 화소행은 다른 행에서도 반복되어 나타난다.
예를들면, 화소의 하나의 행(1)(제3도에서 어드레스 버스(1-1)에 대응하는)의 배열은 제3행(어드레스 버스(1-3)에 대응하는)에서 반복된다.
한편 제2행은 4행에처 반복되며 마찬가지로 (n-2)행(도시되지는 않았지만)은 n행에서 반복된다.
각각의 화소는 같은 모양을 가진 제1, 제2표시전극(4Ⅰ, 4Ⅱ)을 포함한다.
그외에도 위의 매트릭스 구조는 서로 분리되며 화소들의 행과 평행하게 배치되는 복수개의 어드레스 버스들 1-1, 1-2, 1-3, ..., l-n과, 표시전극들에 의해 서로 이격되며 화소들의 열과 평행하게 배열되는 복수개의 데이타 버스들2-1, 2-2, 2-3, ..., 2-m을포함한다.
각각의 어드레스 버스는(예를들면 1-1같은) 그 이외에도 각각의 화소전극들에 의하여 분리되어 화소전극의 양쪽에 이격 배치되는 제1, 제2어드레스 하위 버스들을 포함한다.
2-1과 같은 각각의 데이타 버스들도 각각의 화소전극들에 의하여 분리되어 그 화소전극 양쪽으로 배치되는 제1, 제2데이타 하위 버스들 2-1', 2-2을 포함한다.
각각의 화소전극4', 4은 각각2개씩의 스위칭 트랜지스터(3Ⅰ와3Ⅲ, 3Ⅱ와 3Ⅳ)를 갖는다.
각 표시전극(4I)은 스위칭 트랜지스터(3I)를 통하여 제1어드레스 하위버스(1-1')에, 스위칭 트랜지스터 3Ⅲ를 통하여 제'2어드레스 하위버스(1-1)에 각각 연결된다.
화소내의 4개의 트랜지스터의 각각의 드레인은 대응하는 표시전극에 연결된다.
게이트는 대응하는 어드레스 하위버스에 연결되고, 소오스는 대응하는 데이타 하위버스에 연결된다.
트랜지스터의 드레인과 소오스는 서로 바꾸어 연결될 수도 있다.
각각의 화소는 대응하는 각각의 어드레스 하위 버스들의 쌍(1-1'과 1-I, ..., l-n'과 1-n)과 대응하는 각각의 데이타 하위 버스들의 쌍(2-1'과 2-1, ..., 2-m)들에 의하여 동시적으로 활성화된다.
각각의 어드레스 하위 버스쌍에 대해서는 어느 하나의 하위버스에 결함이 발생할때에도 트랜지스터에 어드레스 신호를 안정적으로 공급하여 줄수 있도록 어드레스 하위버스들을 전기적으로 연결하는 하나 이상의 수직 전기적 연결선(6)이 제공된다.
마찬가지로, 각각의 데이타 하위버스쌍에 대해서도 이 데이타 하위버스쌍들을 전기적으로 연결해주는 측면 전기적 연결선(5)이 제공된다.
측면 전기적 연결선(5)는 화소전극에 관하여 일방향에 대하여 스위칭 트랜지스터(3I, 3Ⅲ)의 소오스와 타방향에 대해서는 스위칭 트랜지스터(3II와3Ⅳ)의 소오스를 연결하여 보조하는 역할을 한다. 인접하는 데이타 하위버스들 또는 데이타 버스들간의 단락을 방지하기 위해서 각각의 데이타 하위버스들쌍은 화소의 두 표시전극(4 I, 411)중의 어느 하나에 의하여 서로 격리되게 형성된다.
능동 매트릭스구조의 칼라 화소의 삼각배열을 얻기위하여 화소행위의 각각의 화소들은 인접하는 화소행에 있는 화소들에 대하여 화소거리의 절반만큼 편위되게 형성되고 따라서 각각의 화소전극쌍들을 포함하는 3개의 화소들은 R, G, B칼라 요소들을 포함한 삼각구조를 구성하게 되며 이는 제3도의 빗금친 부분처럼 나타나게 된다.
제4도는 제3도의 능동 매트릭스 구조부분의 배치에 관한 평면도로서 j열과 (j1)열 사이에 전기적 연결선(5)와 (6)및 스위칭 트랜지스터들이 배치된 모습을 보여주고 있다.
이점쇄선으로 표시된 선은 비정질실리콘으로 형성된 스위칭 트랜지스터의 반도체 영역을 나타낸다.
전기적 연결선(5)이 스위칭 트랜지스터(3Ⅱ와 3Ⅲ)의 소오스에 전기적으로 연결되는 것에 반해, 어드레스 하위 버스들 1-i 과 1-(i+1)'는 스위칭 트랜지스터의 게이트에 전기적으로 연결된다.
전기적 연결선(5)과 트랜지스터(3I와 3N)의 소오스는 접촉수단들(7)에 의하여 데이타 버스들 2-j', 2-j에 연결된다. 제5도는 제4도 배치에 관한 단면도로서 제4도의 A-A선을 따라 절단할때 나타나는 도면이다.
제5도를 참조하여 그의 제조방법을 설명하면 다음과 같다.
먼저 유리기판(8)위에 진공증착에 의하여 게이트전극용물질(Cr) 형성된다.
이 크롬막으로부터 광(화학)식각법에 의하여 전기적 연결선-및 어드레스 하위버스들(1-i, 1-(i+1)')이 형성된다
이러한 하위버스들은 동시에 스위칭 트랜지스터의 게이트에 연결되게 된다.
다음에 게이트절연막(실리콘나이트라이드)(9)이 증착되고, 도핑되지 않는 반도체층(비정질실리콘)(l0)이 상기 게이트 절연막(실리콘나이트라이드)(9) 위에 형성되며, 이 도핑되지 않는 반도체층(비정질실린콘)(l0)으로 부터 스위칭 트랜지스터들의 반도체막이 광학식각법에 의하여 형성된다.
다음에 오믹콘택용 도핑된 반도체층(N+ a-Si : H)(11)와 소오스 및 드레인 전극용 물질(Cr또는 Al)(12)이 연속적으로 증착되고 이로부터 선택적 식각과 광식각등에 의하여 스위칭 트랜지스터의 소오스 및 드레인영역과 전기적 연결설(s)이 형성된다.
다음으로 투명도전막(ITO)(13)가 증착되고, 이로 부터 광화학식각에 의하여 표시전극이 형성된다. 다음에 보호막(실리콘나이트라이드막)(14)이 형성되며, 스위칭 트랜지스터 소오스를 전기적으로 연결하기 위한 접촉창을 형성한다.
다음에 전도체막(알루미늄(Al))이 증착되고 이로 부터(도시되지는 않았지만) 데이타 하위버스들이 광화학식각법에 의하여 형성된다.
위에서 상세히 설명한데로 본 발명에 의한 능동액정표시소자의 능동매트릭스 구조내의 각각의 화소들은 최소한 둘 이상의 표시전극을 포함하며, 각각의 표시전극은 관련되는 2개씩의 스위칭 트랜지스터들을 가지고 있다.
화소와 관련되는 각각의 어드레스 버스들은 표시전극에 의하여 격리되어 형성되는 한쌍의 어드레스 하위버스들을 가지며, 각각의 데이타 버스들로 화소의 표시전극에 의하여 서로 격리되어 형성되는 한쌍의 데이타 하위버스들을 갖는다.
화소내의 각각의 스위칭 트랜지스터의 드레인은 패응하는 표시전극에 연결되고, 게이트는 어드레스 하위버스에, 그리고 소오스는 대응하는 데이타 하위버스에 각각 연결된다.
각각의 어드레스 하위버스들쌍은 하나 이상의 수직 전기적 연결선들에 의해 전기적으로 연결되어 스위칭 트랜지스터의 게이트에 신호인가를 위한 수단으로 기능한다.
비슷하게 각각의 데이타 하위 버스들쌍은 하나 이상의 측면 전기적 연결선 들에 의해 전기적으로 연결되어 관계되는 스위칭 트랜지스터의 소오스로의 신호인가를 위한 수단으로 이용된다.
본 발명의 다른 형태에 따르면, 각 화소행은 하나의 행을 넘어 반복적 배열을 가진다.
각 화소행내의 각 화소들은 인접하는 화소열내의 화소들과 위치상 화소거리의 절반만큼 편위되어 배치되어 칼라화소의 삼각배열을 갖추게 된다.
따라서, 본 발명에 의한 능동 매트릭스 구조에 인접하는 데이타 버스들간의 단락 문제가 해결되며, 칼라 액정표시소자에의 적용을 더욱 용이하게 하는 효과가 있다.
Claims (7)
- 복수개의 화소와, 복수개의 어드레스 버스와, 상기 어드레스 버스에 수직하게 배열되는 복수개의 데이타 버스를 포함하며 상기 각각의 어드레스 버스는 서로 분리 형성된 한쌍의 어드레스 하위버스를 포함하고, 상기 각각의 데이타 버스는 서로 분리 형성된 한쌍의 데이타 하위버스를 포함하며, 상기 각각의 화소는 한쌍의 표시전극과, 상기 각각의 표시상기 어드레스 하위버스의 제1어드레스 하위버스 및 상기 데이타 하위버스의 제1데이타 하위버스와 연결되는 제1스위칭수단과, 상기 표시전극, 상기 어드레스 하위버스의 제2어드레스 하위버스 및 상기 데이타 하위버스의 제2데이타 하위버스사이에 연결되는 제2스위칭수단을 포함하며, 상기 각각의 데이타 하위버스들은 최소한 하나 이상의 표시전극에 의하여 서로 분리되는 능동 액정표시소자용 능동 매트릭스 구조.
- 제1항에 있어서, 상기 각각의 데이타 버스들의 데이타 하위버스쌍은 하위 버스상을 상호 연결하는 하나 이상의 전기적 연결수단을 포함함을 특징으로 하는 능동 액정표시소자용 능동 매트릭스 구조.
- 제I항에 있어서, 상기 각각의 어드레스 버스들의 어드레스 하위 버스쌍은 어드레스 하위버스쌍을 상호 연결하는 하나 이상의 전기적 연결수단을 포함하여 특징으로 하는 능동 액정표시소자용 능동 매트릭스 구조.
- 서로 수직한 행과 열로 배열되는 복수개의 화소와, 복수개의 어드레스 버스와, 상기 어드레스 버스에 수직하게 배열되는 복수개의 데이타 버스를 포함하며, 상기 각각의 어드레스버스 및 데이타버스는 표시전극에 의하여 서로 이격되는 한 쌍의 어드레스 하위버스쌍, 한 쌍의 데이타 하위버스쌍을 각각 포함하며, 상기 각각의 화소는 복수 칼라의 하나를 표시하여 집합적으로 칼라 화소를 구성하며, 상기 화소는 최소한 둘 이상의 표시 전극쌍을 포함하며, 화소의 행에서 각각의 칼라를 나타내는 최소한 하나 이상의 표시전극의 위치는 인접 화소행 사이에서 칼라화소를 나타내기 위하여 삼각구조를 형성하기 위한 인접한 화소행에서 다른색을 나타내는 표시전극의 위치에 대하여 최소한 하나 이상의 표시전극에 의하여 측면으로 편이되게 구성되는 능동 액정표시소자용 능동 매트릭스 구조.
- 제4항에 있어서, 화소의 각각의 행은 2열마다 반복되어 형성됨을 특징으로 하는 능동 액정표시소자용 능동 매트릭스 구조.
- 제4항에 있어서, 상기 데이타 하위버스쌍은 데이타 하위버스쌍을 상호 연결하는 하나 이상의 전기적 연결수단을 포함하여 구성됨을 특징으로 하는 능동 액정표시소자용 능동 매트릭스 구조.
- 제4항에 있어서, 상기 어드레스 하위버스쌍은 어드레스 하위버스쌍을 상호 연결하는 하나 이상의 전기적 연결수단을 포함하여 구성됨을 특징으로 하는 능동 액정표시소자용 능동 매트릭스 구조.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU93009871 | 1993-02-22 | ||
RU93009871 | 1993-02-22 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940020160A KR940020160A (ko) | 1994-09-15 |
KR0142781B1 true KR0142781B1 (ko) | 1998-07-15 |
Family
ID=20137697
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940002045A KR0142781B1 (ko) | 1993-02-22 | 1994-02-03 | 능동액정표시소자의 능동 매트릭스 구조 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5715025A (ko) |
JP (1) | JPH06294972A (ko) |
KR (1) | KR0142781B1 (ko) |
CN (1) | CN1042462C (ko) |
DE (1) | DE4401866C2 (ko) |
FR (1) | FR2702074B1 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6313889B1 (en) * | 1993-03-04 | 2001-11-06 | Samsung Electronics Co., Ltd. | Matrix-type display device capable of being repaired in pixel unit |
KR100289538B1 (ko) * | 1998-05-20 | 2001-06-01 | 김순택 | 박막트랜지스터 액정표시소자의 배선 레이아웃 |
TWI227340B (en) * | 2002-02-25 | 2005-02-01 | Himax Tech Inc | Color filter and liquid crystal display |
US7187353B2 (en) * | 2003-06-06 | 2007-03-06 | Clairvoyante, Inc | Dot inversion on novel display panel layouts with extra drivers |
CN100504553C (zh) * | 2004-02-06 | 2009-06-24 | 三星电子株式会社 | 薄膜晶体管阵列面板及包括该薄膜晶体管阵列面板的液晶显示器 |
KR101138429B1 (ko) * | 2005-07-22 | 2012-04-26 | 삼성전자주식회사 | 박막 트랜지스터 기판 및 그 제조방법 |
US7283418B2 (en) * | 2005-07-26 | 2007-10-16 | Micron Technology, Inc. | Memory device and method having multiple address, data and command buses |
TWI419099B (zh) | 2010-08-18 | 2013-12-11 | Au Optronics Corp | 主動元件陣列基板及其製造方法 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4368523A (en) * | 1979-12-20 | 1983-01-11 | Tokyo Shibaura Denki Kabushiki Kaisha | Liquid crystal display device having redundant pairs of address buses |
JPS61173290A (ja) * | 1985-01-29 | 1986-08-04 | 日本電気株式会社 | カラ−液晶マトリクスパネル |
JPS61267782A (ja) * | 1985-05-23 | 1986-11-27 | 三菱電機株式会社 | 表示素子 |
US4822142A (en) * | 1986-12-23 | 1989-04-18 | Hosiden Electronics Co. Ltd. | Planar display device |
US4820222A (en) * | 1986-12-31 | 1989-04-11 | Alphasil, Inc. | Method of manufacturing flat panel backplanes including improved testing and yields thereof and displays made thereby |
JPS63186216A (ja) * | 1987-01-28 | 1988-08-01 | Nec Corp | アクテイブマトリツクス液晶表示器 |
EP0283290B1 (en) * | 1987-03-18 | 1994-09-21 | Matsushita Electric Industrial Co., Ltd. | Video projector |
GB2205191A (en) * | 1987-05-29 | 1988-11-30 | Philips Electronic Associated | Active matrix display system |
JP2527477B2 (ja) * | 1988-06-14 | 1996-08-21 | シャープ株式会社 | 絵素表示装置 |
JP2514703B2 (ja) * | 1988-12-05 | 1996-07-10 | シャープ株式会社 | アクティブマトリクス基板 |
JPH02251822A (ja) * | 1989-03-24 | 1990-10-09 | Matsushita Electric Ind Co Ltd | アクティブマトリックスアレイ |
JPH02251930A (ja) * | 1989-03-27 | 1990-10-09 | Matsushita Electric Ind Co Ltd | アクティブマトリックスアレイ |
JP2515887B2 (ja) * | 1989-08-04 | 1996-07-10 | 株式会社日立製作所 | マトリクス表示装置 |
JP2714993B2 (ja) * | 1989-12-15 | 1998-02-16 | セイコーエプソン株式会社 | 液晶表示装置 |
JPH0427919A (ja) * | 1990-05-23 | 1992-01-30 | Sumitomo Metal Ind Ltd | 画像変換装置 |
JPH04124616A (ja) * | 1990-09-14 | 1992-04-24 | Oki Electric Ind Co Ltd | アクティブマトリクス型液晶表示装置 |
US5162931A (en) * | 1990-11-06 | 1992-11-10 | Honeywell, Inc. | Method of manufacturing flat panel backplanes including redundant gate lines and displays made thereby |
EP0486284A3 (en) * | 1990-11-13 | 1993-09-01 | Sel Semiconductor Energy Laboratory Co., Ltd. | Electro-optical device and driving method for the same |
FR2670939B1 (fr) * | 1990-12-21 | 1996-12-20 | Thomson Lcd | Ecran matriciel couleur a filtres colores en triade. |
JP2959133B2 (ja) * | 1991-01-18 | 1999-10-06 | 富士通株式会社 | 薄膜トランジスタマトリクスおよびその製造方法 |
RU2015576C1 (ru) * | 1991-12-27 | 1994-06-30 | Малое научно-производственное предприятие "ЭЛО" | Активная отображающая матрица для жидкокристаллических экранов |
-
1993
- 1993-12-15 US US08/166,873 patent/US5715025A/en not_active Expired - Lifetime
-
1994
- 1994-01-20 JP JP474794A patent/JPH06294972A/ja active Pending
- 1994-01-22 DE DE4401866A patent/DE4401866C2/de not_active Expired - Lifetime
- 1994-01-26 FR FR9400856A patent/FR2702074B1/fr not_active Expired - Lifetime
- 1994-02-03 KR KR1019940002045A patent/KR0142781B1/ko not_active IP Right Cessation
- 1994-02-04 CN CN94101353A patent/CN1042462C/zh not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
CN1042462C (zh) | 1999-03-10 |
KR940020160A (ko) | 1994-09-15 |
FR2702074A1 (fr) | 1994-09-02 |
DE4401866C2 (de) | 2002-04-25 |
CN1095486A (zh) | 1994-11-23 |
US5715025A (en) | 1998-02-03 |
FR2702074B1 (fr) | 1997-11-14 |
JPH06294972A (ja) | 1994-10-21 |
DE4401866A1 (de) | 1994-09-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5696566A (en) | Liquid crystal display and a manufacturing method thereof | |
US7515243B2 (en) | Display device and method for repairing line disconnection thereof | |
US8842248B2 (en) | Display device | |
JPH06160904A (ja) | 液晶表示装置とその製造方法 | |
EP0197703B1 (en) | Liquid crystal displays | |
US5457552A (en) | Liquid crystal display with subpixels each having two TFTs where some TFTs have gate connections that skip over adjacent address bus lines | |
KR970002987B1 (ko) | 능동형 액정표시소자 | |
JP2000321592A (ja) | 液晶表示装置 | |
KR0142781B1 (ko) | 능동액정표시소자의 능동 매트릭스 구조 | |
JPS61249078A (ja) | マトリクス型表示装置 | |
JP2703328B2 (ja) | 液晶表示装置 | |
JPH0279026A (ja) | 液晶表示素子 | |
KR19990026575A (ko) | 화소 결함 구제 구조를 갖는 액정 표시 장치용 박막 트랜지스터기판 | |
JP3872377B2 (ja) | 画像表示素子および画像表示装置 | |
KR100229610B1 (ko) | 액정표시장치 및 그 제조방법 | |
KR20020012795A (ko) | 액정표시장치용 어레이기판과 그 제조방법 | |
KR100529572B1 (ko) | 박막 트랜지스터 액정 표시 장치 | |
JPH04338728A (ja) | アクティブマトリクス基板 | |
JPH11174970A (ja) | 薄膜デバイス | |
JPH11150275A (ja) | 薄膜トランジスタアレイ基板 | |
JPH0750278B2 (ja) | 液晶表示装置 | |
KR0154794B1 (ko) | 액정 표시 장치용 박막 트랜지스터 기판 및 그 제조방법 | |
JPH0452925B2 (ko) | ||
JPH09113923A (ja) | 液晶表示装置の製造方法 | |
KR20010064400A (ko) | 데이터 라인 오픈 리페어용 수단이 구비된 박막트랜지스터 액정표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120330 Year of fee payment: 15 |
|
FPAY | Annual fee payment |
Payment date: 20130329 Year of fee payment: 16 |
|
EXPY | Expiration of term |