JP3015414B2 - 先入れ先出しメモリの異常解除装置 - Google Patents

先入れ先出しメモリの異常解除装置

Info

Publication number
JP3015414B2
JP3015414B2 JP2166618A JP16661890A JP3015414B2 JP 3015414 B2 JP3015414 B2 JP 3015414B2 JP 2166618 A JP2166618 A JP 2166618A JP 16661890 A JP16661890 A JP 16661890A JP 3015414 B2 JP3015414 B2 JP 3015414B2
Authority
JP
Japan
Prior art keywords
data
parity
fifo memory
read
out memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2166618A
Other languages
English (en)
Other versions
JPH0460982A (ja
Inventor
哲男 前田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2166618A priority Critical patent/JP3015414B2/ja
Publication of JPH0460982A publication Critical patent/JPH0460982A/ja
Application granted granted Critical
Publication of JP3015414B2 publication Critical patent/JP3015414B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Debugging And Monitoring (AREA)
  • Detection And Correction Of Errors (AREA)

Description

【発明の詳細な説明】 〔発明の目的〕 (産業上の利用分野) 本発明は先入れ先出しメモリ(FIFOメモリ)の異常状
態を検出してこれを解除する先入れ先出しメモリの異常
解除装置に関する。
(従来の技術) 従来のFIFOメモリでは、記憶したデータが満杯になる
と書き込みができない状態を示すフルフラグ(以下FFと
いう)を出力し、記憶データが空となるとデータの読み
出しができない状態を示すエンプティフラグ(以下EFと
いう)を出力する機能がある。従って、FIFOメモリの異
常検出は上記したステイタスの出力を検出することによ
り行われ、これらステイタスの一方が検出されると、FI
FOメモリのリセット端子をオンにして、このFIFOメモリ
をリセットすることにより異常状態を解除する。
しかし、上記のような従来の構成では、異常状態を示
すステイタスの出力がない状態で、FIFOメモリの内の回
路が暴走する等してFIFOメモリから読み出されるデータ
に異常が生じても、これを検出する手段がなく、上記の
ようなFIFOメモリの異常状態が継続するという欠点があ
った。
(発明が解決しようとする課題) 上記の如く従来のFIFOメモリの異常状態の検出はFIFO
メモリから出力されるステイタス(FF、EF)だけに依存
して行われているため、これらステイタスに反映されな
いFIFOメモリ内の回路に異常が発生しても、この異常を
検出できず、異常状態が継続するという欠点があった。
そこで本発明は上記の欠点を除去するもので、FIFOメ
モリの異常を示すステイタスに反映されないFIFOメモリ
の異常を検出して、この異常状態を速やかに解除するこ
とができるFIFOメモリの異常解除装置を提供することを
目的としている。
〔発明の構成〕
(課題を解決するための手段) 本発明の先入れ先出しメモリの異常解除装置は、書き
込みができない状態を示すフルフラグを出力し、データ
の読み出しができない状態を示すエンプティフラグを出
力する機能を備える先入れ先出しメモリの異常解除装置
であって、書き込みデータからパリティデータを生成す
る第1のパリティ生成手段と、この第1のパリティ生成
手段により生成されたパリティデータを前記書き込みデ
ータと共に先入れ先出しメモリに書き込むデータ書込手
段と、前記先入れ先出しメモリからデータを読み出す際
にこのデータと共に書き込まれたパリティデータを読み
出すデータ読出手段と、このデータ読出手段によって読
み出されたデータからパリティデータを生成する第2の
パリティ生成手段と、この第2のパリティ生成手段によ
って生成されたパリティデータと前記データ読出手段に
よって読み出されたパリティデータとを比較する比較手
段と、この比較手段によって前記両パリティデータが一
致しないと判定された場合、前記フルフラグが出力され
た場合、または前記エンプティフラグが出力された場合
のいずれの場合にも前記先入れ先出しメモリをリセット
するリセット手段とを具備した構成を有する。
(作用) 本発明の先入れ先出しメモリの異常解除装置におい
て、第1のパリティ生成手段は書き込みデータからパリ
ティデータを生成する。データ書込手段は前記第1のパ
リティ生成手段により生成されたパリティデータを前記
書き込みデータと共に先入れ先出しメモリに書き込む。
データ読出手段は前記先入れ先出しメモリからデータを
読み出す際にこのデータと共に書き込まれたパリティデ
ータを読み出す。第2のパリティ生成手段は前記データ
読出手段によって読み出されたデータからパリティデー
タを生成する。比較手段は前記第2のパリティ生成手段
によって生成されたパリティデータと前記データ読出手
段によって読み出されたパリティデータとを比較する。
リセット手段は前記比較手段によって前記両パリティデ
ータが一致しないと判定された場合、先入れ先出しメモ
リからフルフラグが出力された場合、または先入れ先出
しメモリからエンプティフラグが出力された場合のいず
れの場合にも前記先入れ先出しメモリをリセットする。
(実施例) 以下、本発明の一実施例を図面を参照して説明する。
第1図は本発明のFIFOメモリの異常解除装置の一実施例
を示したブロック図である。1は書き込まれたデータを
古い順に読み出す先入れ先出しメモリ(FIFOメモリ)、
2はFIFOメモリ1から出力されるエンプティフラグEFを
検出するエンプティフラグ検出部、3はFIFOメモリ1か
ら出力されるフルフラグFFを検出するフルフラグ検出
部、4は比較部7の比較結果によってリセット信号をFI
FOメモリ1のリセット端子Rに出力するリセット信号出
力部、5はFIFOメモリ1への書き込みデータからパリテ
ィデータを生成するパリティ生成部、6はFIFOメモリ1
から読み出されるデータから前記パリティ生成部5と同
一のパリティデータを生成するパリティ生成部、7は2
種類のパリティデータを比較して両者が一致するか否か
を判定する比較部である。
次に本実施例の動作について説明する。パリティ生成
部5はFIFOメモリ1への書き込みデータ(例えば、8ビ
ット)a〜nを入力して、前記書き込みデータに対応し
たパリティデータ(1ビット)を生成する。このパリテ
ィデータは書き込み制御信号100によって、前記書き込
みデータa〜nと共にFIFOメモリ1に書き込まれる。
一方、読み出し制御信号200により、FIFOメモリ1か
ら書き込みデータとこのデータと同時に書き込まれたパ
リティデータとが読み出され、読み出された前記パリテ
ィデータは比較部7に入力される。この際、パリティ生
成部6は前記読み出されたデータを入力して、このデー
タに対応したパリティデータを生成し、これを比較部7
に出力する。
比較部7はパリティ生成部6により生成されるパリテ
ィデータとFIFOメモリ1から読み出されたパリティデー
タとを比較し、両者が一致しない時には、異常発生を示
す異常信号10をリセット信号出力部4に出力する。リセ
ット信号出力部4は前記異常信号10が入力されると、リ
セット信号をFIFOメモリ1のリセット端子Rに出力し
て、このFIFOメモリ1をリセットして異常状態を解除す
る。但し、パリティ生成部5、6は同一の動作を行い、
両パリティ生成部5、6に対する入力データが同一のと
きは同一のパリティデータを作成するものとする。従っ
て、比較部7にて前記両パリィデータが一致しない場合
は、FIFOメモリ1に書き込んだデータと、同データを読
み出した時のデータとが異なることを意味し、FIFOメモ
リ1に何等かの異常が発生したことになる。
尚、エンプティフラグ検出部2はFIFOメモリ1から出
力されるエンプティフラグEFを検出すると、異常信号20
をリセット信号出力部4に出力する。同様に、フルフラ
グ検出部2はFIFOメモリ1から出力されるフルフラグFF
を検出すると、異常信号30をリセット信号出力部4に出
力する。リセット信号出力部4は前記異常信号20又は30
が入力されると、従来と同様にリセット信号をFIFOメモ
リ1のリセット端子Rに出力して、このFIFOメモリ1を
リセットして異常状態を解除する。
本実施例によれば、書き込みデータからパリティデー
タを作成してこれを前記書き込みデータと共にFIFOメモ
リ1に書き込んでおき、前記書き込みデータを読み出す
際に前記パリティデータも読み出した後、この読み出し
たデータからパリティデータを作成し、このパリティデ
ータと前記読み出したパリティデータとを比較し、これ
ら両パリティデータが一致しない場合は、ステイタスに
反映されない何等かの異常がFIFOメモリ1に発生したと
判定して、このFIFOメモリ1をリセットするため、ステ
イタスに反映されないFIFOメモリ1の前記異常状態を速
やかに解除することができる。
(発明の効果〕 以上記述した如く本発明のFIFOメモリの異常解除装置
によれば、FIFOメモリの異常を示すステイタスに反映さ
れないFIFOメモリの異常を検出して、この異常状態を速
やかに解除することができる。従って、FIFOメモリのい
かなる異常状態にも迅速に対処することができ、異常状
態が継続することがない。
【図面の簡単な説明】
第1図は本発明のFIFOメモリの異常解除装置の一実施例
を示したブロック図である。 1……FIFOメモリ 2……エンプティフラグ検出部 3……フルフラグ検出部 4……リセット信号出力部 5、6……パリティ生成部 7……比較部

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】書き込みができない状態を示すフルフラグ
    を出力し、データの読み出しができない状態を示すエン
    プティフラグを出力する機能を備える先入れ先出しメモ
    リの異常解除装置であって、 書き込みデータからパリティデータを生成する第1のパ
    リティ生成手段と、 この第1のパリティ生成手段により生成されたパリティ
    データを前記書き込みデータと共に先入れ先出しメモリ
    に書き込むデータ書込手段と、 前記先入れ先出しメモリからデータを読み出す際にこの
    データと共に書き込まれたパリティデータを読み出すデ
    ータ読出手段と、 このデータ読出手段によって読み出されたデータからパ
    リティデータを生成する第2のパリティ生成手段と、 この第2のパリティ生成手段によって生成されたパリテ
    ィデータと前記データ読出手段によって読み出されたパ
    リティデータとを比較する比較手段と、 この比較手段によって前記両パリティデータが一致しな
    いと判定された場合、前記フルフラグが出力された場
    合、または前記エンプティフラグが出力された場合のい
    ずれの場合にも前記先入れ先出しメモリをリセットする
    リセット手段とを具備したことを特徴とする先入れ先出
    しメモリの異常解除装置。
JP2166618A 1990-06-27 1990-06-27 先入れ先出しメモリの異常解除装置 Expired - Fee Related JP3015414B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2166618A JP3015414B2 (ja) 1990-06-27 1990-06-27 先入れ先出しメモリの異常解除装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2166618A JP3015414B2 (ja) 1990-06-27 1990-06-27 先入れ先出しメモリの異常解除装置

Publications (2)

Publication Number Publication Date
JPH0460982A JPH0460982A (ja) 1992-02-26
JP3015414B2 true JP3015414B2 (ja) 2000-03-06

Family

ID=15834645

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2166618A Expired - Fee Related JP3015414B2 (ja) 1990-06-27 1990-06-27 先入れ先出しメモリの異常解除装置

Country Status (1)

Country Link
JP (1) JP3015414B2 (ja)

Also Published As

Publication number Publication date
JPH0460982A (ja) 1992-02-26

Similar Documents

Publication Publication Date Title
KR910012924A (ko) 다중 소오스로부터 독립적으로 발생하는 에러를 선택적으로 잡아내기 위한 버스 모니터
JP3015414B2 (ja) 先入れ先出しメモリの異常解除装置
JP2942326B2 (ja) メモリ監視回路
JP3225904B2 (ja) 回路故障検出回路
JP5529794B2 (ja) マイクロコンピュータ及び異常メモリアクセス検出方法
JP2021166424A (ja) 保護リレー装置
JPH038040A (ja) 1ビット誤リ情報記憶装置
KR940007908B1 (ko) 복수센서의 이상상태 검출회로
JPH04252344A (ja) コンピュータシステム
JPH04156641A (ja) レジスタアクセス装置
JPH0216658A (ja) 記憶装置
JPS59144246A (ja) デ−タ受信制御方式
JPH01196645A (ja) メモリ装置
JPS63184854A (ja) 記憶制御装置
JPS63298458A (ja) デ−タ転送回路
JPH07334431A (ja) Fifoメモリ装置及びその信頼性向上方法
JPH0667988A (ja) Ras機能付半導体記憶装置
JPH10112713A (ja) 共有型バッファアドレス監視回路
JPS63292342A (ja) エラ−検出回路
JPS62219390A (ja) Fifoメモリ
JPS63103346A (ja) メモリ装置
JPH05241905A (ja) プロセッサ装置
JPS6191746A (ja) 記憶装置
JPS62206641A (ja) 誤り検出回路
JPH0259843A (ja) 記憶装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees