JP2022165972A - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP2022165972A
JP2022165972A JP2022113034A JP2022113034A JP2022165972A JP 2022165972 A JP2022165972 A JP 2022165972A JP 2022113034 A JP2022113034 A JP 2022113034A JP 2022113034 A JP2022113034 A JP 2022113034A JP 2022165972 A JP2022165972 A JP 2022165972A
Authority
JP
Japan
Prior art keywords
film
electrode
transistor
oxide semiconductor
conductive layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2022113034A
Other languages
English (en)
Other versions
JP7341294B2 (ja
Inventor
博之 三宅
Hiroyuki Miyake
誠 兼安
Makoto Kaneyasu
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2022165972A publication Critical patent/JP2022165972A/ja
Priority to JP2023138841A priority Critical patent/JP2023165708A/ja
Application granted granted Critical
Publication of JP7341294B2 publication Critical patent/JP7341294B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/35Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/1336Illuminating devices
    • G02F1/133602Direct backlight
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures

Abstract

【課題】配線間の寄生容量を低減できる表示装置を提供する。また、表示品質を向上させた表示装置を提供する。また、消費電力を低減できる表示装置を提供する。【解決手段】信号線と、走査線と、第1の電極と、第2の電極と、第3の電極と、第1の画素電極と、第2の画素電極と、半導体膜と、を有し、信号線は走査線と交差し、第1の電極は信号線と電気的に接続され、第1の電極は走査線と重畳する領域を有し、第2の電極は第1の電極に対向し、第3の電極は第1の電極に対向し、第1の画素電極は第2の電極と電気的に接続され、第2の画素電極は第3の電極と電気的に接続され、半導体膜は第1の電極、第2の電極及び第3の電極と接し、半導体膜は、走査線と、第1の電極乃至第3の電極との間に設けられる表示装置とする。【選択図】図1

Description

本発明の一態様は、表示装置に関する。なお、本発明の一態様は、上記の技術分野に限
定されない。本明細書等で開示する発明の一態様の技術分野は、物、方法、または、製造
方法に関するものである。または、本発明の一態様は、プロセス、マシン、マニュファク
チャ、または、組成物(コンポジション・オブ・マター)に関するものである。そのため
、より具体的に本明細書で開示する本発明の一態様の技術分野としては、半導体装置、表
示装置、液晶表示装置、発光装置、蓄電装置、撮像装置、それらの駆動方法、または、そ
れらの製造方法、を一例として挙げることができる。
近年、視野角特性や表示品質が改善された液晶表示装置として、垂直配向(VA:Ve
rtically Aligned)型の液晶表示装置が提供されている。また、VA型
液晶表示装置において、一画素に複数の画素電極と、それぞれの画素電極に接続し、画素
電極の電位を制御するトランジスタを有するマルチドメイン構造の液晶表示装置が提供さ
れている。一画素に複数の画素電極を設けることで、各画素電極によって液晶の配向を異
ならせることが可能であるため、従来のVA型液晶表示装置と比較して、更に視野角を広
げることが可能である(特許文献1参照)。
また、液晶表示装置は、画面サイズが対角60インチ以上と大型化する傾向にあり、さ
らには、対角120インチ以上の画面サイズも視野に入れた開発が行われている。加えて
、画面の解像度も、フルハイビジョン画質(FHD、1920×1080)、4K画質(
3840×2160)と高精細化の傾向にあり、画素数が7680×4320のいわゆる
8Kの高解像度を備える液晶表示装置の開発も急がれている。
また、残像を低減し、表示品位を向上するために駆動速度を2倍(倍速駆動とも呼ばれ
る)の高速駆動とすることが行われており、さらには4倍速以上の高速駆動が検討されて
いる。また、3次元(3D)表示の液晶表示装置を実現するには、右目用と左目用の画像
を交互に表示する必要があるため、2倍速駆動以上の高速動作で液晶表示装置を動作させ
ることが求められる。
特開2006-317867号公報
しかしながら、液晶表示装置の大型化と高精細化に伴い、必要とされる画素数が著しく
増加し、一画素当たりの書き込み時間が短くなる。このため、画素電極の電位を制御する
トランジスタには、高速動作及び高いオン電流等が求められている。
また配線間に生じる寄生容量の増大は、信号線の終端への信号伝達の遅れを引き起こす
。この結果、表示ムラや階調不良などの表示品質の低下や、消費電力の増加が生じてしま
う。
そこで、本発明の一態様は、配線間の寄生容量を低減できる表示装置を提供することを
課題の一とする。また、本発明の一態様は、表示品質を向上させた表示装置を提供するこ
とを課題の一とする。また、本発明の一態様は、消費電力を低減できる表示装置を提供す
ることを課題の一とする。または、本発明の一態様は、新規な半導体装置、または、新規
な表示装置などを提供することを課題とする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の
一態様は、必ずしも、これらの課題の全てを解決する必要はない。なお、これら以外の課
題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、
図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
本発明の一態様は、信号線と、信号線と交差する走査線と、信号線と電気的に接続され
る第1の電極と、第1の電極に対向する第2の電極と、第1の電極に対向する第3の電極
と、第2の電極と電気的に接続される第1の画素電極と、第3の電極と電気的に接続され
る第2の画素電極と、第1の電極乃至第3の電極と接し、かつ走査線と、第1の電極乃至
第3の電極との間に設けられる半導体膜とを有し、第1の電極は、走査線と重畳する領域
を有することを特徴とする表示装置である。
また、本発明の一態様は、走査線及び半導体膜の間には、ゲート絶縁膜を有し、走査線
、ゲート絶縁膜、半導体膜、第1の電極、及び第2の電極により第1のトランジスタを構
成し、走査線、ゲート絶縁膜、半導体膜、第1の電極、及び第3の電極により第2のトラ
ンジスタを構成することを特徴とする、前記の表示装置である。
また、本発明の一態様は、第1の画素電極に電気的に接続される第1の容量配線と、第
2の画素電極に電気的に接続される第2の容量配線とを有し、信号線は、第1の画素電極
及び第2の画素電極の間に重なる領域を備え、信号線は、第1の容量配線及び第2の容量
配線と重なる領域を有さないことを特徴とする、前記の表示装置である。
また、本発明の一態様は、第1の電極が、上面形状において、第2の電極及び第3の電
極の間に設けられることを特徴とする、前記の表示装置である。
また、本発明の一態様は、半導体膜が、In、M(Mはアルミニウム、ガリウム、イッ
トリウムまたはスズ)及びZnを有する酸化物を含むことを特徴とする、前記の表示装置
である。
また、本発明の一態様は、半導体膜が、第1の半導体膜と、第1の半導体膜と重なる領
域を備える第2の半導体膜と、を含み、第1の半導体膜は、第2の半導体膜よりも、In
の原子数比がMの原子数比よりも多い組成の酸化物を含む、前記の表示装置である。
本発明の一態様を適用することで、表示装置の配線間の寄生容量を低減することができ
る。また、本発明の一態様を適用することで、表示装置の表示品質を向上させることがで
きる。また、本発明の一態様を適用することで、表示装置の消費電力を低減することがで
きる。または、本発明の一態様を適用することで、新規な半導体装置、または、新規な表
示装置などを提供することができる。なお、これらの効果の記載は、他の効果の存在を妨
げるものではない。
なお、本発明の一態様は、必ずしも、これらの効果の全てを有する必要はない。なお、
これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるもので
あり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能で
ある。
画素の一態様の上面図及び回路図。 本発明の一態様を説明する画素の上面図及び回路図。 画素の一態様の上面図及び回路図。 画素の一態様の断面図。 画素の一態様の上面図。 画素の一態様の上面図。 画素の一態様の上面図及び回路図。 画素の一態様の上面図及び回路図。 画素の一態様の断面図。 半導体装置の作製工程の一例を示す断面図。 半導体装置の作製工程の一例を示す断面図。 半導体装置の作製工程の一例を示す断面図。 半導体装置の作製工程の一例を示す断面図。 半導体装置の作製工程の一例を示す断面図、半導体装置の一態様を示す上面図及び断面図。 半導体装置の一態様を示す断面図。 半導体装置の一態様を示す上面図及び断面図。 半導体装置の一態様を示す断面図。 バンド構造を説明する図。 CAAC-OSの断面におけるCs補正高分解能TEM像、およびCAAC-OSの断面模式図。 CAAC-OSの平面におけるCs補正高分解能TEM像。 CAAC-OSおよび単結晶酸化物半導体のXRDによる構造解析を説明する図。 CAAC-OSの電子回折パターンを示す図。 In-Ga-Zn酸化物の電子照射による結晶部の変化を示す図。 表示装置の一態様を示す上面図。 表示装置の一態様を示す断面図。 表示装置の一態様を示す断面図。 表示モジュールを説明する図。 電子機器を説明する図。
本発明の実施の形態について、図面を参照して以下に説明する。ただし、本発明は以下
の説明に限定されるものではない。本発明の趣旨及びその範囲から逸脱することなくその
形態及び詳細を様々に変更し得ることは、当業者であれば容易に理解されるからである。
したがって、本発明は以下に示す実施の形態の記載内容のみに限定して解釈されるもので
はない。なお、図面を用いて本発明の構成を説明するにあたり、同じものを指す符号は異
なる図面間でも共通して用いる。
なお本明細書にて用いる第1、第2、第3、乃至第n(nは自然数)という用語は、構
成要素の混同を避けるために付したものであり、数的に限定するものではないことを付記
する。
また、「膜」という言葉と、「層」という言葉とは、場合によっては、または、状況に
応じて、互いに入れ替えることが可能である。例えば、「導電層」という用語を、「導電
膜」という用語に変更することが可能な場合がある。または、例えば、「絶縁膜」という
用語を、「絶縁層」という用語に変更することが可能な場合がある。
(実施の形態1)
本実施の形態では、液晶表示装置の一画素の構成について、図1乃至図9を用いて説明
する。
図1(A)は本実施の形態に示すマルチドメイン構造の液晶表示装置の一の画素100
の上面図であり、図1(A)に示す画素100の回路図を図1(B)に示す。また図2(
A)は従来のマルチドメイン構造の液晶表示装置の一の画素200の上面図であり、図2
(A)に示す画素の回路図を図2(B)に示す。
図1(A)及び図1(B)に示すように、画素100は、走査線103と、走査線10
3と交差する信号線121とを有する。また、走査線103と同じ方向に延びる容量配線
105a及び容量配線105bを有する。なお、容量配線105aと、容量配線105b
との間に、走査線103を有する。
また、走査線103及び信号線121の交差部近傍にトランジスタ136及びトランジ
スタ137を有する。トランジスタ136は、走査線103に重畳する半導体膜135と
、半導体膜135と重畳する第1の電極123及び第2の電極125aを有する。第1の
電極123は、信号線121に電気的に接続される。第1の電極123は、トランジスタ
136においてソース電極及びドレイン電極の一方として機能する。第2の電極125a
は、トランジスタ136においてソース電極及びドレイン電極の他方として機能する。
トランジスタ137は、走査線103に重畳する半導体膜135と、半導体膜135と
重畳する第1の電極123及び第3の電極125bとを有する。第1の電極123は、ト
ランジスタ137においてソース電極及びドレイン電極の一方として機能する。第3の電
極125bは、トランジスタ137においてソース電極及びドレイン電極の他方として機
能する。
図1(A)では、上面形状において、半導体膜135の端部の一部がゲート電極として
機能する走査線103の外側に位置するトランジスタ136及びトランジスタ137を示
しているが、これに限られない。図1(C)に示すように、画素100が有するトランジ
スタ136及びトランジスタ137において、半導体膜135の端部が走査線103の端
部よりも内側にあってもよい。
トランジスタ136に含まれる第2の電極125aは、開口144aを介して画素電極
139aと電気的に接続される。即ち、トランジスタ136は、第2の電極125aによ
り画素電極139aを含む液晶素子142と接続する。また、容量素子140の一方の電
極は画素電極139a及びトランジスタ136の第2の電極125aと電気的に接続され
、他方の電極は容量配線105aと電気的に接続される(図1(B)参照。)。
トランジスタ137に含まれる第3の電極125bは、開口144bを介して画素電極
139bと電気的に接続される。即ち、トランジスタ137は、第3の電極125bによ
り画素電極139bを含む液晶素子143と接続する。また、容量素子141の一方の電
極は画素電極139b及びトランジスタ137の第3の電極125bと電気的に接続され
、他方の電極は容量配線105bと電気的に接続される(図1(B)参照。)。
なお、開口144a及び開口144bは、後述する絶縁膜116に設けられている。ま
た、図面が煩雑になることを避けるため、図1(A)及び図2(A)において、画素電極
139a及び画素電極139bにはハッチングを付さず、上面形状の輪郭のみを破線で示
している。
トランジスタ136及びトランジスタ137は、上面形状において画素100の略中央
に位置し、画素100における各サブ画素の画素電極139a及び画素電極139bの間
に形成される。
本発明の一態様は、信号線121と、走査線103と、第1の電極123と、第2の電
極125aと、第3の電極125bと、第1の画素電極139aと、第2の画素電極13
9bと、半導体膜135と、を有し信号線121は、走査線103と交差し、第1の電極
123は、信号線121と電気的に接続され、第1の電極125aは、走査線103と重
畳する領域を有し、第2の電極125aは、第1の電極123に対向し、第3の電極12
5bは、第1の電極123に対向し第1の画素電極139aは、第2の電極125aと電
気的に接続され、第2の画素電極139bは、第3の電極125bと電気的に接続され、
半導体膜135は、第1の電極123、第2の電極125a及び第3の電極125bと接
し、半導体膜135は、走査線103と、第1の電極123乃至第3の電極125bとの
間に設けられる、表示装置である。
また、ゲート絶縁膜107と、トランジスタ136と、トランジスタ137と、を有し
、ゲート絶縁膜107は、走査線103及び半導体膜135の間に配設され、トランジス
タ136は、走査線103、ゲート絶縁膜107、半導体膜135、第1の電極123、
及び第2の電極125aを備え、トランジスタ137は、走査線103、ゲート絶縁膜1
07、半導体膜135、第1の電極123、及び第3の電極125bを備える、該表示装
置も本発明の一態様である。
トランジスタ136及びトランジスタ137は、ソース電極及びドレイン電極の一方で
ある第1の電極123が共通し、かつ第1の電極123は走査線103と重畳している。
このような構成とすることで、表示装置を構成する一の画素100において、トランジス
タ136及びトランジスタ137の一方の電極と、走査線103との間に発生する寄生容
量を低減することができる。
なお、図1(B)に示すように、トランジスタ136においては、走査線103及び第
2の電極125aの重畳部において寄生容量C1が発生する。また、トランジスタ137
においては、走査線103及び第3の電極125bの重畳部において寄生容量C2が発生
する。また、信号線121と走査線103、容量配線105a及び容量配線105bのそ
れぞれとの重畳部において、それぞれ寄生容量C5、寄生容量C6、寄生容量C7が発生
する。
ここで、比較例として、一の画素が有する2つのトランジスタのそれぞれが信号線と電
気的に接続される電極が異なり、該電極が走査線と重畳しない画素200の上面図を図2
(A)に示す。また画素200の回路図を図2(B)に示す。画素200の説明において
、画素100と同様の構成においては同じ符号を用いて示し、構成の説明を省略する。
図2(B)に示すように、画素200は、走査線203と、走査線203と交差する信
号線221とを有する。また、走査線203と同じ方向に延びる容量配線105a及び容
量配線105bを有する。なお、容量配線105aと、容量配線105bとの間に、走査
線203を有する。
また、走査線203及び信号線221の交差部近傍にトランジスタ236及びトランジ
スタ237を有する。トランジスタ236は、走査線203から突出するゲート電極と、
信号線221から突出する第4の電極223aと、液晶素子142に接続される第2の電
極125aとを有する。また、容量素子140の一方の電極は、液晶素子142に含まれ
る画素電極139a及びトランジスタ236の第2の電極125aに電気的に接続され、
容量素子140の他方の電極は、容量配線105aに電気的に接続される(図2(B)参
照。)。
トランジスタ237は、走査線203から突出するゲート電極と、信号線121から突
出する第5の電極223bと、液晶素子143に接続される第3の電極125bとを有す
る。また、容量素子141の一方の電極は、液晶素子143に含まれる画素電極139b
及びトランジスタ237の第3の電極125bに電気的に接続され、容量素子141の他
方の電極は、容量配線105bに電気的に接続される(図2(B)参照)。
トランジスタ236及びトランジスタ237は、それぞれソース電極及びドレイン電極
の一方である第4の電極223a及び第5の電極223bを有する点が、画素100にお
けるトランジスタ136及びトランジスタ137と異なる。また、信号線221から突出
する第4の電極223a及び第5の電極223bは、走査線203と重畳しない。
なお、トランジスタ236においては、走査線203及び第2の電極125aの重畳部
において寄生容量C11が発生する。また、走査線203及び第4の電極223aの重畳
部において寄生容量C13が発生する。トランジスタ237においては、走査線203及
び第3の電極125bの重畳部において寄生容量C12が発生する。また、走査線203
及び第5の電極223bの重畳部において寄生容量C14が発生する。また、信号線22
1と走査線203、容量配線105a及び容量配線105bのそれぞれとの重畳部におい
て、それぞれ寄生容量C15、寄生容量C16、寄生容量C17が発生する。
トランジスタ136及びトランジスタ236において、走査線103及び第2の電極1
25aの重畳部の面積と、走査線203及び第2の電極125aの重畳部の面積とが略同
一であれば、寄生容量C1及び寄生容量C11は略同一である。また、トランジスタ13
7及びトランジスタ237において、走査線103及び第3の電極125bの重畳部の面
積と、走査線203、及び第3の電極125bの重畳部の面積とが略同一であれば、寄生
容量C2及び寄生容量C12は略同一である。また、信号線121及び走査線103の重
畳部の面積と、信号線221及び走査線203の重畳部の面積とが略同一であれば、寄生
容量C5及び寄生容量C15は略同一である。また、信号線121及び容量配線105a
の重畳部の面積と、信号線221及び容量配線105aの重畳部の面積とが略同一であれ
ば、寄生容量C6及び寄生容量C16は略同一である。また、信号線121及び容量配線
105bの重畳部の面積と、信号線221及び容量配線105bの重畳部の面積とが略同
一であれば、寄生容量C7及び寄生容量C17は略同一である。
比較例である画素200では、トランジスタ236及びトランジスタ237において、
ソース電極及びドレイン電極の一方となる電極が異なる電極(トランジスタ236におい
ては第4の電極223a、トランジスタ237においては第5の電極223b)であるた
め、走査線203及び第4の電極223aの間に寄生容量C13が発生し、走査線203
及び第5の電極223bの間に寄生容量C14が発生する。
しかしながら、本実施の形態に示す画素100では、トランジスタ136及びトランジ
スタ137におけるソース電極及びドレイン電極の一方となる電極(第1の電極123)
が共通であり、該電極は信号線121及び走査線103の重畳部において走査線103と
重畳する。このため、トランジスタ136及びトランジスタ137において、該電極と走
査線103の重畳部において発生する寄生容量は、上述の寄生容量C5に含まれる。寄生
容量C5は寄生容量C15と略同一であるため、画素200と比較して、画素100にお
いては、寄生容量C13及び寄生容量C14の分だけ寄生容量が少ない。以上のことから
、本発明の一態様の表示装置は、一の画素100において配線間に発生する寄生容量を低
減することができる。
なお、本実施の形態に示す画素100は、トランジスタ136及びトランジスタ137
において、共通の半導体膜を有するため、トランジスタ136及びトランジスタ137に
おいて、第1の電極123及び半導体膜135が接する領域を共有することができる。こ
の結果、画素100におけるトランジスタ136及びトランジスタ137の専有面積を低
減することが可能である。
また、図3(A)及び図3(B)に示すように、画素100において、容量配線105
a及び容量配線105bをそれぞれ隣接する画素と共有する構成としてもよい。このよう
な構成とすることで、表示装置が有する容量配線の数を減らすことができる。また、図3
(A)に示すように画素電極139a及び容量配線105aの重畳部の面積を大きくする
ことで、容量素子140の容量を大きくすることができる。同様に、画素電極139b及
び容量配線105bの重畳部の面積を大きくすることで、容量素子141の容量を大きく
することができる。
次に、画素100が有するトランジスタ及び容量素子の構造について、図4を用いて説
明する。
図4は、図1(A)に示す一点鎖線A-Bにおけるトランジスタ136及び容量素子1
40の断面構造である。
トランジスタ136は、基板101上に、走査線103と、半導体膜135と、走査線
103及び半導体膜135の間に設けられるゲート絶縁膜107と、半導体膜135に接
する第1の電極123と、半導体膜135に接する第2の電極125aとを有する。
容量素子140は、基板101上に、容量配線105aと、第2の電極125aと、容
量配線105a及び第2の電極125aの間に設けられるゲート絶縁膜107とを有する
また、ゲート絶縁膜107、半導体膜135、第1の電極123、及び第2の電極12
5a上には絶縁膜116が設けられる。また、絶縁膜116上に、絶縁膜116に設けら
れた開口144aを介して第2の電極125aと電気的に接続される画素電極139aが
設けられる。
なお、図示しないが、トランジスタ137は、トランジスタ136と同様の構造で構成
される。また、容量素子141は、容量素子140と同様の構造で構成される。
基板101としては、ガラス基板、セラミック基板の他、本作製工程の処理温度に耐え
うる程度の耐熱性を有するプラスチック基板等を用いることができる。また、基板に透光
性を要しない場合には、ステンレス等の金属の基板の表面に絶縁膜を設けたものを用いて
もよい。ガラス基板としては、例えば、バリウムホウケイ酸ガラス、アルミノホウケイ酸
ガラス若しくはアルミノケイ酸ガラス等の無アルカリガラス基板を用いるとよい。なお、
基板101のサイズに限定はなく、例えば液晶表示装置でよく使われる第3世代乃至第1
0世代のガラス基板を用いることができる。また、基板101に用いる材料として、実施
の形態2にて後述する基板502に用いる材料を参照できる。
走査線103の一部はトランジスタ136のゲート電極として機能する。走査線103
は、モリブデン、チタン、クロム、タンタル、タングステン、アルミニウム、銅、ネオジ
ム、スカンジウム、ニッケル等の金属材料またはこれらを主成分とする合金材料を用いて
、単層でまたは積層して形成することができる。また、リン等の不純物元素をドーピング
した多結晶シリコンに代表される半導体、Ag-Pd-Cu合金、Al-Nd合金、Al
-Ni合金などを用いてもよい。
例えば、走査線103の二層の積層構造としては、アルミニウム膜上にモリブデン膜を
積層した二層の積層構造、または銅膜上にモリブデン膜を積層した二層構造、または銅膜
上に窒化チタン膜若しくは窒化タンタル膜を積層した二層構造、窒化チタン膜とモリブデ
ン膜とを積層した二層構造、酸素を含む銅-マグネシウム合金膜と銅膜とを積層した二層
構造、酸素を含む銅-マンガン合金膜と銅膜とを積層した二層構造、銅-マンガン合金膜
と銅膜とを積層した二層構造などとすることが好ましい。三層の積層構造としては、タン
グステン膜または窒化タングステン膜と、アルミニウムとシリコンの合金膜またはアルミ
ニウムとチタンの合金膜と、窒化チタン膜またはチタン膜とを積層した三層構造とするこ
とが好ましい。電気的抵抗が低い膜上にバリア膜として機能する金属膜が積層されること
で、電気的抵抗を低くでき、且つ金属膜から半導体膜への金属元素の拡散を防止すること
ができる。また、走査線103に用いる材料として、実施の形態2にて後述する導電膜5
04に用いる材料を参照できる。
なお、容量配線105a及び容量配線105bは、走査線103と同様の材料及び積層
構造を有する。
ゲート絶縁膜107は、酸化シリコン膜、酸化窒化シリコン膜、窒化シリコン膜、窒化
酸化シリコン膜、酸化アルミニウム膜、窒化アルミニウム膜、酸化窒化アルミニウム膜、
または窒化酸化アルミニウム膜を、単層でまたは積層して形成することができる。本実施
の形態では、ゲート絶縁膜107はゲート絶縁膜107a及びゲート絶縁膜107bの積
層構造としている。また、ゲート絶縁膜107a及びゲート絶縁膜107bに用いる材料
としては、それぞれ実施の形態2にて後述する絶縁膜506及び絶縁膜507に用いる材
料を参照できる。
半導体膜135としては、シリコン膜や酸化物半導体膜を用いることができる。また半
導体膜135は、非晶質構造、多結晶構造、単結晶構造、その他の結晶構造を適宜用いる
ことができる。
特に、半導体膜135として、酸化物半導体膜を好適に用いることができる。具体的に
は、In-M(Mは、アルミニウム、ガリウム、イットリウム、またはスズ)酸化物、I
n-M-Zn酸化物を用いることができる。特に、半導体膜135として、それぞれ組成
の異なる酸化物半導体膜135a及び酸化物半導体膜135bを用いることが好ましい。
酸化物半導体膜135a及び酸化物半導体膜135bに用いる材料としては、それぞれ実
施の形態2にて後述する酸化物半導体膜508a及び酸化物半導体膜508bに用いる材
料を参照できる。
第1の電極123及び第2の電極125aは、アルミニウム、銅、チタン、ネオジム、
スカンジウム、モリブデン、クロム、タンタル若しくはタングステン等により単層で、ま
たは積層して形成することができる。または、ヒロック防止元素が添加されたアルミニウ
ム合金(走査線103に用いることができるAl-Nd合金等)により形成してもよい。
ドナーとなる不純物元素を添加した結晶性シリコンを用いてもよい。ドナーとなる不純物
元素が添加された結晶性シリコンと接する側の膜を、チタン、タンタル、モリブデン、タ
ングステンまたはこれらの元素の窒化物により形成し、その上にアルミニウムまたはアル
ミニウム合金を形成した積層構造としてもよい。更には、アルミニウムまたはアルミニウ
ム合金の上面及び下面を、チタン、タンタル、モリブデン、タングステンまたはこれらの
元素の窒化物で挟んだ積層構造としてもよい。また、第1の電極123及び第2の電極1
25aに用いる材料としては、実施の形態2にて後述する導電膜512a及び導電膜51
2bの材料を参照できる。
なお、信号線121及び第3の電極125bは、第1の電極123と同様の材料及び積
層構造を有する。
絶縁膜116は、本実施の形態では絶縁膜116a、絶縁膜116b及び絶縁膜116
cの積層構造としている。絶縁膜116a、絶縁膜116b及び絶縁膜116cに用いる
材料及び形成方法としては、それぞれ実施の形態2にて後述する絶縁膜514、絶縁膜5
16及び絶縁膜518の記述を参照できる。また、絶縁膜116はゲート絶縁膜107と
同様の材料を用いて単層または積層で形成してもよい。
画素電極139aは、モリブデン、チタン、タンタル、タングステン、アルミニウム、
銀、銅、クロム、ネオジム、スカンジウム等などの金属膜、またはこれらの金属を含む合
金膜等を単層または積層で用いることができる。アルミニウムを含む合金としては、アル
ミニウム-ニッケル-ランタン合金、アルミニウム-チタン合金、アルミニウム-ネオジ
ム合金等を挙げることができる。また、銀を含む合金としては、銀-ネオジム合金、マグ
ネシウム-銀合金等を挙げることができる。また、金、銅を含む合金を用いることができ
る。また、窒化チタン、窒化モリブデン、窒化タングステン等を含む金属窒化物膜を用い
てもよい。また、画素電極139aに用いる材料としては、実施の形態2にて後述する導
電膜520の材料を参照できる。画素電極139bは、画素電極139aと同様の材料及
び積層構造を有する。
また、画素電極として酸化物半導体膜を用いてもよい。図5に、酸化物半導体膜を用い
た画素電極148及び画素電極149を有する画素100の上面図を示す。図6は、図5
に示す一点鎖線C-Dにおけるトランジスタ136及び容量素子145の断面構造である
なお、本明細書等において、酸化物導電体膜は、キャリア密度が高く低抵抗な酸化物半
導体膜、導電性を有する酸化物半導体膜、または導電性の高い酸化物半導体膜等と言い換
えることもできる。
画素電極148として酸化物半導体膜を用いることで、半導体膜135として酸化物半
導体膜を用いる場合に、半導体膜135及び画素電極148を同一の工程によって形成で
きるため好ましい。酸化物半導体膜は、膜中の酸素欠損又は/及び膜中の水素、水等の不
純物濃度によって、抵抗を制御することができる。そのため、それぞれ島状に加工された
酸化物半導体膜へ酸素欠損又は/及び不純物濃度が増加する処理、又は酸素欠損又は/及
び不純物濃度が低減する処理を選択することによって、同一の工程によって形成された半
導体膜135及び画素電極148の有する抵抗率を制御することができる。
具体的には、画素電極148として機能する酸化物導電体膜148a及び酸化物導電体
膜148bとなる島状の酸化物半導体膜にプラズマ処理を行い、酸化物半導体膜中の酸素
欠損を増加させる、又は/及び酸化物半導体膜中の水素、水等の不純物を増加させること
によって、キャリア密度が高く、低抵抗な酸化物半導体膜とすることができる。一方、ト
ランジスタ136上には、酸化物半導体膜135a及び135bが上記プラズマ処理に曝
されないように絶縁膜116a及び116bを設ける。図6において、絶縁膜116a及
び116bは、酸化物導電体膜148a及び148bと重なる領域が選択的に除去される
ように設けられている。
酸化物導電体膜148a及び148bに行うプラズマ処理としては、代表的には、希ガ
ス(He、Ne、Ar、Kr、Xe)、リン、ボロン、水素、及び窒素の中から選ばれた
一種以上を含むガスを用いたプラズマ処理が挙げられる。より具体的には、Ar雰囲気下
でのプラズマ処理、Arと水素の混合ガス雰囲気下でのプラズマ処理、アンモニア雰囲気
下でのプラズマ処理、Arとアンモニアの混合ガス雰囲気下でのプラズマ処理、又は窒素
雰囲気下でのプラズマ処理などが挙げられる。
なお、画素電極149は画素電極148と同様の材料及び積層構造を有する。また、図
5及び図6に示す画素100において、容量素子145は、容量配線105aと、画素電
極148と、容量配線105a及び画素電極148の間に設けられるゲート絶縁膜107
とを有する。また、容量素子146は、容量配線105bと、画素電極149と、容量配
線105b及び画素電極149の間に設けられるゲート絶縁膜107とを有する。
なお、トランジスタ136のより詳細な構成及び作製方法については、実施の形態2に
て後述する。本実施の形態で説明した画素100に実施の形態2で示すトランジスタを用
いることで、本発明の一態様の表示装置の消費電力を低減することができる。
[画素の構成の変形例]
以下より、液晶表示装置において、上述の画素100と異なる構造を有する一画素の構
成について、図7乃至図9を用いて説明する。
図7(A)は、本実施の形態に示すマルチドメイン構造の液晶表示装置の一の画素30
0の上面図であり、図7(B)は、図7(A)に示す画素300の回路図である。
図7(A)及び図7(B)に示すように、画素300は、走査線303と、走査線30
3と交差する信号線321とを有する。信号線321は、画素電極339a及び画素電極
339bの間と重なる領域を備える。また、信号線321と同じ方向に延びる容量配線3
05a及び容量配線305bを有する。すなわち、信号線321は容量配線305a及び
容量配線305bと重なる領域を有さない。なお、容量配線305a及び容量配線305
bは、それぞれ画素電極339a及び画素電極339bと電気的に接続される。また、容
量配線305aと、容量配線305bとの間に、信号線321を有する。
また、走査線303及び信号線321の交差部近傍にトランジスタ336及びトランジ
スタ337を有する。トランジスタ336は、走査線303と重畳する半導体膜335と
、半導体膜335と重畳する第6の電極323a及び第7の電極325aとを有する。第
6の電極323aは、信号線321と電気的に接続される。第6の電極323aは、トラ
ンジスタ336においてソース電極及びドレイン電極の一方として機能する。第7の電極
325aは、トランジスタ336においてソース電極及びドレイン電極の他方として機能
する。
トランジスタ337は、走査線303と重畳する半導体膜335と、半導体膜335と
重畳する第8の電極323b及び第9の電極325bとを有する。第8の電極323bは
、信号線321と電気的に接続される。第8の電極323bは、トランジスタ337にお
いてソース電極及びドレイン電極の一方として機能する。第9の電極325bは、トラン
ジスタ337においてソース電極及びドレイン電極の他方として機能する。
トランジスタ336に含まれる第7の電極325aは、開口344aを介して画素電極
339aと電気的に接続される。即ち、トランジスタ336は、第7の電極325aによ
り画素電極339aを含む液晶素子342と接続される。また、容量素子340の一方の
電極は画素電極339a及びトランジスタ336の第7の電極325aと電気的に接続さ
れ、他方の電極345aは開口346aを介して容量配線305aと電気的に接続される
トランジスタ337に含まれる第9の電極325bは、開口344bを介して画素電極
339bと電気的に接続される。即ち、トランジスタ337は、第9の電極325bによ
り画素電極339bを含む液晶素子343と接続される。また、容量素子341の一方の
電極は画素電極339b及びトランジスタ337の第9の電極325bと電気的に接続さ
れ、他方の電極345bは開口346bを介して容量配線305bと電気的に接続される
なお、開口344a及び開口344bは、後述する絶縁膜316に設けられている。開
口346a及び開口346bは、後述するゲート絶縁膜307に設けられている。また、
図面が煩雑になることを避けるため、図7(A)において、画素電極339a及び画素電
極339bにはハッチングを付さず、上面形状の輪郭のみを破線で示している。
トランジスタ336及びトランジスタ337は、上面形状において画素300の略中央
に位置し、画素300における各サブ画素の画素電極339a及び画素電極339bの間
に形成される。
トランジスタ336及びトランジスタ337において、それぞれソース電極及びドレイ
ン電極の一方である第6の電極323a及び第8の電極323bは、信号線321及び走
査線303の重畳部において走査線303と重畳する。このような構成とすることで、表
示素子を構成する一の画素300において、トランジスタ336及びトランジスタ337
の一方の電極と、走査線303との間に発生する寄生容量を低減することができる。また
、トランジスタ336及びトランジスタ337において、それぞれソース電極及びドレイ
ン電極の他方である第7の電極325a及び第9の電極325bは、走査線303と重畳
する。
なお、図7(B)に示すように、トランジスタ336においては、走査線303及び第
7の電極325aの重畳部において寄生容量C21が発生する。また、トランジスタ33
7においては、走査線303及び第9の電極325bの重畳部において寄生容量C22が
発生する。また、信号線321及び走査線303の重畳部において、寄生容量C25が発
生する。第6の電極323a及び第8の電極323bは、信号線321及び走査線303
の重畳部において走査線303と重畳するため、第6の電極323a及び第8の電極32
3bと走査線303の重畳部において発生する寄生容量は、上述の寄生容量C25に含ま
れる。
ここで、トランジスタ336及びトランジスタ337を有する画素300と、トランジ
スタ136及びトランジスタ137を有する画素100とを比較する。第7の電極325
a及び走査線303の重畳部の面積は、第2の電極125a及び走査線103の重畳部の
面積より大きいため、寄生容量C21は寄生容量C1よりも大きい。また、第9の電極3
25b及び走査線303の重畳部の面積は、第3の電極125b及び走査線103の重畳
部の面積より大きいため、寄生容量C22は寄生容量C2よりも大きい。また、走査線3
03及び信号線321の重畳部の面積と、走査線103及び信号線121の重畳部の面積
とが略同一であれば、寄生容量C25及び寄生容量C5は略同一である。
また、画素100では、信号線121と容量配線105a及び容量配線105bとの重
畳部においてそれぞれ寄生容量C6及び寄生容量C7が発生する。一方で画素300にお
いては、信号線321は容量配線305a及び容量配線305bと重なる領域を有さない
ため、信号線321と容量配線305a及び容量配線305bとの間で寄生容量は発生し
ない。
複数の画素を有する液晶表示装置において、信号線による信号伝達の遅れを引き起こす
寄生容量は、信号伝達経路においてはトランジスタを介したより終端において発生する方
が信号伝達の遅れへの影響が小さい。例えば、画素100において、信号線121及び容
量配線105aとの重畳部に発生する寄生容量C6よりも、走査線103及び第2の電極
125aとの重畳部に発生する寄生容量C1の方が、信号線121の信号伝達の遅れへの
影響が小さい。これは、液晶表示装置において一の信号線121と重畳する容量配線の数
だけ寄生容量C6が加算されて信号伝達に影響を与えるのに対し、寄生容量C1は一の信
号線121に接続される一のトランジスタ136がオン状態となる場合に信号伝達に影響
を与えるためである。このことから、画素100と比較して、画素300においては寄生
容量C21及び寄生容量C1の差分ならびに寄生容量C22及び寄生容量C2の差分だけ
大きいものの、画素100において生じる寄生容量C6及び寄生容量C7が発生しないこ
とにより、液晶表示装置が有する信号線の信号伝達の遅延を引き起こす寄生容量を低減す
ることができる。
なお、図7(C)に示すように、半導体膜335の端部を信号線321が延びる方向に
延長し、第7の電極325a及び走査線303の重畳部、ならびに第9の電極325b及
び走査線303の重畳部の面積が小さくなるように第7の電極325a及び第9の電極3
25bを設けてもよい。このような構成とすることで、上述した寄生容量C21及び寄生
容量C22を低減することができる。また、図7(D)に示すように、上面図において信
号線321及び走査線303の重畳部の外側に半導体膜335の端部が位置するように半
導体膜335を設けてもよい。信号線321と走査線303の間において、ゲート絶縁膜
307に加えて半導体膜335を形成することで、信号線321及び走査線303の重畳
部において発生する寄生容量を低減できる場合がある。
また、図8(A)及び図8(B)に示すように、画素300において、容量配線305
a及び容量配線305bをそれぞれ隣接する画素と共有する構成としてもよい。このよう
な構成とすることで、表示装置が有する容量配線の数を減らすことができる。また、図8
(A)に示すように画素電極339a及び容量配線305aの重畳部の面積を大きくする
ことで、容量素子340の容量を大きくすることができる。同様に、画素電極339b及
び容量配線305bの重畳部の面積を大きくすることで、容量素子341の容量を大きく
することができる。
次に、画素300が有するトランジスタ及び容量素子の構造について、図9を用いて説
明する。
図9は、図7(A)に示す一点鎖線C-Dにおけるトランジスタ336及び容量素子3
40の断面構造である。
トランジスタ336は、基板301上に、走査線303と、半導体膜335と、走査線
303及び半導体膜335の間に設けられるゲート絶縁膜307と、半導体膜335に接
する第6の電極323aと、半導体膜335に接する第7の電極325aとを有する。
容量素子340は、基板301上に、電極345aと、第7の電極325aと、電極3
45a及び第7の電極325aの間に設けられるゲート絶縁膜307とを有する。
また、ゲート絶縁膜307上に、ゲート絶縁膜307に設けられた開口346aを介し
て電極345aと電気的に接続される容量配線305aが設けられる。ゲート絶縁膜30
7、半導体膜335、第6の電極323a、第7の電極325a及び容量配線305a上
に絶縁膜316が設けられる。絶縁膜316上に、絶縁膜316に設けられた開口344
aを介して第7の電極325aと電気的に接続される画素電極339aが設けられる。
なお、図示しないが、トランジスタ337は、トランジスタ336と同様の構造で構成
される。また、容量素子341は、容量素子340と同様の構造で構成される。
トランジスタ336及び容量素子340を構成する各層は、トランジスタ136及び容
量素子140を構成する各層と同様の材料及び積層構造を有する。また、絶縁膜316及
び画素電極339aとしては、それぞれ絶縁膜116及び画素電極139aと同様の材料
を用いることができる。また、電極345a及び容量配線305aとしては、それぞれ走
査線303及び第6の電極323aと同様の材料を用いることができる。
なお、トランジスタ336のより詳細な構成及び作製方法については、実施の形態2に
て後述する。本実施の形態で説明した画素300に実施の形態2で示すトランジスタを用
いることで、本発明の一態様の表示装置の消費電力を低減することができる。
本実施の形態で説明した画素100または画素300を有することで、マルチドメイン
構造の液晶表示装置は、走査線及び信号線の間、すなわちトランジスタのゲート電極とな
る走査線と、トランジスタのソース電極及びドレイン電極の一方となる信号線との間に発
生する寄生容量を低減することができる。また、本実施の形態で説明した画素300を有
することで、マルチドメイン構造の液晶表示装置は、信号線と容量配線との間に発生する
寄生容量を低減することができる。このため、特に大型の液晶表示装置、高速駆動が可能
な液晶表示装置、解像度の高い液晶表示装置において、表示品質を向上させることができ
る。また、液晶表示装置の消費電力を低減することができる。
なお、本実施の形態においては、一画素に2つのトランジスタを設けた構造を示したが
、これに限定されない。一画素に3つ以上の複数のトランジスタ及び当該トランジスタに
接続される複数の画素電極を有してもよい。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いること
ができる。
(実施の形態2)
本実施の形態では、本発明の一態様の半導体装置及び半導体装置の作製方法について、
図10乃至図18を参照して説明する。
<半導体装置の構成例1>
図14(C)は、本発明の一態様の半導体装置であるトランジスタ500の上面図であ
り、図14(B)は、図14(C)に示す一点鎖線X1-X2間における切断面の断面図
、及び一点鎖線Y1-Y2間における切断面の断面図に相当する。また、図10(A)乃
至図14(A)は、図14(B)に示すトランジスタ500の作製工程を説明する断面図
である。
また、図14(C)において、煩雑になることを避けるため、トランジスタ500の構
成要素の一部(ゲート絶縁膜として機能する絶縁膜等)を省略して図示している。また、
一点鎖線X1-X2方向をチャネル長方向、一点鎖線Y1-Y2方向をチャネル幅方向と
呼称する場合がある。なお、トランジスタの上面図においては、以降の図面においても図
14(C)と同様に、構成要素の一部を省略して図示する場合がある。
トランジスタ500は、基板502上のゲート電極として機能する導電膜504と、基
板502及び導電膜504上の絶縁膜506と、絶縁膜506上の絶縁膜507と、絶縁
膜507上の酸化物半導体膜508と、酸化物半導体膜508に電気的に接続されるソー
ス電極として機能する導電膜512aと、酸化物半導体膜508に電気的に接続されるド
レイン電極として機能する導電膜512bと、を有する。また、トランジスタ500上、
より詳しくは、導電膜512a、512b及び酸化物半導体膜508上には絶縁膜514
、516、及び絶縁膜518が設けられる。絶縁膜514、516、518は、トランジ
スタ500の保護絶縁膜としての機能を有する。なお、絶縁膜514を第1の保護絶縁膜
、絶縁膜516を第2の保護絶縁膜と呼称する場合がある。
また、酸化物半導体膜508は、ゲート電極として機能する導電膜504側の第1の酸
化物半導体膜508aと、第1の酸化物半導体膜508a上の第2の酸化物半導体膜50
8bと、を有する。また、絶縁膜506及び絶縁膜507は、トランジスタ500のゲー
ト絶縁膜としての機能を有する。
酸化物半導体膜508としては、In-M(Mは、アルミニウム、ガリウム、イットリ
ウムまたはスズ)酸化物、In-M-Zn酸化物を用いることができる。特に、酸化物半
導体膜508としては、In-M-Zn酸化物を用いると好ましい。
また、第1の酸化物半導体膜508aは、第2の酸化物半導体膜508bよりも、In
の原子数比がMの原子数比よりも多い組成の酸化物を含むことが好ましい。
第1の酸化物半導体膜508aをInの原子数比がMの原子数比より多い組成とするこ
とで、トランジスタ500の電界効果移動度(単に移動度、またはμFEという場合があ
る)を高くすることができる。具体的には、トランジスタ500の電界効果移動度が10
cm/Vsを超える、さらに好ましくはトランジスタ500の電界効果移動度が30c
/Vsを超えることが可能となる。
例えば、上記の電界効果移動度が高いトランジスタを、ゲート信号を生成するゲートド
ライバ(特に、ゲートドライバが有するシフトレジスタの出力端子に接続されるデマルチ
プレクサ)に用いることで、額縁幅の狭い(狭額縁ともいう)半導体装置または表示装置
を提供することができる。
一方で、第1の酸化物半導体膜508aがInの原子数比がMの原子数比より多い組成
とすることで、光照射時にトランジスタ500の電気特性が変動しやすくなる。しかしな
がら、本発明の一態様の半導体装置においては、第1の酸化物半導体膜508a上に第2
の酸化物半導体膜508bが形成されている。第2の酸化物半導体膜508bは、第1の
酸化物半導体膜508aよりもInの原子数比が少ない組成であるため、第1の酸化物半
導体膜508aよりもバンドギャップEgが大きくなる。したがって、第1の酸化物半導
体膜508aと、第2の酸化物半導体膜508bとの積層構造である酸化物半導体膜50
8は、光負バイアスストレス試験による耐性が高くなる。
上記構成の酸化物半導体膜とすることで、光照射時における酸化物半導体膜508の光
吸収量を低減させることができる。したがって、光照射時におけるトランジスタ500の
電気特性の変動を抑制することができる。
また、トランジスタ500が有する酸化物半導体膜508は、酸素欠損が形成されると
キャリアである電子が生じ、ノーマリーオン特性になりやすい。なお、トランジスタにお
ける、ノーマリーオンの特性とは、ゲート電圧Vg=0Vの時に電流(例えば、ドレイン
-ソース間の電流(Ids))が流れる特性をいう。したがって、酸化物半導体膜508
中の酸素欠損、特に第1の酸化物半導体膜508a中の酸素欠損を低減することが、安定
したトランジスタ特性を得る上でも重要となる。そこで、本発明の一態様のトランジスタ
の構成においては、酸化物半導体膜508上の絶縁膜、ここでは、酸化物半導体膜508
上の絶縁膜514及び/又は絶縁膜516に過剰な酸素を導入することで、絶縁膜514
及び/又は絶縁膜516から酸化物半導体膜508中に酸素を移動させ、酸化物半導体膜
508中、特に第1の酸化物半導体膜508a中の酸素欠損を補填する。または、絶縁膜
516上に形成する第1のバリア膜531の形成時において、絶縁膜516に過剰な酸素
を導入し、絶縁膜516から酸化物半導体膜508中に酸素を移動させ、酸化物半導体膜
508中、特に第1の酸化物半導体膜508a中の酸素欠損を補填する。
なお、絶縁膜514、516としては、化学量論的組成よりも過剰に酸素を含有する領
域(酸素過剰領域)を有することがより好ましい。別言すると、絶縁膜514、516は
、酸素を放出することが可能な絶縁膜である。なお、絶縁膜514、516に酸素過剰領
域を設けるには、例えば、成膜後の絶縁膜514、516に酸素を導入して、酸素過剰領
域を形成する。酸素の導入方法としては、イオン注入法、イオンドーピング法、プラズマ
イマージョンイオン注入法、プラズマ処理等を用いることができる。
また、第1の酸化物半導体膜508a中の酸素欠損を補填するためには、第2の酸化物
半導体膜508bのチャネル領域近傍の膜厚を薄くした方が好適である。例えば、第2の
酸化物半導体膜508bのチャネル領域近傍の膜厚としては、好ましくは1nm以上20
nm以下、さらに好ましくは、3nm以上10nm以下である。
また、第1の酸化物半導体膜508a中の酸素欠損を補填するためには、第2の酸化物
半導体膜508bは、酸素の透過性が高いと好適である。酸素の透過性が高い第2の酸化
物半導体膜508bとすることで、絶縁膜514、516に含まれる過剰酸素を第1の酸
化物半導体膜508a中に好適に透過させることができる。
このように、本発明の一態様の半導体装置においては、酸化物半導体膜を積層構造とし
、且つ該酸化物半導体膜に接する絶縁膜中に過剰の酸素を含有させる構造とすることで、
信頼性の高い半導体装置を提供することができる。さらに、本発明の一態様では、上述の
構造を有する半導体装置の作製工程中の温度を低く(代表的には400℃未満または37
5℃未満(好ましくは、340℃以上360℃以下))とすることができる。なお、半導
体装置の作製工程については、後述する。
以下に、本実施の形態の半導体装置に含まれるその他の構成要素について、詳細に説明
する。
<基板>
基板502の材質などに大きな制限はないが、少なくとも、後の熱処理に耐えうる程度
の耐熱性を有している必要がある。例えば、ガラス基板、セラミック基板、石英基板、サ
ファイア基板等を、基板502として用いてもよい。また、シリコンや炭化シリコンを材
料とした単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウム等の化合物半導体
基板、SOI基板等を適用することも可能であり、これらの基板上に半導体素子が設けら
れたものを、基板502として用いてもよい。なお、基板502として、ガラス基板を用
いる場合、第6世代、第7世代、第8世代、第9世代、第10世代等の大面積基板を用い
ることで、大型の表示装置を作製することができる。このような大面積基板を用いること
で製造コストを低減させることができるため好ましい。
また、基板502として、可撓性基板を用い、可撓性基板上に直接、トランジスタ50
0を形成してもよい。または、基板502とトランジスタ500の間に剥離層を設けても
よい。剥離層は、その上に半導体装置を一部あるいは全部完成させた後、基板502より
分離し、他の基板に転載するのに用いることができる。その際、トランジスタ500を耐
熱性の劣る基板や可撓性の基板にも転載できる。
<ゲート電極、ソース電極、及びドレイン電極として機能する導電膜>
ゲート電極として機能する導電膜504、及びソース電極として機能する導電膜512
a、及びドレイン電極として機能する導電膜512bとしては、クロム(Cr)、銅(C
u)、アルミニウム(Al)、金(Au)、銀(Ag)、亜鉛(Zn)、モリブデン(M
o)、タンタル(Ta)、チタン(Ti)、タングステン(W)、マンガン(Mn)、ニ
ッケル(Ni)、鉄(Fe)、コバルト(Co)から選ばれた金属元素、または上述した
金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いてそれぞれ
形成することができる。
また、導電膜504、512a、512bは、単層構造でも、二層以上の積層構造とし
てもよい。例えば、シリコンを含むアルミニウム膜の単層構造、アルミニウム膜上にチタ
ン膜を積層する二層構造、窒化チタン膜上にチタン膜を積層する二層構造、窒化チタン膜
上にタングステン膜を積層する二層構造、窒化タンタル膜または窒化タングステン膜上に
タングステン膜を積層する二層構造、チタン膜と、そのチタン膜上にアルミニウム膜を積
層し、さらにその上にチタン膜を形成する三層構造等がある。また、アルミニウムに、チ
タン、タンタル、タングステン、モリブデン、クロム、ネオジム、スカンジウムから選ば
れた一または複数を組み合わせた合金膜、もしくは窒化膜を用いてもよい。
また、導電膜504、512a、512bには、インジウム錫酸化物、酸化タングステ
ンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタン
を含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物
、酸化シリコンを添加したインジウム錫酸化物等の透光性を有する導電性材料を適用する
こともできる。
また、導電膜504、512a、512bには、Cu-X合金膜(Xは、Mn、Ni、
Cr、Fe、Co、Mo、Ta、またはTi)を適用してもよい。Cu-X合金膜を用い
ることで、ウエットエッチングプロセスで加工できるため、製造コストを抑制することが
可能となる。
<ゲート絶縁膜として機能する絶縁膜>
トランジスタ500のゲート絶縁膜として機能する絶縁膜506及び絶縁膜507とし
ては、プラズマ化学気相堆積(PECVD:(Plasma Enhanced Che
mical Vapor Deposition))法、スパッタリング法等により、酸
化シリコン膜、酸化窒化シリコン膜、窒化酸化シリコン膜、窒化シリコン膜、酸化アルミ
ニウム膜、酸化ハフニウム膜、酸化イットリウム膜、酸化ジルコニウム膜、酸化ガリウム
膜、酸化タンタル膜、酸化マグネシウム膜、酸化ランタン膜、酸化セリウム膜及び酸化ネ
オジム膜を一種以上含む絶縁膜を、それぞれ用いることができる。なお、絶縁膜506及
び絶縁膜507の積層構造とせずに、上述の材料から選択された単層の絶縁膜、または3
層以上の絶縁膜を用いてもよい。
また、絶縁膜506は、酸素の透過を抑制するブロッキング膜としての機能を有する。
例えば、絶縁膜507、114、516及び/または酸化物半導体膜508中に過剰の酸
素を供給する場合において、絶縁膜506は酸素の透過を抑制することができる。
なお、トランジスタ500のチャネル領域として機能する酸化物半導体膜508と接す
る絶縁膜507は、酸化物絶縁膜であることが好ましく、化学量論的組成よりも過剰に酸
素を含有する領域(酸素過剰領域)を有することがより好ましい。別言すると、絶縁膜5
07は、酸素を放出することが可能な絶縁膜である。なお、絶縁膜507に酸素過剰領域
を設けるには、例えば、酸素雰囲気下にて絶縁膜507を形成すればよい。または、成膜
後の絶縁膜507に酸素を導入して、酸素過剰領域を形成してもよい。酸素の導入方法と
しては、イオン注入法、イオンドーピング法、プラズマイマージョンイオン注入法、プラ
ズマ処理等を用いることができる。
また、絶縁膜507として、酸化ハフニウムを用いる場合、以下の効果を奏する。酸化
ハフニウムは、酸化シリコンや酸化窒化シリコンと比べて比誘電率が高い。したがって、
酸化シリコンや酸化窒化シリコンを用いた場合と比べて、絶縁膜507の膜厚を大きくで
きるため、トンネル電流によるリーク電流を小さくすることができる。すなわち、オフ電
流の小さいトランジスタを実現することができる。さらに、結晶構造を有する酸化ハフニ
ウムは、非晶質構造を有する酸化ハフニウムと比べて高い比誘電率を有する。したがって
、オフ電流の小さいトランジスタとするためには、結晶構造を有する酸化ハフニウムを用
いることが好ましい。結晶構造の例としては、単斜晶系や立方晶系などが挙げられる。た
だし、本発明の一態様は、これらに限定されない。
なお、本実施の形態では、絶縁膜506として窒化シリコン膜を形成し、絶縁膜507
として酸化シリコン膜を形成する。窒化シリコン膜は、酸化シリコン膜と比較して比誘電
率が高く、酸化シリコン膜と同等の静電容量を得るのに必要な膜厚が大きいため、トラン
ジスタ500のゲート絶縁膜として、窒化シリコン膜を含むことで絶縁膜を物理的に厚膜
化することができる。よって、トランジスタ500の絶縁耐圧の低下を抑制、さらには絶
縁耐圧を向上させて、トランジスタ500の静電破壊を抑制することができる。
<酸化物半導体膜>
酸化物半導体膜508としては、先に示す材料を用いることができる。酸化物半導体膜
508がIn-M-Zn酸化物の場合、In-M-Zn酸化物を成膜するために用いるス
パッタリングターゲットの金属元素の原子数比は、In≧M、Zn≧Mを満たすことが好
ましい。このようなスパッタリングターゲットの金属元素の原子数比として、In:M:
Zn=1:1:1、In:M:Zn=1:1:1.2、In:M:Zn=2:1:3、I
n:M:Zn=3:1:2、In:M:Zn=4:2:4.1が好ましい。また、酸化物
半導体膜508がIn-M-Zn酸化物の場合、スパッタリングターゲットとしては、多
結晶のIn-M-Zn酸化物を含むターゲットを用いると好ましい。多結晶のIn-M-
Zn酸化物を含むターゲットを用いることで、結晶性を有する酸化物半導体膜508を形
成しやすくなる。なお、成膜される酸化物半導体膜508の原子数比はそれぞれ、誤差と
して上記のスパッタリングターゲットに含まれる金属元素の原子数比のプラスマイナス4
0%の変動を含む。例えば、スパッタリングターゲットとして、原子数比がIn:Ga:
Zn=4:2:4.1を用いる場合、成膜される酸化物半導体膜508の原子数比は、I
n:Ga:Zn=4:2:3近傍となる場合がある。
例えば、第1の酸化物半導体膜508aとしては、上述のIn:M:Zn=2:1:3
、In:M:Zn=3:1:2、In:M:Zn=4:2:4.1等のスパッタリングタ
ーゲットを用いて形成すればよい。好ましくは、第1の酸化物半導体膜508aは、In
:M:Zn=4:α1(1.5≦α1≦2.5):α2(2.5≦α2≦3.5)[原子
数比]であると好ましい。
また、第2の酸化物半導体膜508bとしては、上述のIn:M:Zn=1:1:1、
In:M:Zn=1:1:1.2等のスパッタリングターゲットを用いて形成すればよい
。好ましくは、第2の酸化物半導体膜508bは、In:M:Zn=1:β1(0.8≦
β1≦1.2):β2(0.8≦β2≦1.2)[原子数比]であると好ましい。なお、
第2の酸化物半導体膜508bに用いるスパッタリングターゲットの金属元素の原子数比
としては、In≧M、Zn≧Mを満たす必要はなく、In<M及び/またはZn<Mを満
たす組成でもよい。具体的には、In:M:Zn=1:3:2、In:M:Zn=1:3
:4、In:M:Zn=1:3:6等が挙げられる。
また、酸化物半導体膜508は、エネルギーギャップが2eV以上、好ましくは2.5
eV以上、より好ましくは3eV以上である。このように、エネルギーギャップの広い酸
化物半導体を用いることで、トランジスタ500のオフ電流を低減することができる。特
に、第1の酸化物半導体膜508aには、エネルギーギャップが2.0eV以上、好まし
くは2.0eV以上3.0eV以下の酸化物半導体膜を用い、第2の酸化物半導体膜50
8bには、エネルギーギャップが2.5eV以上3.5eV以下の酸化物半導体膜を用い
ると好適である。また、第1の酸化物半導体膜508aよりも第2の酸化物半導体膜50
8bのエネルギーギャップが大きい方が好ましい。
また、第1の酸化物半導体膜508a、及び第2の酸化物半導体膜508bの厚さは、
それぞれ3nm以上200nm以下、好ましくは3nm以上100nm以下、さらに好ま
しくは3nm以上50nm以下とする。
また、第1の酸化物半導体膜508aとしては、キャリア密度の低い酸化物半導体膜を
用いる。例えば、第1の酸化物半導体膜508aは、キャリア密度が8×1011/cm
未満、好ましくは1×1011/cm未満、さらに好ましくは1×1010/cm
未満であり、1×10-9/cm以上とすればよい。また、第2の酸化物半導体膜50
8bとしては、キャリア密度の低い酸化物半導体膜を用いる。例えば、第2の酸化物半導
体膜508bは、キャリア密度が1×1017/cm以下、好ましくは1×1015
cm以下、さらに好ましくは1×1013/cm以下、より好ましくは1×1011
/cm以下とすればよい。
なお、これらに限られず、必要とするトランジスタの半導体特性及び電気特性(電界効
果移動度、しきい値電圧等)に応じて適切な組成のものを用いればよい。また、必要とす
るトランジスタの半導体特性を得るために、第1の酸化物半導体膜508a、及び第2の
酸化物半導体膜508bのキャリア密度や不純物濃度、欠陥密度、金属元素と酸素の原子
数比、原子間距離、密度等を適切なものとすることが好ましい。
なお、第1の酸化物半導体膜508a、及び第2の酸化物半導体膜508bとしては、
それぞれ不純物濃度が低く、欠陥準位密度の低い酸化物半導体膜を用いることで、さらに
優れた電気特性を有するトランジスタを作製することができ好ましい。ここでは、不純物
濃度が低く、欠陥準位密度の低い(酸素欠損の少ない)ことを高純度真性または実質的に
高純度真性とよぶ。高純度真性または実質的に高純度真性である酸化物半導体膜は、キャ
リア発生源が少ないため、キャリア密度を低くすることができる。したがって、該酸化物
半導体膜にチャネル領域が形成されるトランジスタは、しきい値電圧がマイナスとなる電
気特性(ノーマリーオンともいう。)になることが少ない。また、高純度真性または実質
的に高純度真性である酸化物半導体膜は、欠陥準位密度が低いため、トラップ準位密度も
低くなる場合がある。また、高純度真性または実質的に高純度真性である酸化物半導体膜
は、オフ電流が著しく小さく、チャネル幅が1×10μmでチャネル長Lが10μmの
素子であっても、ソース電極とドレイン電極間の電圧(ドレイン電圧)が1Vから10V
の範囲において、オフ電流が、半導体パラメータアナライザの測定限界以下、すなわち1
×10-13A以下という特性を得ることができる。
したがって、上記高純度真性、または実質的に高純度真性の酸化物半導体膜にチャネル
領域が形成されるトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタ
とすることができる。なお、酸化物半導体膜のトラップ準位に捕獲された電荷は、消失す
るまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、
トラップ準位密度の高い酸化物半導体膜にチャネル領域が形成されるトランジスタは、電
気特性が不安定となる場合がある。不純物としては、水素、窒素、アルカリ金属、または
アルカリ土類金属等がある。
酸化物半導体膜に含まれる水素は、金属原子と結合する酸素と反応して水になると共に
、酸素が脱離した格子(または酸素が脱離した部分)に酸素欠損を形成する。該酸素欠損
に水素が入ることで、キャリアである電子が生成される場合がある。また、水素の一部が
金属原子と結合する酸素と結合して、キャリアである電子を生成することがある。従って
、水素が含まれている酸化物半導体膜を用いたトランジスタはノーマリーオン特性となり
やすい。このため、酸化物半導体膜508は水素ができる限り低減されていることが好ま
しい。具体的には、酸化物半導体膜508において、SIMS分析により得られる水素濃
度を、2×1020atoms/cm以下、好ましくは5×1019atoms/cm
以下、より好ましくは1×1019atoms/cm以下、5×1018atoms
/cm以下、好ましくは1×1018atoms/cm以下、より好ましくは5×1
17atoms/cm以下、さらに好ましくは1×1016atoms/cm以下
とする。
また、第1の酸化物半導体膜508aは、第2の酸化物半導体膜508bよりも水素濃
度が少ない部分を有すると好ましい。第1の酸化物半導体膜508aの方が、第2の酸化
物半導体膜508bよりも水素濃度が少ない部分を有すことにより、信頼性の高い半導体
装置とすることができる。
また、第1の酸化物半導体膜508aにおいて、第14族元素の一つであるシリコンや
炭素が含まれると、第1の酸化物半導体膜508aにおいて酸素欠損が増加し、n型化し
てしまう。このため、第1の酸化物半導体膜508aにおけるシリコンや炭素の濃度と、
第1の酸化物半導体膜508aとの界面近傍のシリコンや炭素の濃度(SIMS分析によ
り得られる濃度)を、2×1018atoms/cm以下、好ましくは2×1017
toms/cm以下とする。
また、第1の酸化物半導体膜508aにおいて、SIMS分析により得られるアルカリ
金属またはアルカリ土類金属の濃度を、1×1018atoms/cm以下、好ましく
は2×1016atoms/cm以下にする。アルカリ金属及びアルカリ土類金属は、
酸化物半導体と結合するとキャリアを生成する場合があり、トランジスタのオフ電流が増
大してしまうことがある。このため、第1の酸化物半導体膜508aのアルカリ金属また
はアルカリ土類金属の濃度を低減することが好ましい。
また、第1の酸化物半導体膜508aに窒素が含まれていると、キャリアである電子が
生じ、キャリア密度が増加することにより、n型化しやすい。この結果、窒素が含まれて
いる酸化物半導体膜を用いたトランジスタはノーマリーオン特性となりやすい。従って、
該酸化物半導体膜において、窒素はできる限り低減されていることが好ましい。例えば、
SIMS分析により得られる窒素濃度は、5×1018atoms/cm以下にするこ
とが好ましい。
また、第1の酸化物半導体膜508a、及び第2の酸化物半導体膜508bは、それぞ
れ非単結晶構造でもよい。非単結晶構造は、例えば、後述するCAAC-OS(C Ax
is Aligned Crystalline Oxide Semiconduct
or)、多結晶構造、微結晶構造、または非晶質構造を含む。非単結晶構造において、非
晶質構造は最も欠陥準位密度が高く、CAAC-OSは最も欠陥準位密度が低い。
ここで、酸化物半導体膜508、及び酸化物半導体膜508に接する絶縁膜のバンド構
造について、図18を用いて説明する。
図18は、絶縁膜507、第1の酸化物半導体膜508a、第2の酸化物半導体膜50
8b、及び絶縁膜514を有する積層構造の膜厚方向のバンド構造の一例である。なお、
バンド構造は、理解を容易にするため絶縁膜507、第1の酸化物半導体膜508a、第
2の酸化物半導体膜508b、及び絶縁膜514の伝導帯下端のエネルギー準位(Ec)
を示す。
また、図18に示すバンド構造においては、絶縁膜507、514として酸化シリコン
膜を用い、第1の酸化物半導体膜508aとして金属元素の原子数比をIn:Ga:Zn
=4:2:4.1の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用い、第
2の酸化物半導体膜508bとして金属元素の原子数比をIn:Ga:Zn=1:1:1
.2の金属酸化物ターゲットを用いて形成される金属酸化膜を用いる構成のバンド図であ
る。
図18に示すように、第1の酸化物半導体膜508a、及び第2の酸化物半導体膜50
8bにおいて、伝導帯下端のエネルギー準位はなだらかに変化する。換言すると、連続的
に変化または連続接合するともいうことができる。このようなバンド構造を有するために
は、第1の酸化物半導体膜508aと第2の酸化物半導体膜508bとの界面において、
トラップ中心や再結合中心のような欠陥準位を形成するような不純物が存在しないとする
第1の酸化物半導体膜508a、及び第2の酸化物半導体膜508bに連続接合を形成
するためには、ロードロック室を備えたマルチチャンバー方式の成膜装置(スパッタリン
グ装置)を用いて各膜を大気に触れさせることなく連続して積層すればよい。
図18に示す構成とすることで第1の酸化物半導体膜508aがウェル(井戸)となり
、上記積層構造を用いたトランジスタにおいて、チャネル領域が第1の酸化物半導体膜5
08aに形成されることがわかる。
なお、第2の酸化物半導体膜508bを形成しない場合、第1の酸化物半導体膜508
aには、トラップ準位が形成されうる。一方で、上記積層構造とすることで、当該トラッ
プ準位は、第2の酸化物半導体膜508bに形成されうる。したがって、第1の酸化物半
導体膜508aからトラップ準位を離すことができる。
また、トラップ準位がチャネル領域として機能する第1の酸化物半導体膜508aの伝
導帯下端のエネルギー準位(Ec)より真空準位に遠くなることがあり、トラップ準位に
電子が蓄積しやすくなってしまう。トラップ準位に電子が蓄積されることで、マイナスの
固定電荷となり、トランジスタのしきい値電圧はプラス方向にシフトしてしまう。したが
って、トラップ準位が第1の酸化物半導体膜508aの伝導帯下端のエネルギー準位(E
c)より真空準位に近くなるような構成にすると好ましい。このようにすることで、トラ
ップ準位に電子が蓄積しにくくなり、トランジスタのオン電流を増大させることが可能で
あると共に、電界効果移動度を高めることができる。
また、図18において、第2の酸化物半導体膜508bは、第1の酸化物半導体膜50
8aよりも伝導帯下端のエネルギー準位が真空準位に近く、代表的には、第1の酸化物半
導体膜508aの伝導帯下端のエネルギー準位と、第2の酸化物半導体膜508bの伝導
帯下端のエネルギー準位との差が、0.15eV以上、または0.5eV以上、かつ2e
V以下、または1eV以下である。すなわち、第2の酸化物半導体膜508bの電子親和
力と、第1の酸化物半導体膜508aの電子親和力との差が、0.15eV以上、または
0.5eV以上、かつ2eV以下、または1eV以下である。
このような構成を有することで、第1の酸化物半導体膜508aが電流の主な経路とな
り、チャネル領域として機能する。また、第2の酸化物半導体膜508bは、チャネル領
域が形成される第1の酸化物半導体膜508aを構成する金属元素の一種以上から構成さ
れる酸化物半導体膜であるため、第1の酸化物半導体膜508aと第2の酸化物半導体膜
508bとの界面において、界面散乱が起こりにくい。従って、該界面においてはキャリ
アの動きが阻害されないため、トランジスタの電界効果移動度が高くなる。
また、第2の酸化物半導体膜508bは、チャネル領域の一部として機能することを防
止するため、導電率が十分に低い材料を用いるものとする。または、第2の酸化物半導体
膜508bには、電子親和力(真空準位と伝導帯下端のエネルギー準位との差)が第1の
酸化物半導体膜508aよりも小さく、伝導帯下端のエネルギー準位が第1の酸化物半導
体膜508aの伝導帯下端エネルギー準位と差分(バンドオフセット)を有する材料を用
いるものとする。また、ドレイン電圧の大きさに依存したしきい値電圧の差が生じること
を抑制するためには、第2の酸化物半導体膜508bの伝導帯下端のエネルギー準位が、
第1の酸化物半導体膜508aの伝導帯下端のエネルギー準位よりも0.2eV以上真空
準位に近い材料、好ましくは0.5eV以上真空準位に近い材料を適用することが好まし
い。
また、第2の酸化物半導体膜508bは、膜中にスピネル型の結晶構造が含まれないこ
とが好ましい。第2の酸化物半導体膜508bの膜中にスピネル型の結晶構造を含む場合
、該スピネル型の結晶構造と他の領域との界面において、導電膜512a、512bの構
成元素が第1の酸化物半導体膜508aへ拡散してしまう場合がある。なお、第2の酸化
物半導体膜508bが後述するCAAC-OSである場合、導電膜512a、512bの
構成元素、例えば、銅元素のブロッキング性が高くなり好ましい。
第2の酸化物半導体膜508bの膜厚は、導電膜512a、512bの構成元素が酸化
物半導体膜508bに拡散することを抑制することのできる膜厚以上であって、絶縁膜5
14から酸化物半導体膜508bへの酸素の供給を抑制する膜厚未満とする。例えば、第
2の酸化物半導体膜508bの膜厚が10nm以上であると、導電膜512a、512b
の構成元素が第1の酸化物半導体膜508aへ拡散するのを抑制することができる。また
、第2の酸化物半導体膜508bの膜厚を100nm以下とすると、絶縁膜514、51
6から第1の酸化物半導体膜508aへ効果的に酸素を供給することができる。
<トランジスタの保護絶縁膜として機能する絶縁膜>
絶縁膜514、516は、酸化物半導体膜508に酸素を供給する機能を有する。また
、絶縁膜518は、トランジスタ500の保護絶縁膜としての機能を有する。また、絶縁
膜514、516は、酸素を有する。また、絶縁膜514は、酸素を透過することのでき
る絶縁膜である。なお、絶縁膜514は、後に形成する絶縁膜516を形成する際の、酸
化物半導体膜508へのダメージ緩和膜としても機能する。
絶縁膜514としては、厚さが5nm以上150nm以下、好ましくは5nm以上50
nm以下の酸化シリコン、酸化窒化シリコン等を用いることができる。
また、絶縁膜514は、欠陥量が少ないことが好ましく、代表的には、ESR測定によ
り、シリコンのダングリングボンドに由来するg=2.001に現れる信号のスピン密度
が3×1017spins/cm以下であることが好ましい。これは、絶縁膜514に
含まれる欠陥密度が多いと、該欠陥に酸素が結合してしまい、絶縁膜514における酸素
の透過量が減少してしまうためである。
なお、絶縁膜514においては、外部から絶縁膜514に入った酸素が全て絶縁膜51
4の外部に移動せず、絶縁膜514にとどまる酸素もある。また、絶縁膜514に酸素が
入ると共に、絶縁膜514に含まれる酸素が絶縁膜514の外部へ移動することで、絶縁
膜514において酸素の移動が生じる場合もある。絶縁膜514として酸素を透過するこ
とができる酸化物絶縁膜を形成すると、絶縁膜514上に設けられる、絶縁膜516から
脱離する酸素を、絶縁膜514を介して酸化物半導体膜508に移動させることができる
また、絶縁膜514は、窒素酸化物の準位密度が低い酸化物絶縁膜を用いて形成するこ
とができる。なお、当該窒素酸化物の準位密度は、酸化物半導体膜の価電子帯の上端のエ
ネルギー(EV_OS)と、酸化物半導体膜の伝導体下端のエネルギー(EC_OS)と
の間に形成され得る場合がある。Ev_osとEc_osの間に窒素酸化物の準位密度が
低い酸化物絶縁膜として、窒素酸化物の放出量が少ない酸化窒化シリコン膜、または窒素
酸化物の放出量が少ない酸化窒化アルミニウム膜等を用いることができる。
なお、窒素酸化物の放出量の少ない酸化窒化シリコン膜は、昇温脱離ガス分析法におい
て、窒素酸化物の放出量よりアンモニアの放出量が多い膜であり、代表的にはアンモニア
分子の放出量が1×1018分子/cm以上5×1019分子/cm以下である。な
お、アンモニアの放出量は、膜の表面温度が50℃以上650℃以下、好ましくは50℃
以上550℃以下の加熱処理による放出量とする。
窒素酸化物(NO、xは0以上2以下、好ましくは1以上2以下)、代表的にはNO
またはNOは、絶縁膜514などに準位を形成する。当該準位は、酸化物半導体膜50
8のエネルギーギャップ内に位置する。そのため、窒素酸化物が、絶縁膜514及び酸化
物半導体膜508の界面に拡散すると、当該準位が絶縁膜514側において電子をトラッ
プする場合がある。この結果、トラップされた電子が、絶縁膜514及び酸化物半導体膜
508界面近傍に留まるため、トランジスタのしきい値電圧をプラス方向にシフトさせて
しまう。
また、窒素酸化物は、加熱処理においてアンモニア及び酸素と反応する。絶縁膜514
に含まれる窒素酸化物は、加熱処理において、絶縁膜516に含まれるアンモニアと反応
するため、絶縁膜514に含まれる窒素酸化物が低減される。このため、絶縁膜514及
び酸化物半導体膜508の界面において、電子がトラップされにくい。
絶縁膜514として、Ev_osとEc_osの間に窒素酸化物の準位密度が低い酸化
物絶縁膜を用いることで、トランジスタのしきい値電圧のシフトを低減することが可能で
あり、トランジスタの電気特性の変動を低減することができる。
なお、トランジスタの作製工程の加熱処理、代表的には400℃未満または375℃未
満(好ましくは、340℃以上360℃以下)の加熱処理により、絶縁膜514は、10
0K以下のESRで測定して得られたスペクトルにおいてg値が2.037以上2.03
9以下の第1のシグナル、g値が2.001以上2.003以下の第2のシグナル、及び
g値が1.964以上1.966以下の第3のシグナルが観測される。なお、第1のシグ
ナル及び第2のシグナルのスプリット幅、並びに第2のシグナル及び第3のシグナルのス
プリット幅は、XバンドのESR測定において約5mTである。また、g値が2.037
以上2.039以下の第1のシグナル、g値が2.001以上2.003以下の第2のシ
グナル、及びg値が1.964以上1.966以下の第3のシグナルのスピンの密度の合
計が1×1018spins/cm未満であり、代表的には1×1017spins/
cm以上1×1018spins/cm未満である。
なお、100K以下のESRスペクトルにおいてg値が2.037以上2.039以下
の第1シグナル、g値が2.001以上2.003以下の第2のシグナル、及びg値が1
.964以上1.966以下の第3のシグナルは、窒素酸化物(NO、xは0以上2以
下、好ましくは1以上2以下)起因のシグナルに相当する。窒素酸化物の代表例としては
、一酸化窒素、二酸化窒素等がある。即ち、g値が2.037以上2.039以下の第1
のシグナル、g値が2.001以上2.003以下の第2のシグナル、及びg値が1.9
64以上1.966以下の第3のシグナルのスピンの密度の合計が少ないほど、酸化物絶
縁膜に含まれる窒素酸化物の含有量が少ないといえる。
また、Ev_osとEc_osの間に窒素酸化物の準位密度が低い酸化物絶縁膜は、S
IMSで測定される窒素濃度が6×1020atoms/cm以下である。
基板温度が220℃以上350℃以下であり、シラン及び一酸化二窒素を用いたPEC
VD法を用いて、Ev_osとEc_osの間に窒素酸化物の準位密度が低い酸化物絶縁
膜を形成することで、緻密であり、且つ硬度の高い膜を形成することができる。
絶縁膜516は、化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁膜を
用いて形成する。化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁膜は、
加熱により酸素の一部が脱離する。化学量論的組成を満たす酸素よりも多くの酸素を含む
酸化物絶縁膜は、TDS分析にて、酸素原子に換算しての酸素の放出量が1.0×10
atoms/cm以上、好ましくは3.0×1020atoms/cm以上である
酸化物絶縁膜である。なお、上記TDS分析時における膜の表面温度としては100℃以
上700℃以下、または100℃以上500℃以下の範囲が好ましい。
絶縁膜516としては、厚さが30nm以上500nm以下、好ましくは50nm以上
400nm以下の、酸化シリコン、酸化窒化シリコン等を用いることができる。
また、絶縁膜516は、欠陥量が少ないことが好ましく、代表的には、ESR測定によ
り、シリコンのダングリングボンドに由来するg=2.001に現れる信号のスピン密度
が1.5×1018spins/cm未満、さらには1×1018spins/cm
以下であることが好ましい。なお、絶縁膜516は、絶縁膜514と比較して酸化物半導
体膜508から離れているため、絶縁膜514より、欠陥密度が多くともよい。
また、絶縁膜514、516は、同種の材料の絶縁膜を用いることができるため、絶縁
膜514と絶縁膜516の界面が明確に確認できない場合がある。したがって、本実施の
形態においては、絶縁膜514と絶縁膜516の界面は、破線で図示している。なお、本
実施の形態においては、絶縁膜514と絶縁膜516の2層構造について説明したが、こ
れに限定されず、例えば、絶縁膜514または絶縁膜516の単層構造としてもよい。
絶縁膜518は、酸素、水素、水、アルカリ金属、アルカリ土類金属等のブロッキング
できる機能を有する。絶縁膜518を設けることで、酸化物半導体膜508からの酸素の
外部への拡散と、絶縁膜514、516に含まれる酸素の外部への拡散と、外部から酸化
物半導体膜508への水素、水等の入り込みを防ぐことができる。絶縁膜518としては
、例えば、窒化物絶縁膜を用いることができる。該窒化物絶縁膜としては、窒化シリコン
、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウム等がある。特に、絶縁膜
518としては、窒化酸化シリコンまたは窒化シリコン膜を用いると、酸素の外部への拡
散を抑制できるため好適である。
また、酸素、水素、水、アルカリ金属、アルカリ土類金属等のブロッキング効果を有す
る窒化物絶縁膜の代わりに、酸素、水素、水等のブロッキング効果を有する酸化物絶縁膜
を絶縁膜518として設けてもよい。酸素、水素、水等のブロッキング効果を有する酸化
物絶縁膜としては、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化
ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニ
ウム等がある。なお、酸素、水素、水等のブロッキング効果を有する酸化物絶縁膜として
は、特に酸化アルミニウム、酸化ハフニウム、または酸化イットリウムであると好ましい
なお、上記記載の、導電膜、絶縁膜、酸化物半導体膜などの様々な膜は、スパッタリン
グ法やPECVD法により形成することができるが、他の方法、例えば、熱CVD(Ch
emical Vapor Deposition)法、またはALD(Atomic
Layer Deposition)法により形成してもよい。熱CVD法の例としてM
OCVD(Metal Organic Chemical Vapor Deposi
tion)法が挙げられる。
熱CVD法は、プラズマを使わない成膜方法のため、プラズマダメージによる欠陥が生
成されることが無いという利点を有する。
熱CVD法は、原料ガスと酸化剤を同時にチャンバー内に送り、チャンバー内を大気圧
または減圧下とし、基板近傍または基板上で反応させて基板上に堆積させることで成膜を
行ってもよい。
また、ALD法は、チャンバー内を大気圧または減圧下とし、反応のための原料ガスが
順次チャンバーに導入され、そのガス導入の順序を繰り返すことで成膜を行ってもよい。
例えば、それぞれのスイッチングバルブ(高速バルブとも呼ぶ)を切り替えて2種類以上
の原料ガスを順番にチャンバーに供給し、複数種の原料ガスが混ざらないように第1の原
料ガスと同時またはその後に不活性ガス(アルゴン、或いは窒素など)などを導入し、第
2の原料ガスを導入する。なお、同時に不活性ガスを導入する場合には、不活性ガスはキ
ャリアガスとなり、また、第2の原料ガスの導入時にも同時に不活性ガスを導入してもよ
い。また、不活性ガスを導入する代わりに真空排気によって第1の原料ガスを排出した後
、第2の原料ガスを導入してもよい。第1の原料ガスが基板の表面に吸着して第1の層を
成膜し、後から導入される第2の原料ガスと反応して、第2の層が第1の層上に積層され
て薄膜が形成される。このガス導入順序を制御しつつ所望の厚さになるまで複数回繰り返
すことで、段差被覆性に優れた薄膜を形成することができる。薄膜の厚さは、ガス導入順
序を繰り返す回数によって調節することができるため、精密な膜厚調節が可能であり、微
細なFETを作製する場合に適している。
MOCVD法などの熱CVD法は、上記実施形態の導電膜、絶縁膜、酸化物半導体膜、
金属酸化膜などの様々な膜を形成することができ、例えば、In-Ga-ZnO膜を成膜
する場合には、トリメチルインジウム、トリメチルガリウム、及びジメチル亜鉛を用いる
。なお、トリメチルインジウムの化学式は、In(CHである。また、トリメチル
ガリウムの化学式は、Ga(CHである。また、ジメチル亜鉛の化学式は、Zn(
CHである。また、これらの組み合わせに限定されず、トリメチルガリウムに代え
てトリエチルガリウム(化学式Ga(C)を用いることもでき、ジメチル亜鉛
に代えてジエチル亜鉛(化学式Zn(C)を用いることもできる。
例えば、ALDを利用する成膜装置により酸化ハフニウム膜を形成する場合には、溶媒
とハフニウム前駆体化合物を含む液体(ハフニウムアルコキシド、テトラキスジメチルア
ミドハフニウム(TDMAH)などのハフニウムアミド)を気化させた原料ガスと、酸化
剤としてオゾン(O)の2種類のガスを用いる。なお、テトラキスジメチルアミドハフ
ニウムの化学式はHf[N(CHである。また、他の材料液としては、テトラ
キス(エチルメチルアミド)ハフニウムなどがある。
例えば、ALDを利用する成膜装置により酸化アルミニウム膜を形成する場合には、溶
媒とアルミニウム前駆体化合物を含む液体(トリメチルアルミニウム(TMA)など)を
気化させた原料ガスと、酸化剤としてHOの2種類のガスを用いる。なお、トリメチル
アルミニウムの化学式はAl(CHである。また、他の材料液としては、トリス(
ジメチルアミド)アルミニウム、トリイソブチルアルミニウム、アルミニウムトリス(2
,2,6,6-テトラメチル-3,5-ヘプタンジオナート)などがある。
例えば、ALDを利用する成膜装置により酸化シリコン膜を形成する場合には、ヘキサ
クロロジシランを被成膜面に吸着させ、吸着物に含まれる塩素を除去し、酸化性ガス(O
、一酸化二窒素)のラジカルを供給して吸着物と反応させる。
例えば、ALDを利用する成膜装置によりタングステン膜を成膜する場合には、WF
ガスとBガスを順次繰り返し導入して初期タングステン膜を形成し、その後、WF
ガスとHガスを順次繰り返し導入してタングステン膜を形成する。なお、B
スに代えてSiHガスを用いてもよい。
例えば、ALDを利用する成膜装置により酸化物半導体膜、例えばIn-Ga-ZnO
膜を成膜する場合には、In(CHガスとOガスを順次繰り返し導入してIn-
O層を形成し、その後、Ga(CHガスとOガスを順次繰り返し導入してGaO
層を形成し、更にその後Zn(CHガスとOガスを順次繰り返し導入してZnO
層を形成する。なお、これらの層の順番はこの例に限らない。また、これらのガスを混ぜ
てIn-Ga-O層やIn-Zn-O層、Ga-Zn-O層などの混合化合物層を形成し
ても良い。なお、Oガスに変えてAr等の不活性ガスでバブリングして得られたH
ガスを用いても良いが、Hを含まないOガスを用いる方が好ましい。また、In(CH
ガスの代わりに、In(Cガスを用いても良い。また、Ga(CH
ガスの代わりに、Ga(Cガスを用いても良い。また、Zn(CH
スを用いても良い。
<半導体装置の構成例2>
次に、図14(B)(C)に示すトランジスタ500と異なる構成例について、図16
(A)(B)を用いて説明する。なお、先に説明した機能と同様の機能を有する場合には
、ハッチパターンを同じくし、特に符号を付さない場合がある。
図16(A)は、本発明の一態様の半導体装置であるトランジスタ570の上面図であ
り、図16(B)は、図16(A)に示す一点鎖線X3-X4間における切断面、及び図
16(A)に示す一点鎖線Y3-Y4間における切断面の断面図に相当する。
トランジスタ570は、基板502上の第1のゲート電極として機能する導電膜504
と、基板502及び導電膜504上の絶縁膜506と、絶縁膜506上の絶縁膜507と
、絶縁膜507上の酸化物半導体膜508と、酸化物半導体膜508上の絶縁膜514と
、絶縁膜514上の絶縁膜516と、酸化物半導体膜508に電気的に接続されるソース
電極として機能する導電膜512aと、酸化物半導体膜508に電気的に接続されるドレ
イン電極として機能する512bと、酸化物半導体膜508上の絶縁膜514と、絶縁膜
514上の絶縁膜516と、絶縁膜516上の絶縁膜518と、絶縁膜518上の導電膜
520aと、絶縁膜518上の導電膜520bと、を有する。絶縁膜514、516、5
18は、トランジスタ570の第2のゲート絶縁膜としての機能を有する。また、導電膜
520aは、絶縁膜514、516、518に設けられる開口部542cを介して、導電
膜512bと電気的に接続される。また、トランジスタ570において、導電膜520a
は、例えば、表示装置に用いる画素電極としての機能を有する。また、トランジスタ57
0において、導電膜520bは、第2のゲート電極(バックゲート電極ともいう)として
機能する。
また、図16(B)に示すように導電膜520bは、絶縁膜506、絶縁膜507、絶
縁膜514、絶縁膜516、及び絶縁膜518に設けられる開口部542a、542bに
おいて、第1のゲート電極として機能する導電膜504に接続される。よって、導電膜5
20bと導電膜504とは、同じ電位が与えられる。
なお、本実施の形態においては、開口部542a、542bを設け、導電膜520bと
導電膜504を接続する構成について例示したが、これに限定されない。例えば、開口部
542aまたは開口部542bのいずれか一方の開口部のみを形成し、導電膜520bと
導電膜504を接続する構成、または開口部542a及び開口部542bを設けずに、導
電膜520bと導電膜504を接続しない構成としてもよい。なお、導電膜520bと導
電膜504を接続しない構成の場合、導電膜520bと導電膜504には、それぞれ異な
る電位を与えることができる。
また、図16(B)に示すように、酸化物半導体膜508は、ゲート電極として機能す
る導電膜504と、第2のゲート電極として機能する導電膜520bのそれぞれと対向す
るように位置し、2つのゲート電極として機能する導電膜に挟まれている。第2のゲート
電極として機能する導電膜520bのチャネル長方向の長さ及びチャネル幅方向の長さは
、酸化物半導体膜508のチャネル長方向の長さ及びチャネル幅方向の長さよりもそれぞ
れ長く、酸化物半導体膜508の全体は、絶縁膜514、516、518を介して導電膜
520bに覆われている。また、第2のゲート電極として機能する導電膜520bとゲー
ト電極として機能する導電膜504とは、絶縁膜506、絶縁膜507、絶縁膜514、
絶縁膜516、及び絶縁膜518に設けられる開口部542a、542bにおいて接続さ
れるため、酸化物半導体膜508のチャネル幅方向の側面は、絶縁膜514、絶縁膜51
6及び絶縁膜518を介して第2のゲート電極として機能する導電膜520bと対向して
いる。
別言すると、トランジスタ570のチャネル幅方向において、ゲート電極として機能す
る導電膜504及び第2のゲート電極として機能する導電膜520bは、ゲート絶縁膜と
して機能する絶縁膜506、507及び第2のゲート絶縁膜として機能する絶縁膜514
、516、518に設けられる開口部において接続すると共に、ゲート絶縁膜として機能
する絶縁膜506、507及び第2のゲート絶縁膜として機能する絶縁膜514、516
、518を介して酸化物半導体膜508を囲む構成である。
このような構成を有することで、トランジスタ570に含まれる酸化物半導体膜508
を、ゲート電極として機能する導電膜504及び第2のゲート電極として機能する導電膜
520bの電界によって電気的に囲むことができる。トランジスタ570のように、ゲー
ト電極及び第2のゲート電極の電界によって、チャネル領域が形成される酸化物半導体膜
を電気的に囲むトランジスタのデバイス構造をsurrounded channel(
s-channel)構造と呼ぶことができる。
トランジスタ570は、s-channel構造を有するため、ゲート電極として機能
する導電膜504によってチャネルを誘起させるための電界を効果的に酸化物半導体膜5
08に印加することができるため、トランジスタ570の電流駆動能力が向上し、高いオ
ン電流特性を得ることが可能となる。また、オン電流を高くすることが可能であるため、
トランジスタ570を微細化することが可能となる。また、トランジスタ570は、ゲー
ト電極として機能する導電膜504及び第2のゲート電極として機能する導電膜520b
によって囲まれた構造を有するため、トランジスタ570の機械的強度を高めることがで
きる。
なお、トランジスタ570のその他の構成については、先に示すトランジスタ500と
同様であり、同様の効果を奏する。
また、本実施の形態に係るトランジスタは、上記の構造のそれぞれを自由に組み合わせ
ることが可能である。例えば、図14(A)(B)に示すトランジスタ500を表示装置
の画素のトランジスタに用い、図16(A)(B)に示すトランジスタ570を表示装置
のゲートドライバのトランジスタに用いることができる。
<半導体装置の作製方法1>
次に、本発明の一態様の半導体装置であるトランジスタ500の作製方法について、図
10(A)(B)(C)乃至図14(A)を用いて詳細に説明する。なお、図10(A)
(B)(C)乃至図14(A)は、半導体装置の作製方法を説明する断面図である。
まず、基板502上に導電膜を形成し、該導電膜をリソグラフィ工程及びエッチング工
程を行い加工して、ゲート電極として機能する導電膜504を形成する。次に、導電膜5
04上にゲート絶縁膜として機能する絶縁膜506、507を形成する(図10(A)参
照)。
本実施の形態では、基板502としてガラス基板を用い、ゲート電極として機能する導
電膜504として厚さ100nmのタングステン膜をスパッタリング法により形成する。
また、絶縁膜506として厚さ400nmの窒化シリコン膜をPECVD法により形成し
、絶縁膜507として厚さ50nmの酸化窒化シリコン膜をPECVD法により形成する
なお、絶縁膜506としては、窒化シリコン膜の積層構造とすることができる。具体的
には、絶縁膜506を、第1の窒化シリコン膜と、第2の窒化シリコン膜と、第3の窒化
シリコン膜との3層積層構造とすることができる。該3層積層構造の一例としては、以下
のように形成することができる。
第1の窒化シリコン膜としては、例えば、流量200sccmのシラン、流量2000
sccmの窒素、及び流量100sccmのアンモニアガスを原料ガスとしてPECVD
装置の反応室に供給し、反応室内の圧力を100Paに制御し、27.12MHzの高周
波電源を用いて2000Wの電力を供給して、厚さが50nmとなるように形成すればよ
い。
第2の窒化シリコン膜としては、流量200sccmのシラン、流量2000sccm
の窒素、及び流量2000sccmのアンモニアガスを原料ガスとしてPECVD装置の
反応室に供給し、反応室内の圧力を100Paに制御し、27.12MHzの高周波電源
を用いて2000Wの電力を供給して、厚さが300nmとなるように形成すればよい。
第3の窒化シリコン膜としては、流量200sccmのシラン、及び流量5000sc
cmの窒素を原料ガスとしてPECVD装置の反応室に供給し、反応室内の圧力を100
Paに制御し、27.12MHzの高周波電源を用いて2000Wの電力を供給して、厚
さが50nmとなるように形成すればよい。
なお、上記第1の窒化シリコン膜、第2の窒化シリコン膜、及び第3の窒化シリコン膜
形成時の基板温度は350℃以下とすることができる。
絶縁膜506を、窒化シリコン膜の3層の積層構造とすることで、例えば、導電膜50
4に銅(Cu)を含む導電膜を用いる場合において、以下の効果を奏する。
第1の窒化シリコン膜は、導電膜504からの銅(Cu)元素の拡散を抑制することが
できる。第2の窒化シリコン膜は、水素を放出する機能を有し、ゲート絶縁膜として機能
する絶縁膜の耐圧を向上させることができる。第3の窒化シリコン膜は、第3の窒化シリ
コン膜からの水素放出が少なく、且つ第2の窒化シリコン膜からの放出される水素の拡散
を抑制することができる。
絶縁膜507としては、後に形成される酸化物半導体膜508(より具体的には、第1
の酸化物半導体膜508a)との界面特性を向上させるため、酸素を含む絶縁膜で形成さ
れると好ましい。
次に、絶縁膜507上に、酸化物半導体膜509を第1の温度で成膜する。なお、酸化
物半導体膜509としては、第1の酸化物半導体膜509aを成膜し、引き続いて第2の
酸化物半導体膜509bを成膜する(図10(B)参照)。
酸化物半導体膜509を成膜する第1の温度としては、室温以上340℃未満、好まし
くは室温以上300℃以下、より好ましくは100℃以上250℃以下、さらに好ましく
は100℃以上200℃以下である。酸化物半導体膜509を加熱して成膜することで、
酸化物半導体膜509の結晶性を高めることができる。一方で、基板502として、大型
のガラス基板(例えば、第6世代乃至第10世代)を用いる場合、第1の温度を150℃
以上340℃未満とした場合、基板502が歪む場合がある。よって、大型のガラス基板
を用いる場合においては、第1の温度を100℃以上150℃未満とすることで、ガラス
基板の歪みを抑制することができる。
なお、第1の酸化物半導体膜509aと、第2の酸化物半導体膜509bの成膜時の基
板温度は、同じでも異なっていてもよい。ただし、第1の酸化物半導体膜509aと、第
2の酸化物半導体膜509bとの、基板温度を同じとすることで、製造コストを低減する
ことができるため好適である。
本実施の形態では、In-Ga-Zn金属酸化物ターゲット(In:Ga:Zn=4:
2:4.1[原子数比])を用いて、スパッタリング法により第1の酸化物半導体膜50
9aを成膜し、その後真空中で連続して、In-Ga-Zn金属酸化物ターゲット(In
:Ga:Zn=1:1:1.2[原子数比])を用いて、スパッタリング法により第2の
酸化物半導体膜509bを成膜する。また、第1の酸化物半導体膜509a及び第2の酸
化物半導体膜509bの成膜時の基板温度を170℃とする。
なお、スパッタリング法で酸化物半導体膜509を成膜する場合、スパッタリングガス
は、希ガス(代表的にはアルゴン)、酸素、希ガス及び酸素の混合ガスを適宜用いる。な
お、混合ガスの場合、希ガスに対して酸素のガス比を高めることが好ましい。また、スパ
ッタリングガスの高純度化も必要である。例えば、スパッタリングガスとして用いる酸素
ガスやアルゴンガスは、露点が-40℃以下、好ましくは-80℃以下、より好ましくは
-100℃以下、より好ましくは-120℃以下にまで高純度化したガスを用いることで
酸化物半導体膜509に水分等が取り込まれることを可能な限り防ぐことができる。
また、スパッタリング法で酸化物半導体膜509を成膜する場合、スパッタリング装置
におけるチャンバーは、酸化物半導体膜509にとって不純物となる水等を可能な限り除
去すべくクライオポンプのような吸着式の真空排気ポンプを用いて高真空(5×10-7
Pa以上1×10-4Pa以下程度まで)排気することが好ましい。または、ターボ分子
ポンプとコールドトラップを組み合わせて排気系からチャンバー内に気体、特に炭素また
は水素を含む気体が逆流しないようにしておくことが好ましい。
引き続いて、酸化物半導体膜509を加工し、島状の酸化物半導体膜508を形成する
。なお、第1の酸化物半導体膜509aは島状の第1の酸化物半導体膜508aに、第2
の酸化物半導体膜509bは島状の第2の酸化物半導体膜508bとなる(図10(C)
参照)。
引き続いて、上記第1の温度よりも高い温度で行う工程をすることなしに、絶縁膜50
7及び酸化物半導体膜508上にソース電極及びドレイン電極となる、導電膜512をス
パッタリング法によって形成する(図11(A)参照)。
本実施の形態では、導電膜512として、厚さ50nmのタングステン膜と、厚さ40
0nmのアルミニウム膜とが順に積層された積層膜をスパッタリング法により成膜する。
なお、本実施の形態においては、導電膜512の2層の積層構造としたが、これに限定さ
れない。例えば、導電膜512として、厚さ50nmのタングステン膜と、厚さ400n
mのアルミニウム膜と、厚さ100nmのチタン膜とが順に積層された3層の積層構造と
してもよい。
引き続いて、導電膜512上の所望の領域にマスク536a、536bを形成する(図
11(B)参照)。
本実施の形態においては、感光性の樹脂膜を導電膜512上に塗布し、該感光性の樹脂
膜をリソグラフィ工程によりパターニングすることでマスク536a、536bを形成す
る。
引き続いて、導電膜512、及びマスク536a、536b上からエッチャント538
を用いて、導電膜512を加工することで、それぞれ互いに分離された導電膜512a、
512bを形成する(図11(C)参照)。
なお、本実施の形態においては、ドライエッチング装置を用い、導電膜512を加工す
る。ただし、導電膜512の形成方法としては、これに限定されず、例えば、エッチャン
ト538に薬液を用いることで、ウエットエッチング装置を用いて、導電膜512、及び
第2の酸化物半導体膜508bを加工してもよい。なお、ウエットエッチング装置を用い
て、導電膜512を加工するよりも、ドライエッチング装置を用いて導電膜512を加工
した方が、より微細なパターンを形成することができる。一方で、ドライエッチング装置
を用いて、導電膜512を加工するよりも、ウエットエッチング装置を用いて導電膜51
2を加工した方が、製造コストを低減することができる。
引き続いて、第2の酸化物半導体膜508b、導電膜512a、512b、及びマスク
536a、536b上から、エッチャント539を用いて、第2の酸化物半導体膜508
bの表面を洗浄する(図12(A)参照)。
上述の洗浄方法としては、例えば、リン酸等の薬液を用いた洗浄が挙げられる。リン酸
等の薬液を用いて洗浄を行うことで、第2の酸化物半導体膜508bの表面に付着した不
純物(例えば、導電膜512a、512bに含まれる元素等)を除去することができる。
なお、該洗浄を必ずしも行う必要はなく、場合によっては、洗浄を行わなくてもよい。
また、導電膜512a、512bの形成時、及び/または上記洗浄工程において、第2
の酸化物半導体膜508bの導電膜512a、512bから露出した領域は、第1の酸化
物半導体膜508aよりも薄くなる場合がある。
なお、導電膜512a、512bの形成時、及び/または上記洗浄工程において、第2
の酸化物半導体膜508bの導電膜512a、512bから露出した領域が薄くならない
場合もある。この場合の一例を図15(A)(B)に示す。図15(A)(B)は、半導
体装置の一例を示す断面図である。図15(A)は、図14(B)に示すトランジスタ5
00の第2の酸化物半導体膜508bが薄くならない場合の一例である。また、図15(
B)に示すように、第2の酸化物半導体膜508bの膜厚を、予め第1の酸化物半導体膜
508aよりも薄く形成し、導電膜512a、512bから露出した領域の膜厚を、図1
4(B)に示すトランジスタ500と同等の膜厚としてもよい。また、図15(C)に示
すように、第2の酸化物半導体膜508bの膜厚を、予め第1の酸化物半導体膜508a
よりも薄く形成し、さらに第2の酸化物半導体膜508b及び絶縁膜507上に絶縁膜5
19を形成してもよい。この場合、絶縁膜519には第2の酸化物半導体膜508bと導
電膜512a及び導電膜512bとが接するための開口を形成する。絶縁膜519は、絶
縁膜514と同様の材料及び形成方法によって形成できる。
次に、マスク536a、536bを除去することで、第2の酸化物半導体膜508b上
のソース電極として機能する導電膜512aと、第2の酸化物半導体膜508上のドレイ
ン電極として機能する導電膜512bと、が形成される。また、酸化物半導体膜508は
、第1の酸化物半導体膜508aと、第2の酸化物半導体膜508bとの積層構造となる
(図12(B)参照)。
引き続いて、酸化物半導体膜508、及び導電膜512a、512b上に第1の保護絶
縁膜として機能する絶縁膜514と、第2の保護絶縁膜として機能する絶縁膜516と、
を成膜した後、第1のバリア膜531を成膜する(図12(C)参照)。
なお、絶縁膜514を形成した後、大気に曝すことなく、連続的に絶縁膜516を形成
することが好ましい。絶縁膜514を形成後、大気開放せず、原料ガスの流量、圧力、高
周波電力及び基板温度の一以上を調整して、絶縁膜516を連続的に形成することで、絶
縁膜514と絶縁膜516の界面において大気成分由来の不純物濃度を低減することがで
きるとともに、絶縁膜514、516に含まれる酸素を酸化物半導体膜508に移動させ
ることが可能となり、酸化物半導体膜508の酸素欠損量を低減することが可能となる。
例えば、絶縁膜514として、PECVD法を用いて、酸化窒化シリコン膜を形成する
ことができる。この場合、原料ガスとしては、シリコンを含む堆積性気体及び酸化性気体
を用いることが好ましい。シリコンを含む堆積性気体の代表例としては、シラン、ジシラ
ン、トリシラン、フッ化シラン等がある。酸化性気体としては、一酸化二窒素、二酸化窒
素等がある。また、上記の堆積性気体の流量に対する酸化性気体の流量を20倍より大き
く100倍未満、好ましくは40倍以上80倍以下とし、処理室内の圧力を100Pa未
満、好ましくは50Pa以下とするPECVD法を用いることで、絶縁膜514が、窒素
を含み、且つ欠陥量の少ない絶縁膜となる。
本実施の形態においては、絶縁膜514として、基板502を保持する温度を220℃
とし、流量50sccmのシラン及び流量2000sccmの一酸化二窒素を原料ガスと
し、処理室内の圧力を20Paとし、平行平板電極に供給する高周波電力を13.56M
Hz、100W(電力密度としては1.6×10-2W/cm)とするPECVD法を
用いて、酸化窒化シリコン膜を形成する。
絶縁膜516としては、PECVD装置の真空排気された処理室内に載置された基板を
180℃以上350℃以下に保持し、処理室に原料ガスを導入して処理室内における圧力
を100Pa以上250Pa以下、さらに好ましくは100Pa以上200Pa以下とし
、処理室内に設けられる電極に0.17W/cm以上0.5W/cm以下、さらに好
ましくは0.25W/cm以上0.35W/cm以下の高周波電力を供給する条件に
より、酸化シリコン膜または酸化窒化シリコン膜を形成する。
絶縁膜516の成膜条件として、上記圧力の反応室において上記パワー密度の高周波電
力を供給することで、プラズマ中で原料ガスの分解効率が高まり、酸素ラジカルが増加し
、原料ガスの酸化が進むため、絶縁膜516中における酸素含有量が化学量論的組成より
も多くなる。一方、基板温度が、上記温度で形成された膜では、シリコンと酸素の結合力
が弱いため、後の工程の加熱処理により膜中の酸素の一部が脱離する。この結果、化学量
論的組成を満たす酸素よりも多くの酸素を含み、加熱により酸素の一部が脱離する酸化物
絶縁膜を形成することができる。
なお、絶縁膜516の形成工程において、絶縁膜514が酸化物半導体膜508の保護
膜となる。したがって、酸化物半導体膜508へのダメージを低減しつつ、パワー密度の
高い高周波電力を用いて絶縁膜516を形成することができる。
なお、絶縁膜516の成膜条件において、酸化性気体に対するシリコンを含む堆積性気
体の流量を増加することで、絶縁膜516の欠陥量を低減することが可能である。代表的
には、ESR測定により、シリコンのダングリングボンドに由来するg=2.001に現
れる信号のスピン密度が6×1017spins/cm未満、好ましくは3×1017
spins/cm以下、好ましくは1.5×1017spins/cm以下である欠
陥量の少ない酸化物絶縁膜を形成することができる。この結果トランジスタの信頼性を高
めることができる。
また、絶縁膜514、516を成膜した後(別言すると、絶縁膜516成膜後、且つ第
1のバリア膜531成膜前)に、加熱処理を行ってもよい。該加熱処理により、絶縁膜5
14、516に含まれる窒素酸化物を低減することができる。また、上記加熱処理により
、絶縁膜514、516に含まれる酸素の一部を酸化物半導体膜508に移動させ、酸化
物半導体膜508に含まれる酸素欠損量を低減することができる。
絶縁膜514、516への加熱処理の温度は、代表的には、400℃まで、好ましくは
375℃未満、さらに好ましくは、340℃以上360℃未満、さらに好ましくは、15
0℃以上350℃以下とする。加熱処理は、窒素、酸素、超乾燥空気(水の含有量が20
ppm以下、好ましくは1ppm以下、好ましくは10ppb以下の空気)、または希ガ
ス(アルゴン、ヘリウム等)の雰囲気下で行えばよい。なお、上記窒素、酸素、超乾燥空
気、または希ガスに水素、水等が含まれないことが好ましい。該加熱処理には、電気炉、
RTA装置等を用いることができる。
第1のバリア膜531は、酸素と、金属(インジウム、亜鉛、チタン、アルミニウム、
タングステン、タンタル、モリブデン、ハフニウム、またはイットリウムの中から選ばれ
る少なくとも1以上)と、を有する。第1のバリア膜531としては、インジウムスズ酸
化物(ITO:Indium Tin Oxideともいう)、インジウムスズシリコン
酸化物(以下ITSOともいう)または酸化インジウムであると、凹凸に対する被覆性が
良好であるため好ましい。
また、第1のバリア膜531としては、スパッタリング法を用いて形成することができ
る。第1のバリア膜531が薄い場合、絶縁膜516から外部に放出されうる酸素を抑制
するのが困難になる場合がある。一方で、第1のバリア膜531が厚い場合、絶縁膜51
6中に好適に酸素を添加できない場合がある。したがって、第1のバリア膜531の厚さ
としては、好ましくは1nm以上20nm以下、より好ましくは2nm以上10nm以下
とする。本実施の形態では、第1のバリア膜531として、厚さ5nmのITSOを成膜
する。
引き続いて、第1のバリア膜531を介して、酸素540を第2の保護絶縁膜として機
能する、絶縁膜516に添加する。なお、図中において、絶縁膜516中に添加される酸
素を酸素540aと模式的に表している。(図13(A)参照)。また、酸素540は絶
縁膜514に添加される場合もある。
第1のバリア膜531を介して絶縁膜516に酸素540を添加する方法としては、イ
オンドーピング法、イオン注入法、プラズマ処理法等がある。また、酸素540としては
、過剰酸素または酸素ラジカル等が挙げられる。また、酸素540を添加する際に、基板
側にバイアスを印加することで効果的に酸素540を絶縁膜516に添加することができ
る。上記バイアスとしては、例えば、電力密度を1W/cm以上5W/cm以下とす
ればよい。絶縁膜516上に第1のバリア膜531を設けて酸素を添加することで、第1
のバリア膜531が絶縁膜516から酸素が脱離することを抑制する保護膜として機能す
る。このため、絶縁膜516により多くの酸素を添加することができる。
次に、第1のバリア膜531または第1のバリア膜531の一部、及び第2の保護絶縁
膜として機能する絶縁膜516の一部を、エッチャント542によって除去する(図13
(B)参照)。
第1のバリア膜531、及び第2の保護絶縁膜として機能する絶縁膜516の一部の除
去方法としては、ドライエッチング法、ウエットエッチング法、またはドライエッチング
法とウエットエッチング法を組み合わせる方法等が挙げられる。なお、ドライエッチング
法の場合には、エッチャント542は、エッチングガスであり、ウエットエッチング法の
場合には、エッチャント542は、薬液である。本実施の形態においては、ウエットエッ
チング法を用いて、第1のバリア膜531を除去する。第1のバリア膜531の除去方法
として、ウエットエッチング法を用いる方が、製造コストを抑制できるため好適である。
引き続いて、絶縁膜516上に第2のバリア膜として機能する、絶縁膜518を成膜す
る(図14(A)参照)。
絶縁膜518をPECVD法で成膜する場合、基板温度は400℃まで、好ましくは3
75℃未満、より好ましくは340℃以上360℃以下である。絶縁膜518を成膜する
場合の基板温度を上述の範囲にすることで、上述の過剰酸素または上述の酸素ラジカルを
酸化物半導体膜508に拡散させることができる。また、絶縁膜518を成膜する場合の
基板温度を上述の範囲にすることで、緻密な膜を形成できるため好ましい。
例えば、絶縁膜518としてPECVD法により窒化シリコン膜を形成する場合、シリ
コンを含む堆積性気体、窒素、及びアンモニアを原料ガスとして用いることが好ましい。
窒素と比較して少量のアンモニアを用いることで、プラズマ中でアンモニアが解離し、活
性種が発生する。該活性種が、シリコンを含む堆積性気体に含まれるシリコン及び水素の
結合、及び窒素の三重結合を切断する。この結果、シリコン及び窒素の結合が促進され、
シリコン及び水素の結合が少なく、欠陥が少なく、緻密な窒化シリコン膜を形成すること
ができる。一方、窒素に対するアンモニアの量が多いと、シリコンを含む堆積性気体及び
窒素の分解が進まず、シリコン及び水素結合が残存してしまい、欠陥が増大した、且つ粗
な窒化シリコン膜が形成されてしまう。これらのため、原料ガスにおいて、アンモニアに
対する窒素の流量比を5倍以上50倍以下、10倍以上50倍以下とすることが好ましい
本実施の形態においては、絶縁膜518として、PECVD装置を用いて、シラン、窒
素、及びアンモニアを原料ガスとして用いて、厚さ50nmの窒化シリコン膜を形成する
。流量は、シランが50sccm、窒素が5000sccmであり、アンモニアが100
sccmである。処理室の圧力を100Pa、基板温度を350℃とし、27.12MH
zの高周波電源を用いて1000Wの高周波電力を平行平板電極に供給する。PECVD
装置は電極面積が6000cmである平行平板型のPECVD装置であり、供給した電
力を単位面積あたりの電力(電力密度)に換算すると1.7×10-1W/cmである
また、第2のバリア膜として機能する、絶縁膜518の形成後に加熱処理を行ってもよ
い。絶縁膜518の形成後の加熱処理によって、絶縁膜516に含まれる過剰酸素、また
は酸素ラジカルを酸化物半導体膜508中に拡散させ、酸化物半導体膜508中の酸素欠
損を補填することができる。あるいは、絶縁膜518を加熱成膜とすることで、絶縁膜5
16に含まれる過剰酸素、または酸素ラジカルを酸化物半導体膜508中に拡散させ、酸
化物半導体膜508中の酸素欠損を補填することができる。
以上の工程で図14(B)に示すトランジスタ500を形成することができる。
<半導体装置の作製方法2>
次に、図10(A)(B)(C)乃至図14(A)に示すトランジスタ500の作製方
法と、異なる作製方法について、以下説明する。
まず、<半導体装置の作製方法1>と同様に、図10(A)(B)(C)、図11(A
)(B)(C)、及び図12(A)(B)(C)に示す工程まで行う。その後、図13(
A)(B)、及び図14(A)に示す工程を行わない。すなわち、図12(C)に示す構
造にて、図14(B)(C)に示すトランジスタ500と同様の機能を有する。
この場合、第1のバリア膜531としては、金属酸化膜を用い、当該金属酸化膜として
、酸化アルミニウム、酸化ハフニウム、または酸化イットリウムを成膜すると好ましい。
また、第1のバリア膜531として、酸化アルミニウム、酸化ハフニウム、または酸化
イットリウムをスパッタリング法にて成膜する場合、スパッタリングガスとして、少なく
とも酸素を含むと好ましい。第1のバリア膜531形成時において、スパッタリングガス
に酸素を用いることで、当該酸素がプラズマ中で酸素ラジカルとなり、当該酸素または当
該酸素ラジカルのいずれか一方または双方が、絶縁膜516中に添加される場合がある。
よって、図13(A)に示す酸素540を添加する工程を行わなくても良い。別言すると
、第1のバリア膜531の成膜時において、酸素添加処理と、第1のバリア膜531の成
膜を同時に行うことが可能となる。なお、第1のバリア膜531は、第1のバリア膜の成
膜時(特に成膜初期)においては、酸素を添加する機能を有するが、第1のバリア膜53
1の形成後においては、酸素をブロックする機能を有する。
また、第1のバリア膜531として、例えば、酸化アルミニウムをスパッタリング法に
て成膜する場合、絶縁膜516と、第1のバリア膜531との界面近傍に混合層を形成す
る場合がある。絶縁膜516が酸化窒化シリコン膜の場合、該混合層としてAlSi
が形成されうる。
また、第1のバリア膜531として、酸化アルミニウム、酸化ハフニウム、または酸化
イットリウムを用いる場合、酸化アルミニウム、酸化ハフニウム、及び酸化イットリウム
は、高い絶縁性を有し、且つ高い酸素バリア性を有する。よって、図13(B)に示す第
1のバリア膜531を除去する工程、及び図14(A)に示す絶縁膜518を成膜する工
程を行わなくてもよい。よって、第1のバリア膜531は、絶縁膜518と同様の機能を
有する。
なお、第1のバリア膜531の成膜時の基板温度を400℃まで、好ましくは375℃
未満、より好ましくは340℃以上360℃以下で加熱成膜とすることで、絶縁膜516
中に添加された過剰酸素または酸素ラジカルを酸化物半導体膜508中に拡散させること
ができる。または、第1のバリア膜531を成膜した後に、400℃まで、好ましくは3
75℃未満、より好ましくは340℃以上360℃以下で加熱処理を行うと、絶縁膜51
6中に添加された過剰酸素または酸素ラジカルを酸化物半導体膜508中に拡散させるこ
とができる。
このように、第1のバリア膜531として、酸化アルミニウム、酸化ハフニウム、また
は酸化イットリウムを用いることで、半導体装置の製造工程を短くすることが可能となり
、製造コストを抑制することができる。
<半導体装置の作製方法3>
次に、本発明の一態様であるトランジスタ570の作製方法について、図17(A)(
B)(C)を用いて詳細に説明する。なお、図17(A)(B)(C)は、半導体装置の
作製方法を説明する断面図である。
まず、先に示すトランジスタ500の作製方法と同様の工程(図10(A)乃至図14
(A)に示す工程まで)を行う。
次に、絶縁膜518上にリソグラフィ工程によりマスクを形成し、絶縁膜514、51
6、518の所望の領域に開口部542cを形成する。また、絶縁膜518上にリソグラ
フィ工程によりマスクを形成し、絶縁膜506、507、514、516、518の所望
の領域に開口部542a、542bを形成する。なお、開口部542cは、導電膜512
bに達するように形成される。また、開口部542a、542bは、それぞれ導電膜50
4に達するように形成される(図17(A)参照)。
なお、開口部542a、542bと開口部542cは、同じ工程で形成してもよく、異
なる工程で形成してもよい。開口部542a、542bと開口部542cを同じ工程で形
成する場合、例えば、グレートーンマスクまたはハーフトーンマスクを用いて形成するこ
とができる。また、開口部542a、542bを複数回に分けて形成してもよい。例えば
、絶縁膜506、507を加工し、その後、絶縁膜514、516、518を加工する。
次に、開口部542a、542b、542cを覆うように絶縁膜518上に導電膜52
0を形成する(図17(B)参照)。
導電膜520としては、例えば、インジウム(In)、亜鉛(Zn)、錫(Sn)の中
から選ばれた一種を含む材料を用いることができる。特に、導電膜520としては、酸化
タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、
酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウムスズ酸化物、インジウ
ムスズ酸化物(ITO)、インジウム亜鉛酸化物、インジウムスズシリコン酸化物(IT
SO)などの透光性を有する導電性材料を用いることができる。また、導電膜520とし
ては、例えば、スパッタリング法を用いて形成することができる。本実施の形態において
は、膜厚110nmのITSOをスパッタリング法で形成する。
次に、導電膜520上にリソグラフィ工程によりマスクを形成し、導電膜520を所望
の形状に加工することで、導電膜520a、520bを形成する(図17(C)参照)。
導電膜520a、520bの形成方法については、ドライエッチング法、ウエットエッ
チング法、またはドライエッチング法とウエットエッチング法を組み合わせる方法等が挙
げられる。本実施の形態においては、ウエットエッチング法を用いて、導電膜520を導
電膜520a、520bへと加工する。
以上の工程で図16(A)(B)に示すトランジスタ570を作製することができる。
以上、本実施の形態で示す構成、方法は、他の実施の形態で示す構成、方法と適宜組み
合わせて用いることができる。
(実施の形態3)
本実施の形態では、本発明の一態様の半導体装置に含まれる酸化物半導体の構造につい
て、詳細に説明を行う。
<酸化物半導体の構造>
酸化物半導体は、単結晶酸化物半導体と、それ以外の非単結晶酸化物半導体とに分けら
れる。非単結晶酸化物半導体としては、CAAC-OS(C Axis Aligned
Crystalline Oxide Semiconductor)、多結晶酸化物
半導体、nc-OS(nanocrystalline Oxide Semicond
uctor)、擬似非晶質酸化物半導体(a-like OS:amorphous l
ike Oxide Semiconductor)、非晶質酸化物半導体などがある。
また別の観点では、酸化物半導体は、非晶質酸化物半導体と、それ以外の結晶性酸化物
半導体とに分けられる。結晶性酸化物半導体としては、単結晶酸化物半導体、CAAC-
OS、多結晶酸化物半導体、nc-OSなどがある。
非晶質構造の定義としては、一般に、準安定状態で固定化していないこと、等方的であ
って不均質構造を持たないことなどが知られている。また、結合角度が柔軟であり、短距
離秩序性は有するが、長距離秩序性を有さない構造と言い換えることもできる。
逆の見方をすると、本質的に安定な酸化物半導体の場合、完全な非晶質(comple
tely amorphous)酸化物半導体と呼ぶことはできない。また、等方的でな
い(例えば、微小な領域において周期構造を有する)酸化物半導体を、完全な非晶質酸化
物半導体と呼ぶことはできない。ただし、a-like OSは、微小な領域において周
期構造を有するものの、鬆(ボイドともいう。)を有し、不安定な構造である。そのため
、物性的には非晶質酸化物半導体に近いといえる。
<CAAC-OS>
まずは、CAAC-OSについて説明する。
CAAC-OSは、c軸配向した複数の結晶部(ペレットともいう。)を有する酸化物
半導体の一つである。
透過型電子顕微鏡(TEM:Transmission Electron Micr
oscope)によって、CAAC-OSの明視野像と回折パターンとの複合解析像(高
分解能TEM像ともいう。)を観察すると、複数のペレットを確認することができる。一
方、高分解能TEM像ではペレット同士の境界、即ち結晶粒界(グレインバウンダリーと
もいう。)を明確に確認することができない。そのため、CAAC-OSは、結晶粒界に
起因する電子移動度の低下が起こりにくいといえる。
以下では、TEMによって観察したCAAC-OSについて説明する。図19(A)に
、試料面と略平行な方向から観察したCAAC-OSの断面の高分解能TEM像を示す。
高分解能TEM像の観察には、球面収差補正(Spherical Aberratio
n Corrector)機能を用いた。球面収差補正機能を用いた高分解能TEM像を
、特にCs補正高分解能TEM像と呼ぶ。Cs補正高分解能TEM像の取得は、例えば、
日本電子株式会社製原子分解能分析電子顕微鏡JEM-ARM200Fなどによって行う
ことができる。
図19(A)の領域(1)を拡大したCs補正高分解能TEM像を図19(B)に示す
。図19(B)より、ペレットにおいて、金属原子が層状に配列していることを確認でき
る。金属原子の各層の配列は、CAAC-OSの膜を形成する面(被形成面ともいう。)
または上面の凹凸を反映しており、CAAC-OSの被形成面または上面と平行となる。
図19(B)に示すように、CAAC-OSは特徴的な原子配列を有する。図19(C
)は、特徴的な原子配列を、補助線で示したものである。図19(B)および図19(C
)より、ペレット一つの大きさは1nm以上のものや、3nm以上のものがあり、ペレッ
トとペレットとの傾きにより生じる隙間の大きさは0.8nm程度であることがわかる。
したがって、ペレットを、ナノ結晶(nc:nanocrystal)と呼ぶこともでき
る。また、CAAC-OSを、CANC(C-Axis Aligned nanocr
ystals)を有する酸化物半導体と呼ぶこともできる。
ここで、Cs補正高分解能TEM像をもとに、基板5120上のCAAC-OSのペレ
ット5100の配置を模式的に示すと、レンガまたはブロックが積み重なったような構造
となる(図19(D)参照。)。図19(C)で観察されたペレットとペレットとの間で
傾きが生じている箇所は、図19(D)に示す領域5161に相当する。
また、図20(A)に、試料面と略垂直な方向から観察したCAAC-OSの平面のC
s補正高分解能TEM像を示す。図20(A)の領域(1)、領域(2)および領域(3
)を拡大したCs補正高分解能TEM像を、それぞれ図20(B)、図20(C)および
図20(D)に示す。図20(B)、図20(C)および図20(D)より、ペレットは
、金属原子が三角形状、四角形状または六角形状に配列していることを確認できる。しか
しながら、異なるペレット間で、金属原子の配列に規則性は見られない。
次に、X線回折(XRD:X-Ray Diffraction)によって解析したC
AAC-OSについて説明する。例えば、InGaZnOの結晶を有するCAAC-O
Sに対し、out-of-plane法による構造解析を行うと、図21(A)に示すよ
うに回折角(2θ)が31°近傍にピークが現れる場合がある。このピークは、InGa
ZnOの結晶の(009)面に帰属されることから、CAAC-OSの結晶がc軸配向
性を有し、c軸が被形成面または上面に略垂直な方向を向いていることが確認できる。
なお、CAAC-OSのout-of-plane法による構造解析では、2θが31
°近傍のピークの他に、2θが36°近傍にもピークが現れる場合がある。2θが36°
近傍のピークは、CAAC-OS中の一部に、c軸配向性を有さない結晶が含まれること
を示している。より好ましいCAAC-OSは、out-of-plane法による構造
解析では、2θが31°近傍にピークを示し、2θが36°近傍にピークを示さない。
一方、CAAC-OSに対し、c軸に略垂直な方向からX線を入射させるin-pla
ne法による構造解析を行うと、2θが56°近傍にピークが現れる。このピークは、I
nGaZnOの結晶の(110)面に帰属される。CAAC-OSの場合は、2θを5
6°近傍に固定し、試料面の法線ベクトルを軸(φ軸)として試料を回転させながら分析
(φスキャン)を行っても、図21(B)に示すように明瞭なピークは現れない。これに
対し、InGaZnOの単結晶酸化物半導体であれば、2θを56°近傍に固定してφ
スキャンした場合、図21(C)に示すように(110)面と等価な結晶面に帰属される
ピークが6本観察される。したがって、XRDを用いた構造解析から、CAAC-OSは
、a軸およびb軸の配向が不規則であることが確認できる。
次に、電子回折によって解析したCAAC-OSについて説明する。例えば、InGa
ZnOの結晶を有するCAAC-OSに対し、試料面に平行にプローブ径が300nm
の電子線を入射させると、図22(A)に示すような回折パターン(制限視野透過電子回
折パターンともいう。)が現れる場合がある。この回折パターンには、InGaZnO
の結晶の(009)面に起因するスポットが含まれる。したがって、電子回折によっても
、CAAC-OSに含まれるペレットがc軸配向性を有し、c軸が被形成面または上面に
略垂直な方向を向いていることがわかる。一方、同じ試料に対し、試料面に垂直にプロー
ブ径が300nmの電子線を入射させたときの回折パターンを図22(B)に示す。図2
2(B)より、リング状の回折パターンが確認される。したがって、電子回折によっても
、CAAC-OSに含まれるペレットのa軸およびb軸は配向性を有さないことがわかる
。なお、図22(B)における第1リングは、InGaZnOの結晶の(010)面お
よび(100)面などに起因すると考えられる。また、図22(B)における第2リング
は(110)面などに起因すると考えられる。
上述したように、CAAC-OSは結晶性の高い酸化物半導体である。酸化物半導体の
結晶性は不純物の混入や欠陥の生成などによって低下する場合があるため、逆の見方をす
るとCAAC-OSは不純物や欠陥(酸素欠損など)の少ない酸化物半導体ともいえる。
なお、不純物は、酸化物半導体の主成分以外の元素で、水素、炭素、シリコン、遷移金
属元素などがある。例えば、シリコンなどの、酸化物半導体を構成する金属元素よりも酸
素との結合力の強い元素は、酸化物半導体から酸素を奪うことで酸化物半導体の原子配列
を乱し、結晶性を低下させる要因となる。また、鉄やニッケルなどの重金属、アルゴン、
二酸化炭素などは、原子半径(または分子半径)が大きいため、酸化物半導体の原子配列
を乱し、結晶性を低下させる要因となる。
酸化物半導体が不純物や欠陥を有する場合、光や熱などによって特性が変動する場合が
ある。例えば、酸化物半導体に含まれる不純物は、キャリアトラップとなる場合や、キャ
リア発生源となる場合がある。また、酸化物半導体中の酸素欠損は、キャリアトラップと
なる場合や、水素を捕獲することによってキャリア発生源となる場合がある。
不純物および酸素欠損の少ないCAAC-OSは、キャリア密度の低い酸化物半導体で
ある。そのような酸化物半導体を、高純度真性または実質的に高純度真性な酸化物半導体
と呼ぶ。CAAC-OSは、不純物濃度が低く、欠陥準位密度が低い。即ち、安定な特性
を有する酸化物半導体であるといえる。
<nc-OS>
次に、nc-OSについて説明する。
nc-OSは、高分解能TEM像において、結晶部を確認することのできる領域と、明
確な結晶部を確認することのできない領域と、を有する。nc-OSに含まれる結晶部は
、1nm以上10nm以下、または1nm以上の大きさであることが多い。なお、結晶部
の大きさが10nmより大きく100nm以下である酸化物半導体を微結晶酸化物半導体
と呼ぶことがある。nc-OSは、例えば、高分解能TEM像では、結晶粒界を明確に確
認できない場合がある。なお、ナノ結晶は、CAAC-OSにおけるペレットと起源を同
じくする可能性がある。そのため、以下ではnc-OSの結晶部をペレットと呼ぶ場合が
ある。
nc-OSは、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上
3nm以下の領域)において原子配列に周期性を有する。また、nc-OSは、異なるペ
レット間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。し
たがって、nc-OSは、分析方法によっては、a-like OSや非晶質酸化物半導
体と区別が付かない場合がある。例えば、nc-OSに対し、ペレットよりも大きい径の
X線を用いた場合、out-of-plane法による解析では、結晶面を示すピークは
検出されない。また、nc-OSに対し、ペレットよりも大きいプローブ径(例えば50
nm以上)の電子線を用いる電子回折を行うと、ハローパターンのような回折パターンが
観測される。一方、nc-OSに対し、ペレットの大きさと近いかペレットより小さいプ
ローブ径の電子線を用いるナノビーム電子回折を行うと、スポットが観測される。また、
nc-OSに対しナノビーム電子回折を行うと、円を描くように(リング状に)輝度の高
い領域が観測される場合がある。さらに、リング状の領域内に複数のスポットが観測され
る場合がある。
このように、ペレット(ナノ結晶)間では結晶方位が規則性を有さないことから、nc
-OSを、RANC(Random Aligned nanocrystals)を有
する酸化物半導体、またはNANC(Non-Aligned nanocrystal
s)を有する酸化物半導体と呼ぶこともできる。
nc-OSは、非晶質酸化物半導体よりも規則性の高い酸化物半導体である。そのため
、nc-OSは、a-like OSや非晶質酸化物半導体よりも欠陥準位密度が低くな
る。ただし、nc-OSは、異なるペレット間で結晶方位に規則性が見られない。そのた
め、nc-OSは、CAAC-OSと比べて欠陥準位密度が高くなる。
<a-like OS>
a-like OSは、nc-OSと非晶質酸化物半導体との間の構造を有する酸化物
半導体である。
a-like OSは、高分解能TEM像において鬆が観察される場合がある。また、
高分解能TEM像において、明確に結晶部を確認することのできる領域と、結晶部を確認
することのできない領域と、を有する。
鬆を有するため、a-like OSは、不安定な構造である。以下では、a-lik
e OSが、CAAC-OSおよびnc-OSと比べて不安定な構造であることを示すた
め、電子照射による構造の変化を示す。
電子照射を行う試料として、a-like OS(試料Aと表記する。)、nc-OS
(試料Bと表記する。)およびCAAC-OS(試料Cと表記する。)を準備する。いず
れの試料もIn-Ga-Zn酸化物である。
まず、各試料の高分解能断面TEM像を取得する。高分解能断面TEM像により、各試
料は、いずれも結晶部を有することがわかる。
なお、どの部分を一つの結晶部と見なすかの判定は、以下のように行えばよい。例えば
、InGaZnOの結晶の単位格子は、In-O層を3層有し、またGa-Zn-O層
を6層有する、計9層がc軸方向に層状に重なった構造を有することが知られている。こ
れらの近接する層同士の間隔は、(009)面の格子面間隔(d値ともいう。)と同程度
であり、結晶構造解析からその値は0.29nmと求められている。したがって、格子縞
の間隔が0.28nm以上0.30nm以下である箇所を、InGaZnOの結晶部と
見なすことができる。なお、格子縞は、InGaZnOの結晶のa-b面に対応する。
図23は、各試料の結晶部(22箇所から45箇所)の平均の大きさ(Average
crystal size)を調査した例である。ただし、上述した格子縞の長さを結
晶部の大きさとしている。図23より、a-like OSは、電子の累積照射量(Cu
mulative electron dose)に応じて結晶部が大きくなっていくこ
とがわかる。具体的には、図23中に(1)で示すように、TEMによる観察初期におい
ては1.2nm程度の大きさだった結晶部(初期核ともいう。)が、累積照射量が4.2
×10/nmにおいては2.6nm程度の大きさまで成長していることがわかる
。一方、nc-OSおよびCAAC-OSは、電子照射開始時から電子の累積照射量が4
.2×10/nmまでの範囲で、結晶部の大きさに変化が見られないことがわか
る。具体的には、図23中の(2)および(3)で示すように、電子の累積照射量によら
ず、nc-OSおよびCAAC-OSの結晶部の大きさは、それぞれ1.4nm程度およ
び2.1nm程度であることがわかる。
このように、a-like OSは、電子照射によって結晶部の成長が見られる場合が
ある。一方、nc-OSおよびCAAC-OSは、電子照射による結晶部の成長がほとん
ど見られないことがわかる。即ち、a-like OSは、nc-OSおよびCAAC-
OSと比べて、不安定な構造であることがわかる。
また、鬆を有するため、a-like OSは、nc-OSおよびCAAC-OSと比
べて密度の低い構造である。具体的には、a-like OSの密度は、同じ組成の単結
晶の密度の78.6%以上92.3%未満となる。また、nc-OSの密度およびCAA
C-OSの密度は、同じ組成の単結晶の密度の92.3%以上100%未満となる。単結
晶の密度の78%未満となる酸化物半導体は、成膜すること自体が困難である。
例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、
菱面体晶構造を有する単結晶InGaZnOの密度は6.357g/cmとなる。よ
って、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体におい
て、a-like OSの密度は5.0g/cm以上5.9g/cm未満となる。ま
た、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において
、nc-OSの密度およびCAAC-OSの密度は5.9g/cm以上6.3g/cm
未満となる。
なお、同じ組成の単結晶が存在しない場合がある。その場合、任意の割合で組成の異な
る単結晶を組み合わせることにより、所望の組成における単結晶に相当する密度を見積も
ることができる。所望の組成の単結晶に相当する密度は、組成の異なる単結晶を組み合わ
せる割合に対して、加重平均を用いて見積もればよい。ただし、密度は、可能な限り少な
い種類の単結晶を組み合わせて見積もることが好ましい。
以上のように、酸化物半導体は、様々な構造をとり、それぞれが様々な特性を有する。
なお、酸化物半導体は、例えば、非晶質酸化物半導体、a-like OS、nc-OS
、CAAC-OSのうち、二種以上を有する積層膜であってもよい。
(実施の形態4)
本実施の形態においては、先の実施の形態で例示したトランジスタを有する表示装置の
一例について、図24乃至図26を用いて以下説明を行う。
図24は、表示装置の一例を示す上面図である。図24に示す表示装置700は、第1
の基板701上に設けられた画素部702と、第1の基板701に設けられたソースドラ
イバ回路部704及びゲートドライバ回路部706と、画素部702、ソースドライバ回
路部704、及びゲートドライバ回路部706を囲むように配置されるシール材712と
、第1の基板701に対向するように設けられる第2の基板705と、を有する。なお、
第1の基板701と第2の基板705は、シール材712によって封止されている。すな
わち、画素部702、ソースドライバ回路部704、及びゲートドライバ回路部706は
、第1の基板701とシール材712と第2の基板705によって封止されている。なお
、図24には図示しないが、第1の基板701と第2の基板705の間には表示素子が設
けられる。
また、表示装置700は、第1の基板701上のシール材712によって囲まれている
領域とは異なる領域に、画素部702、ソースドライバ回路部704、及びゲートドライ
バ回路部706とそれぞれ電気的に接続されるFPC端子部708(FPC:Flexi
ble Printed Circuit)が設けられる。また、FPC端子部708に
は、FPC716が接続され、FPC716によって画素部702、ソースドライバ回路
部704、及びゲートドライバ回路部706に各種信号等が供給される。また、画素部7
02、ソースドライバ回路部704、ゲートドライバ回路部706、及びFPC端子部7
08には、配線710が各々接続されている。FPC716により供給される各種信号等
は、配線710を介して、画素部702、ソースドライバ回路部704、ゲートドライバ
回路部706、及びFPC端子部708に与えられる。
また、表示装置700にゲートドライバ回路部706を複数設けてもよい。また、表示
装置700としては、ソースドライバ回路部704、及びゲートドライバ回路部706を
画素部702と同じ第1の基板701に形成している例を示しているが、この構成に限定
されない。例えば、ゲートドライバ回路部706のみを第1の基板701に形成しても良
い、またはソースドライバ回路部704のみを第1の基板701に形成しても良い。この
場合、ソースドライバ回路またはゲートドライバ回路等が形成された基板(例えば、単結
晶半導体膜、多結晶半導体膜で形成された駆動回路基板)を、第1の基板701に実装す
る構成としても良い。なお、別途形成した駆動回路基板の接続方法は、特に限定されるも
のではなく、COG(Chip On Glass)方法、ワイヤボンディング方法など
を用いることができる。
また、表示装置700が有する画素部702、ソースドライバ回路部704及びゲート
ドライバ回路部706は、複数のトランジスタを有しており、実施の形態2で説明したト
ランジスタを適用することができる。
また、表示装置700は、様々な形態を用いること、または様々な表示素子を有するこ
とが出来る。表示素子は、例えば、液晶素子、LED(白色LED、赤色LED、緑色L
ED、青色LEDなど)などを含むEL(エレクトロルミネッセンス)素子(有機物及び
無機物を含むEL素子、有機EL素子、無機EL素子)、トランジスタ(電流に応じて発
光するトランジスタ)、電子放出素子、電気泳動素子、グレーティングライトバルブ(G
LV)やデジタルマイクロミラーデバイス(DMD)、DMS(デジタル・マイクロ・シ
ャッター)素子、MIRASOL(登録商標)ディスプレイ、IMOD(インターフェア
レンス・モジュレーション)素子、圧電セラミックディスプレイなどのMEMS(マイク
ロ・エレクトロ・メカニカル・システム)を用いた表示素子、エレクトロウェッティング
素子などが挙げられる。これらの他にも、電気的または磁気的作用により、コントラスト
、輝度、反射率、透過率などが変化する表示媒体を有していてもよい。また、表示素子と
して量子ドットを用いてもよい。液晶素子を用いた表示装置の一例としては、液晶ディス
プレイ(透過型液晶ディスプレイ、半透過型液晶ディスプレイ、反射型液晶ディスプレイ
、直視型液晶ディスプレイ、投射型液晶ディスプレイ)などがある。EL素子を用いた表
示装置の一例としては、ELディスプレイなどがある。電子放出素子を用いた表示装置の
一例としては、フィールドエミッションディスプレイ(FED)又はSED方式平面型デ
ィスプレイ(SED:Surface-conduction Electron-em
itter Display)などがある。量子ドットを用いた表示装置の一例としては
、量子ドットディスプレイなどがある。電子インク又は電気泳動素子を用いた表示装置の
一例としては、電子ペーパーなどがある。なお、半透過型液晶ディスプレイや反射型液晶
ディスプレイを実現する場合には、画素電極の一部、または、全部が、反射電極としての
機能を有するようにすればよい。例えば、画素電極の一部、または、全部が、アルミニウ
ム、銀、などを有するようにすればよい。さらに、その場合、反射電極の下に、SRAM
などの記憶回路を設けることも可能である。これにより、さらに、消費電力を低減するこ
とができる。
なお、表示装置700における表示方式は、プログレッシブ方式やインターレース方式
等を用いることができる。また、カラー表示する際に画素で制御する色要素としては、R
GB(Rは赤、Gは緑、Bは青を表す)の三色に限定されない。例えば、Rの画素とGの
画素とBの画素とW(白)の画素の四画素から構成されてもよい。または、ペンタイル配
列のように、RGBのうちの2色分で一つの色要素を構成し、色要素によって、異なる2
色を選択して構成してもよい。またはRGBに、イエロー、シアン、マゼンタ等を一色以
上追加してもよい。なお、色要素のドット毎にその表示領域の大きさが異なっていてもよ
い。ただし、開示する発明はカラー表示の表示装置に限定されるものではなく、モノクロ
表示の表示装置に適用することもできる。
また、バックライト(有機EL素子、無機EL素子、LED、蛍光灯など)に白色光(
W)を用いて表示装置をフルカラー表示させるために、着色層(カラーフィルタともいう
。)を用いてもよい。着色層は、例えば、レッド(R)、グリーン(G)、ブルー(B)
、イエロー(Y)などを適宜組み合わせて用いることができる。着色層を用いることで、
着色層を用いない場合と比べて色の再現性を高くすることができる。このとき、着色層を
有する領域と、着色層を有さない領域とを配置することによって、着色層を有さない領域
における白色光を直接表示に利用しても構わない。一部に着色層を有さない領域を配置す
ることで、明るい表示の際に、着色層による輝度の低下を少なくでき、消費電力を2割か
ら3割程度低減できる場合がある。ただし、有機EL素子や無機EL素子などの自発光素
子を用いてフルカラー表示する場合、R、G、B、Y、ホワイト(W)を、それぞれの発
光色を有する素子から発光させても構わない。自発光素子を用いることで、着色層を用い
た場合よりも、さらに消費電力を低減できる場合がある。
本実施の形態においては、表示素子としてVA(垂直配向)型の液晶素子を用いる表示
装置の構成について、図25及び図26を用いて説明する。VA型とは、表示装置の液晶
分子の配列を制御する方式の一種である。VA型の液晶表示装置は、電圧が印加されてい
ないときにパネル面に対して液晶分子が垂直方向を向くノーマリーブラック型の表示装置
である。本実施の形態に示す表示装置は、一の画素(ピクセル)をいくつかの領域(サブ
ピクセル)に分け、それぞれ別の方向に液晶分子を倒すように工夫されている。これをマ
ルチドメイン化あるいはマルチドメイン設計という。
図25は、図24に示す一点鎖線Q-Rにおける断面図である。図25に示す表示装置
700は、引き回し配線部711と、画素部702と、ソースドライバ回路部704と、
FPC端子部708と、を有する。また、引き回し配線部711は、配線710を有する
。また、画素部702は、トランジスタ750及び容量素子790を有する。また、ソー
スドライバ回路部704は、トランジスタ752を有する。
トランジスタ750及びトランジスタ752は、実施の形態2で示すトランジスタを用
いることができる。
本実施の形態で用いるトランジスタは、高純度化し、酸素欠損の形成を抑制した酸化物
半導体膜を有する。該トランジスタは、オフ状態における電流値(オフ電流値)を低くす
ることができる。よって、画像信号等の電気信号の保持時間を長くすることができ、電源
オン状態では書き込み間隔も長く設定できる。よって、リフレッシュ動作の頻度を少なく
することができるため、消費電力を抑制する効果を奏する。
また、本実施の形態で用いるトランジスタは、比較的高い電界効果移動度が得られるた
め、高速駆動が可能である。例えば、このような高速駆動が可能なトランジスタを液晶表
示装置に用いることで、画素部のスイッチングトランジスタと、駆動回路部に使用するド
ライバトランジスタを同一基板上に形成することができる。すなわち、別途駆動回路とし
て、シリコンウェハ等により形成された半導体装置を用いる必要がないため、半導体装置
の部品点数を削減することができる。また、画素部においても、高速駆動が可能なトラン
ジスタを用いることで、高画質な画像を提供することができる。
容量素子790は、一対の電極間に誘電体を有する構造である。より詳しくは、容量素
子790の一方の電極としては、トランジスタ750のゲート電極として機能する導電膜
と同一工程で形成された導電膜を用い、容量素子790の他方の電極としては、トランジ
スタ750のソース電極及びドレイン電極として機能する導電膜を用いる。また、一対の
電極間に挟持される誘電体としては、トランジスタ750のゲート絶縁膜として機能する
絶縁膜を用いる。
また、図25において、トランジスタ750、トランジスタ752、及び容量素子79
0上に、絶縁膜764、766、768、及び平坦化絶縁膜770が設けられている。
絶縁膜764、766、768としては、それぞれ実施の形態2に示す絶縁膜514、
516、518と、同様の材料及び作製方法により形成することができる。また、平坦化
絶縁膜770としては、ポリイミド樹脂、アクリル樹脂、ポリイミドアミド樹脂、ベンゾ
シクロブテン樹脂、ポリアミド樹脂、エポキシ樹脂等の耐熱性を有する有機材料を用いる
ことができる。なお、これらの材料で形成される絶縁膜を複数積層させることで、平坦化
絶縁膜770を形成してもよい。また、平坦化絶縁膜770を設けない構成としてもよい
また、配線710は、トランジスタ750、752のソース電極及びドレイン電極とし
て機能する導電膜と同じ工程で形成される。なお、配線710は、トランジスタ750、
752のソース電極及びドレイン電極と異なる工程で形成された導電膜、例えばゲート電
極として機能する導電膜としてもよい。配線710として、例えば、銅元素を含む材料を
用いた場合、配線抵抗に起因する信号遅延等が少なく、大画面での表示が可能となる。
また、FPC端子部708は、接続電極760、異方性導電膜780、及びFPC71
6を有する。なお、接続電極760は、トランジスタ750、752のソース電極及びド
レイン電極として機能する導電膜と同じ工程で形成される。また、接続電極760は、F
PC716が有する端子と異方性導電膜780を介して、電気的に接続される。
また、第1の基板701及び第2の基板705としては、例えばガラス基板を用いるこ
とができる。また、第1の基板701及び第2の基板705として、実施の形態2で示す
基板502と同様の材料を用いることができる。
第2の基板705側には、ブラックマトリクスとして機能する遮光膜738と、カラー
フィルタとして機能する着色層736と、遮光膜738及び着色層736に接する絶縁膜
734が設けられる。
また、第1の基板701と第2の基板705の間には、構造体778が設けられる。構
造体778は、絶縁膜を選択的にエッチングすることで得られる柱状のスペーサであり、
第1の基板701と第2の基板705の間の距離(セルギャップ)を制御するために設け
られる。なお、構造体778として、球状のスペーサを用いていても良い。
また、図26に示すように、構造体778の代わりに着色層736を複数積層したもの
をスペーサとして用いてもよい。図26に示す表示装置700は、一例としてレッドの着
色層736R、グリーンの着色層736G及びブルーの着色層736Bを有しており、遮
光膜738と重なる位置において着色層736R上に着色層736G及び着色層736B
が設けられている。このような構成とすることで、構造体778を形成する工程を省略す
ることができる。また、図26に示す表示装置700は、絶縁膜734を設けない構成と
している。なお、上記のスペーサとして、着色層736R、着色層736G及び着色層7
36Bのうちいずれか2つを積層したものを用いてもよい。
また、本実施の形態においては、構造体778を第1の基板701側に設ける構成につ
いて例示したが、これに限定されない。例えば、第2の基板705側に構造体778を設
ける構成、または第1の基板701及び第2の基板705双方に構造体778を設ける構
成としてもよい。
表示装置700は、液晶素子775を有する。液晶素子775は、導電膜772、導電
膜774、及び液晶層776を有する。導電膜774は、第2の基板705側に設けられ
、対向電極としての機能を有する。表示装置700は、導電膜772と導電膜774に印
加される電圧によって、液晶層776の配向状態が変わることによって光の透過、非透過
が制御され画像を表示することができる。導電膜774上には突起744が設けられる。
また、導電膜772は、トランジスタ750が有するソース電極及びドレイン電極とし
て機能する導電膜に接続される。導電膜772は、平坦化絶縁膜770上に形成され画素
電極、すなわち表示素子の一方の電極として機能する。また、導電膜772は、反射電極
としての機能を有する。表示装置700は、外光を利用し導電膜772で光を反射して着
色層736を介して表示する、所謂反射型のカラー液晶表示装置である。
導電膜772としては、可視光において透光性のある導電膜、または可視光において反
射性のある導電膜を用いることができる。可視光において透光性のある導電膜としては、
例えば、インジウム(In)、亜鉛(Zn)、錫(Sn)の中から選ばれた一種を含む材
料を用いるとよい。可視光において反射性のある導電膜としては、例えば、アルミニウム
、または銀を含む材料を用いるとよい。本実施の形態においては、導電膜772として、
可視光において、反射性のある導電膜を用いる。
また、導電膜772として、可視光において反射性のある導電膜を用いる場合、該導電
膜を積層構造としてもよい。例えば、下層に膜厚100nmのアルミニウム膜を形成し、
上層に厚さ30nmの銀合金膜(例えば、銀、パラジウム、及び銅を含む合金膜)を形成
する。上述の構造とすることで、以下の優れた効果を奏する。
(1)下地膜と導電膜772との密着性を向上させることができる。(2)薬液によって
アルミニウム膜と、銀合金膜とを一括してエッチングすることが可能である。(3)導電
膜772の断面形状を良好な形状(例えば、テーパー形状)とすることができる。(3)
の理由としては、アルミニウム膜は、銀合金膜よりも薬液によるエッチング速度が遅い、
または上層の銀合金膜のエッチング後、下層のアルミニウム膜が露出した場合に、銀合金
膜よりも卑な金属、別言するとイオン化傾向の高い金属であるアルミニウムから電子を引
き抜くため、銀合金膜のエッチングが抑制され、下層のアルミニウム膜のエッチングの進
行が速くなるためである。
なお、図25乃至図27に示す表示装置700は、反射型のカラー液晶表示装置につい
て例示したが、これに限定されない。例えば、導電膜772を可視光において、透光性の
ある導電膜を用いることで透過型のカラー液晶表示装置としてもよい。表示装置700を
透過型の液晶表示装置とする場合は、容量素子790が有する一対の電極を導電膜772
と重ならない位置に設ける。また、基板701から入射し液晶素子775及び着色層73
6を経由して射出する光の経路に設けられる各層を、可視光に対して透光性のある層とす
ることが好ましい。
導電膜772はスリット725を有する。スリット725は液晶分子の配向を制御する
ためのものである。また導電膜772、平坦化絶縁膜770及び構造体778上には配向
膜746が設けられ、同様に導電膜774上に配向膜748が設けられる。
スリット725を設けた導電膜772に電圧を印加すると、スリット725の近傍には
電界の歪み(斜め電界)が発生する。このスリット725と、基板705側の突起744
とを交互にかみ合うように配置することで、斜め電界を効果的に発生させて液晶の配向を
制御し、液晶が配向する方向を場所によって異ならせている。すなわち、一のピクセルが
有する複数のサブピクセルごとに液晶分子を別の方向に倒すことでマルチドメイン化し、
液晶表示パネルの視野角を広げている。
なお、図25において図示しないが、偏光部材、位相差部材、反射防止部材などの光学
部材(光学基板)などは適宜設けてもよい。例えば、偏光基板及び位相差基板による円偏
光を用いてもよい。また、光源としてバックライト、サイドライトなどを用いてもよい。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いること
ができる。
(実施の形態5)
本実施の形態では、本発明の一態様の半導体装置を有する表示モジュール及び電子機器
について、図27及び図28を用いて説明を行う。
図27に示す表示モジュール8000は、上部カバー8001と下部カバー8002と
の間に、FPC8003に接続されたタッチパネル8004、FPC8005に接続され
た表示パネル8006、バックライト8007、フレーム8009、プリント基板801
0、バッテリ8011を有する。
本発明の一態様の表示装置は、例えば、表示パネル8006に用いることができる。
上部カバー8001及び下部カバー8002は、タッチパネル8004及び表示パネル
8006のサイズに合わせて、形状や寸法を適宜変更することができる。
タッチパネル8004は、抵抗膜方式または静電容量方式のタッチパネルを表示パネル
8006に重畳して用いることができる。また、表示パネル8006の対向基板(封止基
板)に、タッチパネル機能を持たせるようにすることも可能である。また、表示パネル8
006の各画素内に光センサを設け、光学式のタッチパネルとすることも可能である。
バックライト8007は、光源8008を有する。なお、図27において、バックライ
ト8007上に光源8008を配置する構成について例示したが、これに限定さない。例
えば、バックライト8007の端部に光源8008を配置し、さらに光拡散板を用いる構
成としてもよい。なお、有機EL素子等の自発光型の発光素子を用いる場合、または反射
型パネル等の場合においては、バックライト8007を設けない構成としてもよい。
フレーム8009は、表示パネル8006の保護機能の他、プリント基板8010の動
作により発生する電磁波を遮断するための電磁シールドとしての機能を有する。またフレ
ーム8009は、放熱板としての機能を有していてもよい。
プリント基板8010は、電源回路、ビデオ信号及びクロック信号を出力するための信
号処理回路を有する。電源回路に電力を供給する電源としては、外部の商用電源であって
も良いし、別途設けたバッテリ8011による電源であってもよい。バッテリ8011は
、商用電源を用いる場合には、省略可能である。
また、表示モジュール8000は、偏光板、位相差板、プリズムシートなどの部材を追
加して設けてもよい。
図28(A)乃至図28(G)は、電子機器を示す図である。これらの電子機器は、筐
体5000、表示部5001、スピーカ5003、LEDランプ5004、操作キー50
05(電源スイッチ、又は操作スイッチを含む)、接続端子5006、センサ5007(
力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質
、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、にお
い又は赤外線を測定する機能を含むもの)、マイクロフォン5008、等を有することが
できる。
図28(A)はモバイルコンピュータであり、上述したものの他に、スイッチ5009
、赤外線ポート5010、等を有することができる。図28(B)は記録媒体を備えた携
帯型の画像再生装置(たとえば、DVD再生装置)であり、上述したものの他に、第2表
示部5002、記録媒体読込部5011、等を有することができる。図28(C)はゴー
グル型ディスプレイであり、上述したものの他に、第2表示部5002、支持部5012
、イヤホン5013、等を有することができる。図28(D)は携帯型遊技機であり、上
述したものの他に、記録媒体読込部5011、等を有することができる。図28(E)は
テレビ受像機能付きデジタルカメラであり、上述したものの他に、アンテナ5014、シ
ャッターボタン5015、受像部5016、等を有することができる。図28(F)は携
帯型遊技機であり、上述したものの他に、第2表示部5002、記録媒体読込部5011
、等を有することができる。図28(G)は持ち運び型テレビ受像器であり、上述したも
のの他に、信号の送受信が可能な充電器5017、等を有することができる。
図28(A)乃至図28(G)に示す電子機器は、様々な機能を有することができる。
例えば、様々な情報(静止画、動画、テキスト画像など)を表示部に表示する機能、タッ
チパネル機能、カレンダー、日付又は時刻などを表示する機能、様々なソフトウェア(プ
ログラム)によって処理を制御する機能、無線通信機能、無線通信機能を用いて様々なコ
ンピュータネットワークに接続する機能、無線通信機能を用いて様々なデータの送信又は
受信を行う機能、記録媒体に記録されているプログラム又はデータを読み出して表示部に
表示する機能、等を有することができる。さらに、複数の表示部を有する電子機器におい
ては、一つの表示部を主として画像情報を表示し、別の一つの表示部を主として文字情報
を表示する機能、または、複数の表示部に視差を考慮した画像を表示することで立体的な
画像を表示する機能、等を有することができる。さらに、受像部を有する電子機器におい
ては、静止画を撮影する機能、動画を撮影する機能、撮影した画像を自動または手動で補
正する機能、撮影した画像を記録媒体(外部又はカメラに内蔵)に保存する機能、撮影し
た画像を表示部に表示する機能、等を有することができる。なお、図28(A)乃至図2
8(G)に示す電子機器が有することのできる機能はこれらに限定されず、様々な機能を
有することができる。
本実施の形態において述べた電子機器は、何らかの情報を表示するための表示部を有す
ることを特徴とする。該表示部に、実施の形態4で示した表示装置を適用することができ
る。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いること
ができる。
100 画素
101 基板
103 走査線
105a 容量配線
105b 容量配線
107 ゲート絶縁膜
107a ゲート絶縁膜
107b ゲート絶縁膜
114 絶縁膜
116 絶縁膜
116a 絶縁膜
116b 絶縁膜
116c 絶縁膜
121 信号線
123 電極
125a 電極
125b 電極
135 半導体膜
135a 酸化物半導体膜
135b 酸化物半導体膜
136 トランジスタ
137 トランジスタ
139a 画素電極
139b 画素電極
140 容量素子
141 容量素子
142 液晶素子
143 液晶素子
144a 開口
144b 開口
145 容量素子
146 容量素子
148 画素電極
148a 酸化物導電体膜
148b 酸化物導電体膜
149 画素電極
200 画素
203 走査線
221 信号線
223a 電極
223b 電極
236 トランジスタ
237 トランジスタ
300 画素
301 基板
303 走査線
305a 容量配線
305b 容量配線
307 ゲート絶縁膜
316 絶縁膜
321 信号線
323a 電極
323b 電極
325a 電極
325b 電極
335 半導体膜
336 トランジスタ
337 トランジスタ
339a 画素電極
339b 画素電極
340 容量素子
341 容量素子
342 液晶素子
343 液晶素子
344a 開口
344b 開口
345a 電極
345b 電極
346a 開口
346b 開口
500 トランジスタ
502 基板
504 導電膜
506 絶縁膜
507 絶縁膜
508 酸化物半導体膜
508a 酸化物半導体膜
508b 酸化物半導体膜
509 酸化物半導体膜
509a 酸化物半導体膜
509b 酸化物半導体膜
512 導電膜
512a 導電膜
512b 導電膜
514 絶縁膜
516 絶縁膜
518 絶縁膜
519 絶縁膜
520 導電膜
520a 導電膜
520b 導電膜
531 バリア膜
536a マスク
536b マスク
538 エッチャント
539 エッチャント
540 酸素
540a 酸素
542 エッチャント
542a 開口部
542b 開口部
542c 開口部
570 トランジスタ
700 表示装置
701 基板
702 画素部
704 ソースドライバ回路部
705 基板
706 ゲートドライバ回路部
708 FPC端子部
710 配線
711 配線部
712 シール材
716 FPC
725 スリット
734 絶縁膜
736 着色層
736B 着色層
736G 着色層
736R 着色層
738 遮光膜
744 突起
746 配向膜
748 配向膜
750 トランジスタ
752 トランジスタ
760 接続電極
764 絶縁膜
766 絶縁膜
768 絶縁膜
770 平坦化絶縁膜
772 導電膜
774 導電膜
775 液晶素子
776 液晶層
778 構造体
780 異方性導電膜
790 容量素子
5000 筐体
5001 表示部
5002 表示部
5003 スピーカ
5004 LEDランプ
5005 操作キー
5006 接続端子
5007 センサ
5008 マイクロフォン
5009 スイッチ
5010 赤外線ポート
5011 記録媒体読込部
5012 支持部
5013 イヤホン
5014 アンテナ
5015 シャッターボタン
5016 受像部
5017 充電器
5100 ペレット
5120 基板
5161 領域
8000 表示モジュール
8001 上部カバー
8002 下部カバー
8003 FPC
8004 タッチパネル
8005 FPC
8006 表示パネル
8007 バックライト
8008 光源
8009 フレーム
8010 プリント基板
8011 バッテリ

Claims (3)

  1. 複数の画素を有し、
    前記画素の一は、第1のトランジスタと、第2のトランジスタと、前記第1のトランジスタと電気的に接続された第1の画素電極と、前記第2のトランジスタと電気的に接続された第2の画素電極と、前記第1のトランジスタと電気的に接続された第1の容量素子と、前記第2のトランジスタと電気的に接続された第2の容量素子と、を有する表示装置であって、
    前記第1のトランジスタのゲート電極として機能する領域と、前記第2のトランジスタのゲート電極として機能する領域と、走査線として機能する領域と、を有する第1の導電層と、
    前記第1の導電層と同じ材料を有し、且つ前記第1の容量素子の一方の電極として機能する領域を有する第2の導電層と、
    前記第1の導電層の上面と接する領域と、前記第2の導電層の上面と接する領域とを有する第1の絶縁層と、
    前記第1の絶縁層上に位置し、且つ前記第1のトランジスタのチャネル形成領域と、前記第2のトランジスタのチャネル形成領域と、を有する半導体膜と、
    前記半導体膜上に位置し、且つ前記第1のトランジスタのソース電極及びドレイン電極の一方として機能する領域と、前記第2のトランジスタのソース電極及びドレイン電極の一方として機能する領域と、信号線として機能する領域と、を有する第3の導電層と、
    前記第1のトランジスタのソース電極及びドレイン電極の他方として機能する領域と、前記第1の容量素子の他方の電極として機能する領域と、を有し、且つ前記第1の画素電極と接する領域を有する第4の導電層と、
    前記第2のトランジスタのソース電極及びドレイン電極の他方として機能する領域を有し、且つ前記第2の画素電極と接する領域を有する第5の導電層と、
    前記第3の導電層と、前記第4の導電層と、前記第5の導電層と同じ材料を有する第6の導電層と、
    前記第3の導電層の上面と接する領域と、前記第4の導電層の上面と接する領域と、前記第5の導電層の上面と接する領域と、前記第6の導電層の上面と接する領域と、を有する第2の絶縁層と、を有し、
    平面視において、前記第6の導電層は、前記第3の導電層が延在する方向と平行な方向に延在する領域を有し、
    前記第1の画素電極は、前記第2の絶縁層の上方に位置し、且つ前記第4の導電層を介して前記第2の導電層と重なる領域と、前記第6の導電層を介して前記第2の導電層と重なる領域と、を有する、表示装置。
  2. 複数の画素を有し、
    前記画素の一は、第1のトランジスタと、第2のトランジスタと、前記第1のトランジスタと電気的に接続された第1の画素電極と、前記第2のトランジスタと電気的に接続された第2の画素電極と、前記第1のトランジスタと電気的に接続された第1の容量素子と、前記第2のトランジスタと電気的に接続された第2の容量素子と、を有する表示装置であって、
    前記第1のトランジスタのゲート電極として機能する領域と、前記第2のトランジスタのゲート電極として機能する領域と、走査線として機能する領域と、を有する第1の導電層と、
    前記第1の導電層と同じ材料を有し、且つ前記第1の容量素子の一方の電極として機能する領域を有する第2の導電層と、
    前記第1の導電層の上面と接する領域と、前記第2の導電層の上面と接する領域とを有する第1の絶縁層と、
    前記第1の絶縁層上に位置し、且つ前記第1のトランジスタのチャネル形成領域と、前記第2のトランジスタのチャネル形成領域と、を有する半導体膜と、
    前記半導体膜上に位置し、且つ前記第1のトランジスタのソース電極及びドレイン電極の一方として機能する領域と、前記第2のトランジスタのソース電極及びドレイン電極の一方として機能する領域と、信号線として機能する領域と、を有する第3の導電層と、
    前記第1のトランジスタのソース電極及びドレイン電極の他方として機能する領域と、前記第1の容量素子の他方の電極として機能する領域と、を有し、且つ前記第1の画素電極と接する領域を有する第4の導電層と、
    前記第2のトランジスタのソース電極及びドレイン電極の他方として機能する領域を有し、且つ前記第2の画素電極と接する領域を有する第5の導電層と、
    前記第3の導電層と、前記第4の導電層と、前記第5の導電層と同じ材料を有する第6の導電層と、
    前記第3の導電層の上面と接する領域と、前記第4の導電層の上面と接する領域と、前記第5の導電層の上面と接する領域と、前記第6の導電層の上面と接する領域と、を有する第2の絶縁層と、を有し、
    平面視において、前記第6の導電層は、前記第3の導電層が延在する方向と平行な方向に延在する領域を有し、
    前記第1の画素電極は、前記第2の絶縁層の上方に位置し、且つ前記第4の導電層を介して前記第2の導電層と重なる領域と、前記第6の導電層を介して前記第2の導電層と重なる領域と、を有し、
    前記第1の導電層は、前記第3の導電層が延在する方向と交差する方向に延在する領域を有し、
    前記第2の導電層は、前記第1の導電層が延在する方向に隣接する他の画素の一の有する第2の画素電極と重なる領域を有する、表示装置。
  3. 請求項1又は2において、
    前記第6の導電層は、容量配線として機能する領域を有する、表示装置。
JP2022113034A 2015-02-12 2022-07-14 表示装置 Active JP7341294B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2023138841A JP2023165708A (ja) 2015-02-12 2023-08-29 表示装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2015024963 2015-02-12
JP2015024963 2015-02-12
JP2021006409A JP7108060B2 (ja) 2015-02-12 2021-01-19 表示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2021006409A Division JP7108060B2 (ja) 2015-02-12 2021-01-19 表示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2023138841A Division JP2023165708A (ja) 2015-02-12 2023-08-29 表示装置

Publications (2)

Publication Number Publication Date
JP2022165972A true JP2022165972A (ja) 2022-11-01
JP7341294B2 JP7341294B2 (ja) 2023-09-08

Family

ID=56615058

Family Applications (6)

Application Number Title Priority Date Filing Date
JP2016574520A Active JP6749252B2 (ja) 2015-02-12 2016-02-03 表示装置
JP2020135648A Active JP7024022B2 (ja) 2015-02-12 2020-08-11 半導体装置
JP2020164439A Active JP6827585B1 (ja) 2015-02-12 2020-09-30 表示装置
JP2021006409A Active JP7108060B2 (ja) 2015-02-12 2021-01-19 表示装置
JP2022113034A Active JP7341294B2 (ja) 2015-02-12 2022-07-14 表示装置
JP2023138841A Pending JP2023165708A (ja) 2015-02-12 2023-08-29 表示装置

Family Applications Before (4)

Application Number Title Priority Date Filing Date
JP2016574520A Active JP6749252B2 (ja) 2015-02-12 2016-02-03 表示装置
JP2020135648A Active JP7024022B2 (ja) 2015-02-12 2020-08-11 半導体装置
JP2020164439A Active JP6827585B1 (ja) 2015-02-12 2020-09-30 表示装置
JP2021006409A Active JP7108060B2 (ja) 2015-02-12 2021-01-19 表示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2023138841A Pending JP2023165708A (ja) 2015-02-12 2023-08-29 表示装置

Country Status (4)

Country Link
US (7) US10539839B2 (ja)
JP (6) JP6749252B2 (ja)
CN (6) CN114185216A (ja)
WO (1) WO2016128860A1 (ja)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114185216A (zh) * 2015-02-12 2022-03-15 株式会社半导体能源研究所 显示装置
JP6654997B2 (ja) * 2016-11-10 2020-02-26 株式会社Joled 薄膜トランジスタ基板
WO2018130930A1 (en) 2017-01-16 2018-07-19 Semiconductor Energy Laboratory Co., Ltd. Display device
WO2018163944A1 (ja) * 2017-03-08 2018-09-13 シャープ株式会社 半導体装置、半導体装置の製造方法、及び、液晶表示装置
WO2018211351A1 (en) 2017-05-19 2018-11-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and method for manufacturing semiconductor device
CN107272293A (zh) * 2017-08-21 2017-10-20 京东方科技集团股份有限公司 一种阵列基板及液晶显示装置
JP7245788B2 (ja) * 2018-02-01 2023-03-24 株式会社半導体エネルギー研究所 表示装置
CN207909879U (zh) * 2018-03-28 2018-09-25 京东方科技集团股份有限公司 阵列基板、显示面板及显示装置
KR102509111B1 (ko) * 2018-05-17 2023-03-13 삼성디스플레이 주식회사 표시 장치
CN110010626B (zh) * 2019-04-11 2022-04-29 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置
CN110381409B (zh) * 2019-08-13 2021-11-26 高创(苏州)电子有限公司 一种显示器的控制板、其驱动方法及显示器
CN112435629B (zh) * 2020-11-24 2023-04-18 京东方科技集团股份有限公司 一种显示基板、显示装置
CN113985667B (zh) * 2021-10-12 2023-08-01 Tcl华星光电技术有限公司 阵列基板及其制备方法、液晶显示面板

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04326329A (ja) * 1991-04-26 1992-11-16 Sharp Corp 液晶表示装置およびその製造方法
WO2009001578A1 (ja) * 2007-06-28 2008-12-31 Sharp Kabushiki Kaisha アクティブマトリクス基板、液晶パネル、液晶表示ユニット、液晶表示装置、テレビジョン受像機、液晶パネルの製造方法
US20090027578A1 (en) * 2007-07-26 2009-01-29 You Hye-Ran Display device and method of driving the same
JP2009044134A (ja) * 2007-06-29 2009-02-26 Semiconductor Energy Lab Co Ltd 液晶表示装置
JP2012145927A (ja) * 2010-12-20 2012-08-02 Semiconductor Energy Lab Co Ltd 表示装置
JP2014089444A (ja) * 2012-10-05 2014-05-15 Semiconductor Energy Lab Co Ltd 表示装置及び電子機器
CN104280947A (zh) * 2013-07-12 2015-01-14 三星显示有限公司 液晶显示器

Family Cites Families (70)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56122123A (en) 1980-03-03 1981-09-25 Shunpei Yamazaki Semiamorphous semiconductor
GB2212659A (en) 1987-11-20 1989-07-26 Philips Electronic Associated Multi-level circuit cross-overs
JPH05341322A (ja) 1992-06-12 1993-12-24 Hitachi Ltd 薄膜トランジスタ基板、液晶表示パネルおよび液晶表示装置
KR19990001859A (ko) * 1997-06-18 1999-01-15 윤종용 액정 표시 장치용 박막 트랜지스터 기판
JP3683463B2 (ja) 1999-03-11 2005-08-17 シャープ株式会社 アクティブマトリクス基板、その製造方法、及び、該基板を用いたイメージセンサ
JP3796072B2 (ja) 1999-08-04 2006-07-12 シャープ株式会社 透過型液晶表示装置
KR100482720B1 (ko) 2000-03-21 2005-04-13 가부시키가이샤 히타치세이사쿠쇼 액정 표시 장치
JP3918496B2 (ja) 2001-10-22 2007-05-23 株式会社日立製作所 液晶表示装置及びその製造方法
JP4004835B2 (ja) 2002-04-02 2007-11-07 株式会社アドバンスト・ディスプレイ 薄膜トランジスタアレイ基板の製造方法
JP4248306B2 (ja) 2002-06-17 2009-04-02 シャープ株式会社 液晶表示装置
KR100539833B1 (ko) * 2002-10-21 2005-12-28 엘지.필립스 엘시디 주식회사 액정표시장치용 어레이 기판 및 그 제조방법
CN2606376Y (zh) * 2003-01-08 2004-03-10 广辉电子股份有限公司 像素结构
CN100483230C (zh) * 2003-01-08 2009-04-29 友达光电股份有限公司 像素结构
KR100916605B1 (ko) * 2003-03-07 2009-09-14 엘지디스플레이 주식회사 액정표시장치용 어레이기판과 그 제조방법
KR100913303B1 (ko) 2003-05-06 2009-08-26 삼성전자주식회사 액정표시장치
JP4265788B2 (ja) 2003-12-05 2009-05-20 シャープ株式会社 液晶表示装置
CN100504553C (zh) 2004-02-06 2009-06-24 三星电子株式会社 薄膜晶体管阵列面板及包括该薄膜晶体管阵列面板的液晶显示器
KR101039022B1 (ko) 2004-02-11 2011-06-03 삼성전자주식회사 접촉부 및 그의 제조 방법, 박막 트랜지스터 표시판 및그의 제조방법
ES1057932Y (es) 2004-07-01 2005-01-16 Mecadetol Sa Poste movil para cartolas de cajas de carga.
WO2006064789A1 (ja) 2004-12-14 2006-06-22 Sharp Kabushiki Kaisha 液晶表示装置および液晶表示装置の欠陥修正方法
KR20060073826A (ko) 2004-12-24 2006-06-29 삼성전자주식회사 박막 트랜지스터 표시판
TW200642268A (en) 2005-04-28 2006-12-01 Sanyo Electric Co Compound semiconductor switching circuit device
KR101216688B1 (ko) 2005-05-02 2012-12-31 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치
JP4703258B2 (ja) 2005-05-16 2011-06-15 シャープ株式会社 薄膜トランジスタ基板及び液晶表示パネル
US7537976B2 (en) 2005-05-20 2009-05-26 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of thin film transistor
JP2007097074A (ja) 2005-09-30 2007-04-12 Pentax Corp 撮像素子用清掃器具
EP1777690B1 (en) 2005-10-18 2012-08-01 Semiconductor Energy Laboratory Co., Ltd. Display device
TWI283073B (en) 2005-12-14 2007-06-21 Au Optronics Corp LCD device and fabricating method thereof
KR101189279B1 (ko) 2006-01-26 2012-10-09 삼성디스플레이 주식회사 표시장치와 이의 제조방법
WO2007097074A1 (ja) 2006-02-24 2007-08-30 Sharp Kabushiki Kaisha アクティブマトリクス基板、表示装置、テレビジョン受像機、アクティブマトリクス基板の製造方法、ゲート絶縁膜形成方法
US8304769B2 (en) 2006-03-15 2012-11-06 Sharp Kabushiki Kaisha Active matrix substrate having channel protection film covering transistor channel, and display apparatus and/or, television receiver including same
CN101101913B (zh) * 2006-07-06 2010-10-13 中华映管股份有限公司 薄膜晶体管阵列
JP2008089646A (ja) 2006-09-29 2008-04-17 Sharp Corp 表示装置
TWI333564B (en) 2006-11-10 2010-11-21 Au Optronics Corp Pixel structures of a color filter substrate, an active device array substrate, and a liquid crystal display panel
KR101309434B1 (ko) * 2006-12-05 2013-09-23 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
JP5081444B2 (ja) 2006-12-21 2012-11-28 株式会社ジャパンディスプレイイースト 表示装置
JP5052142B2 (ja) 2007-01-16 2012-10-17 株式会社ジャパンディスプレイイースト 表示装置
US8319906B2 (en) 2007-02-09 2012-11-27 Sharp Kabushiki Kaisha Active matrix substrate, liquid crystal panel, liquid crystal display unit, liquid crystal display device, television receiver, active matrix substrate manufacturing method, and liquid crystal panel manufacturing method
CN101281311A (zh) * 2007-04-04 2008-10-08 中华映管股份有限公司 像素结构及其驱动方法
TWI352866B (en) 2007-04-12 2011-11-21 Wintek Corp Liquid crystal display and active matrix substrate
CN101030588A (zh) * 2007-04-24 2007-09-05 友达光电股份有限公司 阵列基板及其制造方法
JP5542297B2 (ja) 2007-05-17 2014-07-09 株式会社半導体エネルギー研究所 液晶表示装置、表示モジュール及び電子機器
JP5542296B2 (ja) 2007-05-17 2014-07-09 株式会社半導体エネルギー研究所 液晶表示装置、表示モジュール及び電子機器
JP5116359B2 (ja) 2007-05-17 2013-01-09 株式会社半導体エネルギー研究所 液晶表示装置
CN201069506Y (zh) * 2007-07-30 2008-06-04 上海广电光电子有限公司 液晶显示装置
EP2073255B1 (en) 2007-12-21 2016-08-10 Semiconductor Energy Laboratory Co., Ltd. Diode and display device comprising the diode
JP2009180981A (ja) 2008-01-31 2009-08-13 Mitsubishi Electric Corp アクティブマトリックス基板及びその製造方法
JP5113609B2 (ja) 2008-04-24 2013-01-09 パナソニック液晶ディスプレイ株式会社 表示装置及びその製造方法
CN101604695B (zh) * 2008-06-10 2011-03-23 北京京东方光电科技有限公司 阵列基板及其制造方法和液晶显示装置
JP2010003723A (ja) 2008-06-18 2010-01-07 Toppan Printing Co Ltd 薄膜トランジスタ及び薄膜トランジスタアレイ並びに画像表示装置
KR101273913B1 (ko) 2008-09-19 2013-06-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR20100067612A (ko) 2008-12-11 2010-06-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 박막 트랜지스터 및 표시 장치
JP4743348B2 (ja) 2009-03-17 2011-08-10 凸版印刷株式会社 薄膜トランジスタアレイおよび薄膜トランジスタアレイを用いた画像表示装置
JP5337603B2 (ja) * 2009-07-08 2013-11-06 株式会社ジャパンディスプレイ 液晶表示装置
US8665192B2 (en) 2009-07-08 2014-03-04 Hitachi Displays, Ltd. Liquid crystal display device
US8598586B2 (en) 2009-12-21 2013-12-03 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor and manufacturing method thereof
WO2011105210A1 (en) * 2010-02-26 2011-09-01 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
CN201876642U (zh) * 2010-03-19 2011-06-22 华映视讯(吴江)有限公司 像素结构
KR101808213B1 (ko) 2010-04-21 2018-01-19 삼성디스플레이 주식회사 액정 표시 장치
CN102156367B (zh) 2010-08-04 2013-06-19 京东方科技集团股份有限公司 阵列基板、液晶面板和液晶显示器
KR101793176B1 (ko) 2010-08-05 2017-11-03 삼성디스플레이 주식회사 표시 장치
TW201224615A (en) 2010-12-06 2012-06-16 Chunghwa Picture Tubes Ltd Pixel array substrate and method of fabricating the same
WO2012090879A1 (ja) * 2010-12-28 2012-07-05 シャープ株式会社 アクティブマトリクス基板
KR20120124011A (ko) * 2011-05-02 2012-11-12 삼성디스플레이 주식회사 액정 표시 장치
DE102013216824A1 (de) * 2012-08-28 2014-03-06 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung
CN102867823B (zh) * 2012-09-27 2015-05-27 合肥京东方光电科技有限公司 阵列基板及其制作方法、显示装置
US9905585B2 (en) * 2012-12-25 2018-02-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising capacitor
JP5690894B2 (ja) 2013-09-16 2015-03-25 株式会社半導体エネルギー研究所 液晶表示装置
CN105874524B (zh) * 2013-12-02 2019-05-28 株式会社半导体能源研究所 显示装置
CN114185216A (zh) * 2015-02-12 2022-03-15 株式会社半导体能源研究所 显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04326329A (ja) * 1991-04-26 1992-11-16 Sharp Corp 液晶表示装置およびその製造方法
WO2009001578A1 (ja) * 2007-06-28 2008-12-31 Sharp Kabushiki Kaisha アクティブマトリクス基板、液晶パネル、液晶表示ユニット、液晶表示装置、テレビジョン受像機、液晶パネルの製造方法
JP2009044134A (ja) * 2007-06-29 2009-02-26 Semiconductor Energy Lab Co Ltd 液晶表示装置
US20090027578A1 (en) * 2007-07-26 2009-01-29 You Hye-Ran Display device and method of driving the same
JP2012145927A (ja) * 2010-12-20 2012-08-02 Semiconductor Energy Lab Co Ltd 表示装置
JP2014089444A (ja) * 2012-10-05 2014-05-15 Semiconductor Energy Lab Co Ltd 表示装置及び電子機器
CN104280947A (zh) * 2013-07-12 2015-01-14 三星显示有限公司 液晶显示器

Also Published As

Publication number Publication date
JP2023165708A (ja) 2023-11-17
JP6749252B2 (ja) 2020-09-02
JP2021036319A (ja) 2021-03-04
US20180011355A1 (en) 2018-01-11
CN107209429B (zh) 2022-10-14
JP7341294B2 (ja) 2023-09-08
CN115542621A (zh) 2022-12-30
JP7108060B2 (ja) 2022-07-27
US11493808B2 (en) 2022-11-08
CN114326211A (zh) 2022-04-12
US20200124889A1 (en) 2020-04-23
US20240061292A1 (en) 2024-02-22
US11187944B2 (en) 2021-11-30
JP7024022B2 (ja) 2022-02-22
JP6827585B1 (ja) 2021-02-10
US20210026173A1 (en) 2021-01-28
CN111830758B (zh) 2021-07-13
CN114185216A (zh) 2022-03-15
JPWO2016128860A1 (ja) 2017-12-14
WO2016128860A1 (ja) 2016-08-18
US11796866B2 (en) 2023-10-24
CN107209429A (zh) 2017-09-26
US10824028B2 (en) 2020-11-03
US20230012554A1 (en) 2023-01-19
US10539839B2 (en) 2020-01-21
US20210278715A1 (en) 2021-09-09
CN111830758A (zh) 2020-10-27
US20210026174A1 (en) 2021-01-28
JP2021002039A (ja) 2021-01-07
CN113341624A (zh) 2021-09-03
JP2021073515A (ja) 2021-05-13
US11092856B2 (en) 2021-08-17

Similar Documents

Publication Publication Date Title
JP7108060B2 (ja) 表示装置
JP7209774B2 (ja) 半導体装置の作製方法
JP7275189B2 (ja) 半導体装置
JP2020178127A (ja) 半導体装置
US10591791B2 (en) Semiconductor device and electronic device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20220728

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20230217

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20230228

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20230427

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230623

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20230801

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20230829

R150 Certificate of patent or registration of utility model

Ref document number: 7341294

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150