JP2014216859A5 - - Google Patents

Download PDF

Info

Publication number
JP2014216859A5
JP2014216859A5 JP2013092968A JP2013092968A JP2014216859A5 JP 2014216859 A5 JP2014216859 A5 JP 2014216859A5 JP 2013092968 A JP2013092968 A JP 2013092968A JP 2013092968 A JP2013092968 A JP 2013092968A JP 2014216859 A5 JP2014216859 A5 JP 2014216859A5
Authority
JP
Japan
Prior art keywords
terminal
substrate
potential
source
disposed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013092968A
Other languages
English (en)
Other versions
JP2014216859A (ja
JP6176990B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2013092968A priority Critical patent/JP6176990B2/ja
Priority claimed from JP2013092968A external-priority patent/JP6176990B2/ja
Priority to PCT/JP2014/055149 priority patent/WO2014174898A1/ja
Publication of JP2014216859A publication Critical patent/JP2014216859A/ja
Priority to US14/886,180 priority patent/US9628737B2/en
Publication of JP2014216859A5 publication Critical patent/JP2014216859A5/ja
Application granted granted Critical
Publication of JP6176990B2 publication Critical patent/JP6176990B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

本発明は、上記の課題を解決するためになされたもので、画素を構成する回路要素が配置された第1の基板と第2の基板とが電気的に接続されている固体撮像装置であって、前記画素は、前記第1の基板に配置され、入射した光に基づく信号を出力する光電変換部と、前記第2の基板に配置され、ゲート端子、ソース端子、ドレイン端子を有し、前記ソース端子および前記ドレイン端子の一方である第1の端子に、前記光電変換部から出力された信号が入力され、前記第1の端子に入力された信号をサンプルホールドし、サンプルホールドした信号を前記ソース端子および前記ドレイン端子の他方である第2の端子から出力するサンプリングトランジスタと、前記第2の基板に配置され、前記サンプリングトランジスタの前記第2の端子から出力された信号を保持する容量と、前記容量に保持された信号を読み出す読み出し期間に、前記第1の端子の電位を、所定の固定電位に応じた電位に固定する電位固定回路と、を備えことを特徴とする固体撮像装置である。
また、本発明は、画素を構成する回路要素が配置された第1の基板と第2の基板とが電気的に接続されている固体撮像装置であって、前記画素は、前記第1の基板に配置され、入射した光に基づく信号を出力する光電変換部と、前記第1の基板に配置され、ゲート端子、ソース端子、ドレイン端子を有し、前記ソース端子および前記ドレイン端子の一方である第1の端子に、前記光電変換部から出力された信号が入力され、前記第1の端子に入力された信号をサンプルホールドし、サンプルホールドした信号を前記ソース端子および前記ドレイン端子の他方である第2の端子から出力するサンプリングトランジスタと、前記第2の基板に配置され、前記サンプリングトランジスタの前記第2の端子から出力された信号を保持する容量と、前記容量に保持された信号を読み出す読み出し期間に、前記第1の端子の電位を、所定の固定電位に応じた電位に固定する電位固定回路と、を備えことを特徴とする固体撮像装置である。

Claims (8)

  1. 画素を構成する回路要素が配置された第1の基板と第2の基板とが電気的に接続されている固体撮像装置であって、
    前記画素は、
    前記第1の基板に配置され、入射した光に基づく信号を出力する光電変換部と、
    前記第2の基板に配置され、ゲート端子、ソース端子、ドレイン端子を有し、前記ソース端子および前記ドレイン端子の一方である第1の端子に、前記光電変換部から出力された信号が入力され、前記第1の端子に入力された信号をサンプルホールドし、サンプルホールドした信号を前記ソース端子および前記ドレイン端子の他方である第2の端子から出力するサンプリングトランジスタと、
    前記第2の基板に配置され、前記サンプリングトランジスタの前記第2の端子から出力された信号を保持する容量と、
    前記容量に保持された信号を読み出す読み出し期間に、前記第1の端子の電位を、所定の固定電位に応じた電位に固定する電位固定回路と、
    を備え
    ことを特徴とする固体撮像装置。
  2. 画素を構成する回路要素が配置された第1の基板と第2の基板とが電気的に接続されている固体撮像装置であって、
    前記画素は、
    前記第1の基板に配置され、入射した光に基づく信号を出力する光電変換部と、
    前記第1の基板に配置され、ゲート端子、ソース端子、ドレイン端子を有し、前記ソース端子および前記ドレイン端子の一方である第1の端子に、前記光電変換部から出力された信号が入力され、前記第1の端子に入力された信号をサンプルホールドし、サンプルホールドした信号を前記ソース端子および前記ドレイン端子の他方である第2の端子から出力するサンプリングトランジスタと、
    前記第2の基板に配置され、前記サンプリングトランジスタの前記第2の端子から出力された信号を保持する容量と、
    前記容量に保持された信号を読み出す読み出し期間に、前記第1の端子の電位を、所定の固定電位に応じた電位に固定する電位固定回路と、
    を備え
    ことを特徴とする固体撮像装置。
  3. 前記画素は、
    前記第1の基板または前記第2の基板に配置され、前記光電変換部から出力された信号をクランプするクランプ容量と、
    前記クランプ容量が配置されている基板と同一の基板に配置され、第2のゲート端子、第2のソース端子、および第2のドレイン端子を有し、前記第2のソース端子および前記第2のドレイン端子の一方である第3の端子が前記クランプ容量および前記サンプリングトランジスタの前記第1の端子に接続され、前記第2のソース端子および前記第2のドレイン端子の他方である第4の端子が、前記固定電位を供給する電圧源に接続されるクランプトランジスタと、
    を備え、
    前記クランプトランジスタは、前記電位固定回路に含まれ、前記読み出し期間に、前記サンプリングトランジスタの前記第1の端子の電位を、前記電圧源から供給される前記固定電位に応じた電位に固定する
    ことを特徴とする請求項1に記載の固体撮像装置。
  4. 前記画素は、
    前記第1の基板に配置され、前記光電変換部から出力された信号をクランプするクランプ容量と、
    前記第1の基板に配置され、第2のゲート端子、第2のソース端子、および第2のドレイン端子を有し、前記第2のソース端子および前記第2のドレイン端子の一方である第3の端子が前記クランプ容量および前記サンプリングトランジスタの前記第1の端子に接続され、前記第2のソース端子および前記第2のドレイン端子の他方である第4の端子が、前記固定電位を供給する電圧源に接続されるクランプトランジスタと、
    を備え、
    前記クランプトランジスタは、前記電位固定回路に含まれ、前記読み出し期間に、前記サンプリングトランジスタの前記第1の端子の電位を、前記電圧源から供給される前記固定電位に応じた電位に固定する
    ことを特徴とする請求項2に記載の固体撮像装置。
  5. 複数の前記画素を備え、
    複数の前記画素の間で1つの前記クランプ容量および1つの前記クランプトランジスタが共有される
    ことを特徴とする請求項3または請求項4に記載の固体撮像装置。
  6. 前記画素は、
    前記第1の基板に配置され、前記光電変換部から出力された信号が入力される第2のゲート端子、第2のソース端子、および第2のドレイン端子を有し、前記第2のゲート端子に入力された信号を増幅し、増幅した信号を前記第2のソース端子および前記第2のドレイン端子の一方から出力する増幅トランジスタと、
    前記第1の基板に配置され、第3のゲート端子、第3のソース端子、および第3のドレイン端子を有し、前記第3のソース端子および前記第3のドレイン端子の一方である第3の端子が、前記固定電位を供給する電圧源に接続され、前記第3のソース端子および前記第3のドレイン端子の他方である第4の端子が前記光電変換部に接続され、前記光電変換部をリセットするリセットトランジスタと、
    を備え、
    前記リセットトランジスタは、前記電位固定回路に含まれ、前記読み出し期間に、前記増幅トランジスタの前記第2のゲート端子の電位を、前記電圧源から供給される前記固定電位に応じた電位に固定することにより、前記サンプリングトランジスタの一端の電位を固定する
    ことを特徴とする請求項1に記載の固体撮像装置。
  7. 前記画素は、
    前記第1の基板に配置され、前記光電変換部から出力された信号が入力される第2のゲート端子、第2のソース端子、および第2のドレイン端子を有し、前記第2のゲート端子に入力された信号を増幅し、増幅した信号を前記第2のソース端子および前記第2のドレイン端子の一方から出力する増幅トランジスタと、
    前記第1の基板または前記第2の基板に配置され、前記増幅トランジスタの前記第2のソース端子および前記第2のドレイン端子の一方に接続される一端と、他端とを有する電流源と、
    を備え、
    前記読み出し期間に、前記電流源の前記他端に前記固定電位が入力され、前記一端と前記他端との電位が略同一となる
    ことを特徴とする請求項1に記載の固体撮像装置。
  8. 請求項1に記載の固体撮像装置を有する撮像装置。
JP2013092968A 2013-04-25 2013-04-25 固体撮像装置および撮像装置 Expired - Fee Related JP6176990B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2013092968A JP6176990B2 (ja) 2013-04-25 2013-04-25 固体撮像装置および撮像装置
PCT/JP2014/055149 WO2014174898A1 (ja) 2013-04-25 2014-02-28 固体撮像装置および撮像装置
US14/886,180 US9628737B2 (en) 2013-04-25 2015-10-19 Solid-state imaging device, and imaging device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013092968A JP6176990B2 (ja) 2013-04-25 2013-04-25 固体撮像装置および撮像装置

Publications (3)

Publication Number Publication Date
JP2014216859A JP2014216859A (ja) 2014-11-17
JP2014216859A5 true JP2014216859A5 (ja) 2016-06-02
JP6176990B2 JP6176990B2 (ja) 2017-08-09

Family

ID=51791483

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013092968A Expired - Fee Related JP6176990B2 (ja) 2013-04-25 2013-04-25 固体撮像装置および撮像装置

Country Status (3)

Country Link
US (1) US9628737B2 (ja)
JP (1) JP6176990B2 (ja)
WO (1) WO2014174898A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6094511B2 (ja) * 2014-02-25 2017-03-15 ソニー株式会社 撮像素子および撮像装置
TWI643500B (zh) * 2014-03-31 2018-12-01 日商新力股份有限公司 攝像元件、攝像方法及電子機器
WO2017061295A1 (ja) * 2015-10-09 2017-04-13 ソニー株式会社 固体撮像素子および製造方法、並びに電子機器
WO2017126024A1 (ja) 2016-01-19 2017-07-27 オリンパス株式会社 固体撮像装置および撮像装置
US10347681B2 (en) * 2016-02-19 2019-07-09 Semiconductor Energy Laboratory Co., Ltd. Imaging device
US20180220093A1 (en) * 2017-02-01 2018-08-02 Renesas Electronics Corporation Image sensor
US10070081B2 (en) * 2017-02-03 2018-09-04 SmartSens Technology (U.S.), Inc. Stacked image sensor pixel cell with dynamic range enhancement and selectable shutter modes and in-pixel CDS
US10070090B2 (en) * 2017-02-03 2018-09-04 SmartSens Technology (U.S.), Inc. Stacked image sensor pixel cell with selectable shutter modes and in-pixel CDS
US9991298B1 (en) * 2017-02-03 2018-06-05 SmartSens Technology (US), Inc. Stacked image sensor pixel cell with a charge amplifier and selectable shutter modes and in-pixel CDS
US10002901B1 (en) * 2017-02-03 2018-06-19 Smartsense Technology (U.S.) Inc. Stacked image sensor with embedded FPGA and pixel cell with selectable shutter modes and in-pixel CDs
KR102324224B1 (ko) * 2017-06-28 2021-11-10 삼성전자주식회사 이미지 센서 및 그것에 포함되는 전자 회로
KR20220082566A (ko) 2020-12-10 2022-06-17 삼성전자주식회사 이미지 센서

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050243193A1 (en) * 2004-04-30 2005-11-03 Bob Gove Suppression of row-wise noise in an imager
JP4185949B2 (ja) * 2006-08-08 2008-11-26 キヤノン株式会社 光電変換装置及び撮像装置
JP2008053959A (ja) * 2006-08-23 2008-03-06 Matsushita Electric Ind Co Ltd 固体撮像装置
KR101688600B1 (ko) * 2010-04-14 2016-12-23 삼성전자 주식회사 피드백 클램프블록을 구비하는 샘플링회로, 영상신호증폭회로 및 상기 영상신호증폭회로를 구비하는 이미지센서
JP5820620B2 (ja) * 2011-05-25 2015-11-24 オリンパス株式会社 固体撮像装置、撮像装置、および信号読み出し方法
JP6045156B2 (ja) * 2011-05-25 2016-12-14 オリンパス株式会社 固体撮像装置
JP5959186B2 (ja) 2011-05-25 2016-08-02 オリンパス株式会社 固体撮像装置、撮像装置、および信号読み出し方法
JP2012248953A (ja) * 2011-05-25 2012-12-13 Olympus Corp 固体撮像装置、撮像装置、および信号読み出し方法
JP5814634B2 (ja) * 2011-06-03 2015-11-17 オリンパス株式会社 補正処理装置、撮像装置および補正処理方法
JP2013090127A (ja) * 2011-10-18 2013-05-13 Olympus Corp 固体撮像装置および撮像装置
JP5953028B2 (ja) * 2011-11-02 2016-07-13 オリンパス株式会社 固体撮像装置、撮像装置、および信号読み出し方法
JP5959187B2 (ja) * 2011-12-02 2016-08-02 オリンパス株式会社 固体撮像装置、撮像装置、および信号読み出し方法
CN103208501B (zh) * 2012-01-17 2017-07-28 奥林巴斯株式会社 固体摄像装置及其制造方法、摄像装置、基板、半导体装置
JP2013168880A (ja) * 2012-02-16 2013-08-29 Sony Corp 比較器、ad変換器、固体撮像装置、カメラシステム、および電子機器
JP5965674B2 (ja) * 2012-03-05 2016-08-10 オリンパス株式会社 固体撮像装置および撮像装置
JP5973758B2 (ja) * 2012-03-22 2016-08-23 オリンパス株式会社 固体撮像装置

Similar Documents

Publication Publication Date Title
JP2014216859A5 (ja)
JP2014197772A5 (ja)
JP2014197773A5 (ja)
JP2014030148A5 (ja)
JP2014222863A5 (ja)
JP2009194764A5 (ja)
JP2009164836A5 (ja)
JP2017055328A5 (ja)
JP2012199913A5 (ja)
JP2018075252A5 (ja)
JP2011222631A5 (ja)
JP2013162164A5 (ja) 撮像装置及び撮像方法
RU2018130065A (ru) Модуль формирования изображений, устройство формирования изображений и управляющая программа для формирования изображений
JP2008085994A5 (ja)
JP2015162646A5 (ja)
JP2014216795A5 (ja)
WO2014123029A1 (ja) 固体撮像装置および撮像装置
JP2013042481A5 (ja) 半導体装置
JP2013172210A5 (ja)
JP2015204493A5 (ja)
JP2012253691A5 (ja)
JP2016015633A5 (ja)
JP2012044549A5 (ja)
JP2017028690A5 (ja) 撮像装置
JP2015159501A5 (ja)