JP5814634B2 - 補正処理装置、撮像装置および補正処理方法 - Google Patents
補正処理装置、撮像装置および補正処理方法 Download PDFInfo
- Publication number
- JP5814634B2 JP5814634B2 JP2011125075A JP2011125075A JP5814634B2 JP 5814634 B2 JP5814634 B2 JP 5814634B2 JP 2011125075 A JP2011125075 A JP 2011125075A JP 2011125075 A JP2011125075 A JP 2011125075A JP 5814634 B2 JP5814634 B2 JP 5814634B2
- Authority
- JP
- Japan
- Prior art keywords
- substrate
- pixels
- signal
- correction processing
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012937 correction Methods 0.000 title claims description 121
- 238000003384 imaging method Methods 0.000 title claims description 96
- 238000012545 processing Methods 0.000 title claims description 77
- 238000003672 processing method Methods 0.000 title claims description 7
- 239000000758 substrate Substances 0.000 claims description 167
- 238000006243 chemical reaction Methods 0.000 claims description 74
- 230000003321 amplification Effects 0.000 claims description 54
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 54
- 238000012546 transfer Methods 0.000 claims description 36
- 239000003990 capacitor Substances 0.000 claims description 34
- 238000004364 calculation method Methods 0.000 claims description 16
- 230000015654 memory Effects 0.000 description 77
- 230000006870 function Effects 0.000 description 12
- 238000000034 method Methods 0.000 description 11
- 238000009825 accumulation Methods 0.000 description 8
- 238000004590 computer program Methods 0.000 description 7
- 230000003287 optical effect Effects 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 4
- 238000004891 communication Methods 0.000 description 4
- 239000011159 matrix material Substances 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 238000005192 partition Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/60—Noise processing, e.g. detecting, correcting, reducing or removing noise
- H04N25/616—Noise processing, e.g. detecting, correcting, reducing or removing noise involving a correlated sampling function, e.g. correlated double sampling [CDS] or triple sampling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
- H04N25/771—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising storage means other than floating diffusion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/78—Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Solid State Image Pick-Up Elements (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Description
以下、図面を参照し、本発明の実施形態を説明する。以下の詳細な説明は、一例として特定の詳細な内容を含んでいる。以下の詳細な内容にいろいろなバリエーションや変更を加えたとしても、そのバリエーションや変更を加えた内容が本発明の範囲を超えないことは、当業者であれば当然理解できる。したがって、以下で説明する各種の実施形態は、権利を請求された発明の一般性を失わせることはなく、また、権利を請求された発明に対して何ら限定を加えることもない。
図7は、垂直走査回路3から行毎に画素1に供給される制御信号を示している。以下では、図4に示した2画素の単位で、図7に示す期間T1〜T6における画素1の動作を説明する。同一グループに属する2つの画素1のうち一方の画素1を第1の画素とし、他方の画素1を第2の画素とする。上記の複数のグループのそれぞれにおいて、動作の開始タイミング(図7の期間T1の開始タイミング)は同一である。
まず、転送パルスΦTX1,ΦTX2が“L”(Low)レベルから“H”(High)レベルに変化することで、転送トランジスタ102a,102bがオンとなる。同時に、FDリセットパルスΦRSTが“L”レベルから“H”レベルに変化することで、FDリセットトランジスタ104がオンとなる。期間T1は全ての画素1(以下、全画素と記載)で共通の期間であるため、全画素の光電変換素子101a,101bがリセットされる。
期間T2は露光期間内の期間である。まず、クランプ&メモリリセットパルスΦCL1が“L”レベルから“H”レベルに変化することで、アナログメモリリセットトランジスタ109aがオンとなる。これによって、アナログメモリ110aがリセットされる。同時に、サンプルパルスΦSH1が“L”レベルから“H”レベルに変化することで、サンプルトランジスタ108aがオンとなる。これによって、クランプ容量107の他端の電位が電源電圧VDDにリセットされると共に、サンプルトランジスタ108aがクランプ容量107の他端の電位のサンプルホールドを開始する。
まず、転送パルスΦTX1が“L”レベルから“H”レベルに変化することで、転送トランジスタ102aがオンとなる。これによって、光電変換素子101aに蓄積されている信号電荷が、転送トランジスタ102aを介してFD103に転送され、FD103に蓄積される。これによって、第1の画素の露光(信号電荷の蓄積)が終了する。図7の露光期間1は第1の画素の露光期間(信号蓄積期間)を示している。続いて、転送パルスΦTX1が“H”レベルから“L”レベルに変化することで、転送トランジスタ102aがオフとなる。
上述した期間T2,T3の動作は、第1の画素の動作である。期間T4,T5の動作は、期間T2,T3の動作に対応しており、第2の画素の動作である。期間T4の動作は期間T2の動作と同様であり、期間T5の動作は期間T3の動作と同様であるため、期間T4,T5の動作の動作については説明を省略する。図7の露光期間2は第2の画素の露光期間(信号蓄積期間)を示している。
Vmem=VDD+ΔVmem
=VDD+α1×α2×ΔVfd ・・・(1)
期間T6では、アナログメモリ110a,110bに蓄積されている信号電荷に基づく信号が行毎に順次読み出される。まず、第1の画素からの信号の読み出しが行われる。選択パルスΦSEL1が“L”レベルから“H”レベルに変化することで、選択トランジスタ112aがオンとなる。これによって、(1)式に示した電位Vmemに基づく信号が選択トランジスタ112aを介して垂直信号線9へ出力される。続いて、選択パルスΦSEL1が“H”レベルから“L”レベルに変化することで、選択トランジスタ112aがオフとなる。
図9は、垂直走査回路3から行毎に画素1に供給される制御信号を示している。以下では、図4に示した2画素の単位で、図9に示す期間T1〜T6における画素1の動作を説明する。同一グループに属する2つの画素1のうち一方の画素1を第1の画素とし、他方の画素1を第2の画素とする。上記の複数のグループのそれぞれにおいて、動作の開始タイミング(図9の期間T1の開始タイミング)は同一である。以下では、第1の動作例と異なる部分のみ説明する。
「第1の基板と第2の基板とが接続部を介して電気的に接続される固体撮像装置を備える補正処理装置であって、
前記固体撮像装置が有する画素は、
前記第1の基板に含まれる光電変換手段と、
前記第1の基板から前記接続部を介して前記第2の基板に送られた信号を出力する水平読み出し手段と、
を有し、
当該補正処理装置は、
前記第1の基板と前記接続部との接合部分を示す接合領域の前記第1の基板上における配置パターンに応じて、前記画素から出力される信号の補正を制御する補正処理手段
をさらに有することを特徴とする補正処理装置。」
であってもよい。
「第1の基板と第2の基板とが接続部を介して電気的に接続される固体撮像装置の前記画素から読み出した信号を補正する補正処理をコンピュータに実行させるためのプログラムコードが記録されたコンピュータプログラムプロダクトであって、
前記第1の基板と前記接続部との接合部分を示す接合領域の前記第1の基板上における配置パターンに応じて、前記第1の基板に含まれる光電変換素子と、前記第1の基板から前記接続部を介して前記第2の基板に送られた信号を出力する水平読み出し回路とを備える画素から出力される信号の補正を制御する補正処理ステップ
を含むプログラムコードが記録されたコンピュータプログラムプロダクト。」
であってもよい。
Claims (19)
- 第1の基板と、第2の基板と、前記第1の基板と前記第2の基板を電気的に接続する複数の接続部と、を有する固体撮像装置と、
前記固体撮像装置と接続される補正処理部と、
を備える補正処理装置であって、
前記固体撮像装置は、複数の区分領域を有し、
前記複数の区分領域の各々は、複数の画素を有し、
前記複数の画素の各々は、
前記第1の基板に含まれる光電変換素子と、
前記第1の基板から前記接続部を介して前記第2の基板に送られた信号を出力する水平読み出し回路と、
を有し、
前記複数の接続部の各々は、前記複数の区分領域の対応する1つに含まれる接合領域に配置され、
前記補正処理部は、前記複数の画素と前記接合領域の位置関係が前記複数の区分領域の間で同じであれば、前記複数の画素から出力される信号が前記複数の区分領域の間で同じように補正されるように動作する
ことを特徴とする補正処理装置。 - 前記複数の画素の各々は、
前記第2の基板に含まれ、前記光電変換素子で発生した信号を蓄積する信号蓄積回路と、
前記光電変換素子で発生した信号を増幅する増幅回路と、
をさらに有し、
前記信号蓄積回路は、前記増幅回路によって増幅された増幅信号を蓄積する
ことを特徴とする請求項1に記載の補正処理装置。 - 前記複数の画素の各々は、
前記増幅信号中のノイズを低減するノイズ低減回路
をさらに有し、
前記信号蓄積回路は、前記ノイズが低減された増幅信号を蓄積する
ことを特徴とする請求項2に記載の補正処理装置。 - 前記複数の区分領域内に、前記接合領域を含むよう構成される
ことを特徴とする請求項1に記載の補正処理装置。 - 前記補正処理部は、前記複数の画素のうち、前記接合領域からの距離が所定の閾値よりも大きい前記画素から出力される前記信号の信号レベルを低くするように動作する
ことを特徴とする請求項1に記載の補正処理装置。 - 前記補正処理部は、前記複数の画素の各々に、補正係数を割り当てる補正係数割当部を備え、
前記補正処理部は、前記補正係数をもとに、前記複数の画素から出力される前記信号を補正する
ことを特徴とする請求項1に記載の補正処理装置。 - 前記複数の区分領域の各々において、前記複数の画素の中から基準画素を設定し、前記基準画素から出力される前記信号をもとに、前記補正係数を算出する補正係数算出部を有し、
前記補正係数割当部は、前記複数の画素に、前記補正係数を割り当てる
ことを特徴とする請求項6に記載の補正処理装置。 - 前記補正係数算出部は、前記複数の画素のうち、前記接合領域からの距離が所定の閾値よりも大きい前記画素を前記基準画素として設定する
ことを特徴とする請求項7に記載の補正処理装置。 - 前記第1の基板上には遮光された遮光領域が形成されており、
前記補正係数算出部は、前記遮光領域に含まれる前記画素を前記基準画素として設定する
ことを特徴とする請求項7に記載の補正処理装置。 - 前記補正係数算出部は、前記複数の画素と前記接合領域の位置関係が前記複数の区分領域の間で同じ当該画素から出力される前記信号の平均値を算出し、当該算出した平均値を用いて前記補正係数を算出する
ことを特徴とする請求項7に記載の補正処理装置。 - 前記増幅回路は、前記光電変換素子で発生した信号をゲートに受け、前記ゲートに受けた信号を増幅してソースおよびドレインの一方から増幅信号を出力する増幅トランジスタを含む
ことを特徴とする請求項3に記載の補正処理装置。 - 前記ノイズ低減回路は、
前記増幅トランジスタから出力された前記増幅信号をクランプするクランプ容量と、
前記クランプ容量でクランプされた前記増幅信号に応じた信号をソースおよびドレインの一方に受け、当該ソースおよびドレインの一方に受けた信号をサンプルホールドして前記信号蓄積回路に蓄積するトランジスタと、
をさらに有することを特徴とする請求項11に記載の補正処理装置。 - 前記複数の接続部の各々は、前記複数の画素の対応する1つに含まれる前記光電変換素子から前記信号蓄積回路までの電気的に接続された経路において、前記光電変換素子と前記増幅トランジスタの間、前記増幅トランジスタと前記クランプ容量の間、前記クランプ容量と前記トランジスタの間、または前記トランジスタと前記信号蓄積回路の間に配置されることを特徴とする請求項12に記載の補正処理装置。
- 前記複数の接続部の各々は、バンプを含むことを特徴とする請求項1に記載の補正処理装置。
- 前記複数の接続部の各々は、前記第1の基板の表面に形成された第1の電極と、前記第2の基板の表面に形成され、前記第1の電極と貼り合わされた第2の電極とを有することを特徴とする請求項1に記載の補正処理装置。
- 前記第2の基板は、前記光電変換素子に入射する光が照射される前記第1の基板の表面とは反対側の表面と接続されることを特徴とする請求項1に記載の補正処理装置。
- 前記光電変換素子をリセットする第1のリセット回路と、
前記増幅回路の入力部をリセットする第2のリセット回路と、
前記複数の光電変換素子のそれぞれで発生した信号を前記増幅回路の入力部に順次転送する転送回路と、
前記信号蓄積回路に蓄積された前記増幅信号を増幅して第2の増幅信号を出力する第2の増幅回路と、
前記第2の増幅回路の入力部をリセットする第3のリセット回路と、
をさらに有することを特徴とする請求項2に記載の補正処理装置。 - 第1の基板と、第2の基板と、前記第1の基板と前記第2の基板を電気的に接続する複数の接続部と、を有する固体撮像装置と、
前記固体撮像装置と接続される補正処理部と、
を備える撮像装置であって、
前記固体撮像装置は、複数の区分領域を有し、
前記複数の区分領域の各々は、複数の画素を有し、
前記複数の画素の各々は、
前記第1の基板に含まれる光電変換素子と、
前記第1の基板から前記接続部を介して前記第2の基板に送られた信号を出力する水平読み出し回路と、
を有し、
前記複数の接続部の各々は、前記複数の区分領域の対応する1つに含まれる接合領域に配置され、
前記補正処理部は、前記複数の画素と前記接合領域の位置関係が前記複数の区分領域の間で同じであれば、前記複数の画素から出力される信号が前記複数の区分領域の間で同じように補正されるように動作する
ことを特徴とする撮像装置。 - 第1の基板と、第2の基板と、前記第1の基板と前記第2の基板を電気的に接続する複数の接続部と、を有する固体撮像装置であって、
前記固体撮像装置は、複数の区分領域を有し、
前記複数の区分領域の各々は、複数の画素を有し、
前記複数の画素の各々は、
前記第1の基板に含まれる光電変換素子と、
前記第1の基板から前記接続部を介して前記第2の基板に送られた信号を出力する水平読み出し回路と、
を有し、
前記複数の接続部の各々は、前記複数の区分領域の対応する1つに含まれる接合領域に配置される固体撮像装置の前記複数の画素から読み出した信号を補正する補正処理方法であって、
前記複数の画素と前記接合領域の位置関係が前記複数の区分領域の間で同じであれば、前記複数の画素から出力される信号が前記複数の区分領域の間で同じように補正される補正処理ステップ
を有することを特徴とする補正処理方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011125075A JP5814634B2 (ja) | 2011-06-03 | 2011-06-03 | 補正処理装置、撮像装置および補正処理方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011125075A JP5814634B2 (ja) | 2011-06-03 | 2011-06-03 | 補正処理装置、撮像装置および補正処理方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012253593A JP2012253593A (ja) | 2012-12-20 |
JP5814634B2 true JP5814634B2 (ja) | 2015-11-17 |
Family
ID=47525984
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011125075A Active JP5814634B2 (ja) | 2011-06-03 | 2011-06-03 | 補正処理装置、撮像装置および補正処理方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5814634B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6176990B2 (ja) * | 2013-04-25 | 2017-08-09 | オリンパス株式会社 | 固体撮像装置および撮像装置 |
CN107251227B (zh) | 2015-02-27 | 2021-07-20 | 索尼公司 | 半导体装置、固态成像元件、成像装置和电子设备 |
WO2018109821A1 (ja) * | 2016-12-13 | 2018-06-21 | オリンパス株式会社 | 固体撮像装置および撮像装置 |
-
2011
- 2011-06-03 JP JP2011125075A patent/JP5814634B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2012253593A (ja) | 2012-12-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5820620B2 (ja) | 固体撮像装置、撮像装置、および信号読み出し方法 | |
JP6045156B2 (ja) | 固体撮像装置 | |
US9153616B2 (en) | Solid-state imaging device and imaging device with circuit elements distributed on multiple substrates, method of controlling solid-state imaging device, and imaging device with circuit elements distributed on multiple substrates | |
JP5953028B2 (ja) | 固体撮像装置、撮像装置、および信号読み出し方法 | |
US9142689B2 (en) | Solid-state imaging apparatus and imaging apparatus | |
JP5959186B2 (ja) | 固体撮像装置、撮像装置、および信号読み出し方法 | |
JP2013090127A (ja) | 固体撮像装置および撮像装置 | |
JP2012248953A (ja) | 固体撮像装置、撮像装置、および信号読み出し方法 | |
JP6099373B2 (ja) | 固体撮像装置および電子カメラ | |
JP6037873B2 (ja) | 固体撮像装置および撮像装置 | |
JP5973758B2 (ja) | 固体撮像装置 | |
JP6176990B2 (ja) | 固体撮像装置および撮像装置 | |
JP6300491B2 (ja) | 固体撮像装置および撮像装置 | |
JP5953087B2 (ja) | 固体撮像装置、撮像装置および固体撮像装置の製造方法 | |
JP5802432B2 (ja) | 固体撮像装置、撮像装置および信号読み出し方法 | |
JP5791982B2 (ja) | 固体撮像装置、撮像装置、および信号読み出し方法 | |
JP2012257095A (ja) | 固体撮像装置、撮像装置、および信号読み出し方法 | |
JP5959187B2 (ja) | 固体撮像装置、撮像装置、および信号読み出し方法 | |
WO2014064837A1 (ja) | 固体撮像装置、撮像装置および信号読み出し方法 | |
JP6083977B2 (ja) | 固体撮像装置および撮像装置 | |
JP5814634B2 (ja) | 補正処理装置、撮像装置および補正処理方法 | |
JP5839872B2 (ja) | 固体撮像装置、撮像装置、および信号読み出し方法 | |
JP6049304B2 (ja) | 固体撮像装置および撮像装置 | |
JP5893372B2 (ja) | 固体撮像装置、撮像装置、および信号読み出し方法 | |
JP2013168720A (ja) | 固体撮像装置および撮像装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140509 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150219 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150224 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150417 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20150420 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150908 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150918 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5814634 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |