JP2012525696A - 基板を含む半導体ウェハの一部分内にビアを形成するための方法および基板を含む半導体ウェハの一部分内に形成されるビア構造体 - Google Patents
基板を含む半導体ウェハの一部分内にビアを形成するための方法および基板を含む半導体ウェハの一部分内に形成されるビア構造体 Download PDFInfo
- Publication number
- JP2012525696A JP2012525696A JP2012507773A JP2012507773A JP2012525696A JP 2012525696 A JP2012525696 A JP 2012525696A JP 2012507773 A JP2012507773 A JP 2012507773A JP 2012507773 A JP2012507773 A JP 2012507773A JP 2012525696 A JP2012525696 A JP 2012525696A
- Authority
- JP
- Japan
- Prior art keywords
- substrate
- trench
- forming
- hole
- metal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76898—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/095—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
- H01L2924/097—Glass-ceramics, e.g. devitrified glass
- H01L2924/09701—Low temperature co-fired ceramic [LTCC]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
【解決手段】 たとえば、基板を含む半導体ウェハの一部分内にビアを形成するための方法である。この方法は、基板の第1の部分が基板の第2の部分から分離されるように第1の部分を取り囲むトレンチを形成するステップと、第1の部分内で基板を貫通する穴を形成するステップと、穴の内部に第1の金属を形成するステップとを含む。トレンチは基板を貫通して延びる。第1の金属は基板の表面から基板の裏面に延びる。ビアは穴と第1の金属とを含む。
【選択図】 図7
Description
Claims (23)
- 基板を含む半導体ウェハの一部分内にビアを形成するための方法であって、
前記基板の第1の部分が前記基板の第2の部分から分離されるように前記第1の部分を取り囲むトレンチを形成するステップであって、前記トレンチが前記基板を貫通して延びるステップと、
前記第1の部分内で前記基板を貫通する穴を形成するステップと、
前記穴の内部に第1の金属を形成するステップであって、前記第1の金属が前記基板の表面から前記基板の裏面に延び、前記ビアが前記穴と前記第1の金属とを含むステップと、
を含む、方法。 - 前記トレンチ内の第1の誘電体と前記穴の内部の第2の誘電体のうちの少なくとも一方を形成するステップであって、前記第1の誘電体が第1の層と第2の層のうちの少なくとも一方を含み、前記第1の層が低温酸化物を含み、前記第2の層と前記第2の誘電体のうちの少なくとも一方が、二酸化シリコン、酸化物、ポリイミド、アンダーフィル、レジスト、有機絶縁体、低温共焼成セラミック・ペースト、および空隙のうちの少なくとも1つを含むステップ
をさらに含む、請求項1記載の方法。 - 前記半導体ウェハの前記一部分の前記裏面上に絶縁層を形成するステップと、
前記絶縁層内の裏面接点と前記絶縁層上のパッドのうちの少なくとも一方を形成するステップであって、前記裏面接点と前記パッドのうちの前記少なくとも一方が前記ビアに結合されるステップ
をさらに含む、請求項1記載の方法。 - 前記トレンチ内に第2の金属を形成するステップであって、前記第1の金属の形成および前記第2の金属の形成が、少なくとも前記穴の内部および前記トレンチ内にめっきを形成することと、前記めっきにエッチングを施すことであって、前記エッチング後に、前記めっきが前記トレンチの外側内壁から前記トレンチの内側内壁まで不連続になることと、前記基板の前記裏面上に形成された前記めっきのすべてを除去することを含むステップ
をさらに含む、請求項1記載の方法。 - 前記めっきにエッチングを施す前に前記穴の内部にある前記めっきの少なくとも一部分の上に誘電体層を形成するステップ
をさらに含む、請求項4記載の方法。 - 前記めっきの形成が、少なくとも前記穴の内部および前記トレンチ内にライナを形成することと、少なくとも前記穴の内部および前記トレンチ内にシード層を形成することと、電気めっきを施すことを含み、前記めっきのエッチングが、前記シード層のエッチングと、前記ライナのエッチングを含み、前記めっきの前記エッチング後に、前記シード層および前記ライナが前記トレンチの前記外側内壁から前記トレンチの前記内側内壁まで不連続になり、前記基板の前記裏面上に形成された前記めっきのすべての除去が、前記基板の前記裏面上に形成された前記シード層およびライナのすべての除去を含む、請求項4記載の方法。
- 前記めっきのエッチングが、
前記トレンチの底面の少なくとも一部分に隣接する前記めっきの少なくとも一部分を除去する第1の電気エッチング動作と、
前記トレンチの前記底面の前記少なくとも一部分に隣接する前記シード層の少なくともその一部分を除去し、前記トレンチの前記外側内壁上に形成された前記第2の金属のその一部分から前記第1の金属を電気的に分断する反応性イオン・エッチング動作と、
前記トレンチの前記外側内壁上に形成された前記第2の金属の少なくとも前記一部分を除去する第2の電気エッチング動作と、
を含む、請求項4記載の方法。 - 前記トレンチ内に露出された前記基板の前記第1の部分の側壁上に誘電体を形成するステップであって、前記誘電体の形成後に形成された前記穴が前記誘電体に隣接するステップをさらに含む、請求項1記載の方法。
- 前記半導体ウェハの前記一部分が前記基板の前記表面上に形成された表面層をさらに含み、前記トレンチの形成、前記穴の形成、および前記第1の金属の形成が、前記表面層が形成された後に実行され、前記穴の形成および前記トレンチの形成が前記基板の前記裏面から前記基板内にエッチングを施すことを含む、請求項1記載の方法。
- 前記表面層が表面接点を含み、前記ビアが前記表面接点に結合される、請求項9記載の方法。
- 前記半導体ウェハの前記一部分が薄くした半導体ウェハの一部分を含み、前記トレンチの形成、前記穴の形成、および前記第1の金属の形成が、前記半導体ウェハの前記一部分を薄くした後に実行される、請求項1記載の方法。
- 前記第1の金属の形成が、前記トレンチ内に第1の誘電体を形成した後に前記穴の壁上に金属を電気めっきすることを含む、請求項1記載の方法。
- 前記穴および前記トレンチのうちの少なくとも一方の形成が、反応性イオン・エッチング、深い反応性イオン・エッチング、およびウェット・エッチングのうちの少なくとも1つを含む、請求項1記載の方法。
- 前記第1の部分が前記第2の部分から電気的に分断される、請求項1記載の方法。
- 前記トレンチが前記基板の導電性部分を貫通して延び、i)前記トレンチが電気的絶縁層上で止まることと、ii)前記トレンチが前記電気的絶縁層内で止まることのうちの少なくとも一方が行われる、請求項14記載の方法。
- i)表面層およびii)前記表面層の拡張部分のうちの少なくとも一方が前記電気的絶縁層を含み、前記電気的絶縁層が、前記トレンチのエッチング深さを少なくとも部分的に制御するようになっている、請求項15記載の方法。
- 多くても1回のマスキング動作の使用を含む、請求項1記載の方法。
- i)前記第1の金属の形成が電気めっきを含むことと、ii)前記第1の金属が銅を含むことのうちの少なくとも一方が行われる、請求項1記載の方法。
- 前記トレンチが環を含み、前記穴が円柱を含む、請求項1記載の方法。
- 基板を含む半導体ウェハの一部分内に形成されるビア構造体であって、
第1の部分であって、前記第1の部分が前記基板の一部分から分離されるようにトレンチが前記第1の部分を取り囲み、前記トレンチが前記基板を貫通して延びる、第1の部分と、
前記第1の部分内で前記基板を貫通する穴と、
前記穴の内部の第1の金属であって、前記第1の金属が前記基板の表面から前記基板の裏面に延びる、第1の金属と、
を含む、ビア構造体。 - 前記トレンチ内の第1の誘電体と前記穴の内部の第2の誘電体のうちの少なくとも一方
をさらに含む、請求項20記載のビア構造体。 - 前記半導体ウェハの前記一部分の前記裏面上の絶縁層と、
前記絶縁層内の裏面接点と前記絶縁層上のパッドのうちの少なくとも一方であって、前記裏面接点と前記パッドのうちの前記少なくとも一方が前記第1の金属に結合される、裏面接点とパッドのうちの少なくとも一方と、
をさらに含む、請求項20記載のビア構造体。 - 前記半導体ウェハの前記一部分が前記基板の前記表面上に形成された表面層をさらに含み、前記トレンチの形成、前記穴の形成、および前記第1の金属の形成が、前記表面層が形成された後に実行され、前記穴の形成および前記トレンチの形成が前記基板の前記裏面から前記基板内にエッチングを施すことを含む、請求項20記載のビア構造体。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/432,243 | 2009-04-29 | ||
US12/432,243 US8263492B2 (en) | 2009-04-29 | 2009-04-29 | Through substrate vias |
PCT/EP2010/055867 WO2010125164A1 (en) | 2009-04-29 | 2010-04-29 | Through substrate vias |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012525696A true JP2012525696A (ja) | 2012-10-22 |
JP5682897B2 JP5682897B2 (ja) | 2015-03-11 |
Family
ID=42227740
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012507773A Expired - Fee Related JP5682897B2 (ja) | 2009-04-29 | 2010-04-29 | 基板を含む半導体ウェハの一部分内にビアを形成するための方法および基板を含む半導体ウェハの一部分内に形成されるビア構造体 |
Country Status (5)
Country | Link |
---|---|
US (2) | US8263492B2 (ja) |
EP (1) | EP2436031B1 (ja) |
JP (1) | JP5682897B2 (ja) |
CN (1) | CN102301465B (ja) |
WO (1) | WO2010125164A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011129918A (ja) * | 2009-12-15 | 2011-06-30 | Commissariat A L'energie Atomique & Aux Energies Alternatives | 絶縁性外郭部と、該外郭部内に位置しかつ該外郭部から分離された導電性領域と、で構成されたtsv相互接続構造体の製造 |
WO2019163293A1 (ja) * | 2018-02-23 | 2019-08-29 | ソニーセミコンダクタソリューションズ株式会社 | 半導体装置および半導体装置の製造方法 |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8263492B2 (en) * | 2009-04-29 | 2012-09-11 | International Business Machines Corporation | Through substrate vias |
JP5600427B2 (ja) * | 2009-12-25 | 2014-10-01 | 株式会社フジクラ | 貫通配線基板の材料基板 |
KR20120052734A (ko) * | 2010-11-16 | 2012-05-24 | 삼성전자주식회사 | 반도체 칩 및 반도체 칩의 형성 방법 |
US8654541B2 (en) | 2011-03-24 | 2014-02-18 | Toyota Motor Engineering & Manufacturing North America, Inc. | Three-dimensional power electronics packages |
US9257525B2 (en) | 2011-05-13 | 2016-02-09 | Intersil Americas LLC | Systems and methods for forming isolated devices in a handle wafer |
KR101934864B1 (ko) * | 2012-05-30 | 2019-03-18 | 삼성전자주식회사 | 관통 실리콘 비아 구조물 및 그 제조 방법, 이를 포함하는 이미지 센서 및 그 제조 방법 |
US8932956B2 (en) | 2012-12-04 | 2015-01-13 | International Business Machines Corporation | Far back end of the line stack encapsulation |
US9070741B2 (en) * | 2012-12-17 | 2015-06-30 | Infineon Technologies Austria Ag | Method of manufacturing a semiconductor device and a semiconductor workpiece |
US8668835B1 (en) | 2013-01-23 | 2014-03-11 | Lam Research Corporation | Method of etching self-aligned vias and trenches in a multi-layer film stack |
US8906810B2 (en) | 2013-05-07 | 2014-12-09 | Lam Research Corporation | Pulsed dielectric etch process for in-situ metal hard mask shape control to enable void-free metallization |
TWI560758B (en) * | 2014-10-20 | 2016-12-01 | Niko Semiconductor Co Ltd | Manufacturing method of wafer level chip scale package structure |
WO2020024282A1 (zh) * | 2018-08-03 | 2020-02-06 | 长江存储科技有限责任公司 | 存储器结构及其形成方法 |
FR3074962A1 (fr) * | 2017-12-08 | 2019-06-14 | Stmicroelectronics (Crolles 2) Sas | Dispositif electronique capteur d'images |
CN108062181B (zh) * | 2018-01-02 | 2021-08-17 | 京东方科技集团股份有限公司 | 基板及其制作方法、电子设备 |
CN109860098B (zh) * | 2019-01-07 | 2021-04-13 | 中国科学院微电子研究所 | 一种soi器件结构及其制备方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005294577A (ja) * | 2004-03-31 | 2005-10-20 | Nec Electronics Corp | 半導体装置およびその製造方法 |
JP2008251964A (ja) * | 2007-03-30 | 2008-10-16 | Elpida Memory Inc | 半導体装置及びその製造方法 |
JP2008541473A (ja) * | 2005-05-18 | 2008-11-20 | コロ テクノロジーズ インコーポレイテッド | 貫通ウェーハ相互接続 |
JP2009124087A (ja) * | 2007-11-19 | 2009-06-04 | Oki Semiconductor Co Ltd | 半導体装置の製造方法 |
JP2009181981A (ja) * | 2008-01-29 | 2009-08-13 | Renesas Technology Corp | 半導体装置の製造方法および半導体装置 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6835898B2 (en) * | 1993-11-16 | 2004-12-28 | Formfactor, Inc. | Electrical contact structures formed by configuring a flexible wire to have a springable shape and overcoating the wire with at least one layer of a resilient conductive material, methods of mounting the contact structures to electronic components, and applications for employing the contact structures |
US6239485B1 (en) * | 1998-11-13 | 2001-05-29 | Fujitsu Limited | Reduced cross-talk noise high density signal interposer with power and ground wrap |
US6322903B1 (en) * | 1999-12-06 | 2001-11-27 | Tru-Si Technologies, Inc. | Package of integrated circuits and vertical integration |
US6498381B2 (en) * | 2001-02-22 | 2002-12-24 | Tru-Si Technologies, Inc. | Semiconductor structures having multiple conductive layers in an opening, and methods for fabricating same |
DE10205026C1 (de) | 2002-02-07 | 2003-05-28 | Bosch Gmbh Robert | Halbleitersubstrat mit einem elektrisch isolierten Bereich, insbesondere zur Vertikalintegration |
US20050095835A1 (en) * | 2003-09-26 | 2005-05-05 | Tessera, Inc. | Structure and method of making capped chips having vertical interconnects |
US7049170B2 (en) * | 2003-12-17 | 2006-05-23 | Tru-Si Technologies, Inc. | Integrated circuits and packaging substrates with cavities, and attachment methods including insertion of protruding contact pads into cavities |
US7060601B2 (en) * | 2003-12-17 | 2006-06-13 | Tru-Si Technologies, Inc. | Packaging substrates for integrated circuits and soldering methods |
US7317256B2 (en) * | 2005-06-01 | 2008-01-08 | Intel Corporation | Electronic packaging including die with through silicon via |
US7215032B2 (en) * | 2005-06-14 | 2007-05-08 | Cubic Wafer, Inc. | Triaxial through-chip connection |
US7488680B2 (en) * | 2005-08-30 | 2009-02-10 | International Business Machines Corporation | Conductive through via process for electronic device carriers |
US7633167B2 (en) * | 2005-09-29 | 2009-12-15 | Nec Electronics Corporation | Semiconductor device and method for manufacturing same |
US7989915B2 (en) * | 2006-07-11 | 2011-08-02 | Teledyne Licensing, Llc | Vertical electrical device |
US20080079150A1 (en) * | 2006-09-28 | 2008-04-03 | Juergen Simon | Die arrangement and method for producing a die arrangement |
US7863189B2 (en) * | 2007-01-05 | 2011-01-04 | International Business Machines Corporation | Methods for fabricating silicon carriers with conductive through-vias with low stress and low defect density |
KR101341586B1 (ko) * | 2007-08-30 | 2013-12-16 | 삼성전자주식회사 | 반도체 집적 회로 장치 및 이의 제조 방법 |
WO2009050207A1 (en) | 2007-10-15 | 2009-04-23 | Interuniversitair Microelectronica Centrum Vzw | Method for producing electrical interconnects and devices made thereof |
US8263492B2 (en) | 2009-04-29 | 2012-09-11 | International Business Machines Corporation | Through substrate vias |
-
2009
- 2009-04-29 US US12/432,243 patent/US8263492B2/en not_active Expired - Fee Related
-
2010
- 2010-04-29 EP EP10716541.7A patent/EP2436031B1/en not_active Not-in-force
- 2010-04-29 WO PCT/EP2010/055867 patent/WO2010125164A1/en active Application Filing
- 2010-04-29 JP JP2012507773A patent/JP5682897B2/ja not_active Expired - Fee Related
- 2010-04-29 CN CN201080005862.3A patent/CN102301465B/zh not_active Expired - Fee Related
-
2012
- 2012-05-10 US US13/468,609 patent/US8796138B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005294577A (ja) * | 2004-03-31 | 2005-10-20 | Nec Electronics Corp | 半導体装置およびその製造方法 |
JP2008541473A (ja) * | 2005-05-18 | 2008-11-20 | コロ テクノロジーズ インコーポレイテッド | 貫通ウェーハ相互接続 |
JP2008251964A (ja) * | 2007-03-30 | 2008-10-16 | Elpida Memory Inc | 半導体装置及びその製造方法 |
JP2009124087A (ja) * | 2007-11-19 | 2009-06-04 | Oki Semiconductor Co Ltd | 半導体装置の製造方法 |
JP2009181981A (ja) * | 2008-01-29 | 2009-08-13 | Renesas Technology Corp | 半導体装置の製造方法および半導体装置 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011129918A (ja) * | 2009-12-15 | 2011-06-30 | Commissariat A L'energie Atomique & Aux Energies Alternatives | 絶縁性外郭部と、該外郭部内に位置しかつ該外郭部から分離された導電性領域と、で構成されたtsv相互接続構造体の製造 |
WO2019163293A1 (ja) * | 2018-02-23 | 2019-08-29 | ソニーセミコンダクタソリューションズ株式会社 | 半導体装置および半導体装置の製造方法 |
US11380584B2 (en) | 2018-02-23 | 2022-07-05 | Sony Semiconductor Solutions Corporation | Semiconductor device and manufacturing method of semiconductor device including a through electrode for connection of wirings |
US11791210B2 (en) | 2018-02-23 | 2023-10-17 | Sony Semiconductor Solutions Corporation | Semiconductor device and manufacturing method of semiconductor device including a through electrode for connection of wirings |
Also Published As
Publication number | Publication date |
---|---|
US8796138B2 (en) | 2014-08-05 |
CN102301465A (zh) | 2011-12-28 |
EP2436031B1 (en) | 2013-09-25 |
US8263492B2 (en) | 2012-09-11 |
CN102301465B (zh) | 2014-12-24 |
EP2436031A1 (en) | 2012-04-04 |
US20100276786A1 (en) | 2010-11-04 |
US20120217651A1 (en) | 2012-08-30 |
JP5682897B2 (ja) | 2015-03-11 |
WO2010125164A1 (en) | 2010-11-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5682897B2 (ja) | 基板を含む半導体ウェハの一部分内にビアを形成するための方法および基板を含む半導体ウェハの一部分内に形成されるビア構造体 | |
JP5670306B2 (ja) | 浅いトレンチ分離および基板貫通ビアの集積回路設計への統合 | |
TWI473247B (zh) | 具有高q晶圓背面電容之半導體積體電路裝置 | |
US8421193B2 (en) | Integrated circuit device having through via and method for preparing the same | |
US9275933B2 (en) | Semiconductor device | |
US8445995B2 (en) | Semiconductor structure with conductive plug in an oxide layer | |
US20130264676A1 (en) | Semiconductor package with through silicon via interconnect and method for fabricating the same | |
US20130015504A1 (en) | Tsv structure and method for forming the same | |
KR20130053338A (ko) | Tsv 구조를 구비한 집적회로 소자 | |
US9012324B2 (en) | Through silicon via process | |
KR20200007391A (ko) | 반도체 장치 및 그 제조 방법 | |
US20130140688A1 (en) | Through Silicon Via and Method of Manufacturing the Same | |
US8822336B2 (en) | Through-silicon via forming method | |
TWI571988B (zh) | 具有矽貫穿電極的晶片以及其形成方法 | |
WO2024021356A1 (zh) | 高深宽比tsv电联通结构及其制造方法 | |
US9478464B2 (en) | Method for manufacturing through-hole silicon via | |
TW201304104A (zh) | 矽穿孔結構以及形成矽穿孔結構的方法 | |
TWI518861B (zh) | 矽穿孔結構及其製法 | |
US20240038695A1 (en) | Via formed in a wafer using a front-side and a back-side process | |
CN107644836A (zh) | 用于三维存储器的晶圆三维集成引线工艺及其结构 | |
TWI575688B (zh) | 直通矽晶穿孔製程 | |
TW201445671A (zh) | 形成絕緣結構和矽貫通電極的方法 | |
TWI447881B (zh) | 矽貫通電極結構及其製法 | |
TWI531027B (zh) | 穿矽導通體之製法及結構 | |
KR20120120776A (ko) | 관통실리콘비아를 구비한 반도체 패키지 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130116 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140213 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140225 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140313 Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20140313 |
|
RD12 | Notification of acceptance of power of sub attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7432 Effective date: 20140313 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20140314 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141106 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141107 Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20141107 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141205 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20141208 |
|
RD14 | Notification of resignation of power of sub attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7434 Effective date: 20141208 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150106 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5682897 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |