JP2012156700A - 誤差増幅回路及びスイッチングレギュレータ - Google Patents

誤差増幅回路及びスイッチングレギュレータ Download PDF

Info

Publication number
JP2012156700A
JP2012156700A JP2011013149A JP2011013149A JP2012156700A JP 2012156700 A JP2012156700 A JP 2012156700A JP 2011013149 A JP2011013149 A JP 2011013149A JP 2011013149 A JP2011013149 A JP 2011013149A JP 2012156700 A JP2012156700 A JP 2012156700A
Authority
JP
Japan
Prior art keywords
circuit
phase compensation
error amplifier
bias current
error
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2011013149A
Other languages
English (en)
Inventor
Takashi Goto
崇 後藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2011013149A priority Critical patent/JP2012156700A/ja
Priority to US13/349,084 priority patent/US8779748B2/en
Publication of JP2012156700A publication Critical patent/JP2012156700A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators

Abstract

【課題】位相補償回路を内蔵する誤差増幅回路と比較して、回路規模及び回路の消費電流を大きくすることなく、位相補償容量を外付けにすることができる誤差増幅回路及び当該誤差増幅回路を用いたスイッチングレギュレータを提供する。
【解決手段】所定の基準電圧Vref1と入力電圧Vfb1との誤差を増幅して出力する誤差増幅器12と、誤差増幅器12にバイアス電流Ibias1を供給する電流生成回路11とを含む集積回路10を備えた誤差増幅回路10aにおいて、集積回路10は、電流生成回路11に接続されたバイアス電流制御端子T1と、位相補償抵抗14を介して誤差増幅器12の出力端子T11に接続された位相補償端子T2とを備え、誤差増幅回路10aは、位相補償端子T2に接続された位相補償容量30を集積回路10の外部に備える。
【選択図】図1

Description

本発明は、位相補償回路を有する誤差増幅回路及び当該誤差増幅回路を備えたスイッチングレギュレータに関する。
スイッチングレギュレータ及びシリーズレギュレータなどの電源装置に用いられる誤差増幅器に対する外付けの位相補償方式では、一般に誤差増幅器の位相補償端子と接地との間に、位相補償抵抗及び位相補償容量を直列に接続した位相補償回路が接続される。しかし、位相補償端子は寄生容量を有し、かつ誤差増幅器の誤差電圧出力端子が位相補償端子に接続されるので、誤差増幅器の誤差電圧出力端子には、位相補償端子の寄生容量と外付けの位相補償回路とが並列に接続される。位相補償端子の寄生容量と比較して、外付けの位相補償回路のインピーダンスを小さく設定し、外付けの位相補償回路に適するように誤差増幅器の出力抵抗を十分に小さく設計する技術が既に知られている。
図8は、従来技術に係るスイッチングレギュレータ100の構成を示す回路図である。スイッチングレギュレータ100は、誤差増幅回路110aを備えて構成される。誤差増幅回路110aは、集積回路110と位相補償回路COMP101とを備えて構成される。また、集積回路110は、誤差増幅器EA101と、電流源Ir101と、基準電圧源V101と、位相補償端子T102とを備えて構成され、位相補償端子T102には、寄生容量Cp101が発生する。位相補償回路COMP101は、位相補償抵抗Rc101及び位相補償容量Cc101を備えて構成される。
図8を参照すると、位相補償抵抗Rc101及び位相補償容量Cc101は、位相補償端子T102と接地との間に直列に接続される。また、誤差増幅器EA101の非反転入力端子には、基準電圧源V101によって発生される基準電圧Vref101が印加され、誤差増幅器EA101の反転入力端子には所定の入力電圧Vfb101が印加される。誤差増幅器EA101の誤差電圧出力端子T111は位相補償端子T102に接続される。
図8のスイッチングレギュレータ100では、電流源Ir101が所定のバイアス電流Ibias101を発生して、誤差増幅器EA101に供給する。誤差増幅器EA101は、基準電圧Vref101と入力電圧Vfb101との誤差を増幅して誤差電圧Ve101として出力端子T111を介して次段の回路に出力する。また、位相補償回路COMP101が、誤差増幅器EA101の位相補償を実行する。
図8のスイッチングレギュレータ100は、位相補償抵抗Rc101を集積回路110の外部に備えるので、位相補償抵抗Rc101の抵抗値を変更することによって、誤差増幅器EA101によって出力される誤差電圧Ve101の高周波数帯域における利得を外部制御することができる。したがって、誤差電圧Ve101の高周波数帯域における利得を制御するために、バイアス電流Ibias101を制御する必要はない。一方、寄生容量Cp101は誤差増幅器EA101の出力端子T111に接続されており、誤差増幅器EA101は寄生容量Cp101の影響を直接的に受けるので、誤差増幅回路110aの構成に応じて誤差増幅器EA101を設計する必要がある。
上述したように、従来技術に係る外付けの位相補償方式に適するように、位相補償端子T102の寄生容量と比較して外付けの位相補償回路COMP101のインピーダンスを小さく設定し、外付けの位相補償回路COMP101に適するように誤差増幅器EA101の出力抵抗を十分に小さく設計すると、位相補償回路を内蔵する誤差増幅回路と比較して回路規模が極端に大きくなる、又は回路の消費電流が極端に大きくなるという問題がある。
本発明の目的は以上の問題を解決し、位相補償回路を内蔵する誤差増幅回路と比較して、回路規模及び回路の消費電流を極端に大きくすることなく、位相補償容量を外付けにすることができる誤差増幅回路及び当該誤差増幅回路を用いたスイッチングレギュレータを提供することにある。
本発明に係る誤差増幅回路は、所定の基準電圧と入力される帰還電圧との誤差を増幅して出力する誤差増幅器と、上記誤差増幅器にバイアス電流を供給する電流生成回路とを含む集積回路を備えた誤差増幅回路において、
上記集積回路は、
上記電流生成回路に接続されたバイアス電流制御端子と、
位相補償抵抗を介して上記誤差増幅器の出力端子に接続された位相補償端子とを備え、
上記誤差増幅回路は、
上記位相補償端子に接続された位相補償容量を上記集積回路の外部に備えたことを特徴とする。
また、上記誤差増幅回路において、上記電流生成回路は、
上記バイアス電流制御端子が開放されているときに、ゼロでない第1のバイアス電流を発生し、
上記バイアス電流制御端子にバイアス電流制御抵抗が接続されているときに、上記第1のバイアス電流と異なる第2のバイアス電流を発生することを特徴とする。
さらに、上記誤差増幅回路において、上記電流生成回路は、
上記バイアス電流制御端子が開放されているときに、ゼロでない第1のバイアス電流を発生し、
上記バイアス電流制御端子にバイアス電流制御電圧が印加されているときに、上記第1のバイアス電流と異なる第2のバイアス電流を発生することを特徴とする。
またさらに、本発明に係るスイッチングレギュレータは、上記誤差増幅回路を備えたことを特徴とする。
本発明に係る誤差増幅回路によれば、誤差増幅器に供給されるバイアス電流を集積回路の外部から制御することによって、誤差増幅器によって出力される誤差電圧の高周波帯域における利得を制御することができ、誤差増幅器によって出力される誤差電圧の高周波帯域における利得を制御するための位相補償抵抗を集積回路に内蔵し、位相補償端子に位相補償容量を接続するので、位相補償端子の寄生容量が位相補償容量と並列に接続される構成となり、位相補償回路を内蔵する誤差増幅回路と比較して回路規模及び回路の消費電流を極端に大きくすることなく、位相補償容量を外付けにすることができる。
また、本発明に係る誤差増幅回路によれば、バイアス電流制御端子が開放されているときに、所定のバイアス電流が誤差増幅器に供給されるので、所定のバイアス電流を用いて誤差増幅回路を動作させるときに集積回路の外部の部品点数を削減することができる。
さらに、本発明に係るスイッチングレギュレータによれば、位相補償回路を内蔵する誤差増幅回路を用いたスイッチングレギュレータと比較して回路規模及び回路の消費電流を極端に大きくすることなく、位相補償容量を外付けにすることができ、スイッチング周波数が高くかつ低消費電流であるスイッチングレギュレータを提供することができる。
本発明の実施形態に係るスイッチングレギュレータ1の構成を示すブロック図である。 図1の誤差増幅回路10aの構成を示す回路図である。 図8の誤差増幅回路110aの等価回路を示す回路図である。 図2の誤差増幅回路10aの等価回路を示す回路図である。 図3の等価回路及び図4の等価回路の周波数特性を示したグラフである。 図4の等価回路の周波数特性を示したグラフである。 図4の等価回路の周波数特性を示したグラフである。 従来技術に係るスイッチングレギュレータ100の構成を示す回路図である。
本発明に係る実施形態は、スイッチングレギュレータなどに用いられる集積回路を備えた誤差増幅回路において、誤差増幅器に供給されるバイアス電流を集積回路の外部から制御する機能を集積回路に追加することによって誤差増幅器の高周波帯域における利得を制御することができることと、誤差増幅器の高周波帯域における利得を制御するための位相補償抵抗を集積回路に内蔵することとを特徴とする。以下、図面を参照して本発明に係る実施形態を説明する。なお、各図面において、同様の構成要素については同一の符号を付している。
図1は、本発明の実施形態に係るスイッチングレギュレータ1の構成を示すブロック図である。図1のスイッチングレギュレータ1は、誤差増幅回路10aを備えて構成される。誤差増幅回路10aは、集積回路10と、バイアス電流制御回路20と、位相補償容量30とを備えて構成される。また、集積回路10は、電流生成回路11と、誤差増幅器12と、基準電圧発生回路13と、位相補償抵抗14と、バイアス電流制御端子T1と、位相補償端子T2とを備えて構成され、位相補償端子T2には、寄生容量15が発生する。また、位相補償抵抗14と位相補償端子T2と位相補償容量30とは、位相補償回路COMP1を構成する。
本実施形態に係る誤差増幅回路10aは、所定の基準電圧Vref1と入力電圧Vfb1との誤差を増幅して出力する誤差増幅器12と、誤差増幅器12にバイアス電流Ibias1を供給する電流生成回路11とを含む集積回路10を備えた誤差増幅回路10aにおいて、集積回路10は、電流生成回路11に接続されたバイアス電流制御端子T1と、位相補償抵抗14を介して誤差増幅器12の出力端子T11に接続された位相補償端子T2とを備え、誤差増幅回路10aは、位相補償端子T2に接続された位相補償容量30を集積回路10の外部に備えたことを特徴とする。
図1において、バイアス電流制御回路20は、バイアス電流制御端子T1を介して電流生成回路11に接続され、電流生成回路11は、バイアス電流制御回路20の抵抗値又はバイアス電流制御回路20から印加される電圧に基づいてバイアス電流Ibias1を発生し、バイアス電流Ibias1を誤差増幅器12に供給する。誤差増幅器12には、基準電圧生成回路13からの基準電圧Vref1及び所定の入力電圧Vfb1が入力される。また、誤差増幅器12は、基準電圧Vref1と入力電圧Vfb1との誤差を増幅して、誤差電圧Ve1として出力端子T11を介して次段の回路に出力する。位相補償抵抗14は、誤差増幅器12の出力端子T11と位相補償端子T2との間に接続され、位相補償端子T2には位相補償容量30が接続される。位相補償抵抗14及び位相補償容量30は、誤差増幅器12の位相補償を実行する。
図1のスイッチングレギュレータ1は、集積回路10の外部にバイアス電流制御回路20を備えるので、電流生成回路11によって誤差増幅器12に供給されるバイアス電流Ibias1を集積回路10の外部から制御することができる。したがって、図1のスイッチングレギュレータ1は、位相補償抵抗14を集積回路10の内部に備えているが、誤差増幅器12によって出力される誤差電圧Ve1の高周波数帯域における利得を集積回路10の外部から制御することができる。
また、図1のスイッチングレギュレータ1では、寄生容量15は位相補償容量30と並列に接続されるので、位相補償容量30の設計値から寄生容量15の容量値を減算した値に位相補償容量30の容量値を設定すると、スイッチングレギュレータ1は所望の動作を実行する。また、位相補償容量30は、誤差増幅器12の性能に直接的に依存しないので、誤差増幅回路10aの構成に応じて誤差増幅器12を設計する必要がない。
図2は、図1の誤差増幅回路10aの構成を示す回路図である。なお、図2では、図1と同一の構成要素及び同様の構成要素には同一の符号を付している。
図2を参照すると、電流生成回路11は可変電流源Ir1と電流源Ir2とを備えて構成され、誤差増幅器12は例えばオペアンプである誤差増幅器EA1を備えて構成される。また、基準電圧発生回路13は基準電圧Vref1を発生する電圧源V1を備えて構成され、位相補償抵抗14は抵抗値rc1を有する位相補償抵抗Rc1を備えて構成される。図2において寄生容量15は、容量値cp1を有する容量Cp1で表されている。
可変電流源Ir1の電流制御端子は、バイアス電流制御端子T1に接続される。また、可変電流源Ir1及び電流源Ir2は、誤差増幅器EA1と接地との間に並列に接続される。誤差増幅器EA1の非反転入力端子には電圧源V1が接続され、誤差増幅器EA1の反転入力端子には所定の電圧Vfb1が印加される。誤差増幅器EA1の出力端子T11は位相補償抵抗Rc1の一端に接続される。位相補償抵抗Rc1の他端は位相補償端子T2に接続される。
また、図2を参照すると、バイアス電流制御回路20は抵抗値ri1を有するバイアス電流制御抵抗Ri1を備えて構成され、バイアス電流制御抵抗Ri1はバイアス電流制御端子T1と接地との間に接続される。さらに、位相補償容量30は容量値cc1を有する位相補償容量Cc1を備えて構成され、位相補償容量Cc1は位相補償端子T2と接地との間に接続される。
図2の可変電流源Ir1は、バイアス電流制御端子T1に接続されているバイアス電流制御抵抗Ri1の抵抗値ri1に応じて、電流ir1を発生する。例えば、抵抗値ri1が大きいほど、可変電流源Ir1によって発生される電流ir1が減少し、バイアス電流制御端子T1を開放すると、電流源Ir1は電流を発生しない。一方、電流源Ir2は電流ir2を発生する。
したがって、電流生成回路11は、可変電流源Ir1によって発生される電流ir1と、電流源Ir2によって発生される電流ir2との和をバイアス電流Ibias1として誤差増幅器EA1に供給する。バイアス電流Ibias1は、バイアス電流制御抵抗Ri1によって、電流ir2以上に制御される。ここで、バイアス電流Ibias1が電流ir2であるように制御するときは、バイアス電流制御端子T1を開放すればよいので、誤差増幅回路10aの部品点数を削減することができる。
なお、電流生成回路11では、バイアス電流制御端子T1に接続されるバイアス電流制御抵抗Ri1に応じてバイアス電流Ibias1が制御されるが、本発明はこれに限らず、バイアス電流制御端子T1に印加されるバイアス電流制御電圧によって、バイアス電流Ibias1が制御されてもよい。また、電流生成回路11では、バイアス電流Ibias1が電流ir2以上となるように制御されるが、バイアス電流制御端子T1に接続されるバイアス電流制御抵抗Ri1又は印加されるバイアス電流制御電圧によって、バイアス電流Ibias1が電流ir2未満となるように制御されるように電流生成回路を構成してもよい。
図3は、図8の誤差増幅回路110aの等価回路を示す回路図である。図3の等価回路において、誤差増幅器EA101は図8の誤差増幅器EA101と等価な誤差増幅器であり、誤差増幅器電圧電流変換率gm101を有する電流源Ie101と、抵抗値re101を有する誤差増幅器出力抵抗Re101と、容量値ce101を有する誤差増幅器出力容量Ce101とを備えて構成される。電流源Ie101と誤差増幅器出力抵抗Re101と誤差増幅器出力容量Ce101とは並列に接続される。位相補償端子T102には、集積回路110の外部で位相補償抵抗Rc101及び位相補償容量Cc101が接続される。ここで、位相補償抵抗Rc101及び位相補償容量Cc101は、様々な抵抗値及び容量値を有する抵抗及び容量にそれぞれ交換することができるので、図3では、位相補償抵抗Rc101は可変抵抗として表され、位相補償容量Cc101は可変容量として表されている。また、位相補償端子T102に発生する寄生容量Cp101は、誤差増幅器出力容量Ce101に並列に接続される。
誤差増幅器出力抵抗Re101と誤差増幅器出力容量Ce101と寄生容量Cp101との合成インピーダンスZe101は、以下の式(1)で表される。ここで、re101は誤差増幅器出力抵抗Re101の抵抗値、ce101は誤差増幅器出力容量Ce101の容量値、cp101は寄生容量Cp101の容量値、jは虚数単位、ωは角周波数である。
Figure 2012156700
また、位相補償抵抗Rc101と位相補償容量Cc101との合成インピーダンスZc101は、以下の式(2)で表される。ここで、rc101は位相補償抵抗Rc101の抵抗値、cc101は位相補償容量Cc101の容量値、jは虚数単位、ωは角周波数である。
Figure 2012156700
したがって、誤差増幅器EA101に接続されるインピーダンスZeo101は、式(1)及び式(2)から以下の式(3)で表される。
Figure 2012156700
図4は、図2の誤差増幅回路10aの等価回路を示す回路図である。図4の等価回路において、誤差増幅器EA1は図2の誤差増幅器EA1と等価な誤差増幅器であり、誤差増幅器電圧電流変換率gm1を有する電流源Ie1と、抵抗値re1を有する誤差増幅器出力抵抗Re1と、容量値ce1を有する誤差増幅器出力容量Ce1とを備えて構成される。電流源Ie1と誤差増幅器出力抵抗Re1と誤差増幅器出力容量Ce1とは並列に接続される。位相補償端子T2には集積回路10の内部で位相補償抵抗Rc1が接続され、かつ集積回路10の外部で位相補償容量Cc1が接続される。また、位相補償端子T2に発生する寄生容量Cp1は位相補償容量Cc1と並列に接続される。
ここで、位相補償容量Cc1は、様々な容量値を有する容量に交換することができるので、図4では、位相補償容量Cc101は可変容量として表されている。また、上述したように、集積回路10は、バイアス電流Ibias1を外部から制御することができる。一般に、誤差増幅器電圧電流変換率gm1はバイアス電流Ibias1の平方根に比例し、誤差増幅器出力抵抗Re1の抵抗値re1はバイアス電流Ibias1に反比例することが知られている。したがって、集積回路10では、誤差増幅器電圧電流変換率gm4及び抵抗値re1を外部から制御することができるので、図4では、電流源Ie1は可変電流源として表され、誤差増幅器出力抵抗Re1は可変抵抗として表されている。
誤差増幅器出力抵抗Re1と誤差増幅器出力容量Ce1との合成インピーダンスZe1は、以下の式(4)で表される。ここで、re1は誤差増幅器出力抵抗Re1の抵抗値、ce1は誤差増幅器出力容量Ce1の容量値、jは虚数単位、ωは角周波数である。
Figure 2012156700
また、位相補償抵抗Rc1と位相補償容量Cc1と寄生容量Cp1との合成インピーダンスZc1は、以下の式(5)で表される。ここで、rc1は位相補償抵抗Rc1の抵抗値、cc1は位相補償容量Cc1の容量値、cp1は寄生容量Cp1の容量値、jは虚数単位、ωは角周波数である。
Figure 2012156700
したがって、誤差増幅器EA1に接続されるインピーダンスZeo1は、式(4)及び式(5)から以下の式(6)で表される。
Figure 2012156700
誤差増幅器EA101の周波数特性は、誤差増幅器EA101に接続されるインピーダンスZeo101及び電流源Ie101の誤差増幅器電圧電流変換率gm101によって決定される。一方、誤差増幅器EA1の周波数特性は、誤差増幅器EA1に接続されるインピーダンスZeo1及び電流源Ie1の誤差増幅器電圧電流変換率gm1によって決定される。
図5は、図3の等価回路及び図4の等価回路の周波数特性を示したグラフである。図5のグラフには、誤差増幅器EA101によって出力される誤差電圧Ve101の利得及び位相の周波数特性と、誤差増幅器EA1によって出力される誤差電圧Ve1の利得及び位相の周波数特性とが示されている。ここでは、図3の等価回路及び図4の等価回路において、gm101=gm1=1mS、re101=re1=1MΩ、ce101=ce1=0.5pF、cp101=cp1=2pF、rc101=rc1=100kΩ、cc101=cc1=100pFである。同一の構成要素を用いて誤差増幅器EA101及び誤差増幅器EA1を構成しても、誤差増幅器EA1の高周波数帯域における利得は、誤差増幅器EA101の高周波数帯域における利得よりも高い。
図6は、図4の等価回路の周波数特性を示したグラフである。図6のグラフには、位相補償容量Cc1の容量値cc1を変化させたときに誤差増幅器EA1によって出力される誤差電圧Ve1の利得及び位相の周波数特性が示されている。ここでは、図4の等価回路において、gm1=1mS、re1=1MΩ、ce1=0.5pF、cp1=2pF、rc1=100kΩとし、cc1=100pFであるときとcc1=1000pFであるときとを比較した。図6に示すように、位相補償容量Cc1の容量値cc1を変化させても、誤差増幅器EA1の高周波数帯域における利得は変化しない。また、集積回路10は、位相補償抵抗Rc1を内部に備えるので、位相補償抵抗Rc1を交換することができない。
図7は、図4の等価回路の周波数特性を示したグラフである。図6のグラフには、バイアス電流Ibias1を変化させたときに誤差増幅器EA1によって出力される誤差電圧Ve1の利得及び位相の周波数特性が示されている。ここでは、図4の等価回路において、gm1=1mS、re1=1MΩ、ce1=0.5pF、cp1=2pF、rc1=100kΩ、cc1=100pFであるときと、バイアス電流Ibias1を上述した条件の0.25倍に外部制御したことを想定して、gm1=0.5mS、re1=4MΩ、ce1=0.5pF、cp1=2pF、rc1=100kΩ、cc1=100pFであるときとを比較した。上述したように集積回路10は、位相補償抵抗Rc1を内部に備えるので、位相補償抵抗Rc1を交換することができないが、図7に示すように、バイアス電流Ibias1を外部制御することによって、誤差増幅器EA1の高周波数帯域における利得を制御することができる。
以上説明したように、本実施形態によれば、誤差増幅器EA1のバイアス電流Ibias1を集積回路10の外部から制御することによって、誤差増幅器EA1によって出力される誤差電圧Ve1の高周波帯域における利得を制御することができ、誤差増幅器EA1によって出力される誤差電圧Ve1の高周波帯域における利得を制御するための位相補償抵抗Rc1を集積回路10に内蔵し、位相補償端子T2に位相補償容量Cc1を接続するので、位相補償端子T2の寄生容量Cp1が位相補償容量Cc1と並列に接続される構成となり、位相補償回路を内蔵する誤差増幅回路と比較して回路規模及び回路の消費電流を極端に大きくすることなく、位相補償容量Cc1を外付けにすることができる。
また、本実施形態によれば、バイアス電流制御端子T1が開放されているときに、電流値ir2のバイアス電流Ibias1が誤差増幅器EA1に供給されるので、電流値ir2のバイアス電流Ibias1を用いて誤差増幅回路10aを動作させるときに集積回路10の外部の部品点数を削減することができる。
さらに、本実施形態によれば、位相補償回路を内蔵する誤差増幅回路を用いたスイッチングレギュレータと比較して回路規模及び回路の消費電流を極端に大きくすることなく、位相補償容量Cc1を外付けにすることができ、スイッチング周波数が高くかつ低消費電流であるスイッチングレギュレータ1を提供することができる。
本発明に係る誤差増幅回路によれば、誤差増幅器に供給されるバイアス電流を集積回路の外部から制御することによって、誤差増幅器によって出力される誤差電圧の高周波帯域における利得を制御することができ、誤差増幅器によって出力される誤差電圧の高周波帯域における利得を制御するための位相補償抵抗を集積回路に内蔵し、位相補償端子に位相補償容量を接続するので、位相補償端子の寄生容量が位相補償容量と並列に接続される構成となり、位相補償回路を内蔵する誤差増幅回路と比較して回路規模及び回路の消費電流を極端に大きくすることなく、位相補償容量を外付けにすることができる。
また、本発明に係る誤差増幅回路によれば、バイアス電流制御端子が開放されているときに、所定のバイアス電流が誤差増幅器に供給されるので、所定のバイアス電流を用いて誤差増幅回路を動作させるときに集積回路の外部の部品点数を削減することができる。
さらに、本発明に係るスイッチングレギュレータによれば、位相補償回路を内蔵する誤差増幅回路を用いたスイッチングレギュレータと比較して回路規模及び回路の消費電流を極端に大きくすることなく、位相補償容量を外付けにすることができ、スイッチング周波数が高くかつ低消費電流であるスイッチングレギュレータを提供することができる。
1,100…スイッチングレギュレータ、
10,110…集積回路、
10a,110a…誤差増幅回路、
11…電流生成回路、
12,EA1,EA101…誤差増幅器、
13…基準電圧生成回路、
14,Rc1,Rc101…位相補償抵抗、
15,Cp1,Cp101…寄生容量、
20…バイアス電流制御回路、
30,Cc1,Cc101…位相補償容量、
Ce1,Ce101…誤差増幅器出力容量、
COMP1,COMP101…位相補償回路、
Ie1,Ie101,Ir101,Ir2…電流源、
Ir1…可変電流源、
Re1,Re101…誤差増幅器出力抵抗、
Ri1…バイアス電流制御抵抗、
T1…バイアス電流制御端子、
T2,T102…位相補償端子、
T11,T111…出力端子、
V1,V101…基準電圧源。
特開昭59−91517号公報。

Claims (4)

  1. 所定の基準電圧と入力される帰還電圧との誤差を増幅して出力する誤差増幅器と、上記誤差増幅器にバイアス電流を供給する電流生成回路とを含む集積回路を備えた誤差増幅回路において、
    上記集積回路は、
    上記電流生成回路に接続されたバイアス電流制御端子と、
    位相補償抵抗を介して上記誤差増幅器の出力端子に接続された位相補償端子とを備え、
    上記誤差増幅回路は、
    上記位相補償端子に接続された位相補償容量を上記集積回路の外部に備えたことを特徴とする誤差増幅回路。
  2. 上記電流生成回路は、
    上記バイアス電流制御端子が開放されているときに、ゼロでない第1のバイアス電流を発生し、
    上記バイアス電流制御端子にバイアス電流制御抵抗が接続されているときに、上記第1のバイアス電流と異なる第2のバイアス電流を発生することを特徴とする請求項1記載の誤差増幅回路。
  3. 上記電流生成回路は、
    上記バイアス電流制御端子が開放されているときに、ゼロでない第1のバイアス電流を発生し、
    上記バイアス電流制御端子にバイアス電流制御電圧が印加されているときに、上記第1のバイアス電流と異なる第2のバイアス電流を発生することを特徴とする請求項1記載の誤差増幅回路。
  4. 請求項1乃至3のうちの1つの請求項記載の誤差増幅回路を備えたことを特徴とするスイッチングレギュレータ。
JP2011013149A 2011-01-25 2011-01-25 誤差増幅回路及びスイッチングレギュレータ Pending JP2012156700A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2011013149A JP2012156700A (ja) 2011-01-25 2011-01-25 誤差増幅回路及びスイッチングレギュレータ
US13/349,084 US8779748B2 (en) 2011-01-25 2012-01-12 Error amplification circuit, control method for error amplification circuit, and switching regulator employing error amplification circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011013149A JP2012156700A (ja) 2011-01-25 2011-01-25 誤差増幅回路及びスイッチングレギュレータ

Publications (1)

Publication Number Publication Date
JP2012156700A true JP2012156700A (ja) 2012-08-16

Family

ID=46543735

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011013149A Pending JP2012156700A (ja) 2011-01-25 2011-01-25 誤差増幅回路及びスイッチングレギュレータ

Country Status (2)

Country Link
US (1) US8779748B2 (ja)
JP (1) JP2012156700A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9581658B2 (en) 2013-10-29 2017-02-28 Micronas Gmbh Hall effect sensor device
CN113452253A (zh) * 2021-07-06 2021-09-28 湖南宏微电子技术有限公司 一种微型小功率混合集成电路及其变换器
CN116388567A (zh) * 2023-05-31 2023-07-04 拓尔微电子股份有限公司 相位补偿电路、相位补偿装置及降压芯片

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9146569B2 (en) * 2013-03-13 2015-09-29 Macronix International Co., Ltd. Low drop out regulator and current trimming device
US9312002B2 (en) 2014-04-04 2016-04-12 Sandisk Technologies Inc. Methods for programming ReRAM devices
US9891646B2 (en) * 2015-01-27 2018-02-13 Qualcomm Incorporated Capacitively-coupled hybrid parallel power supply
TWI600996B (zh) * 2016-03-31 2017-10-01 瑞昱半導體股份有限公司 穩壓器
JP6660238B2 (ja) * 2016-04-20 2020-03-11 エイブリック株式会社 バンドギャップリファレンス回路及びこれを備えたdcdcコンバータ
JP6846248B2 (ja) * 2017-03-24 2021-03-24 エイブリック株式会社 定電圧出力回路
JP7115939B2 (ja) * 2018-09-04 2022-08-09 エイブリック株式会社 ボルテージレギュレータ
CN113740601B (zh) * 2021-09-27 2023-10-20 佛山市顺德区美的电子科技有限公司 相电流采集方法、装置、设备、系统和存储介质

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07131243A (ja) * 1993-10-28 1995-05-19 Matsushita Electric Ind Co Ltd 電圧制御発振器
JPH0928077A (ja) * 1995-07-13 1997-01-28 Fujitsu Ltd スイッチングレギュレータ
JPH1138097A (ja) * 1997-07-24 1999-02-12 Nec Corp 集積回路試験装置
JP2000267064A (ja) * 1999-03-19 2000-09-29 Nec Kansai Ltd 半導体集積回路装置
JP2000307525A (ja) * 1999-04-19 2000-11-02 Matsushita Electric Ind Co Ltd 半導体集積回路およびそれを用いた光受信器
JP2003086683A (ja) * 2001-09-07 2003-03-20 Ricoh Co Ltd ボルテージレギュレータ
JP2004240646A (ja) * 2003-02-05 2004-08-26 Ricoh Co Ltd 定電圧回路
JP2005071320A (ja) * 2003-08-06 2005-03-17 Denso Corp 電源回路および半導体集積回路装置
JP2005086992A (ja) * 2003-09-11 2005-03-31 Texas Instr Japan Ltd Dc−dcコンバータ
JP2007094540A (ja) * 2005-09-27 2007-04-12 Ricoh Co Ltd 半導体装置
JP2009129979A (ja) * 2007-11-20 2009-06-11 Canon Inc プリント基板
JP2009290937A (ja) * 2008-05-27 2009-12-10 Toshiba Microelectronics Corp スイッチング電源
JP2010226820A (ja) * 2009-03-23 2010-10-07 Rohm Co Ltd 入力電流制限回路及びこれを用いた電源装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5991517A (ja) 1982-11-18 1984-05-26 Ricoh Co Ltd デジタル交流安定化装置
JP2006230186A (ja) * 2005-01-21 2006-08-31 Renesas Technology Corp 半導体装置
WO2007080777A1 (ja) * 2006-01-10 2007-07-19 Rohm Co., Ltd. 電源装置及びこれを備えた電子機器
JP2009100552A (ja) * 2007-10-17 2009-05-07 Fuji Electric Device Technology Co Ltd Dc−dcコンバータ
JP2009159508A (ja) * 2007-12-27 2009-07-16 Nec Electronics Corp 演算増幅器及び積分回路

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07131243A (ja) * 1993-10-28 1995-05-19 Matsushita Electric Ind Co Ltd 電圧制御発振器
JPH0928077A (ja) * 1995-07-13 1997-01-28 Fujitsu Ltd スイッチングレギュレータ
JPH1138097A (ja) * 1997-07-24 1999-02-12 Nec Corp 集積回路試験装置
JP2000267064A (ja) * 1999-03-19 2000-09-29 Nec Kansai Ltd 半導体集積回路装置
JP2000307525A (ja) * 1999-04-19 2000-11-02 Matsushita Electric Ind Co Ltd 半導体集積回路およびそれを用いた光受信器
JP2003086683A (ja) * 2001-09-07 2003-03-20 Ricoh Co Ltd ボルテージレギュレータ
JP2004240646A (ja) * 2003-02-05 2004-08-26 Ricoh Co Ltd 定電圧回路
JP2005071320A (ja) * 2003-08-06 2005-03-17 Denso Corp 電源回路および半導体集積回路装置
JP2005086992A (ja) * 2003-09-11 2005-03-31 Texas Instr Japan Ltd Dc−dcコンバータ
JP2007094540A (ja) * 2005-09-27 2007-04-12 Ricoh Co Ltd 半導体装置
JP2009129979A (ja) * 2007-11-20 2009-06-11 Canon Inc プリント基板
JP2009290937A (ja) * 2008-05-27 2009-12-10 Toshiba Microelectronics Corp スイッチング電源
JP2010226820A (ja) * 2009-03-23 2010-10-07 Rohm Co Ltd 入力電流制限回路及びこれを用いた電源装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9581658B2 (en) 2013-10-29 2017-02-28 Micronas Gmbh Hall effect sensor device
CN113452253A (zh) * 2021-07-06 2021-09-28 湖南宏微电子技术有限公司 一种微型小功率混合集成电路及其变换器
CN113452253B (zh) * 2021-07-06 2022-05-06 湖南宏微电子技术有限公司 一种微型小功率混合集成电路及其变换器
CN116388567A (zh) * 2023-05-31 2023-07-04 拓尔微电子股份有限公司 相位补偿电路、相位补偿装置及降压芯片
CN116388567B (zh) * 2023-05-31 2023-08-22 拓尔微电子股份有限公司 相位补偿电路、相位补偿装置及降压芯片

Also Published As

Publication number Publication date
US8779748B2 (en) 2014-07-15
US20120187995A1 (en) 2012-07-26

Similar Documents

Publication Publication Date Title
JP2012156700A (ja) 誤差増幅回路及びスイッチングレギュレータ
TWI661669B (zh) 多級放大器
JP4236586B2 (ja) 低ドロップアウト電圧レギュレータ
US9136807B2 (en) Apparatus and methods for electronic amplification
JP2018516408A (ja) 低ドロップアウト電圧レギュレータ装置
US20120194149A1 (en) Power supply circuit, control method for controlling power supply circuit, and electronic device incorporating power supply circuit
CN110888484A (zh) 一种低待机功耗高电源抑制比的线性稳压器
KR20130034852A (ko) 저전압 강하 레귤레이터
JP2014010009A (ja) 電源装置およびそれを用いた試験装置
Beal et al. Extended-bandwidth negative impedance converters by nested networks
US20090121690A1 (en) Voltage regulator
Arora et al. Digital implementation of constant power load (CPL), active resistive load, constant current load and combinations
JP5454366B2 (ja) パワーアンプモジュール及び携帯情報端末
JP2007233657A (ja) 増幅器とそれを用いた降圧レギュレータ及び演算増幅器
CN103683929A (zh) 自适应环路补偿方法及电路以及带该补偿电路的开关电源
RU2333593C1 (ru) Дифференциальный усилитель с расширенным диапазоном активной работы
JP2007122605A (ja) インピーダンス回路、電源装置
JP2011160554A (ja) 電源回路及び電子機器
CN108886343B (zh) 负反馈放大电路
JP2018007257A5 (ja) 合成インダクタ、フィルタ回路、較正方法、較正装置並びに回路シミュレーション
US8487699B2 (en) Inductive-element feedback-loop compensator
JP2015128249A (ja) アナログ信号処理回路
Koksal Realization of a general all‐pole current transfer function by using CBTA
Casaleiro et al. Van der Pol approximation applied to Wien oscillators
RU2390919C1 (ru) Управляемый усилитель переменного тока

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20131202

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140612

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140624

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140723

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20140826

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20141105

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20141114