JP2011517159A - 多元送信機システム及び方法 - Google Patents

多元送信機システム及び方法 Download PDF

Info

Publication number
JP2011517159A
JP2011517159A JP2010549723A JP2010549723A JP2011517159A JP 2011517159 A JP2011517159 A JP 2011517159A JP 2010549723 A JP2010549723 A JP 2010549723A JP 2010549723 A JP2010549723 A JP 2010549723A JP 2011517159 A JP2011517159 A JP 2011517159A
Authority
JP
Japan
Prior art keywords
transmitter
polarity
state
coupled
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2010549723A
Other languages
English (en)
Inventor
リー、チュルキュ
ダビエルワッラ、アノッシュ・ビー.
ウィレイ、ジョージ・エー.
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of JP2011517159A publication Critical patent/JP2011517159A/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems

Abstract

データ送信のシステム及び方法が開示される。実施形態において、少なくとも2つの送信機が選択的にアクティブにされ、少なくとも2つの別個の回線によってデータを送信するために直列インターフェースで非アクティブにされる。

Description

本開示は、多元送信機を用いるデータ送信のシステム及び方法に一般的に関連する。
技術の進歩は、より小さく、より力強いパーソナル・コンピューティング・デバイスに帰着してしまった。例えば、現在、小型であり、軽量であり、且つユーザによって容易に運ばれる、ポータブルワイヤレス電話、携帯情報端末(PDA)及びページングデバイスのようなワイヤレス・コンピューティング・デバイスを含む種々のポータブル・パーソナル・コンピューティング・デバイスが存在する。特に、携帯電話及びIP電話のようなポータブルワイヤレス電話は、ワイヤレスネットワークを通じて、データパケット及び音声を伝達し得る。更に、多くのこのようなワイヤレス電話は、そこに組み込まれるその他のタイプのデバイスを含む。例えば、ワイヤレス電話は、ディジタル・スチールカメラ、ディジタル・ビデオカメラ、ディジタルレコーダ及びオーディオファイル再生機も含む。また、このようなワイヤレス電話は、インターネットにアクセスするために用いられ得る、ウェブ・ブラウザ・アプリケーションのようなソフトウェアアプリケーションを含む実行可能命令を処理し得る。このように、これらワイヤレス電話は、重要なコンピューティング能力を含み得る。
多量のデータは、このようなポータブルデバイスに転送されてもよい。例えば、マルチメディアデータは、デバイス内のメモリから引き出され、ディジタルプロセッサによって処理され、ディスプレイに提供されてもよい。データ転送は、並列入力によってデータを受信し、他と異なる信号を送るように、一またはそれ以上の回線によって直列的にデータを送信する、シリアライズ/デシリアライズ(“SerDes”)ユニットによって送信段階で実行されてもよい。受信段階は、直列データを並列データに変換し、受信してもよい。
特定の実施形態において、第1の送信線に連結した第1の送信機、第2の送信線に連結した第2の送信機及び第3の送信線に連結した第3の送信機を含むシステムが開示される。動作の間中、3つの送信機のうちの2つは導電性があり、3つの送信機うちの少なくとも1つは導電性がない。非導電性送信機は、高インピーダンス状態にあってもよい。
別の特定の実施形態において、イメージ検出デバイス及びデータ処理回路を含む電子デバイスが開示される。電子デバイスは、データ処理回路及びイメージ検出デバイスに連結した直列インターフェースも含む。直列インターフェースは、少なくとも3つの送信機を含む。
別の特定の実施形態において、電子デバイスは、ディスプレイ及び処理回路を含む。電子デバイスは、処理回路及びディスプレイに連結した直列送信手段を更に含む。直列送信手段は、3つの送信機から3つの線によって信号を受信するように構成された少なくとも3つの受信機を含む。
別の特定の実施形態において、少なくとも2つの別個の回線によってデータを送信するために直列インターフェースで少なくとも1つの送信機を非アクティブにすることと少なくとも2つの送信機を選択的にアクティブにすることを含む、方法が開示される。
別の特定の実施形態において、第1の回線をドライブする第1の送信機、第2の回線をドライブする第2の送信機及び第3の回線をドライブする第3の送信機を含む、送信機の組からデータ信号を受信することを含む、方法が開示される。データ信号は、第1の送信機からの第1の信号及び第2の送信機からの第2の信号を含む。第3の送信機は非アクティブである。
開示した実施形態によって提供される特定の利点は、少なくとも1つの送信機が非アクティブであることにより減少した電力消費をもって、データが3つまたはそれ以上の回線を用いて送信されてもよいことである。電力消費は、より低い渦流コンデンサによっても減らされる。別の特定の利点は、多元送信回線のコモンモード終端からの結果として信号ノイズを減らす。
本開示のその他の様態、利点及び特徴は、図面の簡単な説明、発明を実施するための形態及び特許請求の範囲といった以下のセクションを含む、全アプリケーションの検討の後に、明白になるであろう。
図1は、多元送信機システムの特定の例証となる実施形態の図である。 図2は、多元送信機システムの別の例証となる実施形態の図である。 図3は、多元送信機システムを含む電子デバイスの特定の例証となる実施形態のブロック図である。 図4は、多元送信機システムを含む電子デバイスの別の例証となる実施形態のブロック図である。 図5は、多元送信機システムの動作状態の特定の例証となる実施形態の一般的な図である。 図6は、多元送信機システムを動作させる方法の特定の例証となる実施形態のフロー図である。 図7は、多元送信機からデータ信号を受信する方法の特定の例証となる実施形態のフロー図である。
図1を参照して、多元送信機システムの特定の例証となる実施形態の図が描かれ、100に一般的に示される。第1の代表入力102、第2の代表入力104及び第3の代表入力106が、データエンコーダ108に提供される。データエンコーダ108は、第1の送信機120、第2の送信機122及び第3の送信機124に連結される。第1の送信機120は、第1の送信回線130に連結される。第2の送信機122は、第2の送信回線132に連結される。第3の送信機124は、第3の送信回線134に連結される。送信回線130,132,134は、フレックスケーブル、ツイストトリオ、その他のタイプの導伝線あるいは線、またはそれらの任意の組み合わせを含んでもよい。例えば、送信回線130,132,134の少なくとも2つが、ツイストペアまたは同軸ケーブルを含んでもよい。送信回線130,132,134は、各々の送信回線130,132,134がそれぞれのノード140,142,144に連結したコモンモードY型終端をもち、それぞれのノード140,142,144は抵抗器141,143,145によって第4のノード146に連結される。第4のノード146は、コンデンサ148によってアースに容量的に連結される。
第1のノード140は、第1の受信機150の入力154及び第2の受信機160の反転入力162に連結される。第2のノード142は、第1の受信機150の反転入力152及び第3の受信機170の入力174に連結される。第3のノード144は、第2の受信機160の入力164及び第3の受信機170の反転入力172に連結される。受信機150,160,170の各々は、それぞれ出力156,166,176をデコーダ180に提供する。デコーダ180は、代表出力182をもつ。
各送信機120,122,124は、データエンコーダ108からの制御信号に反応する3つの状態デバイスである。特定の実施形態において、各送信機120,122,124は、第1のシグナリング状態、第2のシグナリング状態または非アクティブ状態で動作する。データエンコーダ108で受信したデータは、受信機150,160,170への入力に連結されるノード140,142,144での電圧レベルによって検出可能である送信機状態の特有の組み合わせによって表されてもよい。特定の実施形態において、システム100は、減少した電力シグナリングのために構成される。なお、送信回線130,132,134によって送信した各データシンボルについて、3つの送信機120,122,124のうちの多くて2つは導電性があり、3つの送信機120,122,124のうちの少なくとも1つは導電性がない。
動作の間中、特定の実施形態において、入力102−106によって受信したデータは、3つの送信機120,122,124の動作状態に一致するシンボルとして送信される。各シンボルは、対応する送信回線130,132,134を流れる電流を制限するために、送信機120,122,124のうちの1つが電流を吐き出し(ソースする)、送信機120,122,124の別の1つが電流を吸い込み(シンクする)、送信機120,122,124の残りの1つがハイインピーダンス状態となる動作状態に一致し得る。また、各シンボルは、このような動作状態間の推移として表されてもよい。このような動作状態または推移が6つ存在する。その結果、システム100は、シンボル毎に約2.5ビットのデータまたは回線毎に約0.83ビットを送信し得る。図5は、動作状態及び推移の例証となる例を描く。
特定の実施形態において、送信回線130,132,134のそれぞれに通ずる電流IA,IB,ICは、i、−iまたは0にほぼ等しい。例えば、送信回線130,132,134のインピーダンスZ1,Z2,Z3及びR1,R2,R3はZ0にほぼ等しく、各ノード140,142,144での電圧は各シンボルについて予想可能である。また、受信機150,160,170は、例えば、ある一定のマルチレベル・シグナリング・システムで要求されてもよいような、基準値を決定するためのトレーニング周期を要求することなく、結果として生じる入力値に反応するように構成されてもよい。表1は、動作値の例を例証する。VABは、ノード140とノード142との間の電圧差であり、VBCは、ノード142とノード144との間の電圧差であり、VCAは、ノード144とノード140との間の電圧差である。X,Y,Zは、それぞれ受信機出力156,166,176に一致し、名称は6つの動作状態の各々を識別するためのラベルである。
Figure 2011517159
多元送信機システム100は、ルックアップ表、ハードウェア、処理アルゴリズムまたはそれらの任意の組み合わせを用いてデータエンコーダ108及びデコーダ180で実行されてもよい直接データエンコーディング及びデコーディングのような利点を提供する。データ送信は、任意の与えられた時間でアクティブになる3つの送信機のうちの2つだけによる電力節約をもって、回線毎に0.83ビット及びシンボル毎に約2.5ビットで3つの回線を通じて実行されてもよい。更に、コモンモードノイズ排除は、デルタ型終端構成のようなその他の構成と比較して、送信回線130,132,134のコモンモードY型終端により高められる。
3つの送信回線のみが描かれるが、システム100の利点は4つまたはそれ以上の送信回線及び送信機を用いて得られる可能性がある。例えば、それぞれが4つの送信回線のうちの1つをドライブし、状態毎に2つの送信機が非アクティブとなる12つの別個の状態の4つの3状態送信機を用いることは各シンボルを送信するための同じ電力消費で、回線毎に約0.9ビット及びシンボル毎に約3.6ビットになる。更に、整合された抵抗器をもつシングルレベルシグナリングのみが記述されるが、減少した電力動作の利点、高まったコモンモードノイズ排除、またはこれらの両者は、その他の抵抗器及びシグナリングタイプをもって得られてもよい。加えて、3つの代表入力102−106及び代表出力182が描かれるが、設計目的、製造のコスト、その他の要因あるいは基準、またはそれらの任意の組み合わせによって決定されるような、多くの並列入力回線及び出力回線が用いられてもよい。
図2を参照して、多元送信機システムの別の例証となる実施形態のブロック図が描かれ、200に一般的に示される。第1のデバイス210は、第1の入力211及び第2の入力212を受信するために連結され、出力213を提供するために連結される。第2のデバイス220は、第1の入力221及び第2の入力222を受信するために連結され、出力223を提供するために連結される。第3のデバイス230は、第1の入力231及び第2の入力232を受信するために連結され、出力233を提供するために連結される。例証となる実施形態において、デバイス210,220,230は、図1に例証した送信機120,122,124であってもよい。
第1のデバイス210の第1の入力211は、pチャネル電界トランジスタ(pチャネルFET)214のゲートのような第1のスイッチング要素の制御端子に連結される。第1のデバイス210の第2の入力212は、nチャネル電界トランジスタ(nチャネルFET)215のゲートのような第2のスイッチング要素の制御端子に連結される。第1のバイアストランジスタ217のような第1のバイアス要素は、電源とpチャネルFET214との間で連結される。第2のバイアストランジスタ218のような第2のバイアス要素は、nチャネルFET215とアースとの間で連結される。
第2のデバイス220の第1の入力221は、pチャネルFET224のゲートのような第1のスイッチング要素の制御端子に連結される。第2のデバイス220の第2の入力222は、nチャネルFET225のゲートのような第2のスイッチング要素の制御端子に連結される。pチャネルFET224及びnチャネルFET225は、出力223に連結される。第1のバイアストランジスタ227のような第1のバイアス要素は、電源とpチャネルFET224との間で連結される。第2のバイアストランジスタ228のような第2のバイアス要素は、nチャネルFET225とアースとの間で連結される。
第3のデバイス230の第1の入力231は、pチャネルFET234のゲートのような第1のスイッチング要素の制御端子に連結される。第3のデバイスの第2の入力は、nチャネルFET235のゲートのような第2のスイッチング要素の制御端子に連結される。pチャネルFET234及びnチャネルFET235は、出力233に連結される。第1のバイアストランジスタ237のような第1のバイアス要素は、電源とpチャネルFET234との間で連結される。第2のバイアストランジスタ238のような第2のバイアス要素は、nチャネルFET235とアースとの間で連結される。
動作の間中、デバイス210,220,230の少なくとも1つが電流を吐き出して(ソースして)もよいし、デバイス210,220,230の少なくとも2つが電流を吸い込んで(シンクして)もよいし、デバイス210,220,230の少なくとも3つが高インピーダンス(high-Z)状態であってもよい。例証されるように、“0”信号が第1のデバイス210の入力211及び212に提供されるとき、pチャネルFET214はオンであり、nチャネルFET215はオフであり、第1のデバイス210は出力213で電流216を吐き出す(ソースする)。“1”信号が第2のデバイス220の入力221及び222に提供されるとき、pチャネルFET224はオフであり、nチャネルFET225はオンであり、第2のデバイス220は出力213で電流226を吸い込む(シンクする)。“1”信号が第3の送信機230の第1の入力231で受信され、“0”信号が第3の送信機230の第2の入力232で受信されるとき、pチャネルFET234及びnチャネルFET235の両者はオフであり、出力233は高インピーダンス状態である。
特定の実施形態において、各デバイス210,220,230の動作上の状態間でのスイッチングポイントが、入力制御信号pバイアス及びnバイアスを調整することによって、それぞれのバイアス要素217−218,227−228,237−238によって調整されてもよい。例えば、デバイス210,220,230は、図1の受信機150,160,170に含まれてもよいし、特定の動作状態を示すためのデコーダ180に一致する出力を提供するために、表1に示した入力電圧レベルに反応するように構成されてもよい。
図3を参照して、多元送信機システムを含む電子デバイスの特定の例証となる実施形態のブロック図が描かれ、300に一般的に示される。電子デバイス300は、ディジタル信号プロセッサ(DSP)のような、処理回路310及びディスプレイ328を含む。直列インターフェース360は、処理回路310及びディスプレイ328に連結され、ディスプレイ328にマルチメディアデータを提供するために適合させられる。直列インターフェース360は、処理回路310に連結したエンコーダ362を含む。少なくとも3つの受信機370が、エンコーダ362に連結され、少なくとも3つの送信機364から少なくとも3つの線366によって信号を受信するように構成される。デコーダ372は、受信機370及びディスプレイ328に連結される。少なくとも3つの線366は、Y型終端368をもつ。
直列インターフェース360は、動作の間中、少なくとも2つの送信機364がアクティブであり、少なくとも1つの送信機364が非アクティブであるように構成される。例証となる実施形態において、直列インターフェース360は、図1及び2に例証したシステムのコンポーネントを含んでもよい。
図3は、処理回路310に連結されてもよいコーダ/デコーダ(CODEC)334も示す。スピーカ336及びマイクロフォン338は、CODEC334に連結されてもよい。
図3は、ワイヤレス制御装置340が処理回路310及びワイヤレスアンテナ342に連結されてもよいことも示す。特定の実施形態において、入力デバイス330及び電源344は、オンチップシステム322に連結される。更に、特定の実施形態において、図3に例証されるように、ディスプレイ328、入力デバイス330、スピーカ336、マイクロフォン338、ワイヤレスアンテナ342及び電源344は、オンチップシステム322の外部にある。しかしながら、各々が、例えば、インターフェースまたは制御装置のようなオンチップシステム322のコンポーネントに連結されてもよい。例えば、入力デバイス330は、ディスプレイ328に連結されるように示した直列インターフェース360のような直列インターフェースによって処理回路310に連結されてもよい。
図4を参照して、多元送信機システムを含む電子デバイスの別の例証となる実施形態のブロック図が描かれ、400に一般的に示される。電子デバイス400は、ディジタル信号プロセッサ(DSP)のようなイメージ検出デバイス428及びデータ処理回路410を含む。直列インターフェース460は、処理回路410及びイメージ検出デバイス428に連結される。直列インターフェース460は、イメージ検出デバイス428及び少なくとも3つの送信機464に連結したエンコーダ462を含む。送信機464は、多元回線466によって受信機470に連結される。受信機470は、データ処理回路410に連結されるデコーダ472に連結される。動作の間中、少なくとも2つの送信機464がアクティブであり、送信機464の少なくとも1つが非アクティブである。
直列インターフェース460は、イメージ検出デバイス428とデータ処理回路410との間でビデオデータを送信するように構成されてもよい。特定の実施形態において、イメージ検出デバイス428は、データ処理回路410から遠く離れている。例えば、イメージ検出デバイス428はディジタルビデオカメラを含んでもよいし、直列インターフェース460はメモリ432での記憶のためにデータ処理回路410にディジタルビデオカメラで取り込んだデータを送信してもよい。
特定の実施形態において、デバイス400は、データ処理回路410に各々連結し、システム・オン・チップ(SOC)またはシステム・イン・パッケージ(SiP)構成をもつシステム422内のデータ処理回路410にパッケージした、CODEC434及びワイヤレス制御装置440を更に含む。一またはそれ以上のスピーカ436またはマイクロフォン438は、システム422の外部にあってもよいし、CODEC434に連結されてもよい。アンテナ442もシステム422の外部にあってもよいし、ワイヤレス制御装置440に連結されてもよい。加えて、入力デバイス430及び電源444は、システム422の一またはそれ以上のコンポーネントに連結されてもよい。特定の実施形態において、直列インターフェース460のような多元送信機を用いる直列インターフェースは、入力デバイス430のような、デバイス400の一またはそれ以上のその他のコンポーネントに連結されてもよい。
図5を参照して、多元送信機システムの動作状態の特定の例証となる実施形態の一般的な図が描かれ、500に一般的に示される。第1の状態502、第2の状態504、第3の状態506、第4の状態508、第5の状態510及び第6の状態512は、多元送信機システムの動作状態を各々表してもよい。矢印は、動作状態間の許容可能な推移を示す。特定の実施形態において、動作状態502−512は、電流を吐き出す(ソースする)1つの送信機、電流を吸い込む(シンクする)1つの送信機及び高インピーダンス(high-Z)状態の1つの送信機をもつ図1−2に例証した多元送信機システムの状態、図3−4に例証した直列インターフェース360あるいは460の状態またはそれらの任意の組み合わせであってもよい。例証となる実施形態において、動作状態502−512は、表1に示した動作状態に一致する。
各状態502−512は、A,B,Cと名付けた3つの送信回線に沿った電流の方向を示す。例証となる実施形態において、送信回線A,B,Cは、図1の送信回線130,132,134に一致する。第1の状態502は、送信回線Cから送信回線Bへの電流を含むが、送信回線Aを含まない動作状態を表す。第2の状態504は、送信回線Bから送信回線Cへの電流を含むが、送信回線Aを含まない動作状態を表す。第3の状態506は、送信回線Aから送信回線Bへの電流を含むが、送信回線Cを含まない動作状態を表す。第4の状態508は、送信回線Bから送信回線Aへの電流を含むが、送信回線Cを含まない動作状態を表す。第5の状態510は、送信回線Cから送信回線Aへの電流を含むが、送信回線Bを含まない動作状態を表す。第6の状態512は、送信回線Aから送信回線Cへの電流を含むが、送信回線Bを含まない動作状態を表す。
例証されるように、推移は任意の状態502−512から任意の状態502−512に生じ得るが、自己推移は生じ得ない。例えば、第1のクロック周期の間、第1の状態502にあるシステムは、次のクロック周期の間、第1の状態502のままであってもよい。各クロック周期の状態間での推移を強制することによって、クロック信号は送信データ内に埋め込まれる。クロック信号は、自己推移を妨げる送信機によって埋め込まれてもよいし、前の状態及び次の状態、換言すると、シンボル周期毎の特有の状態、とは異なる各状態にエンコードする送信機によって埋め込まれてもよい。クロックシンボルは、エッジ検出装置及び排他的論理和(XOR)ロジックを用いることによって、受信機により取り戻されてもよい。5つの推移が各状態から利用可能であるので、クロック信号に加えて、約2.3データビットが各推移によって表されてもよい。自己推移を許容するが、クロック信号を埋め込まない別の実施形態において、6つの推移は各状態から利用可能であり、それゆえ約2.5データビットが各推移に表され得る。
図6を参照して、多元送信機システムを動作させる方法の特定の例証となる実施形態のフロー図が描かれる。602において、特定の実施形態において、受信信号は、複数の予め定義された状態のうちの少なくとも1つの予め定義された状態にエンコードされる。予め定義された情報の各々は、第1の送信機での第1の極性、第2の送信機での第2の極性及び第3の送信機での非アクティブの異なる組み合わせを表す。例証となる実施形態において、予め定義された状態は図5に例証した動作状態を含む。第1の極性及び第2の極性は、それぞれの送信機での電流の方向を示す。例えば、第1の送信機での第1の極性は、第1の送信機が電流を吐き出している(ソースしている)ことを示してもよいし、第2の送信機での第2の極性は、第2の送信機が電流を吸い込んでいる(シンクしている)ことを示してもよい。
続いて604において、少なくとも2つの送信機が選択的にアクティブにされ、少なくとも1つの送信機が、少なくとも2つの別個の回線によってデータを送信するために直列インターフェースで非アクティブにされる。続いて606において、特定の実施形態において、クロック信号が、少なくとも2つの別個の回線によって送信されるデータ内に埋め込まれる。
特定の実施形態において、複数の予め定義された状態は、第1の送信機で第1の極性、第2の送信機で第2の極性及び第3の送信機で非アクティブをもつ第1の状態、第1の送信機で第2の極性、第2の送信機で第1の極性及び第3の送信機で非アクティブをもつ第2の状態、第1の送信機で非アクティブ、第2の送信機で第1の極性及び第3の送信機で第2の極性をもつ第3の状態、第1の送信機で非アクティブ、第2の送信機で第2の極性及び第3の送信機で第2の極性をもつ第4の状態、第1の送信機で第1の極性、第2の送信機で非アクティブ及び第3の送信機で第2の極性をもつ第5の状態、そして第1の送信機で第2の極性、第2の送信機で非アクティブ及び第3の送信機で第1の極性をもつ第6の状態を含む。例証となる非限定的な例として、第1の極性、第2の極性及び非アクティブは、図2に例証したデバイス210,220,230によって実行されてもよいように、3つの状態送信機の状態に関連してもよい。別の実施形態において、複数の予め定義された状態は、第4の送信機で第1の極性または第2の極性をもつ、第4の送信機が非アクティブである、またはそれらの任意の組み合わせである、一またはそれ以上の状態を含んでもよい。
図7を参照して、多元送信機からデータ信号を受信する方法の特定の例証となる実施形態のフロー図が描かれる。702において、第1のデータ信号は、マルチ送信機システムから受信される。受信されたデータ信号は、第1の送信機からの第1の信号及び第2の送信機からの第2の信号を備える。なお、第3の送信機は非アクティブである。例証となる非限定的な例として、第1の信号は第1の極性をもつ電流を含んでもよいし、第2の信号は第2の極性をもつ電流を含んでもよい。
704に進み、特定の実施形態において、第1の信号と第2の信号との間での状態推移が決定される。続いて706において、特定の実施形態において、データ値は、状態推移に基づいてデコードされる。例証となる実施形態において、状態推移が、図1に例証したデコーダ180のようなデコーダによって決定される。デコーダは、ルックアップ表を用いてデータ値をデコードしてもよいし、状態推移によって表された多元データビットを出力してもよい。特定の実施形態において、第1のデータ信号及び第2のデータ信号は、シリアライズ/デシリアライズユニットの受信機部でデコードされ、受信される。
上述したシステム及び方法に関して、システムは、少なくとも3つの送信機から少なくとも3つの線によって信号を受信するように構成される少なくとも3つの受信機を含む、直列送信手段を含んでもよい。なお、少なくとも2つの送信機はアクティブであり、少なくとも1つの送信機は非アクティブである。例えば、直列送信手段は、図3に例証した処理回路310及びディスプレイ328に連結した直列インターフェース360を含んでもよい。別の例として、直列送信手段は、図1に例証したシステム100の全てあるいは一部、図2に例証したシステム200の全てあるいは一部、またはそれらの任意の組み合わせを含んでもよい。更なる別の例として、直列送信手段は、図4に例証した直列インターフェース460を含んでもよい。直列送信手段は、図5に例証したような動作状態間での推移及び動作状態を含んでもよい、又は、図6あるいは図7に例証した方法またはそれらの任意の組み合わせを実行してもよい。
当業者は更に、本明細書における開示に関連して記載された、実例となる様々な論理ブロック、構成、モジュール、回路、及びアルゴリズムステップが、電子工学的ハードウェア、コンピュータソフトウェア、又はそれらの組み合わせとして実現されうることをよく理解するであろう。ハードウェアとソフトウェアとの相互置換性を明確に説明するために、様々な実例となる構成要素、ブロック、構成、モジュール、回路、及びステップが、それらの機能の観点から一般的に説明された。このような機能が、ハードウェアとして実現されるかソフトウェアとして実現されるかは、システム全体に課された設計制約及び特定のアプリケーションによる。当業者は、各特定のアプリケーションのために上述した機能を様々な方法で実現することができるが、このような実現の決定は、本開示の範囲から逸脱させるものとして解釈されてはならない。
本明細書における開示に関連して記述された方法やアルゴリズムのステップは、ハードウェアによって直接、プロセッサによって実行されるソフトウェア・モジュールによって、又は、これらの組み合わせによって具現化されうる。ソフトウェア・モジュールは、ランダムアクセスメモリ(RAM)、フラッシュ・メモリ、読出し専用メモリ(ROM)、消去可能プログラマブル読出し専用メモリ(EPROM)、電気的消去可能プログラマブル読出し専用メモリ(EEPROM)、レジスタ、ハード・ディスク、リムーバブル・ディスク、コンパクトディスク読出し専用メモリ(CD−ROM)、あるいは当該技術分野で知られているその他任意の形式の記憶媒体に収納されうる。典型的な記憶媒体は、プロセッサがそこから情報を読み取り、またそこに情報を書き込むことができるように、プロセッサに統合されうる。このプロセッサと記憶媒体とは、特定用途向け集積回路(ASIC)内に存在することができる。ASICは、計算デバイスまたはユーザ端末内に存在することができる。あるいはこのプロセッサと記憶媒体とは、計算デバイスまたはユーザ端末内のディスクリート部品として存在することができる。
本開示における上記記載は、当業者をして、本開示の製造又は利用を可能とするために提供される。本開示への様々な変形例もまた、当業者には明らかであり、本明細書で定義された一般原理は、本発明の精神又は範囲から逸脱することなく他の実施形態にも適用されうる。従って本開示は、本明細書に示された実施形態に限定することは意図されておらず、以下の特許請求の範囲によって定義されるような原理及び新規特徴と整合が取れた最も広い範囲と可能な限り一致するように意図されている。

Claims (24)

  1. 第1の送信回線に連結した第1の送信機と、
    第2の送信回線に連結した第2の送信機と、
    第3の送信回線に連結した第3の送信機と
    を具備し、
    3つの送信機のうちの2つは導電性であり、
    前記3つの送信機のうちの少なくとも1つは導電性でないシステム。
  2. 各送信機は、
    3状態デバイスである、請求項1記載のシステム。
  3. データエンコーダが、
    各送信機に連結される、請求項1記載のシステム。
  4. 前記送信回線は、
    Y型終端をもつ、請求項1記載のシステム。
  5. 前記送信回線は、
    コモンモード終端をもつ、請求項1記載のシステム。
  6. 前記送信回線は、
    フレックスケーブルを具備する、請求項1記載のシステム。
  7. 前記送信回線のうちの少なくとも2つは、
    ツイストペアを含む、請求項1記載のシステム。
  8. 前記送信回線は、
    ツイストトリオを具備する、請求項1記載のシステム。
  9. ディスプレイと、
    処理回路と、
    前記処理回路及び前記ディスプレイに連結した直列送信手段と
    を具備し、
    前記直列送信手段は、
    少なくとも3つの送信機からの少なくとも3つの線によって信号を受信するように構成される少なくとも3つの受信機を含み、
    前記送信機のうちの少なくとも2つはアクティブであり、
    少なくとも1つの送信機は非アクティブである電子デバイス。
  10. 前記少なくとも3つの線は、
    Y型終端をもつ、請求項9記載の電子デバイス。
  11. 前記直列送信手段は、
    前記ディスプレイにマルチメディアデータを提供するように適合された直列インターフェースを含む、請求項9記載の電子デバイス。
  12. マイクロフォンと、
    スピーカと、
    前記処理回路に連結したワイヤレストランシーバと、
    前記ワイヤレストランシーバに連結したアンテナと
    を更に具備する、請求項9記載の電子デバイス。
  13. イメージ検出デバイスと、
    データ処理回路と、
    前記データ処理回路及び前記イメージ検出デバイスに連結した直列インターフェースと
    を具備し、
    前記直列インターフェースは、
    少なくとも2つのアクティブな送信機及び少なくとも1つの非アクティブな送信機を含む電子デバイス。
  14. 前記イメージ検出デバイスは、
    前記データ処理回路から遠く離れている、請求項13記載の電子デバイス。
  15. 前記直列インターフェースは、
    前記送信機の少なくとも2つに連結した同軸ケーブルを含む、請求項13記載の電子デバイス。
  16. 前記直列インターフェースは、
    前記イメージ検出デバイスと前記データ処理回路との間でビデオデータを送信するように構成される、請求項13記載の電子デバイス。
  17. 少なくとも2つの別個の回線によってデータを送信するために直列インターフェースで少なくとも1つの送信機を非アクティブにすることと少なくとも2つの送信機を選択的にアクティブにすることを具備する方法。
  18. 複数の予め定義された状態のうちの少なくとも1つの予め定義された状態に受信信号をエンコードすることを更に具備し、
    前記予め定義された状態の各々は、
    第1の送信機での第1の極性、第2の送信機での第2の極性及び第3の送信機での非アクティブ状態の異なる組み合わせを表す、請求項17記載の方法。
  19. 前記複数の予め定義された状態は、
    前記第1の送信機で前記第1の極性、前記第2の送信機で前記第2の極性及び前記第3の送信機で非アクティブをもつ第1の状態と、
    前記第1の送信機で前記第2の極性、前記第2の送信機で前記第1の極性及び前記第3の送信機で非アクティブをもつ第2の状態と、
    前記第1の送信機で非アクティブ、前記第2の送信機で前記第1の極性及び前記第3の送信機で前記第1の極性をもつ第3の状態と、
    前記第1の送信機で非アクティブ、前記第2の送信機で前記第2の極性及び前記第3の送信機で前記第1の極性をもつ第4の状態と、
    前記第1の送信機で前記第1の極性、前記第2の送信機で非アクティブ及び前記第3の送信機で前記第2の極性と、
    前記第1の送信機で前記第2の極性、前記第2の送信機で非アクティブ及び前記第3の送信機で前記第1の極性をもつ第6の状態と
    を含む、請求項18記載の方法。
  20. 前記複数の予め定義された状態は、
    第4の送信機が非アクティブである状態を含む、請求項18記載の方法。
  21. 自己推移状態を妨げることによって前記少なくとも2つの別個の回線によって送信される、前記データ内にクロック信号を埋め込むことを更に具備する、請求項18記載の方法。
  22. 第1の線をドライブする第1の送信機、第2の線をドライブする第2の送信機及び第3の線をドライブする第3の送信機を含む送信機の組からのデータ信号を受信することを具備し、
    前記データ信号が、
    前記第1の送信機からの第1の信号及び前記第2の送信機からの第2の信号を備え、
    前記第3の送信機が、
    非アクティブである方法。
  23. 前記第1の信号は、
    第1の極性をもつ電流を含み、
    前記第2の信号は、
    第2の極性をもつ電流を含む、請求項22記載の方法。
  24. 前記データ信号と前記第2のデータ信号との間での状態推移を決定することと、
    前記状態推移に基づいてデータ値をデコードすることと
    を更に具備する、請求項22記載の方法。
JP2010549723A 2008-03-05 2009-02-24 多元送信機システム及び方法 Withdrawn JP2011517159A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/042,362 2008-03-05
US12/042,362 US8848810B2 (en) 2008-03-05 2008-03-05 Multiple transmitter system and method
PCT/US2009/034943 WO2009111208A1 (en) 2008-03-05 2009-02-24 Multiple transmitter system and method

Publications (1)

Publication Number Publication Date
JP2011517159A true JP2011517159A (ja) 2011-05-26

Family

ID=40679322

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010549723A Withdrawn JP2011517159A (ja) 2008-03-05 2009-02-24 多元送信機システム及び方法

Country Status (7)

Country Link
US (1) US8848810B2 (ja)
EP (1) EP2263346A1 (ja)
JP (1) JP2011517159A (ja)
KR (1) KR101209084B1 (ja)
CN (1) CN101965708B (ja)
TW (1) TW201004229A (ja)
WO (1) WO2009111208A1 (ja)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015146511A1 (ja) * 2014-03-25 2015-10-01 ソニー株式会社 送信装置および通信システム
WO2015194089A1 (en) 2014-06-20 2015-12-23 Sony Corporation Transmitter and communication system
WO2016059957A1 (ja) * 2014-10-16 2016-04-21 ソニー株式会社 送信装置および通信システム
WO2016072189A1 (ja) * 2014-11-05 2016-05-12 ソニー株式会社 送信装置、送信方法、および通信システム
JP2016527847A (ja) * 2013-08-08 2016-09-08 クアルコム,インコーポレイテッド N相信号遷移アライメント
WO2016147721A1 (ja) * 2015-03-19 2016-09-22 ソニー株式会社 受信回路、電子装置、送受信システムおよび受信回路の制御方法
JP2016536842A (ja) * 2013-10-03 2016-11-24 クアルコム,インコーポレイテッド N階乗デュアルデータレートクロックデータリカバリ
KR20160136304A (ko) 2014-03-25 2016-11-29 소니 주식회사 송신 장치 및 통신 시스템
JP2017505020A (ja) * 2013-12-27 2017-02-09 インテル コーポレイション 高速短距離入出力(i/o)
JP2017038212A (ja) * 2015-08-10 2017-02-16 ソニー株式会社 送信装置、受信装置、および通信システム
JP2017507556A (ja) * 2014-01-15 2017-03-16 クアルコム,インコーポレイテッド 3相シグナリングのためのアナログビヘイビアモデリング
JP2017519418A (ja) * 2014-05-15 2017-07-13 クアルコム,インコーポレイテッド N階乗電圧モードドライバ
WO2017135001A1 (ja) * 2016-02-02 2017-08-10 ソニー株式会社 送信装置、送信方法、および通信システム
DE112017003540T5 (de) 2016-07-14 2019-04-04 Sony Corporation Übertragungseinrichtung, übertragungsverfahren und kommunikationssystem
WO2020241362A1 (ja) 2019-05-29 2020-12-03 ソニーセミコンダクタソリューションズ株式会社 送信装置および通信システム
US11233680B2 (en) 2014-12-09 2022-01-25 Sony Group Corporation Transmission device, reception device, and communication system

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8064535B2 (en) 2007-03-02 2011-11-22 Qualcomm Incorporated Three phase and polarity encoded serial interface
US9231790B2 (en) 2007-03-02 2016-01-05 Qualcomm Incorporated N-phase phase and polarity encoded serial interface
US9112815B2 (en) 2012-06-15 2015-08-18 Qualcomm Incorporated Three-phase-polarity safe reverse link shutdown
US9711041B2 (en) 2012-03-16 2017-07-18 Qualcomm Incorporated N-phase polarity data transfer
US8274311B2 (en) * 2009-02-27 2012-09-25 Yonghua Liu Data transmission system and method
US8717065B2 (en) * 2009-02-27 2014-05-06 Yonghua Liu Data tranmission driver, system and method
US8996740B2 (en) * 2012-06-29 2015-03-31 Qualcomm Incorporated N-phase polarity output pin mode multiplexer
US8964879B2 (en) * 2012-07-18 2015-02-24 Rambus Inc. Crosstalk reduction coding schemes
US9130535B2 (en) 2012-12-20 2015-09-08 Qualcomm Incorporated Driver amplifier with asymmetrical T-coil matching network
US9374216B2 (en) 2013-03-20 2016-06-21 Qualcomm Incorporated Multi-wire open-drain link with data symbol transition based clocking
US9071220B2 (en) * 2013-03-07 2015-06-30 Qualcomm Incorporated Efficient N-factorial differential signaling termination network
US9313058B2 (en) 2013-03-07 2016-04-12 Qualcomm Incorporated Compact and fast N-factorial single data rate clock and data recovery circuits
US9363071B2 (en) 2013-03-07 2016-06-07 Qualcomm Incorporated Circuit to recover a clock signal from multiple wire data signals that changes state every state cycle and is immune to data inter-lane skew as well as data state transition glitches
US10289600B2 (en) 2013-08-08 2019-05-14 Qualcomm Incorporated Reducing transmitter encoding jitter in a C-PHY interface using multiple clock phases to launch symbols
US9735948B2 (en) 2013-10-03 2017-08-15 Qualcomm Incorporated Multi-lane N-factorial (N!) and other multi-wire communication systems
US9755818B2 (en) 2013-10-03 2017-09-05 Qualcomm Incorporated Method to enhance MIPI D-PHY link rate with minimal PHY changes and no protocol changes
US9203599B2 (en) 2014-04-10 2015-12-01 Qualcomm Incorporated Multi-lane N-factorial (N!) and other multi-wire communication systems
US9215063B2 (en) * 2013-10-09 2015-12-15 Qualcomm Incorporated Specifying a 3-phase or N-phase eye pattern
US9548876B2 (en) * 2015-05-06 2017-01-17 Mediatek Inc. Multiple transmitter system and method for controlling impedances of multiple transmitter system
US9520988B1 (en) 2015-08-04 2016-12-13 Qualcomm Incorporated Adaptation to 3-phase signal swap within a trio
US9577854B1 (en) * 2015-08-20 2017-02-21 Micron Technology, Inc. Apparatuses and methods for asymmetric bi-directional signaling incorporating multi-level encoding
EP3226461A1 (en) * 2016-03-30 2017-10-04 Universität Wien Secure probabilistic one-time program by quantum state distribution
US10164817B2 (en) 2017-03-21 2018-12-25 Micron Technology, Inc. Methods and apparatuses for signal translation in a buffered memory
US10163465B1 (en) * 2017-08-18 2018-12-25 Novatek Microelectronics Corp. Data receiver and controller for DDR memory
EP3809610B1 (en) * 2018-07-11 2024-03-27 Huawei Technologies Co., Ltd. Signal generation device, method, and system
US10971285B2 (en) 2018-08-21 2021-04-06 General Cable Technologies Corporation Three-wire communication cable

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002199032A (ja) * 2000-11-17 2002-07-12 Texas Instruments Inc データ伝送システムにおける又は関する改善
US6452420B1 (en) * 2001-05-24 2002-09-17 National Semiconductor Corporation Multi-dimensional differential signaling (MDDS)

Family Cites Families (88)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1871635U (de) * 1963-03-08 1963-05-09 Hans Meyer Geschaeftsbuecherfa Aufteileinlage fuer karteien.
CH474021A (de) * 1968-08-07 1969-06-15 Landis & Gyr Ag Steuer- und Überwachungsvorrichtung für Öl- und Gasbrenner
US4201958A (en) 1977-12-27 1980-05-06 Bell Telephone Laboratories, Incorporated Delta modulation which partitions input signal into variable-time segments that are iteratively encoded
US5210846B1 (en) 1989-05-15 1999-06-29 Dallas Semiconductor One-wire bus architecture
US4980898A (en) * 1989-08-08 1990-12-25 Siemens-Pacesetter, Inc. Self-oscillating burst mode transmitter with integral number of periods
SE9002559D0 (sv) 1990-08-02 1990-08-02 Carlstedt Elektronik Ab Kommunikationslaenk
US5359595A (en) 1991-01-09 1994-10-25 Rockwell International Corporation Skywave adaptable network transceiver apparatus and method using a stable probe and traffic protocol
US5296814A (en) * 1992-04-15 1994-03-22 General Electric Company Tunable signal coupler for a magnetic resonance imaging system
US5682157A (en) * 1992-10-19 1997-10-28 Fasirand Corporation Frequency-alternating synchronized infrared
US5381414A (en) 1993-11-05 1995-01-10 Advanced Micro Devices, Inc. Method and apparatus for determining if a data packet is addressed to a computer within a network
US5446446A (en) * 1993-12-09 1995-08-29 Southwest Microwave, Inc. Differential, multiple cell reflex cable intrusion detection system and method
US5733131A (en) 1994-07-29 1998-03-31 Seiko Communications Holding N.V. Education and entertainment device with dynamic configuration and operation
US5664948A (en) 1994-07-29 1997-09-09 Seiko Communications Holding N.V. Delivery of data including preloaded advertising data
JP3335081B2 (ja) * 1995-07-03 2002-10-15 キヤノン株式会社 パケット通信を行なうネットワークシステムにおいて用いるノード装置、それを用いるネットワークシステム及びそこで用いる通信方法
US6865610B2 (en) 1995-12-08 2005-03-08 Microsoft Corporation Wire protocol for a media server system
US6005895A (en) 1996-12-20 1999-12-21 Rambus Inc. Apparatus and method for multilevel signaling
US6081513A (en) 1997-02-10 2000-06-27 At&T Corp. Providing multimedia conferencing services over a wide area network interconnecting nonguaranteed quality of services LANs
US7143177B1 (en) 1997-03-31 2006-11-28 West Corporation Providing a presentation on a network having a plurality of synchronized media types
US5852630A (en) 1997-07-17 1998-12-22 Globespan Semiconductor, Inc. Method and apparatus for a RADSL transceiver warm start activation procedure with precoding
US6288739B1 (en) 1997-09-05 2001-09-11 Intelect Systems Corporation Distributed video communications system
US6480548B1 (en) * 1997-11-17 2002-11-12 Silicon Graphics, Inc. Spacial derivative bus encoder and decoder
US6091709A (en) 1997-11-25 2000-07-18 International Business Machines Corporation Quality of service management for packet switched networks
US6038616A (en) * 1997-12-15 2000-03-14 Int Labs, Inc. Computer system with remotely located interface where signals are encoded at the computer system, transferred through a 4-wire cable, and decoded at the interface
DE19756540A1 (de) 1997-12-18 1999-07-01 Siemens Ag Kommunikationsschnittstelle zur seriellen Übertragung digitaler Daten und korrespondierendes Datenübertragungsverfahren
US6560290B2 (en) * 1998-01-20 2003-05-06 Silicon Image, Inc. CMOS driver and on-chip termination for gigabaud speed data communication
US5939939A (en) * 1998-02-27 1999-08-17 Motorola, Inc. Power combiner with harmonic selectivity
EP0944275B1 (en) 1998-03-19 2005-09-14 Hitachi, Ltd. Broadcast information delivering system
US6243761B1 (en) 1998-03-26 2001-06-05 Digital Equipment Corporation Method for dynamically adjusting multimedia content of a web page by a server in accordance to network path characteristics between client and server
US6430196B1 (en) 1998-05-01 2002-08-06 Cisco Technology, Inc. Transmitting delay sensitive information over IP over frame relay
US6611503B1 (en) 1998-05-22 2003-08-26 Tandberg Telecom As Method and apparatus for multimedia conferencing with dynamic bandwidth allocation
US6587037B1 (en) 1999-02-08 2003-07-01 Baker Hughes Incorporated Method for multi-phase data communications and control over an ESP power cable
FI107424B (fi) 1999-03-22 2001-07-31 Nokia Mobile Phones Ltd Menetelmä ja järjestelmä multimediaan liittyvän informaation välittämiseen valmistautumiseksi pakettikytkentäisessä solukkoradioverkossa
US6556628B1 (en) 1999-04-29 2003-04-29 The University Of North Carolina At Chapel Hill Methods and systems for transmitting and receiving differential signals over a plurality of conductors
US6649377B1 (en) 1999-05-10 2003-11-18 Syntex (U.S.A.) Llc Human aggrecanase and nucleic acid compositions encoding the same
US6611755B1 (en) * 1999-12-19 2003-08-26 Trimble Navigation Ltd. Vehicle tracking, communication and fleet management system
US6552626B2 (en) * 2000-01-12 2003-04-22 Raytheon Company High power pin diode switch
US6778493B1 (en) 2000-02-07 2004-08-17 Sharp Laboratories Of America, Inc. Real-time media content synchronization and transmission in packet network apparatus and method
US6346832B1 (en) 2000-05-22 2002-02-12 Motorola, Inc. Multi-channel signaling
US6389269B1 (en) * 2000-06-15 2002-05-14 Motorola, Inc. Method and apparatus for multiple band transmission
GB0028134D0 (en) 2000-11-17 2001-01-03 Texas Instruments Ltd Improvements in or relating to systems for data transmission
US20020112070A1 (en) * 2000-12-08 2002-08-15 The Boeing Company Network controller for digitally controlling remote devices via a common bus
US6882239B2 (en) * 2001-05-08 2005-04-19 Formfactor, Inc. Electromagnetically coupled interconnect system
AU2002305780A1 (en) 2001-05-29 2002-12-09 Transchip, Inc. Patent application cmos imager for cellular applications and methods of using such
JP2002351588A (ja) * 2001-05-30 2002-12-06 Hitachi Ltd 信号受信回路、半導体装置およびシステム
US6654565B2 (en) * 2001-07-05 2003-11-25 Wave7 Optics, Inc. System and method for increasing upstream communication efficiency in an optical network
US6703868B2 (en) * 2001-12-20 2004-03-09 Hyperchip Inc. Methods, apparatus, and systems for reducing interference on nearby conductors
US7609778B2 (en) * 2001-12-20 2009-10-27 Richard S. Norman Methods, apparatus, and systems for reducing interference on nearby conductors
US7088398B1 (en) * 2001-12-24 2006-08-08 Silicon Image, Inc. Method and apparatus for regenerating a clock for auxiliary data transmitted over a serial link with video data
US6797891B1 (en) 2002-03-18 2004-09-28 Applied Micro Circuits Corporation Flexible interconnect cable with high frequency electrical transmission line
US7145411B1 (en) 2002-03-18 2006-12-05 Applied Micro Circuits Corporation Flexible differential interconnect cable with isolated high frequency electrical transmission line
US6867668B1 (en) 2002-03-18 2005-03-15 Applied Micro Circuits Corporation High frequency signal transmission from the surface of a circuit substrate to a flexible interconnect cable
US7336139B2 (en) 2002-03-18 2008-02-26 Applied Micro Circuits Corporation Flexible interconnect cable with grounded coplanar waveguide
US6864758B2 (en) * 2002-04-30 2005-03-08 Freescale Semiconductor, Inc. Apparatus and resonant circuit employing a varactor diode in parallel with a transmission line and method thereof
US7113550B2 (en) * 2002-12-10 2006-09-26 Rambus Inc. Technique for improving the quality of digital signals in a multi-level signaling system
US7340615B2 (en) 2003-01-31 2008-03-04 Microsoft Corporation Method and apparatus for managing power in network interface modules
US7688929B2 (en) 2003-04-01 2010-03-30 Kingston Technology Corp. All-digital phase modulator/demodulator using multi-phase clocks and digital PLL
AU2003904169A0 (en) * 2003-08-08 2003-08-21 Clipsal Intergrated Systems Pty Ltd Collision detection in a non-dominant bit radio network communication system
US7263133B1 (en) 2003-09-02 2007-08-28 Miao George J MIMO-based multiuser OFDM multiband for ultra wideband communications
JP4874113B2 (ja) 2003-10-22 2012-02-15 エヌエックスピー ビー ヴィ 伝送媒体によってデータユニットを送り、受信する方法および装置
AU2004307162A1 (en) 2003-10-29 2005-05-12 Qualcomm Incorporated High data rate interface
US7269430B2 (en) 2003-11-24 2007-09-11 Broadcom Corporation Frame format for high data throughput wireless local area network transmissions
EP1538752A1 (en) 2003-11-28 2005-06-08 Freescale Semiconductor, Inc. Clock pulse generator apparatus with reduced jitter clock phase
EP2247070B1 (en) 2003-12-08 2013-09-25 QUALCOMM Incorporated High data rate interface with improved link synchronization
US7233773B2 (en) 2004-02-13 2007-06-19 Broadcom Corporation Configuring a MIMO communication
US8650304B2 (en) 2004-06-04 2014-02-11 Qualcomm Incorporated Determining a pre skew and post skew calibration data rate in a mobile display digital interface (MDDI) communication system
US7539882B2 (en) 2005-05-30 2009-05-26 Rambus Inc. Self-powered devices and methods
US7656321B2 (en) 2005-06-02 2010-02-02 Rambus Inc. Signaling system
US8024477B2 (en) 2005-06-30 2011-09-20 Intel Corporation System and method to establish a peer-to-peer IT backbone
KR100790968B1 (ko) 2005-08-10 2008-01-02 삼성전자주식회사 차동신호 전송을 위한 입, 출력 드라이버회로 및 이를구비한 차동신호 전송 장치 및 전송방법
KR100782305B1 (ko) 2006-01-09 2007-12-06 삼성전자주식회사 3개의 전송선의 차동신호화에 의한 데이터 신호 송수신장치 및 송수신 방법
US7895309B2 (en) 2006-01-11 2011-02-22 Microsoft Corporation Network event notification and delivery
CA2648289A1 (en) * 2006-04-21 2007-11-01 Telefonaktiebolaget Lm Ericsson (Publ) Output networks in combination with linc technique
US8064535B2 (en) 2007-03-02 2011-11-22 Qualcomm Incorporated Three phase and polarity encoded serial interface
US9231790B2 (en) 2007-03-02 2016-01-05 Qualcomm Incorporated N-phase phase and polarity encoded serial interface
US9711041B2 (en) 2012-03-16 2017-07-18 Qualcomm Incorporated N-phase polarity data transfer
US9112815B2 (en) 2012-06-15 2015-08-18 Qualcomm Incorporated Three-phase-polarity safe reverse link shutdown
EP2156555A4 (en) 2007-06-05 2013-07-24 Rambus Inc TECHNIQUES FOR MULTIPLE CODING WITH AN EMBEDDED CLOCK
WO2009046014A2 (en) 2007-10-01 2009-04-09 Rambus Inc. Simplified receiver for use in multi-wire communication
US7859356B2 (en) 2008-03-21 2010-12-28 Qualcomm Incorporated Transmission line system having high common mode impedance
WO2011119359A2 (en) 2010-03-24 2011-09-29 Rambus Inc. Coded differential intersymbol interference reduction
US9288089B2 (en) 2010-04-30 2016-03-15 Ecole Polytechnique Federale De Lausanne (Epfl) Orthogonal differential vector signaling
US8539318B2 (en) 2010-06-04 2013-09-17 École Polytechnique Fédérale De Lausanne (Epfl) Power and pin efficient chip-to-chip communications with common-mode rejection and SSO resilience
EP2390969A1 (en) 2010-05-26 2011-11-30 Samsung Electronics Co., Ltd. Connector and interface device
WO2011151469A1 (en) 2010-06-04 2011-12-08 Ecole Polytechnique Federale De Lausanne Error control coding for orthogonal differential vector signaling
US20120051241A1 (en) 2010-08-31 2012-03-01 Denso Corporation Communication system with a plurality of nodes communicably connected for communication based on NRZ (non return to zero) code
US8929689B2 (en) 2011-03-08 2015-01-06 Cisco Technology, Inc. Optical modulator utilizing unary encoding and auxiliary modulator section for load balancing
US20140112401A1 (en) 2012-06-15 2014-04-24 Qualcomm Incorporated 3dynamic configuration of an n-phase polarity data communications link
US8996740B2 (en) 2012-06-29 2015-03-31 Qualcomm Incorporated N-phase polarity output pin mode multiplexer

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002199032A (ja) * 2000-11-17 2002-07-12 Texas Instruments Inc データ伝送システムにおける又は関する改善
US6452420B1 (en) * 2001-05-24 2002-09-17 National Semiconductor Corporation Multi-dimensional differential signaling (MDDS)

Cited By (51)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016527847A (ja) * 2013-08-08 2016-09-08 クアルコム,インコーポレイテッド N相信号遷移アライメント
JP2016536842A (ja) * 2013-10-03 2016-11-24 クアルコム,インコーポレイテッド N階乗デュアルデータレートクロックデータリカバリ
JP2017505020A (ja) * 2013-12-27 2017-02-09 インテル コーポレイション 高速短距離入出力(i/o)
JP2017507556A (ja) * 2014-01-15 2017-03-16 クアルコム,インコーポレイテッド 3相シグナリングのためのアナログビヘイビアモデリング
US11096174B2 (en) 2014-03-25 2021-08-17 Sony Corporation Transmitter and communication system
WO2015146511A1 (ja) * 2014-03-25 2015-10-01 ソニー株式会社 送信装置および通信システム
KR20210059010A (ko) 2014-03-25 2021-05-24 소니그룹주식회사 송신 장치
US11115245B2 (en) 2014-03-25 2021-09-07 Sony Corporation Transmission device and communication system
KR20160135716A (ko) 2014-03-25 2016-11-28 소니 주식회사 송신 장치 및 통신 시스템
KR20160136304A (ko) 2014-03-25 2016-11-29 소니 주식회사 송신 장치 및 통신 시스템
KR20210118974A (ko) 2014-03-25 2021-10-01 소니그룹주식회사 수신 장치, 송 수신 장치를 포함하는 통신 시스템
EP3700151A1 (en) 2014-03-25 2020-08-26 Sony Corporation Transmission device and communication system
US10644905B2 (en) 2014-03-25 2020-05-05 Sony Corporation Transmission device and communication system
US10187227B2 (en) 2014-03-25 2019-01-22 Sony Corporation Transmission device and communication system
US9621380B2 (en) 2014-03-25 2017-04-11 Sony Corporation Transmission device and communication system
US10194443B2 (en) 2014-03-25 2019-01-29 Sony Corporation Transmitter and communication system
US10687336B2 (en) 2014-03-25 2020-06-16 Sony Corporation Transmitter and communication system
EP3979581A1 (en) 2014-03-25 2022-04-06 Sony Group Corporation Transmitter and communication system
US11606795B2 (en) 2014-03-25 2023-03-14 Sony Group Corporation Transmitter and communication system
EP4340229A2 (en) 2014-03-25 2024-03-20 Sony Group Corporation Transmission device and communication system
JP2017519418A (ja) * 2014-05-15 2017-07-13 クアルコム,インコーポレイテッド N階乗電圧モードドライバ
US10523259B2 (en) 2014-06-20 2019-12-31 Sony Corporation Transmitter and communication system
KR20170022989A (ko) 2014-06-20 2017-03-02 소니 주식회사 송신 장치 및 통신 시스템
US10075208B2 (en) 2014-06-20 2018-09-11 Sony Corporation Transmitter and communication system
JP2016006937A (ja) * 2014-06-20 2016-01-14 ソニー株式会社 送信装置および通信システム
WO2015194089A1 (en) 2014-06-20 2015-12-23 Sony Corporation Transmitter and communication system
WO2016059957A1 (ja) * 2014-10-16 2016-04-21 ソニー株式会社 送信装置および通信システム
US10015026B2 (en) 2014-10-16 2018-07-03 Sony Corporation Transmitter and communication system
US10284398B2 (en) 2014-11-05 2019-05-07 Sony Corporation Transmission device, transmission method, and communication system
WO2016072189A1 (ja) * 2014-11-05 2016-05-12 ソニー株式会社 送信装置、送信方法、および通信システム
US11765004B2 (en) 2014-12-09 2023-09-19 Sony Group Corporation Transmission device, reception device, and communication system
US11233680B2 (en) 2014-12-09 2022-01-25 Sony Group Corporation Transmission device, reception device, and communication system
JPWO2016147721A1 (ja) * 2015-03-19 2017-12-28 ソニー株式会社 受信回路、電子装置、送受信システムおよび受信回路の制御方法
US10171228B2 (en) 2015-03-19 2019-01-01 Sony Corporation Receiving circuit, electronic device, transmission/reception system, and receiving circuit control method
WO2016147721A1 (ja) * 2015-03-19 2016-09-22 ソニー株式会社 受信回路、電子装置、送受信システムおよび受信回路の制御方法
US10516556B2 (en) 2015-08-10 2019-12-24 Sony Corporation Transmission device, reception device, and communication system
JP2017038212A (ja) * 2015-08-10 2017-02-16 ソニー株式会社 送信装置、受信装置、および通信システム
WO2017135001A1 (ja) * 2016-02-02 2017-08-10 ソニー株式会社 送信装置、送信方法、および通信システム
US11476893B2 (en) 2016-02-02 2022-10-18 Sony Group Corporation Transmission device, transmission method, and communication system
CN108496327A (zh) * 2016-02-02 2018-09-04 索尼公司 发送装置、发送方法和通信系统
CN108496327B (zh) * 2016-02-02 2021-11-05 索尼公司 发送装置、发送方法和通信系统
TWI748976B (zh) * 2016-02-02 2021-12-11 日商新力股份有限公司 發送裝置及通信系統
US10778283B2 (en) 2016-02-02 2020-09-15 Sony Corporation Transmission device, transmission method, and communication system
JPWO2017135001A1 (ja) * 2016-02-02 2019-01-10 ソニー株式会社 送信装置、送信方法、および通信システム
US10432255B2 (en) 2016-02-02 2019-10-01 Sony Corporation Transmission device, transmission method, and communication system
DE112017003540T5 (de) 2016-07-14 2019-04-04 Sony Corporation Übertragungseinrichtung, übertragungsverfahren und kommunikationssystem
US10784906B2 (en) 2016-07-14 2020-09-22 Sony Corporation Transmitting device, transmitting method, and communication system
WO2020241362A1 (ja) 2019-05-29 2020-12-03 ソニーセミコンダクタソリューションズ株式会社 送信装置および通信システム
JP7407813B2 (ja) 2019-05-29 2024-01-04 ソニーセミコンダクタソリューションズ株式会社 送信装置および通信システム
US11683202B2 (en) 2019-05-29 2023-06-20 Sony Semiconductor Solutions Corporation Transmitter and communication system
KR20220015384A (ko) 2019-05-29 2022-02-08 소니 세미컨덕터 솔루션즈 가부시키가이샤 송신 장치 및 통신 시스템

Also Published As

Publication number Publication date
WO2009111208A1 (en) 2009-09-11
EP2263346A1 (en) 2010-12-22
US8848810B2 (en) 2014-09-30
KR20100120234A (ko) 2010-11-12
TW201004229A (en) 2010-01-16
US20090225873A1 (en) 2009-09-10
KR101209084B1 (ko) 2012-12-06
CN101965708A (zh) 2011-02-02
CN101965708B (zh) 2014-11-12

Similar Documents

Publication Publication Date Title
JP2011517159A (ja) 多元送信機システム及び方法
US9252997B1 (en) Data link power reduction technique using bipolar pulse amplitude modulation
US10419852B2 (en) Systems and methods for handling silence in audio streams
US8467890B2 (en) Method and system for detecting interrupts from detachable electronic accessories or peripherals
EP2454672A2 (en) Encoding data using combined data mask and data bus inversion
EP2526492A1 (en) Multiple word data bus inversion
US10171274B2 (en) Data transmission apparatus, data reception apparatus, data transmission and reception system
US20140072144A1 (en) Voltage supply circuit, audio output apparatus, and voltage supplying method
CN109613323B (zh) 一种可编程信号幅度检测电路
US8452428B2 (en) Method and system for detecting and identifying electronic accessories or peripherals
US10483952B1 (en) Baseline wander correction using zero and one mismatch adaptation
WO2020036670A1 (en) Systems and methods for power conservation in an audio bus
KR20160073713A (ko) 데이터 반전 코딩 장치 및 방법
JP6293924B2 (ja) 重ね合わせによるバス上での周波数制御のためのシステムおよび方法
CN106331950B (zh) 音频装置以及包括音频装置的多媒体装置
TW201320625A (zh) 推挽式源極串聯終端的發射器設備及方法
US10528517B1 (en) Systems and methods for power conservation in a SOUNDWIRE audio bus through pattern recognition
JP2005333508A (ja) 信号変換装置およびドライバ装置
JP4542334B2 (ja) データ送信制御装置およびデータ送信制御方法
JP2000183981A (ja) データ伝送システム
JP4611395B2 (ja) 集積回路において定論理値を生成するための装置および方法
JPWO2003013085A1 (ja) 半導体装置及びデータ転送システム
US20080112503A1 (en) Apparatus, system, and method for dynamic phase equalization in a communication channel
JP2006067307A (ja) データ転送回路
JP2005333507A (ja) バッファ回路およびレシーバ装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120827

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120904

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20121204

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20121211

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130204

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20130409

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130809

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20130820

A912 Removal of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20131129

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140402

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20140409

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20150108