JP2010506346A - メモリアレイの動的ワードラインドライバ及びデコーダ - Google Patents
メモリアレイの動的ワードラインドライバ及びデコーダ Download PDFInfo
- Publication number
- JP2010506346A JP2010506346A JP2009532565A JP2009532565A JP2010506346A JP 2010506346 A JP2010506346 A JP 2010506346A JP 2009532565 A JP2009532565 A JP 2009532565A JP 2009532565 A JP2009532565 A JP 2009532565A JP 2010506346 A JP2010506346 A JP 2010506346A
- Authority
- JP
- Japan
- Prior art keywords
- word line
- clock
- transistor
- address
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000008878 coupling Effects 0.000 claims description 13
- 238000010168 coupling process Methods 0.000 claims description 13
- 238000005859 coupling reaction Methods 0.000 claims description 13
- 238000000034 method Methods 0.000 claims description 11
- 238000011156 evaluation Methods 0.000 claims description 9
- 239000000758 substrate Substances 0.000 claims description 7
- 230000003213 activating effect Effects 0.000 claims description 6
- 230000003068 static effect Effects 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 10
- 230000008901 benefit Effects 0.000 description 7
- 230000036039 immunity Effects 0.000 description 4
- 208000032750 Device leakage Diseases 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 238000003491 array Methods 0.000 description 2
- 238000006880 cross-coupling reaction Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000000593 degrading effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000001976 improved effect Effects 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/10—Decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/12—Group selection circuits, e.g. for memory block selection, chip selection, array selection
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Static Random-Access Memory (AREA)
Abstract
Description
Claims (27)
- クロック信号及びメモリアレイのメモリアドレスの第1の部分を受信し、メモリアドレスの第1の部分を復号化し、クロック信号をメモリアレイに関連付けられた複数のワードラインドライバの選択されたグループに関連付けられた複数のクロック出力のうちの選択されたクロック出力に印加する第1のロジックと、
メモリアドレスの第2の部分を復号化し、メモリアドレスの第2の部分に従ってワードラインドライバの選択されたグループのうちの特定のワードラインドライバを選択的に活性化する第2のロジックと
を具備する回路装置。 - 前記第1のロジックは、クロック信号を受信し、選択的にクロック信号を選択されたクロック出力に印加する条件付クロック生成器をさらに具備する請求項1記載の回路装置。
- 前記条件付クロック生成器は、クロック信号をメモリアドレスの第1の部分に従って選択されたクロック出力に選択的に印加する請求項項2記載の回路装置。
- 前記第1のロジックは、メモリアドレスの第1の部分を決定するための少なくとも2つのアドレスビットを復号化するデコーダを具備する請求項1記載の回路装置。
- 前記第1のロジックは、4つの条件付クロック出力を生成し、前記4つの条件付クロック出力のうちの1つは、一度にアクティブとなり、前記第1のロジックは選択されたクロック出力として1つの条件付クロック信号を印加する請求項1記載の回路装置。
- ワードラインドライバの選択されたグループは、4つのワードラインドライバを有し、各4つのワードラインドライバはメモリアレイの各ワードラインに関連付けられ、前記4つのワードラインドライバは共通のアドレス入力を共有する請求項1記載の回路装置。
- メモリアレイの特定のワードラインを選択する方法において、
メモリアレイのメモリアドレスの第1の部分に基づいて、複数のワードラインドライバの選択されたグループにクロック信号を選択的に提供し、各複数のワードラインドライバはメモリアレイのワードラインに関連付けられ、
前記メモリアドレスの第2の部分に従ってワードラインドライバの選択されたグループのうちの特定のワードラインドライバをアクティブにする方法。 - クロック信号を受信し、
クロック信号をメモリアドレスの第1の部分にしたがって複数のクロック出力のうちの1つに選択的に印加することをさらに具備する請求項7記載の方法。 - 条件付クロック生成器を使用して、メモリアドレスの第1の部分にしたがったクロック出力を決定することをさらに具備する請求項7記載の方法。
- 前記ワードラインドライバの選択されたグループにおける各ワードラインドライバは、前記メモリアドレスの第2の部分を受信する共有のアドレスを有する請求項7記載の方法。
- メモリアレイのメモリアドレスの第1の部分に基づいて、ワードラインドライバの選択されたグループにクロック信号を選択的に提供する手段と、
前記メモリアドレスの第2の部分に従ってワードラインドライバの選択されたグループのうちの特定のワードラインドライバをアクティブにする手段と
を具備する回路装置。 - 各ワードラインドライバは、メモリアレイのワードラインに関連付けられている請求項11記載の回路装置。
- メモリアドレスの第1の部分を受信するアドレス入力と、クロック信号を受信するクロック入力とを含む条件付クロック生成器をさらに具備し、条件付クロック生成器は、クロック信号をメモリアドレスの第1の部分にしたがった複数のクロック出力のうちの1つに選択的に印加する請求項12記載の回路装置。
- メモリアドレスを復号化し、メモリアドレスの第2の部分を決定し、メモリアドレスの第2の部分を共有アドレスラインに印加するデコーダをさらに具備する請求項12記載の回路装置。
- 前記回路装置は、集積回路を具備する請求項12記載の回路装置。
- 前記集積回路は、メモリアレイを含む請求項15記載の回路装置。
- 各ワードラインドライバが制御端子、アドレス端子及び出力端子を有し、出力端子がメモリアレイのワードラインに結合しているワードラインドライバのグループと、
メモリアドレスを受信する入力を含み、各ワードラインドライバのアドレス端子に結合された反転出力を含むインバータと、
各複数のクロック出力がワードラインドライバのグループの各1つの制御端子に結合された複数のクロック出力と
を具備する回路装置。 - 単一のクロックから複数のクロック出力を引き出すロジックをさらに具備する請求項17記載の回路装置。
- クロック信号を受信し、クロック信号を複数のクロック出力のうちの1つに印加するクロック生成器をさらに具備する請求項17記載の回路装置。
- 複数のクロック出力のうちの選択された1つに関連付けられたワードラインドライバは、動的評価状態であり、ワードラインドライバのグループの他のワードラインドライバは静的プレチャージ状態である請求項19記載の回路装置。
- 前記静的プレチャージ状態は、固定電圧レベルである請求項20記載の回路装置。
- アドレス入力と、
複数のクロック出力と、
ワードラインドライバのグループの各ワードラインドライバがアドレス入力に結合され、複数のクロック出力のうちの各クロック出力に結合され、メモリアレイのワードラインに結合されたワードラインドライバのグループと、
クロック信号を複数のクロック出力のうちの1つに選択的に印加し、ワードラインドライバのグループの選択されたワードラインドライバをアクティブにするロジックと
を具備する回路装置。 - ワードラインドライバのグループの選択されたワードラインドライバは、動的評価状態にあり、ワードラインドライバのグループの他のワードラインドライバは静的プレチャージ状態にある請求項22記載の回路装置。
- ワードラインドライバの状態は、クロック信号の選択的アプリケーションによって決定される請求項23記載の回路装置。
- 前記ロジックは、条件付クロック生成器である請求項22記載の回路装置。
- 基板と、
複数の回路装置とを具備し、
前記複数の回路装置は、
第1のトランジスタ、第3のトランジスタ及び第1のワードライン出力を有する第1のワードラインドライバと、
第2のトランジスタ、第4のトランジスタ及び第2のワードライン出力を有する第2のワードラインドライバとを具備し、
前記第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、第4のトランジスタ、第1のワードライン出力及び第2のワードライン出力は、単一行で前記基板上に配置され、
第1のワイヤートレースは、前記第1のトランジスタを前記第3のトランジスタに結合し、前記第3のトランジスタを前記第1のワードライン出力に結合し、
第2のワイヤートレースは、前記第2のトランジスタを前記第4のトランジスタに結合し、前記第4のトランジスタを前記第2のワードライン出力に結合し、
前記第1のワイヤートレース及び前記第2のワイヤートレースは、実質的に並行である集積回路。 - 前記第1のワイヤートレースに関連付けられた第1の出力と、
前記第2のワイヤートレースに関連付けられた第2の出力とを具備し、
前記第1の出力の電圧は、前記第1のワイヤートレスと前記第2のワイヤートレースとの間の容量性結合に抵抗する請求項26記載の集積回路装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/548,132 | 2006-10-10 | ||
US11/548,132 US7693002B2 (en) | 2006-10-10 | 2006-10-10 | Dynamic word line drivers and decoders for memory arrays |
PCT/US2007/080993 WO2008045966A2 (en) | 2006-10-10 | 2007-10-10 | Dynamic word line drivers and decoders for memory arrays |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012008890A Division JP5631906B2 (ja) | 2006-10-10 | 2012-01-19 | メモリアレイの動的ワードラインドライバ及びデコーダ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010506346A true JP2010506346A (ja) | 2010-02-25 |
JP5362575B2 JP5362575B2 (ja) | 2013-12-11 |
Family
ID=39274836
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009532565A Active JP5362575B2 (ja) | 2006-10-10 | 2007-10-10 | メモリアレイの動的ワードラインドライバ及びデコーダ |
JP2012008890A Active JP5631906B2 (ja) | 2006-10-10 | 2012-01-19 | メモリアレイの動的ワードラインドライバ及びデコーダ |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012008890A Active JP5631906B2 (ja) | 2006-10-10 | 2012-01-19 | メモリアレイの動的ワードラインドライバ及びデコーダ |
Country Status (7)
Country | Link |
---|---|
US (1) | US7693002B2 (ja) |
EP (1) | EP2076904B1 (ja) |
JP (2) | JP5362575B2 (ja) |
KR (1) | KR101002565B1 (ja) |
CN (1) | CN101523501B (ja) |
TW (1) | TW200832441A (ja) |
WO (1) | WO2008045966A2 (ja) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101617371B (zh) | 2007-02-16 | 2014-03-26 | 莫塞德技术公司 | 具有多个外部电源的非易失性半导体存储器 |
JP5240056B2 (ja) * | 2009-05-12 | 2013-07-17 | 富士通セミコンダクター株式会社 | 半導体メモリおよびシステム |
US8218354B2 (en) * | 2009-12-30 | 2012-07-10 | Taiwan Semicondcutor Manufacturing Co., Ltd. | SRAM word-line coupling noise restriction |
US8130587B1 (en) * | 2010-08-30 | 2012-03-06 | Oracle International Corporation | Efficient method of replicate memory data with virtual port solution |
US8547777B2 (en) * | 2010-12-22 | 2013-10-01 | Intel Corporation | Nor logic word line selection |
US8456946B2 (en) * | 2010-12-22 | 2013-06-04 | Intel Corporation | NAND logic word line selection |
US8441885B2 (en) * | 2011-03-18 | 2013-05-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods and apparatus for memory word line driver |
US8837226B2 (en) * | 2011-11-01 | 2014-09-16 | Apple Inc. | Memory including a reduced leakage wordline driver |
US8861301B2 (en) * | 2012-06-08 | 2014-10-14 | Freescale Semiconductor, Inc. | Clocked memory with latching predecoder circuitry |
US10043557B1 (en) * | 2017-10-10 | 2018-08-07 | Micron Technology, Inc. | Apparatuses and methods for parallel I/O operations in a memory |
US10714166B2 (en) * | 2018-08-13 | 2020-07-14 | Micron Technology, Inc. | Apparatus and methods for decoding memory access addresses for access operations |
US11257538B2 (en) * | 2018-10-03 | 2022-02-22 | Micron Technology, Inc. | Systems and methods for improved reliability of components in dynamic random access memory (DRAM) |
US10817420B2 (en) * | 2018-10-30 | 2020-10-27 | Arm Limited | Apparatus and method to access a memory location |
US10818345B1 (en) * | 2019-10-22 | 2020-10-27 | Micron Technology, Inc. | Two-stage signaling for voltage driver coordination in integrated circuit memory devices |
CN114649005A (zh) * | 2021-02-09 | 2022-06-21 | 台湾积体电路制造股份有限公司 | 存储器件 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62121989A (ja) * | 1985-11-22 | 1987-06-03 | Hitachi Ltd | 半導体集積回路装置 |
JPH04246913A (ja) * | 1991-02-01 | 1992-09-02 | Nec Corp | 半導体論理回路 |
JPH04281294A (ja) * | 1991-03-11 | 1992-10-06 | Matsushita Electric Ind Co Ltd | 駆動回路 |
JPH06180991A (ja) * | 1992-12-10 | 1994-06-28 | Hitachi Ltd | 論理回路、及び半導体記憶装置 |
JPH07192472A (ja) * | 1993-12-28 | 1995-07-28 | Mitsubishi Electric Corp | 半導体記憶装置 |
JPH0950694A (ja) * | 1995-08-04 | 1997-02-18 | Hitachi Ltd | 半導体論理回路 |
JP2001135075A (ja) * | 1999-11-04 | 2001-05-18 | Hitachi Ltd | ダイナミック型ramと半導体装置 |
JP2002118455A (ja) * | 2000-10-05 | 2002-04-19 | Nec Corp | 半導体集積回路 |
JP2006228294A (ja) * | 2005-02-16 | 2006-08-31 | Renesas Technology Corp | 半導体集積回路装置 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5051959A (en) * | 1985-08-14 | 1991-09-24 | Fujitsu Limited | Complementary semiconductor memory device including cell access transistor and word line driving transistor having channels of different conductivity type |
JPH07111084A (ja) * | 1993-10-13 | 1995-04-25 | Oki Micro Design Miyazaki:Kk | 半導体集積回路装置 |
US5596539A (en) * | 1995-12-28 | 1997-01-21 | Lsi Logic Corporation | Method and apparatus for a low power self-timed memory control system |
JPH1040685A (ja) * | 1996-07-23 | 1998-02-13 | Mitsubishi Electric Corp | 同期型記憶装置および同期型記憶装置におけるデータ読み出し方法 |
JPH11317074A (ja) * | 1998-04-30 | 1999-11-16 | Nec Corp | ワード線制御回路 |
JP2000187978A (ja) * | 1998-12-22 | 2000-07-04 | Hitachi Ltd | 半導体装置 |
JP2001236798A (ja) * | 2000-02-18 | 2001-08-31 | Fujitsu Ltd | 半導体記憶装置及びストレス電圧設定方法 |
US6888776B2 (en) * | 2000-09-06 | 2005-05-03 | Renesas Technology Corp. | Semiconductor memory device |
JP2003007852A (ja) * | 2001-06-21 | 2003-01-10 | Toshiba Corp | 半導体記憶装置 |
US7009910B2 (en) | 2001-08-23 | 2006-03-07 | Winbond Electronics Corporation | Semiconductor memory having a flexible dual-bank architecture with improved row decoding |
JP2003077294A (ja) * | 2001-08-31 | 2003-03-14 | Mitsubishi Electric Corp | メモリ回路 |
JP2004178729A (ja) * | 2002-11-28 | 2004-06-24 | Hitachi Ltd | 半導体記憶装置 |
JP2004288040A (ja) * | 2003-03-24 | 2004-10-14 | Fuji Xerox Co Ltd | 画像処理装置、画像処理方法、及び画像処理プログラム |
US7047385B1 (en) * | 2003-06-16 | 2006-05-16 | Cisco Technology, Inc. | High-speed memory for use in networking systems |
JP2005064165A (ja) * | 2003-08-11 | 2005-03-10 | Hitachi Ltd | 半導体集積回路装置 |
KR100505709B1 (ko) | 2003-09-08 | 2005-08-03 | 삼성전자주식회사 | 상 변화 메모리 장치의 파이어링 방법 및 효율적인파이어링을 수행할 수 있는 상 변화 메모리 장치 |
-
2006
- 2006-10-10 US US11/548,132 patent/US7693002B2/en active Active
-
2007
- 2007-10-10 JP JP2009532565A patent/JP5362575B2/ja active Active
- 2007-10-10 EP EP07844117A patent/EP2076904B1/en active Active
- 2007-10-10 WO PCT/US2007/080993 patent/WO2008045966A2/en active Application Filing
- 2007-10-10 CN CN2007800373679A patent/CN101523501B/zh active Active
- 2007-10-10 KR KR1020097009648A patent/KR101002565B1/ko active IP Right Grant
- 2007-10-11 TW TW096138072A patent/TW200832441A/zh unknown
-
2012
- 2012-01-19 JP JP2012008890A patent/JP5631906B2/ja active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62121989A (ja) * | 1985-11-22 | 1987-06-03 | Hitachi Ltd | 半導体集積回路装置 |
JPH04246913A (ja) * | 1991-02-01 | 1992-09-02 | Nec Corp | 半導体論理回路 |
JPH04281294A (ja) * | 1991-03-11 | 1992-10-06 | Matsushita Electric Ind Co Ltd | 駆動回路 |
JPH06180991A (ja) * | 1992-12-10 | 1994-06-28 | Hitachi Ltd | 論理回路、及び半導体記憶装置 |
JPH07192472A (ja) * | 1993-12-28 | 1995-07-28 | Mitsubishi Electric Corp | 半導体記憶装置 |
JPH0950694A (ja) * | 1995-08-04 | 1997-02-18 | Hitachi Ltd | 半導体論理回路 |
JP2001135075A (ja) * | 1999-11-04 | 2001-05-18 | Hitachi Ltd | ダイナミック型ramと半導体装置 |
JP2002118455A (ja) * | 2000-10-05 | 2002-04-19 | Nec Corp | 半導体集積回路 |
JP2006228294A (ja) * | 2005-02-16 | 2006-08-31 | Renesas Technology Corp | 半導体集積回路装置 |
Also Published As
Publication number | Publication date |
---|---|
TW200832441A (en) | 2008-08-01 |
EP2076904B1 (en) | 2012-08-01 |
WO2008045966A3 (en) | 2008-08-07 |
JP2012123900A (ja) | 2012-06-28 |
US7693002B2 (en) | 2010-04-06 |
KR20090074798A (ko) | 2009-07-07 |
WO2008045966A2 (en) | 2008-04-17 |
US20080084778A1 (en) | 2008-04-10 |
KR101002565B1 (ko) | 2010-12-17 |
JP5631906B2 (ja) | 2014-11-26 |
CN101523501B (zh) | 2013-03-13 |
EP2076904A2 (en) | 2009-07-08 |
CN101523501A (zh) | 2009-09-02 |
JP5362575B2 (ja) | 2013-12-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5631906B2 (ja) | メモリアレイの動的ワードラインドライバ及びデコーダ | |
KR101564340B1 (ko) | 개선된 안정성 및 감소된 비트셀 사이즈를 갖는 저전력 5t sram | |
TWI462117B (zh) | 具有位準偏移字元線驅動器之記憶體及其方法 | |
US9245595B2 (en) | System and method for performing SRAM access assists using VSS boost | |
US9202555B2 (en) | Write word-line assist circuitry for a byte-writeable memory | |
JP5380332B2 (ja) | 半導体装置及びデータプロセッサ | |
JP2011123970A (ja) | 半導体記憶装置 | |
US8773165B2 (en) | Logic circuit performing exclusive or operation and data processing system including the same | |
US7385841B2 (en) | Static random access memory device having a voltage-controlled word line driver for retain till accessed mode and method of operating the same | |
JP2005512261A (ja) | スタティック・ランダム・アクセス・メモリの低電圧動作 | |
CN112133344B (zh) | 用于控制字线放电的设备及方法 | |
JP5021262B2 (ja) | 半導体メモリ装置 | |
US20060176078A1 (en) | Voltage level shifting circuit and method | |
KR970000331B1 (ko) | 반도체 기억장치 | |
JP2009238367A (ja) | メモリ装置 | |
GB2406418A (en) | A memory with data buffers in which the buffer width is varied based upon redundant fields in the address supplied to the memory | |
US7505354B2 (en) | Word line voltage control circuit for memory devices | |
JP2004265566A (ja) | メモリ装置 | |
JP2006252718A (ja) | 半導体記憶装置 | |
JP7490786B2 (ja) | 制御回路及び半導体メモリ | |
JP4964907B2 (ja) | 記憶体制御器及び復号器 | |
US8351272B2 (en) | Apparatuses and methods to reduce power consumption in digital circuits | |
KR20180086796A (ko) | 차동 모드 및 단일 종단 모드가 지원되는 증폭 회로 및 이를 포함하는 입력버퍼 | |
WO2014132865A1 (ja) | 半導体装置 | |
KR20020002829A (ko) | 메인 워드라인 구동 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110818 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110830 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20111125 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20111202 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20111222 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20120105 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120119 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120717 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121119 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20121126 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130129 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130430 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130509 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130701 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130708 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130717 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130806 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130904 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5362575 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |