JP2010140490A5 - - Google Patents

Download PDF

Info

Publication number
JP2010140490A5
JP2010140490A5 JP2009284462A JP2009284462A JP2010140490A5 JP 2010140490 A5 JP2010140490 A5 JP 2010140490A5 JP 2009284462 A JP2009284462 A JP 2009284462A JP 2009284462 A JP2009284462 A JP 2009284462A JP 2010140490 A5 JP2010140490 A5 JP 2010140490A5
Authority
JP
Japan
Prior art keywords
channels
circuit
delay
channel
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2009284462A
Other languages
English (en)
Other versions
JP2010140490A (ja
Filing date
Publication date
Priority claimed from KR1020080127103A external-priority patent/KR20100068670A/ko
Application filed filed Critical
Publication of JP2010140490A publication Critical patent/JP2010140490A/ja
Publication of JP2010140490A5 publication Critical patent/JP2010140490A5/ja
Pending legal-status Critical Current

Links

Description

上記目的を達成するためになされた本発明の一特徴によるチャンネルスキュー補償回路は、メモリ回路との通信に使われる複数のチャンネルの間のスキューを補償する回路であって、送信回路、複数の受信回路、検出回路、及び遅延回路を備える。前記送信回路は、前記複数のチャンネルの入力端で前記複数のチャンネルを介して基準信号を送信する。前記複数の受信回路は、前記複数のチャンネルの出力端から各々反射された複数の反射信号を前記複数のチャンネルの前記入力端で受信する。前記検出回路は、前記反射信号を受信して前記複数のチャンネルの間の相対的な信号伝播時間差を検出する。前記遅延回路は、前記送信回路の入力と前記受信回路のうちの少なくとも1つの受信回路の出力との間で、前記複数のチャンネルのうちの少なくとも1つに連結され、前記検出された相対的な信号伝播時間差に基づいて前記複数のチャンネルのうちの少なくとも1つの信号伝播遅延を設定する。
上記目的を達成するためになされた本発明の一特徴によるメモリコントローラは、メモリ回路を制御し、該メモリ回路との通信に使われる複数のチャンネルの間のスキューを補償するデ−スキュー(de−skew)機能を有するメモリコントローラであって、送信回路、複数の受信回路、検出回路、及び遅延回路を備える。前記送信回路は、前記複数のチャンネルの入力端で前記複数のチャンネルを介して基準信号を送信する。前記複数の受信回路は、前記複数のチャンネルの出力端から各々反射された複数の反射信号を前記複数のチャンネルの前記入力端で受信する。前記検出回路は、前記反射信号を受信して前記複数のチャンネルの間の相対的な信号伝播時間差を検出する。前記遅延回路は、前記送信回路の入力と前記受信回路のうちの少なくとも1つの受信回路の出力との間で、前記複数のチャンネルのうちの少なくとも1つに連結され、前記検出された相対的な信号伝播時間差に基づいて前記複数のチャンネルのうちの少なくとも1つの信号伝播遅延を設定する。
上記目的を達成するためになされた本発明の一特徴によるチャンネルスキュー補償方法は、メモリ回路との通信に使われる複数のチャンネルの間のスキューを補償する方法であって、前記複数のチャンネルの入力端で前記複数のチャンネルを介して基準信号を送信するステップと、前記複数のチャンネルの出力端から各々反射された複数の反射信号を前記複数のチャンネルの上記入力端で受信するステップと、前記反射信号を受信して前記複数のチャンネルの間の相対的な信号伝播時間差を検出するステップと、前記検出された相対的な信号伝播時間差に基づいて前記複数のチャンネルのうちの少なくとも1つの信号伝播遅延を設定するステップと、を有し、前記少なくとも1つの信号伝播遅延を設定するステップは、データストローブ信号を伝達するチャンネルの遅延が第1データの遅延に整列するようにコース調節(coarse tuning)を遂行するステップと、前記コース調節が完了した後、前記第1データチャンネルと異なる少なくとも1つのデータチャンネルの遅延が前記データストローブ信号を伝達するチャンネルの遅延に整列するようにファイン調節(fine tuning)を遂行するステップと、を有する。

Claims (20)

  1. メモリ回路との通信に使われる複数のチャンネルの間のスキューを補償する回路であって、
    前記複数のチャンネルの入力端で前記複数のチャンネルを介して基準信号を送信する送信回路と、
    前記複数のチャンネルの出力端から各々反射された複数の反射信号を前記複数のチャンネルの前記入力端で受信する複数の受信回路と、
    前記反射信号を受信して前記複数のチャンネルの間の相対的な信号伝播時間差を検出する検出回路と、
    前記送信回路の入力と前記受信回路のうちの少なくとも1つの受信回路の出力との間で、前記複数のチャンネルのうちの少なくとも1つに連結され、前記検出された相対的な信号伝播時間差に基づいて前記複数のチャンネルのうちの少なくとも1つの信号伝播遅延を設定する遅延回路と、
    を備えることを特徴とするチャンネルスキュー補償回路。
  2. 前記複数のチャンネルと連結され、前記検出された相対的な信号伝播時間差に基づいて前記複数のチャンネルの信号伝播遅延を設定する複数の遅延回路を更に備えることを特徴とする請求項1に記載のチャンネルスキュー補償回路。
  3. 前記基準信号はステップ信号(step signal)であることを特徴とする請求項1に記載のチャンネルスキュー補償回路。
  4. 前記チャンネルスキュー補償回路は、
    テスト信号を前記メモリ回路及びメモリコントローラ回路へ転送して該メモリ回路の制御に使われる少なくとも1つのBOT(built−off−test)回路であることを特徴とする請求項1に記載のチャンネルスキュー補償回路。
  5. 前記メモリ回路は、被検査素子(DUT)、DRAMメモリ回路、及びDDR3 DRAMメモリ回路のうちの少なくとも1つを含むことを特徴とする請求項1に記載のチャンネルスキュー補償回路。
  6. 前記複数のチャンネルのうちの1つは、データストローブ信号(DQS)を伝達するチャンネルであることを特徴とする請求項1に記載のチャンネルスキュー補償回路。
  7. 前記遅延回路は、前記データストローブ信号を伝達する前記チャンネルが90度の位相シフトを持つように設定されることを特徴とする請求項6に記載のチャンネルスキュー補償回路。
  8. 前記遅延回路は、遅延ライン、プログラム可能な遅延ライン、及びプログラム可能な非同期遅延ラインのうちの少なくとも1つを含むことを特徴とする請求項1に記載のチャンネルスキュー補償回路。
  9. 前記送信回路は、前記複数のチャンネルの前記入力端を終端するソース終端回路(source termination circuit)を含むことを特徴とする請求項1に記載のチャンネルスキュー補償回路。
  10. 前記基準信号が前記複数のチャンネルを介して送信される際、前記複数のチャンネルの前記出力端は開放回路(open circuit)で具現されることを特徴とする請求項9に記載のチャンネルスキュー補償回路。
  11. 前記基準信号が前記複数のチャンネルを介して送信される際、前記複数のチャンネルの前記出力端は前記メモリ回路と連結が切り離されることを特徴とする請求項10に記載のチャンネルスキュー補償回路。
  12. メモリ回路を制御し、該メモリ回路との通信に使われる複数のチャンネルの間のスキューを補償するデ−スキュー(de−skew)機能を有するメモリコントローラであって、
    前記複数のチャンネルの入力端で前記複数のチャンネルを介して基準信号を送信する送信回路と、
    前記複数のチャンネルの出力端から各々反射された複数の反射信号を前記複数のチャンネルの前記入力端で受信する複数の受信回路と、
    前記反射信号を受信して前記複数のチャンネルの間の相対的な信号伝播時間差を検出する検出回路と、
    前記送信回路の入力と前記受信回路のうちの少なくとも1つの受信回路の出力との間で、前記複数のチャンネルのうちの少なくとも1つに連結され、前記検出された相対的な信号伝播時間差に基づいて前記複数のチャンネルのうちの少なくとも1つの信号伝播遅延を設定する遅延回路と、を備えることを特徴とするメモリコントローラ。
  13. 前記複数のチャンネルと連結され、前記検出された相対的な信号伝播時間差に基づいて前記複数のチャンネルの信号伝播遅延を設定する複数の遅延回路を更に備えることを特徴とする請求項12に記載のメモリコントローラ。
  14. 前記基準信号はステップ信号であることを特徴とする請求項12に記載のメモリコントローラ。
  15. 前記メモリ回路は、DRAMメモリ回路及びDDR3 DRAMメモリ回路のうちの少なくとも1つを含むことを特徴とする請求項12に記載のメモリコントローラ。
  16. 前記複数のチャンネルのうちの1つは、データストローブ信号を伝達するチャンネルであることを特徴とする請求項12に記載のメモリコントローラ。
  17. 前記遅延回路は、前記データストローブ信号を伝達する前記チャンネルが90度の位相シフトを持つように設定されることを特徴とする請求項16に記載のメモリコントローラ。
  18. 前記送信回路は、前記複数のチャンネルの前記入力端を終端するソース終端回路を含むことを特徴とする請求項12に記載のメモリコントローラ。
  19. メモリ回路との通信に使われる複数のチャンネルの間のスキューを補償する方法であって、
    前記複数のチャンネルの入力端で前記複数のチャンネルを介して基準信号を送信するステップと、
    前記複数のチャンネルの出力端から各々反射された複数の反射信号を前記複数のチャンネルの前記入力端で受信するステップと、
    前記反射信号を受信して前記複数のチャンネルの間の相対的な信号伝播時間差を検出するステップと、
    前記検出された相対的な信号伝播時間差に基づいて前記複数のチャンネルのうちの少なくとも1つの信号伝播遅延を設定するステップと、
    を有し、
    前記少なくとも1つの信号伝播遅延を設定するステップは、
    データストローブ信号を伝達するチャンネルの遅延が第1データの遅延に整列するようにコース調節(coarse tuning)を遂行するステップと、
    前記コース調節が完了した後、前記第1データチャンネルと異なる少なくとも1つのデータチャンネルの遅延が前記データストローブ信号を伝達するチャンネルの遅延に整列するようにファイン調節(fine tuning)を遂行するステップと、を有することを特徴とするチャンネルスキュー補償方法。
  20. 前記検出された相対的な信号伝播時間差に基づいて前記複数のチャンネルの信号伝播遅延を設定するステップを更に有することを特徴とする請求項19に記載のチャンネルスキュー補償方法。
JP2009284462A 2008-12-15 2009-12-15 メモリ装置と通信する複数の通信チャンネル間のチャンネルスキュー補償回路とその方法及びこれを含むメモリコントローラ Pending JP2010140490A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020080127103A KR20100068670A (ko) 2008-12-15 2008-12-15 채널 스큐 보상 기능을 갖는 인터페이스 회로, 이를 구비한통신 시스템 및 채널 스큐 보상 방법
US12/592,271 US8103917B2 (en) 2008-12-15 2009-11-20 Circuit and method for correcting skew in a plurality of communication channels for communicating with a memory device, memory controller, system and method using the same, and memory test system and method using the same

Publications (2)

Publication Number Publication Date
JP2010140490A JP2010140490A (ja) 2010-06-24
JP2010140490A5 true JP2010140490A5 (ja) 2013-01-31

Family

ID=42242037

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009284462A Pending JP2010140490A (ja) 2008-12-15 2009-12-15 メモリ装置と通信する複数の通信チャンネル間のチャンネルスキュー補償回路とその方法及びこれを含むメモリコントローラ

Country Status (5)

Country Link
US (2) US8103917B2 (ja)
JP (1) JP2010140490A (ja)
KR (1) KR20100068670A (ja)
CN (1) CN101770815A (ja)
TW (1) TW201101322A (ja)

Families Citing this family (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101499176B1 (ko) * 2008-04-08 2015-03-06 삼성전자주식회사 클럭 신호의 위상 튜닝 방법 및 그 장치
KR20100068670A (ko) * 2008-12-15 2010-06-24 삼성전자주식회사 채널 스큐 보상 기능을 갖는 인터페이스 회로, 이를 구비한통신 시스템 및 채널 스큐 보상 방법
KR101638184B1 (ko) * 2009-11-13 2016-07-21 삼성전자주식회사 비오티 장치 및 이를 포함하는 테스트 시스템
KR20120035755A (ko) * 2010-10-06 2012-04-16 삼성전기주식회사 적응형 지연 조절 기능이 구비된 데이터 인터페이스 장치
CN102332309B (zh) * 2011-07-19 2013-09-18 山东华芯半导体有限公司 一种dram源同步的测试方法及其测试电路
US10107917B2 (en) 2011-12-05 2018-10-23 Mediatek Inc. Method of inter-channel bias calibration in a GNSS receiver and related device
US8738979B2 (en) * 2012-03-30 2014-05-27 Lsi Corporation Methods and structure for correlation of test signals routed using different signaling pathways
KR101977664B1 (ko) 2012-09-14 2019-05-13 삼성전자주식회사 임베디드 멀티미디어 카드와 이를 제어하는 호스트
US9076558B2 (en) 2012-11-01 2015-07-07 Nanya Technology Corporation Memory test system and memory test method
KR102013583B1 (ko) * 2012-11-13 2019-08-23 에스케이하이닉스 주식회사 반도체 시스템
US8737161B1 (en) * 2012-12-31 2014-05-27 Texas Instruments Incorporated Write-leveling system and method
US9142272B2 (en) 2013-03-15 2015-09-22 International Business Machines Corporation Dual asynchronous and synchronous memory system
US9430418B2 (en) * 2013-03-15 2016-08-30 International Business Machines Corporation Synchronization and order detection in a memory system
US9535778B2 (en) 2013-03-15 2017-01-03 International Business Machines Corporation Reestablishing synchronization in a memory system
TWI511163B (zh) * 2013-10-01 2015-12-01 Wistron Corp 記憶體測試方法及裝置
US9494671B2 (en) * 2013-11-08 2016-11-15 Advantest Corporation Method and apparatus for improving differential direct (DC) measurement accuracy
US9767868B2 (en) * 2014-01-24 2017-09-19 Qualcomm Incorporated Providing memory training of dynamic random access memory (DRAM) systems using port-to-port loopbacks, and related methods, systems, and apparatuses
KR102166908B1 (ko) * 2014-02-13 2020-10-19 삼성전자주식회사 고속 데이터 인터페이스 장치 및 상기 장치의 스큐 보정 방법
US9521058B2 (en) * 2014-06-25 2016-12-13 Qualcomm Incorporated Multi-wire signaling with matched propagation delay among wire pairs
US9112550B1 (en) 2014-06-25 2015-08-18 Kandou Labs, SA Multilevel driver for high speed chip-to-chip communications
JP6387883B2 (ja) * 2015-04-02 2018-09-12 富士通株式会社 情報処理装置、情報処理システム、情報処理装置の制御プログラムおよび情報処理装置の制御方法
TWI569278B (zh) * 2015-04-28 2017-02-01 晨星半導體股份有限公司 記憶體測試資料產生電路與方法
US10684319B2 (en) 2015-07-20 2020-06-16 International Business Machines Corporation Tuning a testing apparatus for measuring skew
US10162002B2 (en) * 2015-07-20 2018-12-25 International Business Machines Corporation Tuning a testing apparatus for measuring skew
TWI596618B (zh) * 2016-01-22 2017-08-21 華邦電子股份有限公司 動態隨機存取記憶體以及搭載動態隨機存取記憶體之系統的測試方法
US10153591B2 (en) 2016-04-28 2018-12-11 Kandou Labs, S.A. Skew-resistant multi-wire channel
KR102629183B1 (ko) * 2016-12-07 2024-01-24 에스케이하이닉스 주식회사 테스트 장치
CN110612500B (zh) 2017-02-28 2023-08-04 康杜实验室公司 多线路时偏的测量和校正方法
CN107104742B (zh) * 2017-04-02 2020-11-10 上海无线通信研究中心 一种面向并行多通道无线信道测量的校准方法及其系统
US10686583B2 (en) * 2017-07-04 2020-06-16 Kandou Labs, S.A. Method for measuring and correcting multi-wire skew
KR102415198B1 (ko) * 2017-11-20 2022-07-04 에스케이하이닉스 주식회사 스큐 보상 회로 및 이를 포함하는 반도체 장치
KR102610279B1 (ko) 2017-12-12 2023-12-07 삼성전자주식회사 메모리 장치, 메모리 장치의 동작 방법 및 메모리 장치를 포함하는 테스트 시스템의 동작 방법
US10243614B1 (en) 2018-01-26 2019-03-26 Kandou Labs, S.A. Method and system for calibrating multi-wire skew
KR102389071B1 (ko) 2018-06-11 2022-04-22 칸도우 랩스 에스에이 직교 차동 벡터 시그널링 코드들에 대한 스큐 검출 및 보정
US11276443B2 (en) * 2018-10-16 2022-03-15 Micron Technology, Inc. Offset cancellation
CN113450866B (zh) * 2020-03-27 2022-04-12 长鑫存储技术有限公司 存储器测试方法
TWI743755B (zh) * 2020-04-23 2021-10-21 瑞昱半導體股份有限公司 發射器裝置與校正方法
CN115291090B (zh) * 2022-10-09 2023-01-31 苏州华兴源创科技股份有限公司 芯片测试机信号延迟测量方法、装置及计算机设备

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4660197A (en) * 1985-11-01 1987-04-21 Teradyne, Inc. Circuitry for synchronizing a multiple channel circuit tester
US6820234B2 (en) * 1998-06-29 2004-11-16 Acuid Limited Skew calibration means and a method of skew calibration
US6675117B2 (en) * 2000-12-12 2004-01-06 Teradyne, Inc. Calibrating single ended channels for differential performance
US20030081709A1 (en) 2001-10-30 2003-05-01 Sun Microsystems, Inc. Single-ended IO with dynamic synchronous deskewing architecture
JP4450586B2 (ja) * 2003-09-03 2010-04-14 株式会社ルネサステクノロジ 半導体集積回路
US7310752B2 (en) * 2003-09-12 2007-12-18 Micron Technology, Inc. System and method for on-board timing margin testing of memory modules
JP5156932B2 (ja) * 2004-03-31 2013-03-06 ラウンド ロック リサーチ、エルエルシー 集積回路における信号タイミングの再構成
US7177205B2 (en) * 2004-04-27 2007-02-13 Intel Corporation Distributed loop components
DE102004046957B4 (de) * 2004-09-28 2016-02-04 Polaris Innovations Ltd. Verfahren und Schaltungsanordnungen zum Abgleichen von Signallaufzeiten in einem Speichersystem
JP2006099245A (ja) * 2004-09-28 2006-04-13 Seiko Epson Corp データ信号取得装置
KR100565889B1 (ko) * 2004-11-03 2006-03-31 삼성전자주식회사 메모리 테스트 방법, 메모리 모듈의 허브 및 이를 가지는풀리 버퍼드 듀얼인라인 메모리 모듈
US8081706B2 (en) * 2005-08-24 2011-12-20 Altera Corporation Lane-to-lane skew reduction in multi-channel, high-speed, transceiver circuitry
US7362107B2 (en) 2005-11-08 2008-04-22 Mediatek Inc. Systems and methods for automatically eliminating imbalance between signals
JP5023539B2 (ja) * 2006-04-11 2012-09-12 富士通セミコンダクター株式会社 半導体装置及び信号処理方法
KR100862316B1 (ko) * 2007-03-08 2008-10-13 주식회사 하이닉스반도체 반도체 메모리장치, 반도체 메모리장치의 zq캘리브래이션동작 제어회로 및 반도체 메모리장치의 zq캘리브래이션방법
KR20100068670A (ko) * 2008-12-15 2010-06-24 삼성전자주식회사 채널 스큐 보상 기능을 갖는 인터페이스 회로, 이를 구비한통신 시스템 및 채널 스큐 보상 방법

Similar Documents

Publication Publication Date Title
JP2010140490A5 (ja)
US8103917B2 (en) Circuit and method for correcting skew in a plurality of communication channels for communicating with a memory device, memory controller, system and method using the same, and memory test system and method using the same
US8159887B2 (en) Clock synchronization in a memory system
US11550653B2 (en) Memory system, operation method of the same, and memory controller
US10284361B2 (en) Channel skew calibration method and associated receiver and system
JP2003304283A5 (ja)
US8817184B1 (en) Point to multi-point clock-forwarded signaling for large displays
JP2005057800A5 (ja)
US9568942B2 (en) Drift adjustment in timing signal forwarded from memory controller to memory device based on a detected phase delay occurring on a second timing signal with a different frequency
US8576650B2 (en) Method for semiconductor memory interface device with noise cancellation circuitry having phase and gain adjustments
US8352773B2 (en) Time aligning circuit and time aligning method for aligning data transmission timing of a plurality of lanes
US10892032B1 (en) Write and read common leveling for 4-bit wide DRAMS
CN103312364A (zh) 射频模块
WO2014138091A1 (en) Calibration of single-ended high-speed interfaces
US9213359B2 (en) Interface for controlling the phase alignment of clock signals for a recipient device
US20090190421A1 (en) Semiconductor memory device and semiconductor memory system for compensating crosstalk
US8085608B2 (en) Signal adjusting system and signal adjusting method
US20120287345A1 (en) System and Method for Automatically Tuning Video Signals
US10637638B2 (en) Semiconductor apparatus for transmitting and receiving a signal in synchronization with a clock signal
US8344775B2 (en) Clock delay correcting device and semiconductor device having the same
KR100976413B1 (ko) 도메인 크로싱 회로 및 이를 포함하는 반도체 장치
US6959345B1 (en) Method and system for calibrating SCSI expanders
JP4952167B2 (ja) データ伝送装置
JP2022106031A (ja) 通信システム
JPH09149000A (ja) 受信位相調整方式