JP2010123696A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2010123696A5 JP2010123696A5 JP2008294913A JP2008294913A JP2010123696A5 JP 2010123696 A5 JP2010123696 A5 JP 2010123696A5 JP 2008294913 A JP2008294913 A JP 2008294913A JP 2008294913 A JP2008294913 A JP 2008294913A JP 2010123696 A5 JP2010123696 A5 JP 2010123696A5
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor device
- element region
- coupling portion
- manufacturing
- stacked
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 claims 53
- 238000010168 coupling process Methods 0.000 claims 22
- 238000005859 coupling reaction Methods 0.000 claims 22
- 238000004519 manufacturing process Methods 0.000 claims 13
- 229910021421 monocrystalline silicon Inorganic materials 0.000 claims 8
- 238000000034 method Methods 0.000 claims 7
- 239000002184 metal Substances 0.000 claims 6
- 230000008878 coupling Effects 0.000 claims 5
- 238000002955 isolation Methods 0.000 claims 3
- 239000012535 impurity Substances 0.000 claims 2
- 230000015572 biosynthetic process Effects 0.000 claims 1
- 239000000758 substrate Substances 0.000 claims 1
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008294913A JP5526529B2 (ja) | 2008-11-18 | 2008-11-18 | 積層半導体装置及び積層半導体装置の製造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008294913A JP5526529B2 (ja) | 2008-11-18 | 2008-11-18 | 積層半導体装置及び積層半導体装置の製造方法 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2010123696A JP2010123696A (ja) | 2010-06-03 |
| JP2010123696A5 true JP2010123696A5 (enExample) | 2012-12-06 |
| JP5526529B2 JP5526529B2 (ja) | 2014-06-18 |
Family
ID=42324791
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008294913A Active JP5526529B2 (ja) | 2008-11-18 | 2008-11-18 | 積層半導体装置及び積層半導体装置の製造方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5526529B2 (enExample) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3099906B2 (ja) | 1990-04-27 | 2000-10-16 | 日本ビクター株式会社 | 光ピックアップ |
| JP5533398B2 (ja) * | 2010-07-27 | 2014-06-25 | 富士通セミコンダクター株式会社 | 半導体装置の製造方法 |
| JP2014207252A (ja) * | 2011-08-17 | 2014-10-30 | 株式会社村田製作所 | 半導体装置およびその製造方法ならびに携帯電話機 |
| US20230026676A1 (en) * | 2021-07-23 | 2023-01-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device structure and method of formation |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6098654A (ja) * | 1983-11-02 | 1985-06-01 | Nec Corp | 半導体装置の製造方法 |
| JP3770631B2 (ja) * | 1994-10-24 | 2006-04-26 | 株式会社ルネサステクノロジ | 半導体装置の製造方法 |
| TW473914B (en) * | 2000-01-12 | 2002-01-21 | Ibm | Buried metal body contact structure and method for fabricating SOI MOSFET devices |
| JP2002026283A (ja) * | 2000-06-30 | 2002-01-25 | Seiko Epson Corp | 多層構造のメモリ装置及びその製造方法 |
| KR100418089B1 (ko) * | 2001-06-21 | 2004-02-11 | 주식회사 하이닉스반도체 | 반도체 소자의 박막 트랜지스터 제조 방법 |
| JP4869546B2 (ja) * | 2003-05-23 | 2012-02-08 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP4606006B2 (ja) * | 2003-09-11 | 2011-01-05 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
| JP5354765B2 (ja) * | 2004-08-20 | 2013-11-27 | カミヤチョウ アイピー ホールディングス | 三次元積層構造を持つ半導体装置の製造方法 |
-
2008
- 2008-11-18 JP JP2008294913A patent/JP5526529B2/ja active Active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5563186B2 (ja) | 半導体装置及びその製造方法 | |
| JP2013004881A5 (enExample) | ||
| JP6035520B2 (ja) | 半導体装置およびその製造方法 | |
| CN104377200B (zh) | 半导体器件及其制造方法 | |
| JP5774921B2 (ja) | 半導体装置、半導体装置の製造方法、及び電子装置 | |
| CN104609358B (zh) | Mems器件及其形成方法 | |
| JP2017073560A5 (enExample) | ||
| JP2013077711A (ja) | 半導体装置および半導体装置の製造方法 | |
| TWI475194B (zh) | 具機電隔離功能的微機電壓力感測器 | |
| JP2010287831A5 (ja) | 半導体装置 | |
| JP2012119381A (ja) | 半導体装置および半導体装置の製造方法 | |
| TW200717887A (en) | Thermoelectric device and method for fabricating the same and chip and electronic device | |
| JP2004047608A5 (enExample) | ||
| CN102543729B (zh) | 电容的形成方法及其电容结构 | |
| JP2010123696A5 (enExample) | ||
| US20140357050A1 (en) | Method of forming isolating structure and through silicon via | |
| JP2006019429A (ja) | 半導体装置および半導体ウエハならびにそれらの製造方法 | |
| TWI491017B (zh) | 半導體封裝件及其製法 | |
| JP2005197602A5 (enExample) | ||
| TWI456723B (zh) | 積體電路裝置及其製備方法 | |
| JP2017502496A5 (enExample) | ||
| TWI529872B (zh) | 射頻裝置封裝及其製造方法 | |
| JP4847072B2 (ja) | 半導体集積回路装置およびその製造方法 | |
| CN101533813A (zh) | 一种降低寄生电容的接触焊盘及其制备方法 | |
| TW200820398A (en) | Structure of chip stacked packaging, structure of embedded chip packaging and fabricating method thereof |