JP2008537337A - 相互接続構造体及びその製造方法 - Google Patents
相互接続構造体及びその製造方法 Download PDFInfo
- Publication number
- JP2008537337A JP2008537337A JP2008506549A JP2008506549A JP2008537337A JP 2008537337 A JP2008537337 A JP 2008537337A JP 2008506549 A JP2008506549 A JP 2008506549A JP 2008506549 A JP2008506549 A JP 2008506549A JP 2008537337 A JP2008537337 A JP 2008537337A
- Authority
- JP
- Japan
- Prior art keywords
- core conductor
- liner
- conductive
- trench
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title description 23
- 239000004020 conductor Substances 0.000 claims abstract description 87
- 238000000034 method Methods 0.000 claims abstract description 67
- 230000004888 barrier function Effects 0.000 claims abstract description 42
- 238000009792 diffusion process Methods 0.000 claims abstract description 36
- 239000000463 material Substances 0.000 claims description 27
- 229910052802 copper Inorganic materials 0.000 claims description 17
- 239000002184 metal Substances 0.000 claims description 15
- 229910052751 metal Inorganic materials 0.000 claims description 15
- 229910052721 tungsten Inorganic materials 0.000 claims description 12
- 238000000151 deposition Methods 0.000 claims description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 7
- 229910008482 TiSiN Inorganic materials 0.000 claims description 7
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 7
- QRXWMOHMRWLFEY-UHFFFAOYSA-N isoniazide Chemical compound NNC(=O)C1=CC=NC=C1 QRXWMOHMRWLFEY-UHFFFAOYSA-N 0.000 claims description 7
- 229910052707 ruthenium Inorganic materials 0.000 claims description 7
- 239000000758 substrate Substances 0.000 claims description 7
- 229910052718 tin Inorganic materials 0.000 claims description 7
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 6
- 229910052739 hydrogen Inorganic materials 0.000 claims description 6
- 238000005498 polishing Methods 0.000 claims description 6
- 238000000992 sputter etching Methods 0.000 claims description 6
- 239000000126 substance Substances 0.000 claims description 6
- 229910016570 AlCu Inorganic materials 0.000 claims description 5
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 5
- 229910052737 gold Inorganic materials 0.000 claims description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 5
- 229910052709 silver Inorganic materials 0.000 claims description 5
- -1 Si 3 N 4 Inorganic materials 0.000 claims description 4
- 238000005530 etching Methods 0.000 claims description 4
- 229920000642 polymer Polymers 0.000 claims description 4
- 230000008021 deposition Effects 0.000 claims description 3
- 238000007772 electroless plating Methods 0.000 claims description 3
- 229920003209 poly(hydridosilsesquioxane) Polymers 0.000 claims description 3
- 229920000265 Polyparaphenylene Polymers 0.000 claims description 2
- 239000003989 dielectric material Substances 0.000 claims description 2
- 239000007789 gas Substances 0.000 claims description 2
- 125000002496 methyl group Chemical group [H]C([H])([H])* 0.000 claims description 2
- 229910052715 tantalum Inorganic materials 0.000 claims 5
- 229910052782 aluminium Inorganic materials 0.000 claims 4
- 229910052814 silicon oxide Inorganic materials 0.000 claims 2
- 238000005253 cladding Methods 0.000 abstract 1
- 239000010410 layer Substances 0.000 description 94
- 230000009977 dual effect Effects 0.000 description 16
- 239000010949 copper Substances 0.000 description 13
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 12
- 239000011229 interlayer Substances 0.000 description 11
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 229920002120 photoresistant polymer Polymers 0.000 description 5
- 238000001020 plasma etching Methods 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 230000007935 neutral effect Effects 0.000 description 4
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 4
- 238000000231 atomic layer deposition Methods 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 2
- 239000001257 hydrogen Substances 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 238000005272 metallurgy Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 229910010271 silicon carbide Inorganic materials 0.000 description 2
- 235000012239 silicon dioxide Nutrition 0.000 description 2
- 239000000377 silicon dioxide Substances 0.000 description 2
- 229910017855 NH 4 F Inorganic materials 0.000 description 1
- 238000009867 copper metallurgy Methods 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
- H01L21/76849—Barrier, adhesion or liner layers formed in openings in a dielectric the layer being positioned on top of the main fill metal
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76807—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76814—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics post-treatment or after-treatment, e.g. cleaning or removal of oxides on underlying conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76831—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Drying Of Semiconductors (AREA)
- Weting (AREA)
- Combinations Of Printed Boards (AREA)
- Wire Bonding (AREA)
- Multi-Conductor Connections (AREA)
- Coupling Device And Connection With Printed Circuit (AREA)
Abstract
【解決手段】 ダマシン配線及び該配線を形成する方法である。この方法は、誘電体層の上面にマスク層を形成するステップと、マスク層内に開口部を形成するステップと、誘電体層がマスク層によって保護されていない誘電体層内に、トレンチを形成するステップと、マスク層の下でトレンチの側壁を凹ませるステップと、トレンチ及びマスク層の全ての露出面上に、共形の導電性ライナを形成するステップと、トレンチをコア導電体で充填するステップと、誘電体層の上面の上に延びている導電性ライナの部分を除去し、マスク層を除去するステップと、コア導体の上面に導電性キャップを形成するステップとを含む。この構造体は、導電性ライナ内のコア導体クラッドと、導電性ライナで覆われていないコア導体の上面と接触している導電性キャップ層と、を含む。
【選択図】 図18
Description
本発明を説明するために、導体及び伝導性という用語は、導電体及び導電性と解釈すべきである。
このように、本発明は、改善された拡散障壁で覆われた相互接続構造体を提供するものである。
Claims (35)
- 誘電体層を有する基板を準備するステップと、
前記誘電体層の上面にハードマスク層を形成するステップと、
前記ハードマスク層内に開口部を形成するステップと、
前記ハードマスク層によって保護されていない前記誘電体層内に、側壁及び底部を有するトレンチを形成するステップと、
前記ハードマスク層の下で前記トレンチの前記側壁を凹ませるステップと、
前記トレンチ及び前記ハードマスク層の全ての露出面上に、共形の導電性ライナを形成するステップと、
前記トレンチをコア導電体で充填するステップと、
前記誘電体層の前記上面の上に延びている前記導電性ライナの一部を除去し、前記マスク層を除去するステップと、
前記コア導電体の上面に導電性キャップを形成するステップと
を含む方法。 - 前記トレンチの前記側壁と接触している前記導電性ライナ上に誘電体ライナを形成するステップをさらに含む、請求項1に記載の方法。
- 前記誘電体ライナを形成する前記ステップは、
前記トレンチを前記コア導電体で充填する前記ステップの前に、前記導電性ライナの露出面上に誘電体ライナを形成するステップと、
前記トレンチの前記底面と接触している前記導電性ライナの表面から、前記誘電体ライナを除去するステップと
を含む、請求項2に記載の方法。 - 共形の導電性ライナを形成する前記ステップは、
前記トレンチの前記側壁上に、金属層を同時に堆積させ、スパッタ・エッチングするステップを含む、請求項1に記載の方法。 - 共形の導電性ライナを形成する前記ステップは、前記同時に堆積させ、スパッタ・エッチングした後、前記トレンチの前記側壁の前記金属層上に、別の金属層を堆積させるステップをさらに含む、請求項4に記載の方法。
- スパッタ・エッチングする前記ステップは、Ar、He、Ne、Xe、N2、H2、NH3、N2H2及びこれらの組合せからなる群から選択される気体からスパッタリング種を生成する、請求項4に記載の方法。
- 前記金属層は、Ta、TaN、Ti、TiN、TiSiN、W、Ru及びこれらの組合せからなる群から選択される材料を含む、請求項4に記載の方法。
- 前記導電性ライナ及び前記導電性キャップは、前記コア導電体を構成する1つ又は複数の材料に対する拡散障壁である、請求項1に記載の方法。
- 前記ハードマスク層は、SiO2、Si3N4、SiC、SiON、SiOC、SiCOH、PSiNX及びSiC(N,H)からなる群から選択される材料を含む、請求項1に記載の方法。
- 前記誘電体層は、4以下の誘電率を有する誘電体材料、水素シルセスキオキサン・ポリマー、メチル・シルセスキオキサン・ポリマー、ポリフェニレン・オリゴマー、SiO2及びこれらの組合せからなる群から選択される材料を含む、請求項1に記載の方法。
- 前記導電性ライナは、Ta、TaN、Ti、TiN、TiSiN、W、Ru及びこれらの組合せからなる群から選択される材料を含む、請求項1に記載の方法。
- 前記コア導電体は、Al、AlCu、Cu、W、Ag、Au及びこれらの組合せからなる群から選択される材料を含む、請求項1に記載の方法。
- 前記導電性キャップは、CoWP、CoSnP、CoP、Pd、又はこれらの組合せからなる群から選択される材料を含む、請求項1に記載の方法。
- 前記誘電体層は、第2の誘電体層の上面に形成された第1の誘電体層を含み、前記第1の誘電体層は、前記コア導電体を構成する1つ又は複数の材料に対する拡散障壁である、請求項1に記載の方法。
- 導電性キャップを形成する前記ステップは、前記導電性キャップの少なくとも一部の無電解めっきを含む、請求項1に記載の方法。
- 誘電体層を有する基板を準備するステップと、
前記誘電体層の上面にハードマスク層を形成するステップと、
前記ハードマスク層内に開口部を形成するステップと、
前記ハードマスク層によって保護されていない前記誘電体層内に、側壁及び底部を有するトレンチを形成するステップであって、前記トレンチの前記側壁が前記ハードマスク層内の前記開口部と位置合わせされている、ステップと、
前記トレンチの前記側壁及び底部の等方性エッチングを行うステップであって、前記等方性エッチングは、前記ハードマスク層をアンダーカットし、前記トレンチの上に突出するハードマスク張出し部を形成する、ステップと、
前記トレンチの全ての露出面及び前記ハードマスク層の全ての露出面上に、上部が前記ハードマスク張出し部と物理的に接触している共形の導電性ライナを形成し、前記トレンチの上に突出する導電性張出し部を形成するステップと、
前記導電性ライナの上に、前記トレンチを充填するコア導電体を形成するステップと、
化学機械研磨を行って、前記ハードマスク層と、前記誘電体層の前記上面の上に延びている全てのコア導電体とを除去するステップであって、前記化学機械研磨は、前記誘電体層の上面、前記導電性ライナの上面及び前記トレンチ内の前記コア導電体の上面を同一平面上にし、前記導電性層は、前記コア導電体の上に延び、かつ、これと物理的に直接接触している、ステップと、
前記コア導電体の前記上面に導電性キャップを形成するステップと
を含む方法。 - 前記導電性ライナの露出面上に誘電体ライナを形成するステップと、
前記トレンチの前記底面と接触している前記導電性ライナの表面から、前記誘電体ライナを除去するステップと
をさらに含む、請求項16に記載の方法。 - 共形の導電性ライナを形成する前記ステップは、
前記トレンチの前記側壁上に、金属層を同時に堆積させ、スパッタ・エッチングするステップを含む、請求項16に記載の方法。 - 共形の導電性ライナを形成する前記ステップは、同時に堆積させ、スパッタ・エッチングする前記ステップの後、前記トレンチの前記側壁の前記金属層上に、別の金属層を堆積させるステップをさらに含む、請求項18に記載の方法。
- 前記導電性ライナ及び前記導電性キャップは、前記コア導電体を構成する1つ又は複数の材料に対する拡散障壁である、請求項16に記載の方法。
- 導電性キャップを形成する前記ステップは、前記導電性キャップの少なくとも一部の無電解めっきを含む、請求項16に記載の方法。
- 前記誘電体層は、第2の誘電体層の上面に形成された第1の誘電体層を含み、前記第1の誘電体層は、前記コア導電体を構成する1つ又は複数の材料に対する拡散障壁である、請求項16に記載の方法。
- 前記導電性ライナは、Ta、TaN、Ti、TiN、TiSiN、W、Ru及びこれらの組合せからなる群から選択される材料を含み、
前記コア導電体は、Al、AlCu、Cu、W、Ag、Au及びこれらの組合せからなる群から選択される材料を含み、
前記導電性キャップは、CoWP、CoSnP、CoP、Pd、又はこれらの組合せからなる群から選択される材料を含む、
請求項16に記載の方法。 - 上面、反対側の底面、及び前記上面と前記底面との間の側部を有するコア導電体と、
前記コア導電体の前記底面及び前記側部と物理的に直接接触し、かつ、これらを覆っている導電性ライナであって、前記導電性ライナの埋め込まれた部分は、前記コア導電体の前記上面及び前記側部の両方に隣接した前記コア導電体の領域において、前記コア導電体と物理的に直接接触し、かつ、この上に延びている、導電性ライナと、
前記導電性ライナの前記埋め込まれた部分間に露出された、前記コア導電体の前記上面と物理的に直接接触している導電性キャップと
を備える、構造体。 - 前記コア導電体と物理的に直接接触し、かつ、この上に延びている前記導電性ライナの前記部分は、前記コア導電体の前記側部間の総距離の3%から48%のまでの間の距離だけ、前記コア導電体の前記側部の対向する側部対から前記コア導電体の上に延びる、請求項24に記載の構造体。
- 前記コア導電体と物理的に直接接触し、かつ、この上に延びている前記導電性ライナの前記部分の上面は、前記コア導電体の前記上面と同一平面上にある、請求項24に記載の構造体。
- 前記導電性キャップは、前記導電性ライナの前記埋め込まれた部分と重ならない、請求項24に記載の構造体。
- 前記導電性ライナは、Ta、TaN、Ti、TiN、TiSiN、W、Ru及びこれらの組合せからなる群から選択される材料を含む、請求項24に記載の構造体。
- 前記コア導電体は、Al、AlCu、Cu、W、Ag、Au及びこれらの組合せからなる群から選択される材料を含む、請求項24に記載の構造体。
- 前記導電性キャップは、CoWP、CoSnP、CoP、Pd、又はこれらの組合せからなる群から選択される材料を含む、請求項24に記載の構造体。
- 上面、反対側の底面、及び前記上面と前記底面との間の側部を有するコア導電体と、
前記コア導電体の前記側部上に形成された誘電体ライナと、
前記コア導電体の前記底面及び前記誘電体ライナと物理的に直接接触し、かつ、これらを覆っている導電性ライナであって、前記導電性ライナの埋め込まれた部分は、前記コア導電体の前記上面及び前記側部の両方に隣接した前記コア導電体の領域において、前記誘電体ライナ及び前記コア導電体の上に延びている、導電性ライナと、
前記導電性ライナの前記埋め込まれた部分間に露出された、前記コア導電体の前記上面と物理的に直接接触している導電性キャップと
を備える、構造体。 - 前記コア導電体と物理的に直接接触し、かつ、この上に延びている前記導電性ライナの前記部分は、前記コア導電体の前記側部間の総距離の3%から48%までの間の距離だけ、前記コア導電体の前記側部の対向する側部対から前記コア導電体の上に延びる、請求項31に記載の構造体。
- 前記コア導電体と物理的に直接接触し、かつ、この上に延びている前記導電性ライナの前記部分の上面は、前記コア導電体の前記上面と同一平面上にある、請求項31に記載の構造体。
- 前記導電性キャップは、前記導電性ライナの前記埋め込まれた部分と重ならず、かつ、前記導電性ライナの前記埋め込まれた部分と前記コア導電体との間で露出された前記誘電体ライナの如何なる縁部とも重ならない、請求項31に記載の構造体。
- 前記誘電体ライナは、SiO2、Si3N4、SiC、SiON、SiOC、水素がドープされた石英グラス(SiCOH)、プラズマ強化されたシリコン窒化物(PSiNX)、又はNBLoK(SiC(N,H))及びこれらの組合せからなる群から選択される材料を含み、
前記導電性ライナは、Ta、TaN、Ti、TiN、TiSiN、W、Ru及びこれらの組合せからなる群から選択される材料を含み、
前記コア導電体は、Al、AlCu、Cu、W、Ag、Au及びこれらの組合せからなる群から選択される材料を含み、
前記導電性キャップは、CoWP、CoSnP、CoP、Pd、又はこれらの組合せからなる群から選択される材料を含む、
請求項31に記載の構造体。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/107,074 | 2005-04-15 | ||
US11/107,074 US7335588B2 (en) | 2005-04-15 | 2005-04-15 | Interconnect structure and method of fabrication of same |
PCT/US2006/013179 WO2006113186A2 (en) | 2005-04-15 | 2006-04-07 | Interconnect structure and method of fabrication of same |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2008537337A true JP2008537337A (ja) | 2008-09-11 |
JP2008537337A5 JP2008537337A5 (ja) | 2009-02-19 |
JP5089575B2 JP5089575B2 (ja) | 2012-12-05 |
Family
ID=37109075
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008506549A Active JP5089575B2 (ja) | 2005-04-15 | 2006-04-07 | 相互接続構造体及びその製造方法 |
Country Status (7)
Country | Link |
---|---|
US (4) | US7335588B2 (ja) |
EP (1) | EP1869700B1 (ja) |
JP (1) | JP5089575B2 (ja) |
CN (1) | CN101390203B (ja) |
AT (1) | ATE535013T1 (ja) |
TW (1) | TWI389252B (ja) |
WO (1) | WO2006113186A2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009111251A (ja) * | 2007-10-31 | 2009-05-21 | Tohoku Univ | 半導体装置およびその製造方法 |
Families Citing this family (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100744424B1 (ko) * | 2006-08-29 | 2007-07-30 | 동부일렉트로닉스 주식회사 | 반도체소자의 제조방법 |
JP4740080B2 (ja) * | 2006-09-26 | 2011-08-03 | 三洋電機株式会社 | 空気除菌装置 |
US20080157268A1 (en) * | 2006-12-30 | 2008-07-03 | Kim Deok-Kee | Fuse Element Using Low-K Dielectric |
JP2009146958A (ja) * | 2007-12-12 | 2009-07-02 | Panasonic Corp | 半導体装置及びその製造方法 |
US20090166867A1 (en) * | 2007-12-31 | 2009-07-02 | Harsono Simka | Metal interconnect structures for semiconductor devices |
JP2009182181A (ja) * | 2008-01-31 | 2009-08-13 | Toshiba Corp | 半導体装置 |
US8354751B2 (en) * | 2008-06-16 | 2013-01-15 | International Business Machines Corporation | Interconnect structure for electromigration enhancement |
US7955971B2 (en) * | 2009-06-11 | 2011-06-07 | International Business Machines Corporation | Hybrid metallic wire and methods of fabricating same |
US20110084372A1 (en) | 2009-10-14 | 2011-04-14 | Advanced Semiconductor Engineering, Inc. | Package carrier, semiconductor package, and process for fabricating same |
US8786062B2 (en) * | 2009-10-14 | 2014-07-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor package and process for fabricating same |
KR101315173B1 (ko) * | 2009-12-28 | 2013-10-08 | 후지쯔 가부시끼가이샤 | 배선 구조 및 그 형성 방법 |
US8569894B2 (en) | 2010-01-13 | 2013-10-29 | Advanced Semiconductor Engineering, Inc. | Semiconductor package with single sided substrate design and manufacturing methods thereof |
KR20110089731A (ko) * | 2010-02-01 | 2011-08-09 | 삼성전자주식회사 | 배선 랜더를 포함하는 반도체 소자 및 그 제조 방법 |
US20110207323A1 (en) * | 2010-02-25 | 2011-08-25 | Robert Ditizio | Method of forming and patterning conformal insulation layer in vias and etched structures |
TWI411075B (zh) | 2010-03-22 | 2013-10-01 | Advanced Semiconductor Eng | 半導體封裝件及其製造方法 |
FR2963160A1 (fr) * | 2010-07-22 | 2012-01-27 | St Microelectronics Crolles 2 | Procede de realisation d'un niveau de metallisation et d'un niveau de via et circuit integre correspondant |
US8610285B2 (en) | 2011-05-30 | 2013-12-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D IC packaging structures and methods with a metal pillar |
US8916405B2 (en) | 2011-10-11 | 2014-12-23 | International Business Machines Corporation | Light emitting diode (LED) using carbon materials |
US9190316B2 (en) * | 2011-10-26 | 2015-11-17 | Globalfoundries U.S. 2 Llc | Low energy etch process for nitrogen-containing dielectric layer |
US9349689B2 (en) | 2012-04-20 | 2016-05-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices including conductive features with capping layers and methods of forming the same |
US10217644B2 (en) * | 2012-07-24 | 2019-02-26 | Infineon Technologies Ag | Production of adhesion structures in dielectric layers using photoprocess technology and devices incorporating adhesion structures |
US8835305B2 (en) * | 2012-07-31 | 2014-09-16 | International Business Machines Corporation | Method of fabricating a profile control in interconnect structures |
US9837701B2 (en) | 2013-03-04 | 2017-12-05 | Advanced Semiconductor Engineering, Inc. | Semiconductor package including antenna substrate and manufacturing method thereof |
US9142456B2 (en) * | 2013-07-30 | 2015-09-22 | Lam Research Corporation | Method for capping copper interconnect lines |
US9349636B2 (en) | 2013-09-26 | 2016-05-24 | Intel Corporation | Interconnect wires including relatively low resistivity cores |
US9135719B1 (en) * | 2014-06-26 | 2015-09-15 | Amazon Technologies, Inc. | Color name generation from images and color palettes |
US9553044B2 (en) * | 2014-11-05 | 2017-01-24 | International Business Machines Corporation | Electrically conductive interconnect including via having increased contact surface area |
US10727122B2 (en) * | 2014-12-08 | 2020-07-28 | International Business Machines Corporation | Self-aligned via interconnect structures |
KR20160122364A (ko) * | 2015-04-14 | 2016-10-24 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
WO2017111803A1 (en) * | 2015-12-24 | 2017-06-29 | Intel Corporation | Techniques for forming electrically conductive features with improved alignment and capacitance reduction |
WO2017111847A1 (en) * | 2015-12-24 | 2017-06-29 | Intel Corporation | Techniques for forming electrically conductive features with improved alignment and capacitance reduction |
KR102582671B1 (ko) | 2016-12-22 | 2023-09-25 | 삼성전자주식회사 | 반도체 소자 |
US10224285B2 (en) | 2017-02-21 | 2019-03-05 | Raytheon Company | Nitride structure having gold-free contact and methods for forming such structures |
US10096550B2 (en) | 2017-02-21 | 2018-10-09 | Raytheon Company | Nitride structure having gold-free contact and methods for forming such structures |
US10510657B2 (en) * | 2017-09-26 | 2019-12-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device with interconnecting structure and method for manufacturing the same |
US11004735B2 (en) * | 2018-09-14 | 2021-05-11 | International Business Machines Corporation | Conductive interconnect having a semi-liner and no top surface recess |
TWI801631B (zh) * | 2018-11-09 | 2023-05-11 | 台灣積體電路製造股份有限公司 | 半導體裝置的製造方法和半導體裝置 |
US11094580B2 (en) * | 2019-10-01 | 2021-08-17 | International Business Machines Corporation | Structure and method to fabricate fully aligned via with reduced contact resistance |
WO2021174415A1 (en) * | 2020-03-03 | 2021-09-10 | Yangtze Memory Technologies Co., Ltd. | Protection structures in semiconductor chips and methods for forming the same |
US12057395B2 (en) * | 2021-09-14 | 2024-08-06 | International Business Machines Corporation | Top via interconnects without barrier metal between via and above line |
TWI825516B (zh) * | 2021-11-30 | 2023-12-11 | 南亞科技股份有限公司 | 製造半導體裝置的方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0936231A (ja) * | 1995-07-20 | 1997-02-07 | Samsung Electron Co Ltd | 半導体装置の配線形成方法 |
US5695810A (en) * | 1996-11-20 | 1997-12-09 | Cornell Research Foundation, Inc. | Use of cobalt tungsten phosphide as a barrier material for copper metallization |
JP2002289690A (ja) * | 2001-02-14 | 2002-10-04 | Texas Instr Inc <Ti> | 集積回路および集積回路を製造する方法 |
US20030143856A1 (en) * | 2000-08-30 | 2003-07-31 | Givens John H. | Utilization of disappearing silicon hard mask for fabrication of semiconductor structures |
JP2003224128A (ja) * | 2002-01-30 | 2003-08-08 | Ebara Corp | 配線形成方法及び装置 |
JP2004128239A (ja) * | 2002-10-03 | 2004-04-22 | Renesas Technology Corp | スタティック型半導体記憶装置 |
Family Cites Families (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5300813A (en) * | 1992-02-26 | 1994-04-05 | International Business Machines Corporation | Refractory metal capped low resistivity metal conductor lines and vias |
JP2663902B2 (ja) * | 1995-03-17 | 1997-10-15 | 日本電気株式会社 | 微細トレンチの埋め込み方法、微細電極の製造方法、微細ホールの埋め込み方法、及び微細金属配線の製造方法 |
US5976970A (en) * | 1996-03-29 | 1999-11-02 | International Business Machines Corporation | Method of making and laterally filling key hole structure for ultra fine pitch conductor lines |
JP3399786B2 (ja) * | 1996-06-04 | 2003-04-21 | シーメンス アクチエンゲゼルシヤフト | 原動機付き車両内の回路装置 |
US5930669A (en) * | 1997-04-03 | 1999-07-27 | International Business Machines Corporation | Continuous highly conductive metal wiring structures and method for fabricating the same |
US6140226A (en) * | 1998-01-16 | 2000-10-31 | International Business Machines Corporation | Dual damascene processing for semiconductor chip interconnects |
US6211084B1 (en) * | 1998-07-09 | 2001-04-03 | Advanced Micro Devices, Inc. | Method of forming reliable copper interconnects |
JP2000049116A (ja) * | 1998-07-30 | 2000-02-18 | Toshiba Corp | 半導体装置及びその製造方法 |
US6333560B1 (en) | 1999-01-14 | 2001-12-25 | International Business Machines Corporation | Process and structure for an interlock and high performance multilevel structures for chip interconnects and packaging technologies |
US6342733B1 (en) * | 1999-07-27 | 2002-01-29 | International Business Machines Corporation | Reduced electromigration and stressed induced migration of Cu wires by surface coating |
US6197681B1 (en) * | 1999-12-31 | 2001-03-06 | United Microelectronics Corp. | Forming copper interconnects in dielectric materials with low constant dielectrics |
US6482733B2 (en) * | 2000-05-15 | 2002-11-19 | Asm Microchemistry Oy | Protective layers prior to alternating layer deposition |
JP5350571B2 (ja) * | 2000-08-21 | 2013-11-27 | ダウ グローバル テクノロジーズ エルエルシー | マイクロ電子デバイス製造に使用する有機ポリマー絶縁膜用ハードマスクとしての有機シリケート樹脂 |
TW471107B (en) * | 2000-11-27 | 2002-01-01 | Nanya Technology Corp | Dual damascene manufacturing method of porous low-k dielectric material |
US6674170B1 (en) * | 2000-12-18 | 2004-01-06 | Advanced Micro Devices, Inc. | Barrier metal oxide interconnect cap in integrated circuits |
US6486059B2 (en) * | 2001-04-19 | 2002-11-26 | Silicon Intergrated Systems Corp. | Dual damascene process using an oxide liner for a dielectric barrier layer |
US6696222B2 (en) * | 2001-07-24 | 2004-02-24 | Silicon Integrated Systems Corp. | Dual damascene process using metal hard mask |
JP3648480B2 (ja) * | 2001-12-26 | 2005-05-18 | 株式会社東芝 | 半導体装置およびその製造方法 |
US7023093B2 (en) * | 2002-10-24 | 2006-04-04 | International Business Machines Corporation | Very low effective dielectric constant interconnect Structures and methods for fabricating the same |
US6706625B1 (en) * | 2002-12-06 | 2004-03-16 | Chartered Semiconductor Manufacturing Ltd. | Copper recess formation using chemical process for fabricating barrier cap for lines and vias |
US6975032B2 (en) | 2002-12-16 | 2005-12-13 | International Business Machines Corporation | Copper recess process with application to selective capping and electroless plating |
US6784105B1 (en) * | 2003-04-09 | 2004-08-31 | Infineon Technologies North America Corp. | Simultaneous native oxide removal and metal neutral deposition method |
JP4057972B2 (ja) * | 2003-07-25 | 2008-03-05 | 富士通株式会社 | 半導体装置の製造方法 |
US7094669B2 (en) * | 2004-08-03 | 2006-08-22 | Chartered Semiconductor Manufacturing Ltd | Structure and method of liner air gap formation |
US7332428B2 (en) * | 2005-02-28 | 2008-02-19 | Infineon Technologies Ag | Metal interconnect structure and method |
US20060205204A1 (en) * | 2005-03-14 | 2006-09-14 | Michael Beck | Method of making a semiconductor interconnect with a metal cap |
-
2005
- 2005-04-15 US US11/107,074 patent/US7335588B2/en not_active Expired - Fee Related
-
2006
- 2006-04-04 TW TW095112007A patent/TWI389252B/zh not_active IP Right Cessation
- 2006-04-07 JP JP2008506549A patent/JP5089575B2/ja active Active
- 2006-04-07 EP EP06740771A patent/EP1869700B1/en active Active
- 2006-04-07 WO PCT/US2006/013179 patent/WO2006113186A2/en active Search and Examination
- 2006-04-07 AT AT06740771T patent/ATE535013T1/de active
- 2006-04-07 CN CN2006800120492A patent/CN101390203B/zh active Active
-
2007
- 2007-09-25 US US11/860,602 patent/US7563710B2/en not_active Expired - Fee Related
- 2007-09-25 US US11/860,590 patent/US7528493B2/en active Active
-
2008
- 2008-06-17 US US12/140,352 patent/US7598616B2/en not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0936231A (ja) * | 1995-07-20 | 1997-02-07 | Samsung Electron Co Ltd | 半導体装置の配線形成方法 |
US5695810A (en) * | 1996-11-20 | 1997-12-09 | Cornell Research Foundation, Inc. | Use of cobalt tungsten phosphide as a barrier material for copper metallization |
US20030143856A1 (en) * | 2000-08-30 | 2003-07-31 | Givens John H. | Utilization of disappearing silicon hard mask for fabrication of semiconductor structures |
JP2002289690A (ja) * | 2001-02-14 | 2002-10-04 | Texas Instr Inc <Ti> | 集積回路および集積回路を製造する方法 |
JP2003224128A (ja) * | 2002-01-30 | 2003-08-08 | Ebara Corp | 配線形成方法及び装置 |
JP2004128239A (ja) * | 2002-10-03 | 2004-04-22 | Renesas Technology Corp | スタティック型半導体記憶装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009111251A (ja) * | 2007-10-31 | 2009-05-21 | Tohoku Univ | 半導体装置およびその製造方法 |
Also Published As
Publication number | Publication date |
---|---|
US7528493B2 (en) | 2009-05-05 |
JP5089575B2 (ja) | 2012-12-05 |
US20080246151A1 (en) | 2008-10-09 |
TW200636917A (en) | 2006-10-16 |
EP1869700B1 (en) | 2011-11-23 |
TWI389252B (zh) | 2013-03-11 |
ATE535013T1 (de) | 2011-12-15 |
CN101390203B (zh) | 2012-03-21 |
WO2006113186A2 (en) | 2006-10-26 |
US7335588B2 (en) | 2008-02-26 |
CN101390203A (zh) | 2009-03-18 |
US7598616B2 (en) | 2009-10-06 |
EP1869700A2 (en) | 2007-12-26 |
EP1869700A4 (en) | 2010-12-15 |
WO2006113186A3 (en) | 2008-07-24 |
US20080006944A1 (en) | 2008-01-10 |
US20080014744A1 (en) | 2008-01-17 |
US7563710B2 (en) | 2009-07-21 |
US20060234497A1 (en) | 2006-10-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5089575B2 (ja) | 相互接続構造体及びその製造方法 | |
JP5255292B2 (ja) | 2層金属キャップを有する相互接続構造体及びその製造方法 | |
CN1913128B (zh) | 双金属镶嵌金属布线图案的形成方法和形成的布线图案 | |
US9165883B2 (en) | Interconnection structure for an integrated circuit | |
US6528884B1 (en) | Conformal atomic liner layer in an integrated circuit interconnect | |
US8753979B2 (en) | Hybrid interconnect structure for performance improvement and reliability enhancement | |
TWI387049B (zh) | 半導體積體電路裝置之製造方法 | |
US7867895B2 (en) | Method of fabricating improved interconnect structure with a via gouging feature absent profile damage to the interconnect dielectric | |
US20080299763A1 (en) | Method for fabricating semiconductor device | |
JP2008537337A5 (ja) | ||
WO2009106520A1 (en) | Bilayer metal capping layer for interconnect applications | |
KR20110001894A (ko) | 비아 가우징 구성요소를 갖는 인터커넥트 구조 및 그 제조방법 | |
JP5285612B2 (ja) | 半導体デバイスおよび相互接続構造体の形成方法 | |
JP2006114724A (ja) | 半導体装置及びその製造方法 | |
US20030124838A1 (en) | Method of forming cooper damascene interconnect | |
KR100784105B1 (ko) | 반도체 소자의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081222 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090123 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100901 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120417 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120713 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120821 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120911 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150921 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5089575 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |