JP2008537337A - 相互接続構造体及びその製造方法 - Google Patents

相互接続構造体及びその製造方法 Download PDF

Info

Publication number
JP2008537337A
JP2008537337A JP2008506549A JP2008506549A JP2008537337A JP 2008537337 A JP2008537337 A JP 2008537337A JP 2008506549 A JP2008506549 A JP 2008506549A JP 2008506549 A JP2008506549 A JP 2008506549A JP 2008537337 A JP2008537337 A JP 2008537337A
Authority
JP
Japan
Prior art keywords
core conductor
liner
conductive
trench
forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2008506549A
Other languages
English (en)
Other versions
JP5089575B2 (ja
JP2008537337A5 (ja
Inventor
ヤン、チーチャオ
クレベンジャー、ローレンス・エー
カウリー、アンドリュー、ピー
ダルトン、ティモシー、ジェイ
ユーン、ミーヤン、エイチ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JP2008537337A publication Critical patent/JP2008537337A/ja
Publication of JP2008537337A5 publication Critical patent/JP2008537337A5/ja
Application granted granted Critical
Publication of JP5089575B2 publication Critical patent/JP5089575B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76849Barrier, adhesion or liner layers formed in openings in a dielectric the layer being positioned on top of the main fill metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76814Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics post-treatment or after-treatment, e.g. cleaning or removal of oxides on underlying conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Drying Of Semiconductors (AREA)
  • Weting (AREA)
  • Combinations Of Printed Boards (AREA)
  • Wire Bonding (AREA)
  • Multi-Conductor Connections (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)

Abstract

【課題】 改善された拡散障壁で覆われた相互接続構造体を提供すること。
【解決手段】 ダマシン配線及び該配線を形成する方法である。この方法は、誘電体層の上面にマスク層を形成するステップと、マスク層内に開口部を形成するステップと、誘電体層がマスク層によって保護されていない誘電体層内に、トレンチを形成するステップと、マスク層の下でトレンチの側壁を凹ませるステップと、トレンチ及びマスク層の全ての露出面上に、共形の導電性ライナを形成するステップと、トレンチをコア導電体で充填するステップと、誘電体層の上面の上に延びている導電性ライナの部分を除去し、マスク層を除去するステップと、コア導体の上面に導電性キャップを形成するステップとを含む。この構造体は、導電性ライナ内のコア導体クラッドと、導電性ライナで覆われていないコア導体の上面と接触している導電性キャップ層と、を含む。
【選択図】 図18

Description

本発明は、集積回路の製造の分野に関し、より具体的には、本発明は、集積回路の配線レベルのための相互接続構造体及び該相互接続構造体を製造する方法に関する。
高度な集積回路は、集積回路の性能を向上させるために、相互接続部又は配線レベル内に銅及び他のメタラジを用いている。層間誘電体層を通して銅及び他の金属が拡散する可能性があるため、銅及び他の金属の相互接続部は、配線の側部及び底部に導電性拡散障壁ライナを有するように製造され、誘電体銅及び他の金属の拡散障壁が、配線の上を覆っている。しかしながら、誘電体拡散障壁キャップを用いる配線は、信頼性故障を生じることが多いことが分かった。
米国特許第6,784,105号明細書 米国特許第5,695,810号明細書 米国特許第6,342,733号明細書
従って、改善された拡散障壁で覆われた相互接続構造体に対する必要性がある。
本発明は、拡散障壁としても働くことができる導電性ライナ又は誘電体層によって覆われていない、ダマシン及びデュアル・ダマシン相互接続構造体の表面をシールするために、導電性拡散障壁を用いるものである。キャップ(及び、拡散障壁として働くとき、導電性ライナ及び誘電体層)が、ダマシン又はデュアル・ダマシン・ラインのコア導電体内に含まれる材料に対する拡散障壁となる。
本発明の第1の態様は、誘電体層を有する基板を準備するステップと、誘電体層の上面にハードマスク層を形成するステップと、ハードマスク層内に開口部を形成するステップと、ハードマスク層によって保護されていない誘電体層内に、側壁及び底部を有するトレンチを形成するステップと、ハードマスク層の下でトレンチの側壁を凹ませるステップと、トレンチ及びハードマスク層の全ての露出面上に共形の導電性ライナを形成するステップと、トレンチをコア導電体で充填するステップと、誘電体層の上面の上に延びている導電性ライナの一部を除去し、マスク層を除去するステップと、コア導電体の上面に導電性キャップを形成するステップとを含む方法である。
本発明の第2の態様は、誘電体層を有する基板を準備するステップと、誘電体層の上面にハードマスク層を形成するステップと、ハードマスク層内に開口部を形成するステップと、ハードマスク層によって保護されていない誘電体層内に、側壁及び底部を有するトレンチを形成するステップであって、該トレンチの側壁がハードマスク内の開口部と位置合わせされている、ステップと、トレンチの側壁及び底部の等方性エッチングを行うステップであって、等方性エッチングは、ハードマスク層をアンダーカットし、トレンチの上に突出するハードマスクの張出し部(overhang)を形成するステップと、トレンチの全ての露出面及びハードマスク層の全ての露出面上に、その上部がハードマスク張出し部と物理的に接触している共形の導電性ライナを形成し、トレンチの上に突出する導電性張出し部を形成するステップと、導電性ライナの上に、トレンチを充填するコア導電体を形成するステップと、化学機械研磨を行って、ハードマスク層と、誘電体層の上面の上に延びている全てのコア導電体とを除去するステップであって、化学機械研磨は、誘電体層の上面、導電性ライナの上面及びトレンチ内のコア導電体の上面を同一平面上にし、導電性層は、コア導電体の上に延び、かつ、これと物理的に直接接触しているステップと、コア導電体の上面に導電性キャップを形成するステップと、を含む方法である。
本発明の第3の態様は、上面、反対側の底面、及び上面と底面との間の側部を有するコア導電体と、コア導電体の底面及び側部と物理的に直接接触し、かつ、これらを覆っている導電性ライナであって、導電性ライナの埋め込まれた部分は、コア導電体の上面及び側部の両方に隣接したコア導電体の領域において、コア導電体と物理的に直接接触し、かつ、この上に延びている導電性ライナと、導電性ライナの埋め込まれた部分間に露出された、コア導電体の上面と物理的に直接接触している導電性キャップと、を含む構造体である。
本発明の第4の態様は、上面、対向する底面、及び上面と底面との間の側部を有するコア導電体と、コア導電体の側部上に形成された誘電体ライナと、コア導電体の底面及び側部と物理的に直接接触し、かつ、これらを覆っている導電性ライナであって、導電性ライナの埋め込まれた部分は、コア導電体の上面及び側部の両方に隣接したコア導電体の領域において、コア導電体と物理的に直接接触し、かつ、これの上に延びている、導電性ライナと、導電性ライナの埋込み部分の間に露出された、コア導電体の上面と物理的に直接接触している導電性キャップとを含む構造体である。
本発明の特徴が、添付の特許請求の範囲に述べられる。しかしながら、添付の図面と併せて読まれるとき、例証となる実施形態の次の詳細な説明を参照することによって、本発明が、最も良く理解されるであろう。
本発明を説明するために、導体及び伝導性という用語は、導電体及び導電性と解釈すべきである。
(シングル)ダマシン・プロセスは、配線トレンチ又はビア開口部を誘電体層内に形成し、トレンチを充填するのに十分な厚さの導電体を誘電体の上面に堆積させ、化学機械研磨(CMP)プロセスを行って、余分な導電体を除去し、導電体の表面が誘電体層の表面と同一平面上にし、ダマシン配線(又はダマシン・ビア)を形成するプロセスである。
デュアル・ダマシン・プロセスは、誘電体層の厚さ全体を通してビア開口部を形成し、続いて、いずれかの所与の断面において、該誘電体層の途中までトレンチを形成するプロセスである。全てのビア開口部は、上方の一体型配線トレンチ及び下方の配線トレンチと交わるが、全てのトレンチがビア開口部と交わる必要はない。トレンチ及びビア開口部を充填するのに十分な厚さの導電体を誘電体の上面に堆積させ、CMPプロセスを行って、トレンチの中の導電体の表面を誘電体層の表面と同一平面上にし、デュアル・ダマシン配線と、一体型デュアル・ダマシン・ビアを有するデュアル・ダマシン配線とを形成する。
本発明の構造体は、デュアル・ダマシン・プロセスの銅メタラジ・プロセスを用いて、集積回路チップのコンタクト・レベルに接続するように製造されるものとして説明されるが、本発明は、銅以外のメタラジにも適用することができる。コンタクト・レベルは、移行レベル(transitional level)であり、金属酸化物シリコン電界効果トランジスタ(MOSFET)のようなデバイスを、回路の中に個別のデバイスが「配線されている」集積回路の配線レベルの第1のものに接続している。本発明の構造体は、図17及び図18に示されるこれらの配線レベルのいずれか又は全ての中に形成できるだけでなく、シングル・ダマシン・プロセスを用いて形成することもできることを理解すべきである。
図1乃至図8は、本発明の第1及び第2の実施形態の両方に係る、相互接続構造体を製造するための共通のプロセス段階を示す断面図である。図1においては、誘電体層105が、基板100上に形成される。誘電体拡散障壁110が、誘電体層105の上面115に形成される。スタッド・コンタクト120が、拡散障壁110及び誘電体層105を通って形成される。スタッド・コンタクト120の上面125は、障壁層110の上面130と同一平面にある。一例において、障壁110は、後に形成される配線に含まれる材料に対する拡散障壁である。一例において、障壁110は、銅に対する拡散障壁である。
図2においては、誘電体層135が、障壁層110の上面130に形成され、ハードマスク層140が、誘電体層135の上面145に形成される。一例において、誘電体層135は、低K(誘電率)材料であり、その例は、水素シルセスキオキサン・ポリマー(HSQ)、メチル・シルセスキオキサン・ポリマー(MSQ)及びポリフェニレン・オリゴマー(SiO(CH)を含むが、これらに限定されるものではない。低K誘電体材料は、約4以下の誘電率を有する。第2の例において、誘電体層135は、SiOを含む。誘電体層135は、例えば、約50nmから約1,000nmまでの間の厚さとすることができる。一例において、ハードマスク層140は、例えば、二酸化シリコン(SiO)、窒化シリコン(Si)、炭化シリコン(SiC)、酸窒化シリコン(SiON)、シリコン・オキシカーバイド(SiOC)、水素がドープされた石英グラス(SiCOH)、プラズマ強化された窒化シリコン(PSiN)、又はNBLoK(SiC(N,H))を含むことができる。ハードマスク層140は、例えば、約5nmから約100nmまでの間の厚さとすることができる。ハードマスク層140が、金属を含むことも可能である。
図3においては、パターン形成されたフォトレジスト層150が、ハードマスク層140の上面155に形成され、このフォトレジストは、如何なる数の公知のリソグラフィ・プロセスによっても層パターン形成され、トレンチ155が、ハードマスク層140を通してエッチングされ、誘電体層140の上面145を露出させる。
図4においては、パターン形成されたフォトレジスト層150(図3を参照されたい)が除去され、トレンチ160が、例えば反応性イオン・エッチング(RIE)プロセスを用いて、誘電体層135内に形成され、エッチ・マスクとしてパターン形成されたハードマスク層140を用いて、スタッド・コンタクト120の上面125を露出させる。
図5においては、別のパターン形成されたフォトレジスト層165が、ハードマスク層140の上面155に形成され、このフォトレジストは、如何なる数の公知のリソグラフィ・プロセスによっても層パターン形成され、トレンチ155A(拡張された図3のトレンチ155)及び170が、ハードマスク層140を通してエッチングされ、誘電体層140の上面145を露出させる。
図6においては、パターン形成されたフォトレジスト層165(図5を参照されたい)が除去され、トレンチ175及び180が、例えばRIEプロセスを用いて、誘電体層135の途中までエッチングされる。トレンチ180は、トレンチ160と交わる。
図7においては、ハードマスク層140の張出し部185が、トレンチ160、175及び180において露出された誘電体層135の等方性層除去により形成される。第1の例において、誘電体層135の等方性層除去は、HNO、HCl、HSO、HF、NHOH、NHF、又はこれらの組合せを含む溶液での湿式エッチングによって達成することができる。第2の例において、誘電体層135の等方性層除去は、方向性が低い高圧プラズマ・エッチングによって達成することができる。
トレンチ175を例として用いる際、ハードマスク層140内の開口部の最も広い部分がW1である場合、張出し部は幅W2を有し、W2/W1の比は、約0.03から約0.48までの間とすることができる。
図8においては、共形の(conformal)導電性ライナ190が、ハードマスク層140の上面155、張出し部の底面195を含む張出し部の全ての露出面、トレンチ160、175及び180の露出面200、及びスタッド・コンタクト120の上面125Aの上に形成される。一例において、ライナ190は、後にライナの上に形成されることになるコア導体210(図9又は図14を参照されたい)の材料に対する拡散障壁である。一例において、ライナ190は、銅に対する拡散障壁である。一例において、ライナ190は、Ta、TaN、Ti、TiN、TiSiN、W、Ru、又はこれらの組合せを含む。一例において、ライナ190は、約2nmから約100nmまでの間の厚さである。ライナ190は、例えば、化学気相堆積(CVD)又は原子層堆積(ALD)によって形成することができる。
代替的に、ライナ材料の共形の堆積に続いて、スパッタ・エッチング(荷電スパッタリング種を用いる)プロセス、及び、その全体が引用により本明細書に組み込まれる2004年8月31日に発行されたYang他への特許文献1において教示される中性金属プロセスのようなライナ堆積プロセスを同時に行うことにより、ライナ190を形成することができる。一例において、金属中性金属は、Ta、TaN、Ti、TiN、TiSiN、W、Ru、又はこれらの組合せを含み、スパッタリング種を生成するのに使用される気体は、Ar、He、Ne、Xe、N、H、NH、N、又はこれらの組合せを含む。スタッド・コンタクト120の上面125Aに存在し得るいずれかの金属酸化物(又は、図18及び図6に示されるような何らかのコア導体)と共に、前に堆積されたライナ材料が、トレンチの底部から除去される。スパッタリングは停止されるが、中性金属の堆積が継続されるとき、ライナ190の新しい層が形成され、除去されたものと置き換わる。
図9乃至図11は、本発明の第1の実施形態に係る相互接続構造体を製造するためのプロセス段階を示す断面図である。図9は、図8から続くものである。図9においては、コア導体210が、ライナ190の上に形成される。一例において、コア導体210は、Al、AlCu、Cu、W、Ag、Au、又はこれらの組合せを含む。銅であるコア導体210の例においては、薄い銅の層が蒸着又は堆積され、次いで、より厚い銅の層が電気めっきされる。コア導体210の厚さは、トレンチ160、175及び180を完全に充填するのに十分なものである。
図10においては、化学機械研磨(CMP)プロセスを行って、誘電体層135の上面145A、ライナ190の上面215及びコア導体210の上面220を同一平面にする。CMPプロセスの後、ダマシン配線225及び一体型ダマシン・ビア235を有するデュアル・ダマシン配線230が、形成される。
図11においては、導電性拡散障壁キャップ240が、コア導体210の上面220に選択的に形成される。一例において、障壁キャップ240は、CoWP、CoSnP、CoP及びPd、又はこれらの組合せを含む。一例において、キャップ240は、約5nmから約80nmまでの厚さである。一例において、キャップ240は、コア導体210の材料に対する拡散障壁である。一例において、キャップ240は、銅に対する拡散障壁である。一例において、キャップ240は、無電解めっきを含むプロセスによって形成される。CoWP、CoSnP、CoP及びPd層を形成する方法が、1997年12月9日に発行されたBubin他への特許文献2、及び2002年1月29日に発行されたHu他への特許文献3に開示され、これらの特許の全体を引用により本明細書に組み入れる。障壁キャップ240は、コア導体210の上面220と物理的に直接接触している。
図12乃至図16は、本発明の第2の実施形態に係る相互接続構造体を製造するためのプロセス段階を示す断面図である。図12は、図8から続くものである。図12においては、誘電体ライナ245が、ライナ190の全ての露出面上に形成される。一例において、誘電体ライナ245は、例えば、二酸化シリコン(SiO)、窒化シリコン(Si)、炭化シリコン(SiC)、酸窒化シリコン(SiON)、シリコン・オキシカーバイド(SiOC)、水素がドープされた石英ガラス(SiCOH)、プラズマ強化された窒化シリコン(PSiN)、又はNBLoK(SiC(N,H))、又はこれらの組合せを含むことができる。一例において、誘電体ライナ245は、約5nmから約100nmまでの厚さである。誘電体ライナ245は、例えば、CVD又はALDによって形成することができる。
図13においては、(RIEのような)方向性エッチング・プロセスを行って、トレンチ160、175及び180の底面上に配置されたライナ190の水平面から、誘電体ライナ245を除去する。図1Hを参照して上述されたように、方向性エッチング・プロセスに続いて、スパッタ・エッチング及び中性金属プロセスのようなライナ堆積を同時に行うことができる。
図14においては、図9を参照して上述されるように、コア導体210が形成される。コア導体210の厚さは、トレンチ160、175及び180を完全に充填するのに十分なものである。
図15においては、CMPプロセスを行って、誘電体層135の上面145A、ライナ190の上面215、コア導体210の上面220及び誘電体ライナ245の上面250を同一平面にする。CMPプロセスの後、ダマシン配線255、及び一体型ダマシン・ビアを有するデュアル・ダマシン配線260が形成される。
図16においては、キャップ240が、コア導体210の上面220に選択的に形成される。キャップ240は、コア導体210の上面220と物理的に直接接触し、かつ、これを完全に覆う。
図17は、本発明の第1の実施形態に従って製造された多数の配線レベルを示す断面図である。図17においては、ダマシン配線275と、一体型ダマシン・ビア285を有するデュアル・ダマシン配線280とを含む層間誘電体層270が、誘電体層135(同じく層間誘電体層と見なすことができる)の上に形成される。一体型ダマシン・ビア300を有するデュアル・ダマシン配線295と、一体型ダマシン・ビア310を有するデュアル・ダマシン配線305とを含む層間誘電体層290が、層間誘電体層270の上に形成される。層間誘電体層270及び275は、誘電体層135と類似している。ダマシン配線275は、ダマシン配線225と類似しており、それぞれの一体型ビア285、300及び310を有するデュアル・ダマシン配線280、295及び305は、デュアル・ダマシン配線230及び一体型ビア235と類似している。キャップ240A及び240Bは、キャップ240と類似している。図17において3つの配線レベルが示されるが、如何なる数の類似した配線レベルも、このように積層することができる。本発明の第2の実施形態の構造体を有するダマシン配線及びビア、並びにデュアル・ダマシン配線及びビアは、積層された層間誘電体層内に同様に形成することができる。
図18は、本発明の第1及び第2の実施形態に適用することができる付加的な拡散障壁を有するように製造された、多数の配線レベルを示す断面図である。図18は、図17と類似しているが、誘電体層135Aが誘電体層135及び誘電体拡散障壁315を含み、層間誘電体層270Aが誘電体層270及び誘電体拡散障壁層320を含み、層間誘電体層290Aが誘電体層290及び誘電体拡散障壁層325を含むという相違を有する。拡散障壁315は、誘電体層135と層間誘電体層275との間に形成され、拡散障壁320は、層間誘電体層275の上に形成される。拡散障壁315、320及び325は、拡散障壁110と類似している。一例において、拡散障壁315、320及び325は、配線225、230、275、280、295及び305内に含まれる材料に対する拡散障壁である。一例において、拡散障壁315、320及び325は、銅に対する拡散障壁である。図18において3つの配線レベルが示されるが、如何なる数の類似した配線レベルも、このように積層することができる。本発明の第2の実施形態の構造体を有するダマシン配線及びビア、並びにデュアル・ダマシン配線及びビアは、積層された層間誘電体層内に同様に形成することができる。
このように、本発明は、改善された拡散障壁で覆われた相互接続構造体を提供するものである。
本発明の実施形態の上記の説明は、本発明の理解のために与えられるものである。本発明は、ここに説明された特定の実施形態に限定されるものでなく、本発明の範囲から逸脱することなく当業者には明らかとなる種々の修正、再構成及び置換が可能であることが理解されるであろう。従って、上記の特許請求の範囲は、本発明の真の精神及び範囲内にあるものとして、このような修正及び変更の全てを網羅することが意図される。
本発明の第1及び第2の実施形態の両方に係る、相互接続構造体を製造するための共通のプロセス段階を示す断面図である。 本発明の第1及び第2の実施形態の両方に係る、相互接続構造体を製造するための共通のプロセス段階を示す断面図である。本発明の第1及び第2の実施形態の両方に係る、相互接続構造体を製造するための共通のプロセス段階を示す断面図である。 本発明の第1及び第2の実施形態の両方に係る、相互接続構造体を製造するための共通のプロセス段階を示す断面図である。 本発明の第1及び第2の実施形態の両方に係る、相互接続構造体を製造するための共通のプロセス段階を示す断面図である。 本発明の第1及び第2の実施形態の両方に係る、相互接続構造体を製造するための共通のプロセス段階を示す断面図である。 本発明の第1及び第2の実施形態の両方に係る、相互接続構造体を製造するための共通のプロセス段階を示す断面図である。 本発明の第1及び第2の実施形態の両方に係る、相互接続構造体を製造するための共通のプロセス段階を示す断面図である。 本発明の第1及び第2の実施形態の両方に係る、相互接続構造体を製造するための共通のプロセス段階を示す断面図である。 本発明の第1の実施形態に係る、相互接続構造体を製造するためのプロセス段階を示す断面図である。 本発明の第1の実施形態に係る、相互接続構造体を製造するためのプロセス段階を示す断面図である。 本発明の第1の実施形態に係る、相互接続構造体を製造するためのプロセス段階を示す断面図である。 本発明の第2の実施形態に係る、相互接続構造体を製造するためのプロセス段階を示す断面図である。 本発明の第2の実施形態に係る、相互接続構造体を製造するためのプロセス段階を示す断面図である。 本発明の第2の実施形態に係る、相互接続構造体を製造するためのプロセス段階を示す断面図である。 本発明の第2の実施形態に係る、相互接続構造体を製造するためのプロセス段階を示す断面図である。 本発明の第2の実施形態に係る、相互接続構造体を製造するためのプロセス段階を示す断面図である。 本発明の第1の実施形態に従って製造された多数の配線レベルを示す断面図である。 本発明の第1及び第2の実施形態に適用可能な、付加的な拡散障壁を用いて製造された多数の配線レベルを示す断面図である。

Claims (35)

  1. 誘電体層を有する基板を準備するステップと、
    前記誘電体層の上面にハードマスク層を形成するステップと、
    前記ハードマスク層内に開口部を形成するステップと、
    前記ハードマスク層によって保護されていない前記誘電体層内に、側壁及び底部を有するトレンチを形成するステップと、
    前記ハードマスク層の下で前記トレンチの前記側壁を凹ませるステップと、
    前記トレンチ及び前記ハードマスク層の全ての露出面上に、共形の導電性ライナを形成するステップと、
    前記トレンチをコア導電体で充填するステップと、
    前記誘電体層の前記上面の上に延びている前記導電性ライナの一部を除去し、前記マスク層を除去するステップと、
    前記コア導電体の上面に導電性キャップを形成するステップと
    を含む方法。
  2. 前記トレンチの前記側壁と接触している前記導電性ライナ上に誘電体ライナを形成するステップをさらに含む、請求項1に記載の方法。
  3. 前記誘電体ライナを形成する前記ステップは、
    前記トレンチを前記コア導電体で充填する前記ステップの前に、前記導電性ライナの露出面上に誘電体ライナを形成するステップと、
    前記トレンチの前記底面と接触している前記導電性ライナの表面から、前記誘電体ライナを除去するステップと
    を含む、請求項2に記載の方法。
  4. 共形の導電性ライナを形成する前記ステップは、
    前記トレンチの前記側壁上に、金属層を同時に堆積させ、スパッタ・エッチングするステップを含む、請求項1に記載の方法。
  5. 共形の導電性ライナを形成する前記ステップは、前記同時に堆積させ、スパッタ・エッチングした後、前記トレンチの前記側壁の前記金属層上に、別の金属層を堆積させるステップをさらに含む、請求項4に記載の方法。
  6. スパッタ・エッチングする前記ステップは、Ar、He、Ne、Xe、N、H、NH、N及びこれらの組合せからなる群から選択される気体からスパッタリング種を生成する、請求項4に記載の方法。
  7. 前記金属層は、Ta、TaN、Ti、TiN、TiSiN、W、Ru及びこれらの組合せからなる群から選択される材料を含む、請求項4に記載の方法。
  8. 前記導電性ライナ及び前記導電性キャップは、前記コア導電体を構成する1つ又は複数の材料に対する拡散障壁である、請求項1に記載の方法。
  9. 前記ハードマスク層は、SiO、Si、SiC、SiON、SiOC、SiCOH、PSiN及びSiC(N,H)からなる群から選択される材料を含む、請求項1に記載の方法。
  10. 前記誘電体層は、4以下の誘電率を有する誘電体材料、水素シルセスキオキサン・ポリマー、メチル・シルセスキオキサン・ポリマー、ポリフェニレン・オリゴマー、SiO及びこれらの組合せからなる群から選択される材料を含む、請求項1に記載の方法。
  11. 前記導電性ライナは、Ta、TaN、Ti、TiN、TiSiN、W、Ru及びこれらの組合せからなる群から選択される材料を含む、請求項1に記載の方法。
  12. 前記コア導電体は、Al、AlCu、Cu、W、Ag、Au及びこれらの組合せからなる群から選択される材料を含む、請求項1に記載の方法。
  13. 前記導電性キャップは、CoWP、CoSnP、CoP、Pd、又はこれらの組合せからなる群から選択される材料を含む、請求項1に記載の方法。
  14. 前記誘電体層は、第2の誘電体層の上面に形成された第1の誘電体層を含み、前記第1の誘電体層は、前記コア導電体を構成する1つ又は複数の材料に対する拡散障壁である、請求項1に記載の方法。
  15. 導電性キャップを形成する前記ステップは、前記導電性キャップの少なくとも一部の無電解めっきを含む、請求項1に記載の方法。
  16. 誘電体層を有する基板を準備するステップと、
    前記誘電体層の上面にハードマスク層を形成するステップと、
    前記ハードマスク層内に開口部を形成するステップと、
    前記ハードマスク層によって保護されていない前記誘電体層内に、側壁及び底部を有するトレンチを形成するステップであって、前記トレンチの前記側壁が前記ハードマスク層内の前記開口部と位置合わせされている、ステップと、
    前記トレンチの前記側壁及び底部の等方性エッチングを行うステップであって、前記等方性エッチングは、前記ハードマスク層をアンダーカットし、前記トレンチの上に突出するハードマスク張出し部を形成する、ステップと、
    前記トレンチの全ての露出面及び前記ハードマスク層の全ての露出面上に、上部が前記ハードマスク張出し部と物理的に接触している共形の導電性ライナを形成し、前記トレンチの上に突出する導電性張出し部を形成するステップと、
    前記導電性ライナの上に、前記トレンチを充填するコア導電体を形成するステップと、
    化学機械研磨を行って、前記ハードマスク層と、前記誘電体層の前記上面の上に延びている全てのコア導電体とを除去するステップであって、前記化学機械研磨は、前記誘電体層の上面、前記導電性ライナの上面及び前記トレンチ内の前記コア導電体の上面を同一平面上にし、前記導電性層は、前記コア導電体の上に延び、かつ、これと物理的に直接接触している、ステップと、
    前記コア導電体の前記上面に導電性キャップを形成するステップと
    を含む方法。
  17. 前記導電性ライナの露出面上に誘電体ライナを形成するステップと、
    前記トレンチの前記底面と接触している前記導電性ライナの表面から、前記誘電体ライナを除去するステップと
    をさらに含む、請求項16に記載の方法。
  18. 共形の導電性ライナを形成する前記ステップは、
    前記トレンチの前記側壁上に、金属層を同時に堆積させ、スパッタ・エッチングするステップを含む、請求項16に記載の方法。
  19. 共形の導電性ライナを形成する前記ステップは、同時に堆積させ、スパッタ・エッチングする前記ステップの後、前記トレンチの前記側壁の前記金属層上に、別の金属層を堆積させるステップをさらに含む、請求項18に記載の方法。
  20. 前記導電性ライナ及び前記導電性キャップは、前記コア導電体を構成する1つ又は複数の材料に対する拡散障壁である、請求項16に記載の方法。
  21. 導電性キャップを形成する前記ステップは、前記導電性キャップの少なくとも一部の無電解めっきを含む、請求項16に記載の方法。
  22. 前記誘電体層は、第2の誘電体層の上面に形成された第1の誘電体層を含み、前記第1の誘電体層は、前記コア導電体を構成する1つ又は複数の材料に対する拡散障壁である、請求項16に記載の方法。
  23. 前記導電性ライナは、Ta、TaN、Ti、TiN、TiSiN、W、Ru及びこれらの組合せからなる群から選択される材料を含み、
    前記コア導電体は、Al、AlCu、Cu、W、Ag、Au及びこれらの組合せからなる群から選択される材料を含み、
    前記導電性キャップは、CoWP、CoSnP、CoP、Pd、又はこれらの組合せからなる群から選択される材料を含む、
    請求項16に記載の方法。
  24. 上面、反対側の底面、及び前記上面と前記底面との間の側部を有するコア導電体と、
    前記コア導電体の前記底面及び前記側部と物理的に直接接触し、かつ、これらを覆っている導電性ライナであって、前記導電性ライナの埋め込まれた部分は、前記コア導電体の前記上面及び前記側部の両方に隣接した前記コア導電体の領域において、前記コア導電体と物理的に直接接触し、かつ、この上に延びている、導電性ライナと、
    前記導電性ライナの前記埋め込まれた部分間に露出された、前記コア導電体の前記上面と物理的に直接接触している導電性キャップと
    を備える、構造体。
  25. 前記コア導電体と物理的に直接接触し、かつ、この上に延びている前記導電性ライナの前記部分は、前記コア導電体の前記側部間の総距離の3%から48%のまでの間の距離だけ、前記コア導電体の前記側部の対向する側部対から前記コア導電体の上に延びる、請求項24に記載の構造体。
  26. 前記コア導電体と物理的に直接接触し、かつ、この上に延びている前記導電性ライナの前記部分の上面は、前記コア導電体の前記上面と同一平面上にある、請求項24に記載の構造体。
  27. 前記導電性キャップは、前記導電性ライナの前記埋め込まれた部分と重ならない、請求項24に記載の構造体。
  28. 前記導電性ライナは、Ta、TaN、Ti、TiN、TiSiN、W、Ru及びこれらの組合せからなる群から選択される材料を含む、請求項24に記載の構造体。
  29. 前記コア導電体は、Al、AlCu、Cu、W、Ag、Au及びこれらの組合せからなる群から選択される材料を含む、請求項24に記載の構造体。
  30. 前記導電性キャップは、CoWP、CoSnP、CoP、Pd、又はこれらの組合せからなる群から選択される材料を含む、請求項24に記載の構造体。
  31. 上面、反対側の底面、及び前記上面と前記底面との間の側部を有するコア導電体と、
    前記コア導電体の前記側部上に形成された誘電体ライナと、
    前記コア導電体の前記底面及び前記誘電体ライナと物理的に直接接触し、かつ、これらを覆っている導電性ライナであって、前記導電性ライナの埋め込まれた部分は、前記コア導電体の前記上面及び前記側部の両方に隣接した前記コア導電体の領域において、前記誘電体ライナ及び前記コア導電体の上に延びている、導電性ライナと、
    前記導電性ライナの前記埋め込まれた部分間に露出された、前記コア導電体の前記上面と物理的に直接接触している導電性キャップと
    を備える、構造体。
  32. 前記コア導電体と物理的に直接接触し、かつ、この上に延びている前記導電性ライナの前記部分は、前記コア導電体の前記側部間の総距離の3%から48%までの間の距離だけ、前記コア導電体の前記側部の対向する側部対から前記コア導電体の上に延びる、請求項31に記載の構造体。
  33. 前記コア導電体と物理的に直接接触し、かつ、この上に延びている前記導電性ライナの前記部分の上面は、前記コア導電体の前記上面と同一平面上にある、請求項31に記載の構造体。
  34. 前記導電性キャップは、前記導電性ライナの前記埋め込まれた部分と重ならず、かつ、前記導電性ライナの前記埋め込まれた部分と前記コア導電体との間で露出された前記誘電体ライナの如何なる縁部とも重ならない、請求項31に記載の構造体。
  35. 前記誘電体ライナは、SiO、Si、SiC、SiON、SiOC、水素がドープされた石英グラス(SiCOH)、プラズマ強化されたシリコン窒化物(PSiN)、又はNBLoK(SiC(N,H))及びこれらの組合せからなる群から選択される材料を含み、
    前記導電性ライナは、Ta、TaN、Ti、TiN、TiSiN、W、Ru及びこれらの組合せからなる群から選択される材料を含み、
    前記コア導電体は、Al、AlCu、Cu、W、Ag、Au及びこれらの組合せからなる群から選択される材料を含み、
    前記導電性キャップは、CoWP、CoSnP、CoP、Pd、又はこれらの組合せからなる群から選択される材料を含む、
    請求項31に記載の構造体。
JP2008506549A 2005-04-15 2006-04-07 相互接続構造体及びその製造方法 Active JP5089575B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/107,074 2005-04-15
US11/107,074 US7335588B2 (en) 2005-04-15 2005-04-15 Interconnect structure and method of fabrication of same
PCT/US2006/013179 WO2006113186A2 (en) 2005-04-15 2006-04-07 Interconnect structure and method of fabrication of same

Publications (3)

Publication Number Publication Date
JP2008537337A true JP2008537337A (ja) 2008-09-11
JP2008537337A5 JP2008537337A5 (ja) 2009-02-19
JP5089575B2 JP5089575B2 (ja) 2012-12-05

Family

ID=37109075

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008506549A Active JP5089575B2 (ja) 2005-04-15 2006-04-07 相互接続構造体及びその製造方法

Country Status (7)

Country Link
US (4) US7335588B2 (ja)
EP (1) EP1869700B1 (ja)
JP (1) JP5089575B2 (ja)
CN (1) CN101390203B (ja)
AT (1) ATE535013T1 (ja)
TW (1) TWI389252B (ja)
WO (1) WO2006113186A2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009111251A (ja) * 2007-10-31 2009-05-21 Tohoku Univ 半導体装置およびその製造方法

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100744424B1 (ko) * 2006-08-29 2007-07-30 동부일렉트로닉스 주식회사 반도체소자의 제조방법
JP4740080B2 (ja) * 2006-09-26 2011-08-03 三洋電機株式会社 空気除菌装置
US20080157268A1 (en) * 2006-12-30 2008-07-03 Kim Deok-Kee Fuse Element Using Low-K Dielectric
JP2009146958A (ja) * 2007-12-12 2009-07-02 Panasonic Corp 半導体装置及びその製造方法
US20090166867A1 (en) * 2007-12-31 2009-07-02 Harsono Simka Metal interconnect structures for semiconductor devices
JP2009182181A (ja) * 2008-01-31 2009-08-13 Toshiba Corp 半導体装置
US8354751B2 (en) * 2008-06-16 2013-01-15 International Business Machines Corporation Interconnect structure for electromigration enhancement
US7955971B2 (en) * 2009-06-11 2011-06-07 International Business Machines Corporation Hybrid metallic wire and methods of fabricating same
US20110084372A1 (en) 2009-10-14 2011-04-14 Advanced Semiconductor Engineering, Inc. Package carrier, semiconductor package, and process for fabricating same
US8786062B2 (en) * 2009-10-14 2014-07-22 Advanced Semiconductor Engineering, Inc. Semiconductor package and process for fabricating same
KR101315173B1 (ko) * 2009-12-28 2013-10-08 후지쯔 가부시끼가이샤 배선 구조 및 그 형성 방법
US8569894B2 (en) 2010-01-13 2013-10-29 Advanced Semiconductor Engineering, Inc. Semiconductor package with single sided substrate design and manufacturing methods thereof
KR20110089731A (ko) * 2010-02-01 2011-08-09 삼성전자주식회사 배선 랜더를 포함하는 반도체 소자 및 그 제조 방법
US20110207323A1 (en) * 2010-02-25 2011-08-25 Robert Ditizio Method of forming and patterning conformal insulation layer in vias and etched structures
TWI411075B (zh) 2010-03-22 2013-10-01 Advanced Semiconductor Eng 半導體封裝件及其製造方法
FR2963160A1 (fr) * 2010-07-22 2012-01-27 St Microelectronics Crolles 2 Procede de realisation d'un niveau de metallisation et d'un niveau de via et circuit integre correspondant
US8610285B2 (en) 2011-05-30 2013-12-17 Taiwan Semiconductor Manufacturing Company, Ltd. 3D IC packaging structures and methods with a metal pillar
US8916405B2 (en) 2011-10-11 2014-12-23 International Business Machines Corporation Light emitting diode (LED) using carbon materials
US9190316B2 (en) * 2011-10-26 2015-11-17 Globalfoundries U.S. 2 Llc Low energy etch process for nitrogen-containing dielectric layer
US9349689B2 (en) 2012-04-20 2016-05-24 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor devices including conductive features with capping layers and methods of forming the same
US10217644B2 (en) * 2012-07-24 2019-02-26 Infineon Technologies Ag Production of adhesion structures in dielectric layers using photoprocess technology and devices incorporating adhesion structures
US8835305B2 (en) * 2012-07-31 2014-09-16 International Business Machines Corporation Method of fabricating a profile control in interconnect structures
US9837701B2 (en) 2013-03-04 2017-12-05 Advanced Semiconductor Engineering, Inc. Semiconductor package including antenna substrate and manufacturing method thereof
US9142456B2 (en) * 2013-07-30 2015-09-22 Lam Research Corporation Method for capping copper interconnect lines
US9349636B2 (en) 2013-09-26 2016-05-24 Intel Corporation Interconnect wires including relatively low resistivity cores
US9135719B1 (en) * 2014-06-26 2015-09-15 Amazon Technologies, Inc. Color name generation from images and color palettes
US9553044B2 (en) * 2014-11-05 2017-01-24 International Business Machines Corporation Electrically conductive interconnect including via having increased contact surface area
US10727122B2 (en) * 2014-12-08 2020-07-28 International Business Machines Corporation Self-aligned via interconnect structures
KR20160122364A (ko) * 2015-04-14 2016-10-24 삼성전자주식회사 반도체 장치 및 그 제조 방법
WO2017111803A1 (en) * 2015-12-24 2017-06-29 Intel Corporation Techniques for forming electrically conductive features with improved alignment and capacitance reduction
WO2017111847A1 (en) * 2015-12-24 2017-06-29 Intel Corporation Techniques for forming electrically conductive features with improved alignment and capacitance reduction
KR102582671B1 (ko) 2016-12-22 2023-09-25 삼성전자주식회사 반도체 소자
US10224285B2 (en) 2017-02-21 2019-03-05 Raytheon Company Nitride structure having gold-free contact and methods for forming such structures
US10096550B2 (en) 2017-02-21 2018-10-09 Raytheon Company Nitride structure having gold-free contact and methods for forming such structures
US10510657B2 (en) * 2017-09-26 2019-12-17 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device with interconnecting structure and method for manufacturing the same
US11004735B2 (en) * 2018-09-14 2021-05-11 International Business Machines Corporation Conductive interconnect having a semi-liner and no top surface recess
TWI801631B (zh) * 2018-11-09 2023-05-11 台灣積體電路製造股份有限公司 半導體裝置的製造方法和半導體裝置
US11094580B2 (en) * 2019-10-01 2021-08-17 International Business Machines Corporation Structure and method to fabricate fully aligned via with reduced contact resistance
WO2021174415A1 (en) * 2020-03-03 2021-09-10 Yangtze Memory Technologies Co., Ltd. Protection structures in semiconductor chips and methods for forming the same
US12057395B2 (en) * 2021-09-14 2024-08-06 International Business Machines Corporation Top via interconnects without barrier metal between via and above line
TWI825516B (zh) * 2021-11-30 2023-12-11 南亞科技股份有限公司 製造半導體裝置的方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0936231A (ja) * 1995-07-20 1997-02-07 Samsung Electron Co Ltd 半導体装置の配線形成方法
US5695810A (en) * 1996-11-20 1997-12-09 Cornell Research Foundation, Inc. Use of cobalt tungsten phosphide as a barrier material for copper metallization
JP2002289690A (ja) * 2001-02-14 2002-10-04 Texas Instr Inc <Ti> 集積回路および集積回路を製造する方法
US20030143856A1 (en) * 2000-08-30 2003-07-31 Givens John H. Utilization of disappearing silicon hard mask for fabrication of semiconductor structures
JP2003224128A (ja) * 2002-01-30 2003-08-08 Ebara Corp 配線形成方法及び装置
JP2004128239A (ja) * 2002-10-03 2004-04-22 Renesas Technology Corp スタティック型半導体記憶装置

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5300813A (en) * 1992-02-26 1994-04-05 International Business Machines Corporation Refractory metal capped low resistivity metal conductor lines and vias
JP2663902B2 (ja) * 1995-03-17 1997-10-15 日本電気株式会社 微細トレンチの埋め込み方法、微細電極の製造方法、微細ホールの埋め込み方法、及び微細金属配線の製造方法
US5976970A (en) * 1996-03-29 1999-11-02 International Business Machines Corporation Method of making and laterally filling key hole structure for ultra fine pitch conductor lines
JP3399786B2 (ja) * 1996-06-04 2003-04-21 シーメンス アクチエンゲゼルシヤフト 原動機付き車両内の回路装置
US5930669A (en) * 1997-04-03 1999-07-27 International Business Machines Corporation Continuous highly conductive metal wiring structures and method for fabricating the same
US6140226A (en) * 1998-01-16 2000-10-31 International Business Machines Corporation Dual damascene processing for semiconductor chip interconnects
US6211084B1 (en) * 1998-07-09 2001-04-03 Advanced Micro Devices, Inc. Method of forming reliable copper interconnects
JP2000049116A (ja) * 1998-07-30 2000-02-18 Toshiba Corp 半導体装置及びその製造方法
US6333560B1 (en) 1999-01-14 2001-12-25 International Business Machines Corporation Process and structure for an interlock and high performance multilevel structures for chip interconnects and packaging technologies
US6342733B1 (en) * 1999-07-27 2002-01-29 International Business Machines Corporation Reduced electromigration and stressed induced migration of Cu wires by surface coating
US6197681B1 (en) * 1999-12-31 2001-03-06 United Microelectronics Corp. Forming copper interconnects in dielectric materials with low constant dielectrics
US6482733B2 (en) * 2000-05-15 2002-11-19 Asm Microchemistry Oy Protective layers prior to alternating layer deposition
JP5350571B2 (ja) * 2000-08-21 2013-11-27 ダウ グローバル テクノロジーズ エルエルシー マイクロ電子デバイス製造に使用する有機ポリマー絶縁膜用ハードマスクとしての有機シリケート樹脂
TW471107B (en) * 2000-11-27 2002-01-01 Nanya Technology Corp Dual damascene manufacturing method of porous low-k dielectric material
US6674170B1 (en) * 2000-12-18 2004-01-06 Advanced Micro Devices, Inc. Barrier metal oxide interconnect cap in integrated circuits
US6486059B2 (en) * 2001-04-19 2002-11-26 Silicon Intergrated Systems Corp. Dual damascene process using an oxide liner for a dielectric barrier layer
US6696222B2 (en) * 2001-07-24 2004-02-24 Silicon Integrated Systems Corp. Dual damascene process using metal hard mask
JP3648480B2 (ja) * 2001-12-26 2005-05-18 株式会社東芝 半導体装置およびその製造方法
US7023093B2 (en) * 2002-10-24 2006-04-04 International Business Machines Corporation Very low effective dielectric constant interconnect Structures and methods for fabricating the same
US6706625B1 (en) * 2002-12-06 2004-03-16 Chartered Semiconductor Manufacturing Ltd. Copper recess formation using chemical process for fabricating barrier cap for lines and vias
US6975032B2 (en) 2002-12-16 2005-12-13 International Business Machines Corporation Copper recess process with application to selective capping and electroless plating
US6784105B1 (en) * 2003-04-09 2004-08-31 Infineon Technologies North America Corp. Simultaneous native oxide removal and metal neutral deposition method
JP4057972B2 (ja) * 2003-07-25 2008-03-05 富士通株式会社 半導体装置の製造方法
US7094669B2 (en) * 2004-08-03 2006-08-22 Chartered Semiconductor Manufacturing Ltd Structure and method of liner air gap formation
US7332428B2 (en) * 2005-02-28 2008-02-19 Infineon Technologies Ag Metal interconnect structure and method
US20060205204A1 (en) * 2005-03-14 2006-09-14 Michael Beck Method of making a semiconductor interconnect with a metal cap

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0936231A (ja) * 1995-07-20 1997-02-07 Samsung Electron Co Ltd 半導体装置の配線形成方法
US5695810A (en) * 1996-11-20 1997-12-09 Cornell Research Foundation, Inc. Use of cobalt tungsten phosphide as a barrier material for copper metallization
US20030143856A1 (en) * 2000-08-30 2003-07-31 Givens John H. Utilization of disappearing silicon hard mask for fabrication of semiconductor structures
JP2002289690A (ja) * 2001-02-14 2002-10-04 Texas Instr Inc <Ti> 集積回路および集積回路を製造する方法
JP2003224128A (ja) * 2002-01-30 2003-08-08 Ebara Corp 配線形成方法及び装置
JP2004128239A (ja) * 2002-10-03 2004-04-22 Renesas Technology Corp スタティック型半導体記憶装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009111251A (ja) * 2007-10-31 2009-05-21 Tohoku Univ 半導体装置およびその製造方法

Also Published As

Publication number Publication date
US7528493B2 (en) 2009-05-05
JP5089575B2 (ja) 2012-12-05
US20080246151A1 (en) 2008-10-09
TW200636917A (en) 2006-10-16
EP1869700B1 (en) 2011-11-23
TWI389252B (zh) 2013-03-11
ATE535013T1 (de) 2011-12-15
CN101390203B (zh) 2012-03-21
WO2006113186A2 (en) 2006-10-26
US7335588B2 (en) 2008-02-26
CN101390203A (zh) 2009-03-18
US7598616B2 (en) 2009-10-06
EP1869700A2 (en) 2007-12-26
EP1869700A4 (en) 2010-12-15
WO2006113186A3 (en) 2008-07-24
US20080006944A1 (en) 2008-01-10
US20080014744A1 (en) 2008-01-17
US7563710B2 (en) 2009-07-21
US20060234497A1 (en) 2006-10-19

Similar Documents

Publication Publication Date Title
JP5089575B2 (ja) 相互接続構造体及びその製造方法
JP5255292B2 (ja) 2層金属キャップを有する相互接続構造体及びその製造方法
CN1913128B (zh) 双金属镶嵌金属布线图案的形成方法和形成的布线图案
US9165883B2 (en) Interconnection structure for an integrated circuit
US6528884B1 (en) Conformal atomic liner layer in an integrated circuit interconnect
US8753979B2 (en) Hybrid interconnect structure for performance improvement and reliability enhancement
TWI387049B (zh) 半導體積體電路裝置之製造方法
US7867895B2 (en) Method of fabricating improved interconnect structure with a via gouging feature absent profile damage to the interconnect dielectric
US20080299763A1 (en) Method for fabricating semiconductor device
JP2008537337A5 (ja)
WO2009106520A1 (en) Bilayer metal capping layer for interconnect applications
KR20110001894A (ko) 비아 가우징 구성요소를 갖는 인터커넥트 구조 및 그 제조방법
JP5285612B2 (ja) 半導体デバイスおよび相互接続構造体の形成方法
JP2006114724A (ja) 半導体装置及びその製造方法
US20030124838A1 (en) Method of forming cooper damascene interconnect
KR100784105B1 (ko) 반도체 소자의 제조 방법

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081222

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090123

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100901

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120417

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120713

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120821

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120911

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150921

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 5089575

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150