JP2008199607A - 入力信号を伝達するためのtopレベルシフタを有する駆動回路及びそれに付属の方法 - Google Patents
入力信号を伝達するためのtopレベルシフタを有する駆動回路及びそれに付属の方法 Download PDFInfo
- Publication number
- JP2008199607A JP2008199607A JP2008020813A JP2008020813A JP2008199607A JP 2008199607 A JP2008199607 A JP 2008199607A JP 2008020813 A JP2008020813 A JP 2008020813A JP 2008020813 A JP2008020813 A JP 2008020813A JP 2008199607 A JP2008199607 A JP 2008199607A
- Authority
- JP
- Japan
- Prior art keywords
- level shifter
- branch
- reference potential
- signal
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 11
- 238000011156 evaluation Methods 0.000 claims abstract description 26
- 230000000295 complement effect Effects 0.000 claims description 5
- 230000005540 biological transmission Effects 0.000 description 12
- 238000005516 engineering process Methods 0.000 description 10
- 238000002955 isolation Methods 0.000 description 7
- 230000008054 signal transmission Effects 0.000 description 7
- 238000009413 insulation Methods 0.000 description 4
- 230000000903 blocking effect Effects 0.000 description 3
- 101150110971 CIN7 gene Proteins 0.000 description 2
- 101150110298 INV1 gene Proteins 0.000 description 2
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 1
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
- 235000012431 wafers Nutrition 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/081—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
- H03K17/0812—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit
- H03K17/08122—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
- H02M7/42—Conversion of dc power input into ac power output without possibility of reversal
- H02M7/44—Conversion of dc power input into ac power output without possibility of reversal by static converters
- H02M7/48—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M7/53—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M7/537—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
- H02M7/5387—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/60—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
- H03K17/66—Switching arrangements for passing the current in either direction at will; Switching arrangements for reversing the current at will
- H03K17/665—Switching arrangements for passing the current in either direction at will; Switching arrangements for reversing the current at will connected to one load terminal only
- H03K17/666—Switching arrangements for passing the current in either direction at will; Switching arrangements for reversing the current at will connected to one load terminal only the output circuit comprising more than one controlled bipolar transistor
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018507—Interface arrangements
- H03K19/018521—Interface arrangements of complementary type, e.g. CMOS
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Power Engineering (AREA)
- Logic Circuits (AREA)
- Electronic Switches (AREA)
- Power Conversion In General (AREA)
Abstract
【解決手段】駆動ロジック(20)からTOPドライバ(40)へと入力信号を伝達するためのTOPレベルシフタ(80)を有する駆動回路(10)において、TOPレベルシフタが、パルス発生回路(82)と、UPレベルシフタブランチ(84)及びDOWNレベルシフタブランチ(86)と、それらに後接続されている信号評価回路(88)から成る装置として形成されていること。入力信号を伝達するための付属の方法では、UPレベルシフタブランチか又はDOWNレベルシフタブランチか又はこれらの両方のレベルシフタブランチが信号を信号評価回路の各々付設の入力部へと与える場合に、この信号評価回路が出力信号をTOPドライバへと受け渡すこと。
【選択図】図2
Description
20 駆動ロジック
30 TOPレベルシフタ
40 TOPドライバ
50 BOTレベルシフタ
60 BOTドライバ
70 ハーフブリッジ回路
72 TOPパワースイッチ
74 BOTパワースイッチ
80 TOPレベルシフタ
82 パルス発生回路
84 UPレベルシフタブランチ
86 DOWNレベルシフタブランチ
88 信号評価回路
M1、M2 スイッチングトランジスタ
HV1、HV2 高電圧トランジスタ
D1、D2 ダイオード
R1〜R6 抵抗
Z1、Z2 ツェナーダイオード
ON_p、OFF_p UPレベルシフタブランチの出力
M11、M12 スイッチングトランジスタ
M13、M14 トランジスタ
D11、D12 ダイオード
R11〜R16 抵抗
Z11、Z12 ツェナーダイオード
INV1、INV2 反転器
ON_n、OFF_n DOWNレベルシフタブランチの出力
IN 入力信号
OUT 出力信号
gnd_pri 一次側の基準電位
gnd_sek 二次側の基準電位
gnd_hs 二次側の基準電位
vdd_pri 一次側の供給電圧
vdd_hs 二次側の供給電圧
Claims (9)
- 駆動ロジック(20)からTOPドライバ(40)へと入力信号(IN)を伝達するためのTOPレベルシフタ(80)を有する駆動回路(10)において、TOPレベルシフタ(80)が、パルス発生回路(82)と、UPレベルシフタブランチ(84)及びDOWNレベルシフタブランチ(86)と、それらに後接続されている信号評価回路(88)から成る装置として形成されていることを特徴とする駆動回路。
- TOPレベルシフタ(80)内でUPレベルシフタブランチ(84)が実質的にDOWNレベルシフタブランチ(86)と相補的に形成されていることを特徴とする、請求項1に記載の駆動回路。
- UPレベルシフタブランチ(84)の出力部(ON_p、OFF_p)及びDOWNレベルシフタブランチ(86)の出力部(ON_n、OFF_n)が信号評価回路(88)の入力部と接続されていて、信号評価回路(88)の出力(OUT)がTOPドライバ(40)用の入力信号を形成することを特徴とする、請求項1に記載の駆動回路。
- 駆動ロジック(20)とTOPレベルシフタ(80)とTOPドライバ(40)がモノリシック集積されていることを特徴とする、請求項1に記載の駆動回路。
- UPレベルシフタブランチ(84)が2つの部分ブランチから形成され、これらの部分ブランチの方は、カスコード回路としてそれぞれ2つのnチャネルトランジスタM1、HV1或いはM2、HV2と、それぞれ1つのダイオードD1或いはD2と、それぞれ2つの抵抗R1、R5或いはR2、R6との直列装置から形成され、スイッチングトランジスタM1或いはM2のソース端子が抵抗R1或いはR2を介して一時側の基準電位(gnd_pri)に接続されていて、M1或いはM2のゲートがUPレベルシフタブランチ(84)の制御入力部としてパルス発生回路(82)のON出力部或いはOFF出力部と接続されていて、HV1及びHV2のゲートが一時側の供給電圧(vdd_pri)に接続されていて、HV1或いはHV2のドレイン端子がダイオードD1或いはD2のカソードと接続されていて、D1或いはD2のアノードの方は、一方では信号評価回路(88)に対するUPレベルシフタブランチ(84)の出力部ON_p或いはOFF_pを形成し、他方では抵抗R5或いはR6を介して供給電圧(vdd_hs)と接続されていることを特徴とする、請求項1に記載の駆動回路。
- DOWNレベルシフタブランチ(86)が2つの部分ブランチから形成され、これらの部分ブランチの方は、カスコード回路としてそれぞれ2つのpチャネルトランジスタM11、M13或いはM12、M14と、それぞれ1つのダイオードD11或いはD12と、それぞれ2つの抵抗R11、R15或いはR12、R16との直列装置から形成され、スイッチングトランジスタM11或いはM12のソース端子が抵抗R11或いはR12を介して一時側の供給電圧(vdd_pri)に接続されていて、M11或いはM12のゲートがDOWNレベルシフタブランチ(86)の制御入力部としてパルス発生回路(82)の反転ON出力部或いは反転OFF出力部と接続されていて、M13及びM14のゲートが一時側の基準電位(gnd_pri)に接続されていて、M13或いはM14のドレイン端子がダイオードD11或いはD12のアノードと接続されていて、D11或いはD12のカソードの方は、一方では信号評価回路(88)に対するDOWNレベルシフタブランチ(86)の出力部ON_n或いはOFF_nを形成し、他方では抵抗R15或いはR16を介して基準電位(gnd_hs)と接続されていることを特徴とする、請求項1に記載の駆動回路。
- 機能損失が発生することなく、TOPドライバ(40)の基準電位(gnd_hs)が、UPレベルシフタブランチ(84)及びDOWNレベルシフタブランチ(86)の最大可能な耐電圧の値に至るまで駆動ロジック(20)の基準電位(gnd_pri)に対して変動できることを特徴とする、請求項1に記載の駆動回路。
- 請求項1に記載したTOPレベルシフタ(80)を有する駆動回路(10)内で駆動ロジック(20)からTOPドライバ(40)へと入力信号(U_IN)を伝達するための方法において、
UPレベルシフタブランチ(84)か又はDOWNレベルシフタブランチ(86)か又はこれらの両方のレベルシフタブランチが有効な制御信号(U_ON_p/U_OFF_p/U_ON_n/U_OFF_n)を信号評価回路(88)の各々付設の入力部へと与える場合に、この信号評価回路(88)が出力信号(U_OUT)をTOPドライバ(40)へと受け渡すことを特徴とする方法。 - 二次側の基準電位(gnd_hs)が一次側の基準電位(gnd_pri)とほぼ同じ又はそれよりも高い場合にUPレベルシフタブランチ(84)が有効な制御信号を信号評価回路(88)の付設の入力部へと与えること、及び、二次側の基準電位(gnd_hs)が一次側の基準電位(gnd_pri)とほぼ同じ又はそれよりも低い場合にDOWNレベルシフタブランチ(86)が有効な制御信号を信号評価回路(88)の付設の入力部へと与えることを特徴とする、請求項8に記載の方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102007006319A DE102007006319B4 (de) | 2007-02-08 | 2007-02-08 | Ansteuerschaltung mit TOP-Levelshifter zur Übertragung eines Eingangssignals und zugeordnetes Verfahren |
DE102007006319.0 | 2007-02-08 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008199607A true JP2008199607A (ja) | 2008-08-28 |
JP5134987B2 JP5134987B2 (ja) | 2013-01-30 |
Family
ID=39400850
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008020813A Active JP5134987B2 (ja) | 2007-02-08 | 2008-01-31 | 入力信号を伝達するためのtopレベルシフタを有する駆動回路及びそれに付属の方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7701278B2 (ja) |
EP (1) | EP1956709A3 (ja) |
JP (1) | JP5134987B2 (ja) |
KR (1) | KR101438236B1 (ja) |
CN (1) | CN101242133B (ja) |
DE (1) | DE102007006319B4 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140084975A (ko) | 2012-12-27 | 2014-07-07 | 삼성전기주식회사 | 슈트-스루 전류 방지 기능을 갖는 게이트 드라이버 |
WO2019193876A1 (ja) * | 2018-04-03 | 2019-10-10 | 富士電機株式会社 | 駆動回路、駆動方法および半導体システム |
KR20210075182A (ko) * | 2018-10-17 | 2021-06-22 | 이피션트 파워 컨버젼 코퍼레이션 | 하프 브리지 GaN 드라이버 애플리케이션을 위한 레벨 시프터 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102006050913B4 (de) * | 2006-10-28 | 2012-08-23 | Semikron Elektronik Gmbh & Co. Kg | Ansteuerschaltung mit BOT-Levelshifter zur Übertragung eines Eingangssignals und zugeordnetes Verfahren |
US7884646B1 (en) * | 2008-02-28 | 2011-02-08 | Marvell Israel (Misl) Ltd. | No stress level shifter |
TW201112590A (en) * | 2009-09-22 | 2011-04-01 | Chunghwa Picture Tubes Ltd | Driving circuit for power MOSFET |
DE102010018997B4 (de) | 2010-05-03 | 2013-04-04 | Semikron Elektronik Gmbh & Co. Kg | Ansteuerschaltung mit Übertragungsschaltung zur kapazitiven Übertragung eines Signals und zugeordnetes Verfahren |
US9111764B2 (en) | 2012-07-13 | 2015-08-18 | Infineon Technologies Ag | Integrated semiconductor device and a bridge circuit with the integrated semiconductor device |
DE102013112262A1 (de) | 2013-11-07 | 2015-05-07 | Semikron Elektronik Gmbh & Co. Kg | Ansteuerschaltung für Drei-Level-Inverter |
DE102013112264A1 (de) | 2013-11-07 | 2015-05-07 | Semikron Elektronik Gmbh & Co. Kg | Ansteuersystem zur Ansteuerung von Brückenschaltungen mit symmetrisch geerdetem Zwischenkreis |
DE102017112807B4 (de) | 2016-06-09 | 2024-02-15 | Infineon Technologies Austria Ag | Pegelwandlerschaltung |
US9654087B1 (en) * | 2016-06-09 | 2017-05-16 | Infineon Technologies Austria Ag | Level shifter circuit |
CN109600135B (zh) * | 2018-11-09 | 2023-05-23 | 天津航空机电有限公司 | 一种双模式独立控制的功率驱动电路 |
US11121713B1 (en) | 2020-08-14 | 2021-09-14 | Analog Devices, Inc. | Boosted switch drivers for high-speed signal switching |
CN114006520B (zh) * | 2021-10-27 | 2024-05-24 | 广东汇芯半导体有限公司 | 一种高压集成电路和半导体电路 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0287963A (ja) * | 1988-09-21 | 1990-03-28 | Nippon Inter Electronics Corp | Mos−fetゲート駆動回路 |
JPH1075578A (ja) * | 1996-08-30 | 1998-03-17 | Toshiba Elevator Eng Kk | インバータ制御装置 |
JP2006115472A (ja) * | 2004-10-13 | 2006-04-27 | Semikron Elektronik Gmbh & Co Kg | パワー半導体スイッチを駆動するための集積回路装置 |
JP2006187101A (ja) * | 2004-12-27 | 2006-07-13 | Nissan Motor Co Ltd | 電圧駆動素子の駆動方法 |
JP2006333459A (ja) * | 2005-05-23 | 2006-12-07 | Semikron Elektronik Gmbh & Co Kg | 故障認識機能を備えた、パワー半導体スイッチを駆動するための回路装置、並びにそれに付属する方法。 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5399915A (en) * | 1992-03-23 | 1995-03-21 | Nec Corporation | Drive circuit including two level-shift circuits |
JP3372171B2 (ja) * | 1995-08-29 | 2003-01-27 | 東芝マイクロエレクトロニクス株式会社 | 半導体装置 |
KR100287888B1 (ko) * | 1999-01-12 | 2001-04-16 | 김영환 | 레벨 시프터 회로 |
US6323704B1 (en) * | 2000-08-08 | 2001-11-27 | Motorola Inc. | Multiple voltage compatible I/O buffer |
JP4462776B2 (ja) | 2001-03-13 | 2010-05-12 | 三菱電機株式会社 | 電力変換装置および信号レベル変換装置 |
DE10241711A1 (de) * | 2001-12-13 | 2003-07-03 | Mitsubishi Electric Corp | Leistungshalbleiterbaugruppe |
JP4088466B2 (ja) * | 2002-03-19 | 2008-05-21 | 三菱電機株式会社 | パワーデバイスの駆動回路 |
US6586974B1 (en) * | 2002-05-08 | 2003-07-01 | Agilent Technologies, Inc. | Method for reducing short circuit current during power up and power down for high voltage pad drivers with analog slew rate control |
JP4313658B2 (ja) * | 2003-11-28 | 2009-08-12 | 三菱電機株式会社 | インバータ回路 |
JP4682007B2 (ja) * | 2004-11-10 | 2011-05-11 | 三菱電機株式会社 | 電力用半導体装置 |
DE102006037336B3 (de) | 2006-08-10 | 2008-02-07 | Semikron Elektronik Gmbh & Co. Kg | Levelshifter für eine Ansteuerschaltung für Leistungshalbleiterbauelemente |
DE102006050913B4 (de) * | 2006-10-28 | 2012-08-23 | Semikron Elektronik Gmbh & Co. Kg | Ansteuerschaltung mit BOT-Levelshifter zur Übertragung eines Eingangssignals und zugeordnetes Verfahren |
-
2007
- 2007-02-08 DE DE102007006319A patent/DE102007006319B4/de active Active
-
2008
- 2008-01-19 EP EP08000991A patent/EP1956709A3/de not_active Withdrawn
- 2008-01-22 CN CN2008100051332A patent/CN101242133B/zh active Active
- 2008-01-31 JP JP2008020813A patent/JP5134987B2/ja active Active
- 2008-02-05 KR KR1020080011632A patent/KR101438236B1/ko active IP Right Grant
- 2008-02-08 US US12/069,281 patent/US7701278B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0287963A (ja) * | 1988-09-21 | 1990-03-28 | Nippon Inter Electronics Corp | Mos−fetゲート駆動回路 |
JPH1075578A (ja) * | 1996-08-30 | 1998-03-17 | Toshiba Elevator Eng Kk | インバータ制御装置 |
JP2006115472A (ja) * | 2004-10-13 | 2006-04-27 | Semikron Elektronik Gmbh & Co Kg | パワー半導体スイッチを駆動するための集積回路装置 |
JP2006187101A (ja) * | 2004-12-27 | 2006-07-13 | Nissan Motor Co Ltd | 電圧駆動素子の駆動方法 |
JP2006333459A (ja) * | 2005-05-23 | 2006-12-07 | Semikron Elektronik Gmbh & Co Kg | 故障認識機能を備えた、パワー半導体スイッチを駆動するための回路装置、並びにそれに付属する方法。 |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140084975A (ko) | 2012-12-27 | 2014-07-07 | 삼성전기주식회사 | 슈트-스루 전류 방지 기능을 갖는 게이트 드라이버 |
WO2019193876A1 (ja) * | 2018-04-03 | 2019-10-10 | 富士電機株式会社 | 駆動回路、駆動方法および半導体システム |
JPWO2019193876A1 (ja) * | 2018-04-03 | 2020-12-03 | 富士電機株式会社 | 駆動回路、駆動方法および半導体システム |
US11165418B2 (en) | 2018-04-03 | 2021-11-02 | Fuji Electric Co., Ltd. | Drive circuit, drive method, and semiconductor system |
US11469751B2 (en) | 2018-04-03 | 2022-10-11 | Fuji Electric Co., Ltd. | Drive circuit, drive method, and semiconductor system |
KR20210075182A (ko) * | 2018-10-17 | 2021-06-22 | 이피션트 파워 컨버젼 코퍼레이션 | 하프 브리지 GaN 드라이버 애플리케이션을 위한 레벨 시프터 |
JP2022505337A (ja) * | 2018-10-17 | 2022-01-14 | エフィシェント・パワー・コンバージョン・コーポレイション | ハーフブリッジGaNドライバ応用向けレベルシフタ |
JP7471285B2 (ja) | 2018-10-17 | 2024-04-19 | エフィシェント・パワー・コンバージョン・コーポレイション | ハーフブリッジGaNドライバ応用向けレベルシフタ |
KR102689734B1 (ko) | 2018-10-17 | 2024-07-30 | 이피션트 파워 컨버젼 코퍼레이션 | 하프 브리지 GaN 드라이버 애플리케이션을 위한 레벨 시프터 |
Also Published As
Publication number | Publication date |
---|---|
KR20080074778A (ko) | 2008-08-13 |
DE102007006319A1 (de) | 2008-08-14 |
KR101438236B1 (ko) | 2014-09-04 |
EP1956709A3 (de) | 2013-03-27 |
CN101242133B (zh) | 2012-10-10 |
JP5134987B2 (ja) | 2013-01-30 |
DE102007006319B4 (de) | 2012-12-13 |
EP1956709A2 (de) | 2008-08-13 |
US20080231321A1 (en) | 2008-09-25 |
US7701278B2 (en) | 2010-04-20 |
CN101242133A (zh) | 2008-08-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5134987B2 (ja) | 入力信号を伝達するためのtopレベルシフタを有する駆動回路及びそれに付属の方法 | |
US9843311B2 (en) | Integrated level shifter circuit | |
TWI821970B (zh) | 自舉式電源供應電路 | |
TWI778574B (zh) | 電子電路及操作一電子電路之方法 | |
TWI681630B (zh) | 半橋式GaN電路及電子組件 | |
JP5499877B2 (ja) | 電力用半導体装置 | |
US8493101B2 (en) | Drive circuit with a transmission circuit for capacitively transmitting a signal and associated method | |
TWI472162B (zh) | Standard displacement system and method for voltage driver | |
CN110739950A (zh) | 功率晶体管控制信号门控 | |
JP2010130822A (ja) | 半導体装置 | |
US10277224B2 (en) | Bootstrap diode emulator circuit | |
JP5134908B2 (ja) | 入力信号を伝達するためのbotレベルシフタを有する駆動回路及びそれに付属の方法 | |
WO2013142238A1 (en) | Bi-directional switch using series connected n-type mos devices in parallel with series connected p-type mos devices | |
JPH11205123A (ja) | 高耐圧パワー集積回路 | |
WO2015182175A1 (ja) | ドライバ回路 | |
KR102026929B1 (ko) | 전력 스위치용 게이트 구동회로 | |
CN105897246B (zh) | 用于高电压应用的电压电平移位器 | |
JP5487922B2 (ja) | 半導体装置、その駆動方法、及び駆動装置 | |
JP4886023B2 (ja) | スイッチング素子の駆動回路 | |
JP2009267015A (ja) | 半導体装置 | |
JP2007043857A (ja) | ブリッジ駆動回路装置 | |
KR20240057351A (ko) | 충전 펌프를 사용한 송전 게이트 | |
TW202025611A (zh) | 驅動裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20101014 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120912 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120918 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121018 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121106 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121112 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151116 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5134987 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |