JP2008159135A - 不揮発性半導体記憶装置 - Google Patents
不揮発性半導体記憶装置 Download PDFInfo
- Publication number
- JP2008159135A JP2008159135A JP2006345712A JP2006345712A JP2008159135A JP 2008159135 A JP2008159135 A JP 2008159135A JP 2006345712 A JP2006345712 A JP 2006345712A JP 2006345712 A JP2006345712 A JP 2006345712A JP 2008159135 A JP2008159135 A JP 2008159135A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- source
- terminal
- memory cell
- source line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
- G11C16/16—Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
Landscapes
- Read Only Memory (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
【解決手段】不揮発性半導体記憶装置におけるソース用電源回路の第1のトランジスタの一方の端子は、第2のトランジスタの一方の端子と接続されており、第1のトランジスタの他方の端子は、電源に接続されており、第3のトランジスタの一方の端子は、第2のトランジスタの他方の端子と接続されており、第3のトランジスタの他方の端子は、接地されており、第2のトランジスタの入力は、演算増幅器の出力と接続されており、演算増幅器の一方の入力はリファレンス電位であり、他方の入力は第1のトランジスタと第2のトランジスタとの接続点と接続されており、この接続点はソース線と接続されていることを特徴とする不揮発性半導体記憶装置を提供することにより上記課題を解決する。
【選択図】図4
Description
本発明における一実施の形態を以下に記載する。
Claims (5)
- 閾値電圧の差により情報を記憶することが可能なメモリセルを複数配列させた複数のメモリセルアレイと、
前記メモリセルの両端の各々に接続された選択トランジスタと、
一方の端に接続された前記選択トランジスタに接続されたビット線と、
他方の端に接続された前記選択トランジスタに接続されたソース線と、
消去動作時に前記ソース線に所定のレベルのソース電圧を供給するソース用電源回路と、
を備えた不揮発性半導体記憶装置において、
前記ソース用電源回路は、直列に接続された第1のトランジスタ、第2のトランジスタ、第3のトランジスタと、演算増幅器から構成されており、
前記第1のトランジスタの一方の端子は、前記第2のトランジスタの一方の端子と接続されており、前記第1のトランジスタの他方の端子は、電源に接続されており、
前記第3のトランジスタの一方の端子は、前記第2のトランジスタの他方の端子と接続されており、前記第3のトランジスタの他方の端子は、接地されており、
前記第2のトランジスタの入力は、前記演算増幅器の出力と接続されており、
前記演算増幅器の一方の入力にはリファレンス電位が入力されており、他方の入力は前記第1のトランジスタと前記第2のトランジスタとの接続点と接続されており、
前記第1のトランジスタと前記第2のトランジスタの接続点は、前記ソース線と接続されていることを特徴とする不揮発性半導体記憶装置。 - 前記第1のトランジスタは、P型電界効果トランジスタであり、前記第2のトランジスタ及び前記第3のトランジスタは、N型電界効果トランジスタであることを特徴とする請求項1に記載の不揮発性半導体記憶装置。
- 前記ソース用電源回路は、前記第1のトランジスタにより前記ソース線に電荷を充電した後、充電を終了し、その後、前記第3のトランジスタにより前記ソース線における電荷の放電を行うものであることを特徴とする請求項1に記載の不揮発性半導体記憶装置。
- 前記ソース用電源回路における前記第1のトランジスタを一旦ON状態とした後、OFF状態とし、
その後、前記第3のトランジスタをON状態とし、
その後、前記選択トランジスタをON状態とすることにより、前記メモリセルアレイにおける不良メモリセルの検出を行なうことを特徴とする請求項1に記載の不揮発性半導体記憶装置。 - 前記第1のトランジスタにより前記ソース線に電荷を充電し、
その後、前記ソース線における電荷の充電を終了し、
その後、前記第3のトランジスタにより前記ソース線における電荷の放電を行い、
その後、前記選択トランジスタを介し放電を行なうための制御回路を供えたことを特徴とする請求項1に記載の不揮発性半導体記憶装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006345712A JP4960078B2 (ja) | 2006-12-22 | 2006-12-22 | 不揮発性半導体記憶装置 |
US11/963,000 US7558126B2 (en) | 2006-12-22 | 2007-12-21 | Nonvolatile semiconductor memory device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006345712A JP4960078B2 (ja) | 2006-12-22 | 2006-12-22 | 不揮発性半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008159135A true JP2008159135A (ja) | 2008-07-10 |
JP4960078B2 JP4960078B2 (ja) | 2012-06-27 |
Family
ID=39583684
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006345712A Expired - Fee Related JP4960078B2 (ja) | 2006-12-22 | 2006-12-22 | 不揮発性半導体記憶装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7558126B2 (ja) |
JP (1) | JP4960078B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012038402A (ja) * | 2010-08-11 | 2012-02-23 | Fujitsu Semiconductor Ltd | 半導体メモリ、半導体装置及び半導体メモリの制御方法 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4908149B2 (ja) | 2006-10-18 | 2012-04-04 | 株式会社東芝 | Nand型フラッシュメモリ |
JP4960078B2 (ja) | 2006-12-22 | 2012-06-27 | 株式会社東芝 | 不揮発性半導体記憶装置 |
JP2009043357A (ja) * | 2007-08-10 | 2009-02-26 | Toshiba Corp | 半導体記憶装置 |
JP2009043358A (ja) * | 2007-08-10 | 2009-02-26 | Toshiba Corp | 半導体記憶装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03283200A (ja) * | 1990-03-30 | 1991-12-13 | Toshiba Corp | 不揮発性半導体記憶装置及びこれに用いられるメモリセルトランジスタのしきい値電圧の測定方法 |
JPH04295910A (ja) * | 1991-03-25 | 1992-10-20 | Ricoh Co Ltd | 基準電圧回路 |
JPH10154803A (ja) * | 1996-11-25 | 1998-06-09 | Toshiba Corp | 不揮発性半導体メモリ |
JPH11250681A (ja) * | 1998-02-26 | 1999-09-17 | Toshiba Corp | 半導体集積回路装置および不揮発性半導体メモリの消去ベリファイ方法 |
JP2000293245A (ja) * | 1999-04-09 | 2000-10-20 | Sharp Corp | 定電流駆動装置および定電流駆動半導体集積回路 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3094905B2 (ja) | 1996-03-28 | 2000-10-03 | 日本電気株式会社 | 不揮発性半導体記憶装置 |
US20050195673A1 (en) * | 2002-07-15 | 2005-09-08 | Yoshiaki Asao | Magnetic random access memory having memory cells configured by use of tunneling magnetoresistive elements |
JP4271168B2 (ja) * | 2004-08-13 | 2009-06-03 | 株式会社東芝 | 半導体記憶装置 |
KR100634438B1 (ko) * | 2004-10-05 | 2006-10-16 | 삼성전자주식회사 | 읽기 특성을 향상시킬 수 있는 불 휘발성 메모리 장치의공통 소오스 라인 제어 스킴 |
JP4300202B2 (ja) * | 2005-06-29 | 2009-07-22 | 株式会社東芝 | 半導体記憶装置 |
JP4901204B2 (ja) * | 2005-12-13 | 2012-03-21 | 株式会社東芝 | 半導体集積回路装置 |
JP4960078B2 (ja) | 2006-12-22 | 2012-06-27 | 株式会社東芝 | 不揮発性半導体記憶装置 |
-
2006
- 2006-12-22 JP JP2006345712A patent/JP4960078B2/ja not_active Expired - Fee Related
-
2007
- 2007-12-21 US US11/963,000 patent/US7558126B2/en not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03283200A (ja) * | 1990-03-30 | 1991-12-13 | Toshiba Corp | 不揮発性半導体記憶装置及びこれに用いられるメモリセルトランジスタのしきい値電圧の測定方法 |
JPH04295910A (ja) * | 1991-03-25 | 1992-10-20 | Ricoh Co Ltd | 基準電圧回路 |
JPH10154803A (ja) * | 1996-11-25 | 1998-06-09 | Toshiba Corp | 不揮発性半導体メモリ |
JPH11250681A (ja) * | 1998-02-26 | 1999-09-17 | Toshiba Corp | 半導体集積回路装置および不揮発性半導体メモリの消去ベリファイ方法 |
JP2000293245A (ja) * | 1999-04-09 | 2000-10-20 | Sharp Corp | 定電流駆動装置および定電流駆動半導体集積回路 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012038402A (ja) * | 2010-08-11 | 2012-02-23 | Fujitsu Semiconductor Ltd | 半導体メモリ、半導体装置及び半導体メモリの制御方法 |
Also Published As
Publication number | Publication date |
---|---|
US7558126B2 (en) | 2009-07-07 |
JP4960078B2 (ja) | 2012-06-27 |
US20080158957A1 (en) | 2008-07-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4856138B2 (ja) | 不揮発性半導体記憶装置 | |
US7298654B2 (en) | Non-volatile memory device and associated method of erasure | |
TWI543171B (zh) | 反及型快閃記憶體的讀出方法及反及型快閃記憶體 | |
CN104064216B (zh) | 非易失性半导体存储装置 | |
JP2005516331A (ja) | 近接ビットプリチャージを伴うフラッシュepromアレイの仮想接地読み出しのためのソース側センス方法 | |
JP2007122855A (ja) | 信頼性を向上させることができるフラッシュメモリ装置 | |
JP2010009733A (ja) | 不揮発性半導体記憶装置 | |
JP2004014043A (ja) | 不揮発性半導体メモリ | |
JP2013125576A (ja) | 不揮発性半導体記憶装置 | |
TWI765582B (zh) | 半導體記憶裝置及讀取方法 | |
JP4342383B2 (ja) | 半導体記憶装置 | |
JP2013232258A (ja) | 半導体記憶装置 | |
US6947325B2 (en) | Non-volatile semiconductor memory device and controlling method of the same | |
JP2011181157A (ja) | 不揮発性半導体記憶装置 | |
JP4960078B2 (ja) | 不揮発性半導体記憶装置 | |
JP4698605B2 (ja) | 半導体装置および半導体装置の制御方法 | |
US20050286328A1 (en) | Semiconductor device and source voltage control method | |
JPH04243096A (ja) | 不揮発性半導体記憶装置 | |
JP4209219B2 (ja) | 不揮発性半導体記憶装置および記憶装置並びに不良記憶素子検出修復方法 | |
JP5300771B2 (ja) | 不揮発性半導体記憶装置 | |
CN111724852A (zh) | 非易失性存储器件及其擦除方法 | |
JP2020135903A (ja) | 半導体記憶装置、メモリシステム及び不良検出方法 | |
JP2009295221A (ja) | 半導体記憶装置 | |
JP2010086623A (ja) | Nand型フラッシュメモリ | |
JP2010123208A (ja) | Nand型フラッシュメモリ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090323 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111202 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111213 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120210 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120228 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120322 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150330 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |