JP2009043358A - 半導体記憶装置 - Google Patents
半導体記憶装置 Download PDFInfo
- Publication number
- JP2009043358A JP2009043358A JP2007208720A JP2007208720A JP2009043358A JP 2009043358 A JP2009043358 A JP 2009043358A JP 2007208720 A JP2007208720 A JP 2007208720A JP 2007208720 A JP2007208720 A JP 2007208720A JP 2009043358 A JP2009043358 A JP 2009043358A
- Authority
- JP
- Japan
- Prior art keywords
- bit line
- control signal
- voltage
- memory cell
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Abandoned
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/24—Bit-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/067—Single-ended amplifiers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/12—Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/06—Sense amplifier related aspects
- G11C2207/063—Current sense amplifiers
Landscapes
- Read Only Memory (AREA)
Abstract
【解決手段】メモリセルアレイ1は、ビット線の延びる方向と直交する方向に複数の制御領域CAを形成する。センスアンプ3は、メモリセルアレイ1の各制御領域内のビット線BLに対してそれぞれ個別のビット線制御信号BLCにより制御された充電電圧で初期充電を行う。BLC発生回路4は、メモリセルアレイ1の各制御領域CAに対応して複数設けられ、各BLC発生回路が、対応する制御領域内のセルソース線CELSRCの電位をそれぞれ入力し、入力された各制御領域内のセルソース線CELSRCの電圧に応じて各制御領域内のビット線制御信号BLCを個別に生成し出力する。
【選択図】図1
Description
Claims (5)
- ビット線とセルソース線との間に接続された複数のメモリセルからなるメモリセルアレイと、
前記ビット線をビット線制御信号により制御された充電電圧で初期充電し、データを読み出すべきメモリセルに所定のゲート電圧を与えたときの前記ビット線に流れる電流値を検出して前記メモリセルからの読み出しデータを判定する電流検知型のセンスアンプと、
前記セルソース線の電圧を入力し前記入力されたセルソース線の電圧に応じて前記ビット線制御信号を生成し前記センスアンプに出力するビット線制御信号発生回路と
を備えた半導体記憶装置において、
前記メモリセルアレイは、前記ビット線の延びる方向と直交する方向に複数の制御領域を形成し、
前記センスアンプは、前記メモリセルアレイの各制御領域内のビット線に対してそれぞれ個別のビット線制御信号により制御された充電電圧で初期充電を行い、
前記ビット線制御信号発生回路は、前記メモリセルアレイの各制御領域に対応して複数設けられ、各ビット線制御信号発生回路が、対応する前記制御領域内のセルソース線の電位をそれぞれ入力し前記入力された各制御領域内のセルソース線の電圧に応じて前記各制御領域内のビット線制御信号を個別に生成し出力するものである
ことを特徴とする半導体記憶装置。 - 前記メモリセルアレイは、M個(Mは3以上の整数)の制御領域を形成し、
前記ビット線制御信号発生回路は、前記M個の制御領域の1つ又は複数を制御するようにN個(Nは3以上の整数)設けられている
ことを特徴とする請求項1記載の半導体記憶装置。 - 前記各ビット線制御信号発生回路は、制御すべき制御領域の前記ビット線の延びる方向の前記センスアンプを介して隣接する位置に配置されることを特徴とする請求項2記載の半導体記憶装置。
- 前記各ビット線制御信号発生回路は、前記セルソース線の電圧が高くなるほど出力するビット線制御信号の電圧を上昇させるものであることを特徴とする請求項1〜3のいずれか1項記載の半導体記憶装置。
- 前記センスアンプは、
前記ビット線及びセンスノードに電源から初期充電電流を供給すると共に前記ビット線制御信号をゲートに入力して前記ビット線に与える充電電圧を制御するビット線クランプ用トランジスタを有する初期充電回路と、
前記センスノードに接続されたセンス用キャパシタと、
前記センスノードの電位から前記ビット線を流れる電流値を検出する電流弁別回路と、
この電流弁別回路の出力を読み出しデータとして保持するラッチと、
前記初期充電回路に接続されて前記ビット線及びセンスノードに蓄積された電荷を放電する放電回路と、
前記初期充電回路と前記放電回路の接続点と前記ビット線とを選択的に接続するビット線選択トランジスタと
を備えたことを特徴とする請求項1〜4の何れか1項記載の半導体記憶装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007208720A JP2009043358A (ja) | 2007-08-10 | 2007-08-10 | 半導体記憶装置 |
US12/188,565 US7663929B2 (en) | 2007-08-10 | 2008-08-08 | Semiconductor memory device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007208720A JP2009043358A (ja) | 2007-08-10 | 2007-08-10 | 半導体記憶装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2009043358A true JP2009043358A (ja) | 2009-02-26 |
Family
ID=40346364
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007208720A Abandoned JP2009043358A (ja) | 2007-08-10 | 2007-08-10 | 半導体記憶装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7663929B2 (ja) |
JP (1) | JP2009043358A (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011008838A (ja) * | 2009-06-23 | 2011-01-13 | Toshiba Corp | 不揮発性半導体記憶装置およびその書き込み方法 |
JP2011138569A (ja) * | 2009-12-25 | 2011-07-14 | Toshiba Corp | 不揮発性半導体記憶装置 |
JP2011146100A (ja) * | 2010-01-15 | 2011-07-28 | Toshiba Corp | 半導体記憶装置及びその読出し方法 |
JP2012133840A (ja) * | 2010-12-20 | 2012-07-12 | Samsung Yokohama Research Institute Co Ltd | 半導体記憶装置、及び記憶方法 |
WO2015004708A1 (ja) * | 2013-07-08 | 2015-01-15 | 株式会社 東芝 | 半導体記憶装置および記憶データの読み出し方法 |
CN107850029A (zh) * | 2015-07-24 | 2018-03-27 | 株式会社电装 | 燃料喷射装置 |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100865820B1 (ko) * | 2007-06-28 | 2008-10-28 | 주식회사 하이닉스반도체 | 메모리 소자 및 독출 방법 |
JP2011210348A (ja) * | 2010-03-11 | 2011-10-20 | Sony Corp | 制御電圧生成回路及びそれを備えた不揮発性記憶装置 |
US8441853B2 (en) | 2010-09-30 | 2013-05-14 | Sandisk Technologies Inc. | Sensing for NAND memory based on word line position |
TWI490879B (zh) * | 2011-12-14 | 2015-07-01 | Macronix Int Co Ltd | 電流感測型感測放大器及其方法 |
US9147480B2 (en) * | 2011-12-16 | 2015-09-29 | Macronix International Co., Ltd. | Current sensing type sense amplifier and method thereof |
US8749422B1 (en) * | 2012-12-14 | 2014-06-10 | Charles Cullen Moore | Signal conversion using state sensitive device arrays |
CN103281082B (zh) * | 2013-06-14 | 2016-01-20 | 电子科技大学 | 一种基于忆阻器件的模数转换电路 |
US9082502B2 (en) | 2013-10-10 | 2015-07-14 | Sandisk Technologies Inc. | Bit line and compare voltage modulation for sensing nonvolatile storage elements |
US9208895B1 (en) | 2014-08-14 | 2015-12-08 | Sandisk Technologies Inc. | Cell current control through power supply |
US9349468B2 (en) * | 2014-08-25 | 2016-05-24 | SanDisk Technologies, Inc. | Operational amplifier methods for charging of sense amplifier internal nodes |
US9576673B2 (en) * | 2014-10-07 | 2017-02-21 | Sandisk Technologies Llc | Sensing multiple reference levels in non-volatile storage elements |
US9666258B2 (en) * | 2015-08-11 | 2017-05-30 | International Business Machines Corporation | Bit line clamp voltage generator for STT MRAM sensing |
KR102619682B1 (ko) * | 2016-12-13 | 2023-12-28 | 삼성전자주식회사 | 메모리 장치 및 그 동작 방법 |
US10885986B2 (en) * | 2019-02-15 | 2021-01-05 | Macronix International Co., Ltd. | Low noise bit line circuits |
WO2021081973A1 (en) * | 2019-11-01 | 2021-05-06 | Yangtze Memory Technologies Co., Ltd. | Sense amplifier for flash memory devices |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09153293A (ja) * | 1995-11-29 | 1997-06-10 | Sharp Corp | 半導体記憶装置及びメモリアクセス方法 |
JP2001160297A (ja) * | 1999-12-03 | 2001-06-12 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
JP2006079803A (ja) * | 2004-08-13 | 2006-03-23 | Toshiba Corp | 半導体記憶装置 |
WO2006105363A1 (en) * | 2005-04-01 | 2006-10-05 | Sandisk Corporation | Non-volatile memory and method with control gate compensation for source line bias errors |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69529367T2 (de) * | 1994-08-19 | 2004-01-22 | Kabushiki Kaisha Toshiba, Kawasaki | Halbleiterspeicheranordnung und hochspannungsschaltende Schaltung |
JP3481817B2 (ja) * | 1997-04-07 | 2003-12-22 | 株式会社東芝 | 半導体記憶装置 |
JP3447939B2 (ja) | 1997-12-10 | 2003-09-16 | 株式会社東芝 | 不揮発性半導体メモリ及びデータ読み出し方法 |
US6081456A (en) * | 1999-02-04 | 2000-06-27 | Tower Semiconductor Ltd. | Bit line control circuit for a memory array using 2-bit non-volatile memory cells |
US6157570A (en) * | 1999-02-04 | 2000-12-05 | Tower Semiconductor Ltd. | Program/erase endurance of EEPROM memory cells |
JP4331053B2 (ja) | 2004-05-27 | 2009-09-16 | 株式会社東芝 | 半導体記憶装置 |
JP4167677B2 (ja) | 2005-07-14 | 2008-10-15 | 株式会社東芝 | 半導体装置 |
JP4960078B2 (ja) | 2006-12-22 | 2012-06-27 | 株式会社東芝 | 不揮発性半導体記憶装置 |
-
2007
- 2007-08-10 JP JP2007208720A patent/JP2009043358A/ja not_active Abandoned
-
2008
- 2008-08-08 US US12/188,565 patent/US7663929B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09153293A (ja) * | 1995-11-29 | 1997-06-10 | Sharp Corp | 半導体記憶装置及びメモリアクセス方法 |
JP2001160297A (ja) * | 1999-12-03 | 2001-06-12 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
JP2006079803A (ja) * | 2004-08-13 | 2006-03-23 | Toshiba Corp | 半導体記憶装置 |
WO2006105363A1 (en) * | 2005-04-01 | 2006-10-05 | Sandisk Corporation | Non-volatile memory and method with control gate compensation for source line bias errors |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011008838A (ja) * | 2009-06-23 | 2011-01-13 | Toshiba Corp | 不揮発性半導体記憶装置およびその書き込み方法 |
JP2011138569A (ja) * | 2009-12-25 | 2011-07-14 | Toshiba Corp | 不揮発性半導体記憶装置 |
JP2011146100A (ja) * | 2010-01-15 | 2011-07-28 | Toshiba Corp | 半導体記憶装置及びその読出し方法 |
JP2012133840A (ja) * | 2010-12-20 | 2012-07-12 | Samsung Yokohama Research Institute Co Ltd | 半導体記憶装置、及び記憶方法 |
WO2015004708A1 (ja) * | 2013-07-08 | 2015-01-15 | 株式会社 東芝 | 半導体記憶装置および記憶データの読み出し方法 |
JP6039805B2 (ja) * | 2013-07-08 | 2016-12-07 | 株式会社東芝 | 半導体記憶装置および記憶データの読み出し方法 |
US9666295B2 (en) | 2013-07-08 | 2017-05-30 | Kabushiki Kaisha Toshiba | Semiconductor storage device, and method for reading stored data |
CN107850029A (zh) * | 2015-07-24 | 2018-03-27 | 株式会社电装 | 燃料喷射装置 |
Also Published As
Publication number | Publication date |
---|---|
US20090040834A1 (en) | 2009-02-12 |
US7663929B2 (en) | 2010-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2009043358A (ja) | 半導体記憶装置 | |
JP4635068B2 (ja) | 半導体記憶装置 | |
JP5002632B2 (ja) | 不揮発性半導体記憶装置 | |
JP4271168B2 (ja) | 半導体記憶装置 | |
KR101565775B1 (ko) | 저 노이즈 감지 증폭기 어레이와 비휘발성 메모리를 위한 방법 | |
US7920435B2 (en) | Semiconductor memory device | |
CN101107671B (zh) | 存储器感测电路及用于低电压操作的方法 | |
US6807101B2 (en) | Semiconductor memory device | |
US8284611B2 (en) | Verifying and programming method of nonvolatile memory device | |
KR100967007B1 (ko) | 불휘발성 메모리 소자의 프로그램 검증 방법 | |
US9087597B2 (en) | Semiconductor storage | |
JP2007280505A (ja) | 半導体記憶装置 | |
US7376016B2 (en) | Method of writing to non-volatile semiconductor memory device storing information depending on variation in level of threshold voltage | |
JP2008299891A (ja) | 半導体記憶装置 | |
US9171635B2 (en) | Semiconductor memory device having page buffer and method of operating the same | |
KR20110078731A (ko) | 반도체 메모리 장치 및 이의 동작 방법 | |
CN108172250A (zh) | 高速和低功率读出放大器 | |
JP2010123201A (ja) | 不揮発性半導体記憶装置 | |
KR100905717B1 (ko) | 플래시 메모리 장치에서의 e - fuse 데이터 독출 방법 | |
KR20110001057A (ko) | 불휘발성 메모리 소자의 페이지 버퍼를 이용한 프로그램 검증 방법 | |
KR20090016945A (ko) | 읽기동작타임을 줄일 수 있는 플래시 메모리 시스템 및그것의 읽기 동작 방법 | |
KR101610176B1 (ko) | 반도체 메모리 장치 및 그것을 소거하는 방법 | |
JP6290034B2 (ja) | 不揮発性半導体記憶装置、及びその読み出し方法 | |
KR20130037060A (ko) | 반도체 메모리 장치 및 그의 동작 방법 | |
JP2008071483A (ja) | 不揮発性半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090904 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111221 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120117 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120316 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120410 |
|
A762 | Written abandonment of application |
Free format text: JAPANESE INTERMEDIATE CODE: A762 Effective date: 20120508 |