JP2008035467A5 - - Google Patents

Download PDF

Info

Publication number
JP2008035467A5
JP2008035467A5 JP2006343269A JP2006343269A JP2008035467A5 JP 2008035467 A5 JP2008035467 A5 JP 2008035467A5 JP 2006343269 A JP2006343269 A JP 2006343269A JP 2006343269 A JP2006343269 A JP 2006343269A JP 2008035467 A5 JP2008035467 A5 JP 2008035467A5
Authority
JP
Japan
Prior art keywords
signal
control
circuit
control signal
section
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006343269A
Other languages
English (en)
Other versions
JP4447596B2 (ja
JP2008035467A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2006343269A priority Critical patent/JP4447596B2/ja
Priority claimed from JP2006343269A external-priority patent/JP4447596B2/ja
Priority to US12/305,546 priority patent/US7898354B2/en
Priority to PCT/JP2007/062413 priority patent/WO2008001663A1/ja
Publication of JP2008035467A publication Critical patent/JP2008035467A/ja
Publication of JP2008035467A5 publication Critical patent/JP2008035467A5/ja
Application granted granted Critical
Publication of JP4447596B2 publication Critical patent/JP4447596B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (12)

  1. 発振回路から出力される第一の連続信号に基づいてパルス信号を生成するパルス生成回路であって、
    時間軸においてOn区間およびOn区間と電圧値の異なるOff区間を含む第一の制御信号を出力する制御信号発生回路と、
    前記第一の連続信号を第一の制御端子に入力し、前記第一の制御信号を前記第一の制御端子または第二の制御端子に入力し、前記第一の制御信号の電圧値に応じて前記第一の連続信号を周波数逓倍し、前記第一の制御信号のOn区間における変換利得がOff区間における変換利得より高い逓倍信号を出力する前記第一の制御端子及び前記第二の制御端子を含む能動素子を具備する間欠逓倍回路と、
    を備え、
    前記第一の制御信号の振幅が、前記第一の制御信号のOff区間において、前記第一の制御端子において測定される前記第一の連続信号の振幅より大きいパルス生成回路。
  2. 前記間欠逓倍回路は、
    前記能動素子の制御端子のうち、前記第一の制御信号が入力される前記第一の制御端子または前記第二の制御端子と接続される間欠逓倍回路の制御信号入力端と、
    前記能動素子の制御端子のうち、前記第一の制御信号の入力を受ける前記第一の制御端子または前記第二の制御端子と前記制御信号入力端との間に設けられた第一のフィルタと、を有し、
    前記制御信号入力端から前記第一のフィルタ側を測定したインピーダンスのカットオフ周波数が、前記第一の制御信号のOn区間の時間幅の逆数以上となる請求項1記載のパルス生成回路。
  3. 前記間欠逓倍回路の出力信号の周波数帯成分を通過させ、他の周波数帯成分の信号電力レベルを抑圧する第二のフィルタを更に備える請求項1記載のパルス生成回路。
  4. 差動型の発振回路から出力される第一の連続信号と第の連続信号に基づいてパルス信号を生成するパルス生成回路であって、
    時間軸においてOn区間およびOn区間と電圧値の異なるOff区間を含む第一の制御信号を出力する制御信号発生回路と、
    前記第一の制御信号を、前記第一の能動素子の前記第一の制御端子または前記第一の能動素子の第二の制御端子に入力し、前記第一の制御信号の電圧値に応じて前記第一の連続信号を周波数逓倍し、前記第一の制御信号のOn区間における変換利得がOff区間における変換利得より高い第一の逓倍信号を出力する前記第一の制御端子及び前記第二の制御端子を含む第一の能動素子と、
    前記第二の連続信号を第三の制御端子に入力し、 前記第三の制御端子または第四の制御端子に入力し、前記第一の制御信号の電圧値に応じて前記第二の連続信号を周波数逓倍し、前記第一の制御信号のOn区間における変換利得がOff区間における変換利得より高い第二の逓倍信号を出力する前記第三の制御端子及び前記第四の制御端子を含む第二の能動素子と、を具備する差動型の間欠逓倍回路と、
    前記一の逓倍信号前記の逓倍信号を合成する波形合成回路と、
    を備え、
    前記第一の制御信号の振幅が、前記第一の制御信号のOff区間において、前記第一の能動素子の前記第一の制御端子において測定される前記第一の連続信号の振幅、および前記第二の能動素子の前記第一の制御端子において測定される前記第二の連続信号の振幅より大きいパルス生成回路。
  5. 前記差動型の間欠逓倍回路は、
    前記第一の制御信号に基づいて、前記第の連続信号から前記第の逓倍信号を生成する第一の間欠逓倍回路と、
    前記第一の制御信号に基づいて、前記第の連続信号から前記第の逓倍信号を生成する第二の間欠逓倍回路と、
    を含む構成である請求項4記載のパルス生成回路。
  6. 前記間欠逓倍回路から供給される前記第一の逓倍信号と第の逓倍信号の少なくともいずれかを移相し、前記波形合成回路に供給する移相器を更に備える請求項4記載のパルス生成回路。
  7. 前記制御信号発生回路は、時間軸においてOn区間およびOn区間と電圧値の異なるOff区間を含む第二の制御信号をさらに出力し、
    前記発振回路は、前記第二の制御信号に基づいて信号電力レベルを間欠的に変化させた第一の連続信号を出力し、
    前記第一の連続信号は、前記第二の制御信号のOn区間における信号レベルがOff区間における信号レベルよりも高く、
    前記第一の制御信号は、前記第一の制御信号のOn区間が前記第二の制御信号のOn区間内に含まれる、
    請求項1記載のパルス生成回路。
  8. 前記制御信号入力端と、前記能動素子の制御端子のうち、前記第一の制御信号の入力を受ける前記第一の制御端子または前記第二の制御端子との間に、前記第一の制御信号を増幅する増幅部を備え、
    前記第一の制御信号の振幅が、前記第一の制御信号のOff区間における、前記第一の制御端子において測定される前記第一の連続信号の振幅より大きい請求項1記載のパルス生成回路。
  9. 前記間欠逓倍回路は、前記発振回路と前記能動素子との間に設けられる整合回路を備え、
    前記制御信号発生回路は、時間軸において、
    On区間と電圧値が前記On区間とは異なるOff区間とを含む第三の制御信号をさらに出力し、
    前記整合回路は、前記第三の制御信号の入力を受けて、前記第三の制御信号のOff区間に対応してインピーダンスを制御する請求項1記載のパルス生成回路。
  10. 請求項1ないし9のいずれか一項記載のパルス生成回路を備える変調器であって、
    前記制御信号発生回路は、データ信号を出力するデータ信号発生回路と、
    前記データ信号に対応する変調信号を生成する変調回路と、を含んで構成され、
    時間軸において前記On区間および前記Off区間を含む前記変調信号を出力する変調器。
  11. 前記データ信号発生回路から供給される前記データ信号の符号列を検出し、所定の符号列に対応する符号信号を出力する符号列検出回路と、
    前記発振回路から供給される連続信号の振幅値を、前記符号信号に対応して調整し、振幅値を調整した連続信号を前記間欠逓倍回路に供給する信号レベル制御回路と、を備える請求項10記載の変調器。
  12. 前記間欠逓倍回路は、入力される連続信号に対する変換利得がバイアス値によって制御される能動回路であり、
    前記符号列検出回路から出力される前記符号信号に対応して前記能動回路に含まれる能動素子のバイアス値を制御するバイアス値制御回路を備える請求項11記載の変調器。
JP2006343269A 2006-06-28 2006-12-20 パルス生成回路及び変調器 Expired - Fee Related JP4447596B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2006343269A JP4447596B2 (ja) 2006-06-28 2006-12-20 パルス生成回路及び変調器
US12/305,546 US7898354B2 (en) 2006-06-28 2007-06-20 Pulse generation circuit and modulator
PCT/JP2007/062413 WO2008001663A1 (fr) 2006-06-28 2007-06-20 Circuit générateur d'impulsions et modulateur

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006178026 2006-06-28
JP2006343269A JP4447596B2 (ja) 2006-06-28 2006-12-20 パルス生成回路及び変調器

Publications (3)

Publication Number Publication Date
JP2008035467A JP2008035467A (ja) 2008-02-14
JP2008035467A5 true JP2008035467A5 (ja) 2009-05-14
JP4447596B2 JP4447596B2 (ja) 2010-04-07

Family

ID=38845430

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006343269A Expired - Fee Related JP4447596B2 (ja) 2006-06-28 2006-12-20 パルス生成回路及び変調器

Country Status (3)

Country Link
US (1) US7898354B2 (ja)
JP (1) JP4447596B2 (ja)
WO (1) WO2008001663A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5275837B2 (ja) * 2009-02-06 2013-08-28 古河電気工業株式会社 高周波回路
WO2011104802A1 (ja) * 2010-02-23 2011-09-01 日本電気株式会社 周波数逓倍発振回路及び基本波の逓倍方法
JP5595496B2 (ja) * 2010-06-17 2014-09-24 三菱電機株式会社 レーダ装置
US8698670B2 (en) * 2011-06-01 2014-04-15 Panasonic Corporation High speed high resolution wide range low power analog correlator and radar sensor
US8576116B2 (en) * 2011-10-20 2013-11-05 Panasonic Corporation High speed high resolution wide range low power analog correlator and radar sensor
JP5883684B2 (ja) * 2012-03-05 2016-03-15 旭化成エレクトロニクス株式会社 パルス生成回路
JP5976392B2 (ja) * 2012-05-16 2016-08-23 ルネサスエレクトロニクス株式会社 半導体集積回路およびその動作方法
US9209749B2 (en) * 2012-12-10 2015-12-08 Samsung Electronics Co., Ltd. Multiplier circuit and wireless communication apparatus using the same
JP6003714B2 (ja) * 2013-02-21 2016-10-05 富士通株式会社 インパルス無線伝送装置及び伝送信号の生成方法
JP5521089B2 (ja) * 2013-04-30 2014-06-11 古河電気工業株式会社 高周波スイッチ及び受信回路
WO2015090456A1 (en) * 2013-12-20 2015-06-25 Telefonaktiebolaget L M Ericsson (Publ) A novel frequency multiplier
JP2020537850A (ja) * 2017-10-19 2020-12-24 テレフオンアクチーボラゲット エルエム エリクソン(パブル) バイナリ情報を送信するための送信機、ネットワークノード、方法およびコンピュータプログラム

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5545260A (en) 1978-09-26 1980-03-29 Mitsubishi Electric Corp Amplifier
US4602226A (en) 1985-03-21 1986-07-22 General Electric Company Apparatus for the gated modulation of a radio-frequency carrier signal
JPS6310646A (ja) 1986-03-19 1988-01-18 Bridgestone Corp ゴム組成物
JPS6310646U (ja) * 1986-07-05 1988-01-23
JPS63246061A (ja) * 1987-04-01 1988-10-13 Matsushita Electric Works Ltd パルス変調送信回路
JPH0693702B2 (ja) 1988-06-27 1994-11-16 松下電工株式会社 Ask変調器
JPH04167645A (ja) 1990-10-26 1992-06-15 Matsushita Electric Works Ltd Ask変調器
US6154757A (en) * 1997-01-29 2000-11-28 Krause; Philip R. Electronic text reading environment enhancement method and apparatus
JP3362672B2 (ja) 1998-07-30 2003-01-07 日本電気株式会社 Ask変調装置及びask変調方法
JP3473492B2 (ja) 1999-04-28 2003-12-02 株式会社村田製作所 Ask変調器およびそれを用いた通信装置
JP2000324184A (ja) * 1999-05-10 2000-11-24 Oki Electric Ind Co Ltd 送信フロントエンド
JP2000341347A (ja) 1999-05-26 2000-12-08 Murata Mfg Co Ltd Ask変調器およびそれを用いた通信装置
JP3482555B2 (ja) 1999-12-17 2003-12-22 株式会社田村電機製作所 変調回路
JP4096506B2 (ja) * 2000-09-26 2008-06-04 沖電気工業株式会社 Ask変調回路
JP3891421B2 (ja) * 2002-10-16 2007-03-14 ソニー株式会社 電子回路、変調方法、並びに、情報処理装置および方法
JP2004354288A (ja) * 2003-05-30 2004-12-16 Anritsu Corp レーダ用パルス発生装置
US7365603B2 (en) 2004-03-23 2008-04-29 Murata Manufacturing Co., Ltd. FET amplifier, pulse modulation module, and radar device
US7529731B2 (en) * 2004-06-29 2009-05-05 Xerox Corporation Automatic discovery of classification related to a category using an indexed document collection
JP4451236B2 (ja) * 2004-07-16 2010-04-14 三菱電機株式会社 パルス変調回路
JP4413747B2 (ja) 2004-10-29 2010-02-10 三菱電機株式会社 変調器
WO2006116650A2 (en) * 2005-04-27 2006-11-02 Intel Corporation Method, system and apparatus for a transformation engine for use in the processing of structured documents

Similar Documents

Publication Publication Date Title
JP2008035467A5 (ja)
WO2008008777A3 (en) Amplifier employing interleaved signals for pwm ripple suppression
US10826478B2 (en) Pulse-width modulation
EP1845624A4 (en) TRANSMITTER AND RADIO TRANSMISSION DEVICE
CN102739207B (zh) 用于生成脉宽调制信号的系统和方法
WO2013046303A1 (ja) アンプ回路及びアンプ回路の出力生成方法
Lu et al. Design and analysis of a self-oscillating class D audio amplifier employing a hysteretic comparator
JP4535819B2 (ja) 駆動回路および該駆動回路を備える携帯機器
WO2008090712A1 (ja) 電力増幅器
JP2010171737A5 (ja)
EP2872959A1 (en) Charge pump regulator circuit
EP1798855A3 (en) Class D Amplifier
JP5551294B2 (ja) オーディオ帯域のノイズ成分が小さい三角波を生成するための方法および装置
TW200849848A (en) Spread spectrum device and related random clock generator for a switching amplifier
US8509300B2 (en) Transmitter with reduced power consumption and increased linearity
US8509346B2 (en) Transmitter with reduced power consumption and increased linearity and dynamic range
CN102529369A (zh) 液体喷射装置及医疗设备
US11539335B2 (en) Transducer driver circuitry
Yu et al. A dual-feedforward carrier-modulated second-order class-D amplifier with improved THD
JP2008124540A5 (ja)
JP2006020177A5 (ja)
KR20110077678A (ko) 자주식 d급 증폭기 및 증폭 방법
TWM380664U (en) Digital pulse width modulating device
JP4699300B2 (ja) 発振装置
JP2011211389A (ja) 増幅回路、増幅回路のクリップ検出方法