JP2006196685A - 積層コンデンサ、及び、積層コンデンサの等価直列抵抗調整方法 - Google Patents
積層コンデンサ、及び、積層コンデンサの等価直列抵抗調整方法 Download PDFInfo
- Publication number
- JP2006196685A JP2006196685A JP2005006644A JP2005006644A JP2006196685A JP 2006196685 A JP2006196685 A JP 2006196685A JP 2005006644 A JP2005006644 A JP 2005006644A JP 2005006644 A JP2005006644 A JP 2005006644A JP 2006196685 A JP2006196685 A JP 2006196685A
- Authority
- JP
- Japan
- Prior art keywords
- internal electrodes
- electrodes
- internal
- electrically connected
- multilayer capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 292
- 238000000034 method Methods 0.000 title claims abstract description 22
- 239000004020 conductor Substances 0.000 claims abstract description 366
- 238000010030 laminating Methods 0.000 abstract description 4
- 230000012447 hatching Effects 0.000 description 12
- 238000010586 diagram Methods 0.000 description 7
- 230000000149 penetrating effect Effects 0.000 description 7
- 238000012986 modification Methods 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 2
- 230000008094 contradictory effect Effects 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/35—Feed-through capacitors or anti-noise capacitors
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4081—Live connection to bus, e.g. hot-plugging
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/002—Details
- H01G4/005—Electrodes
- H01G4/012—Form of non-self-supporting electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/002—Details
- H01G4/228—Terminals
- H01G4/232—Terminals electrically connecting two or more layers of a stacked or rolled capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/30—Stacked capacitors
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/43—Electric condenser making
- Y10T29/435—Solid dielectric type
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
- Ceramic Capacitors (AREA)
Abstract
【解決手段】 積層コンデンサC1は、積層体1と第1及び第2の端子電極3,5とを備える。積層体1は、複数の誘電体層と、第1及び第2の内部電極21〜24,31〜34とが交互に積層されることにより構成される。第1の内部電極21〜24は、スルーホール導体51a〜57a及び内部導体45〜48を介して互いに電気的に接続されている。第1の内部電極21は、引き出し導体25を介して第1の端子電極3に電気的に接続されている。第2の内部電極31〜34は、スルーホール導体51b〜57b及び内部導体41〜44を介して互いに電気的に接続されている。第2の内部電極34は、引き出し導体35を介して第2の端子電極5に電気的に接続されている。
【選択図】 図1
Description
図1及び図2を参照して、第1実施形態に係る積層コンデンサC1の構成について説明する。図1は、第1実施形態に係る積層コンデンサの断面構成を説明するための図である。図2は、第1実施形態に係る積層コンデンサに含まれる積層体の分解斜視図である。図1において、誘電体層11〜19に相当する領域のハッチングは省略している。
図3及び図4を参照して、第2実施形態に係る積層コンデンサC2の構成について説明する。第2実施形態に係る積層コンデンサC2は、引き出し導体35を介して第2の端子電極5に接続される第2の内部電極31の積層方向で位置の点で第1実施形態に係る積層コンデンサC1と相違する。図3は、第2実施形態に係る積層コンデンサの断面構成を説明するための図である。図4は、第2実施形態に係る積層コンデンサに含まれる積層体の分解斜視図である。図3において、誘電体層11〜19に相当する領域のハッチングは省略している。
図5及び図6を参照して、第3実施形態に係る積層コンデンサC3の構成について説明する。第3実施形態に係る積層コンデンサC3は、引き出し導体25,35を介して端子電極3,5に接続される第1及び第2の内部電極23,32の積層方向で位置の点で第1実施形態に係る積層コンデンサC1と相違する。図5は、第3実施形態に係る積層コンデンサの断面構成を説明するための図である。図6は、第3実施形態に係る積層コンデンサに含まれる積層体の分解斜視図である。図5において、誘電体層11〜19に相当する領域のハッチングは省略している。
図7及び図8を参照して、第4実施形態に係る積層コンデンサC4の構成について説明する。第4実施形態に係る積層コンデンサC4は、引き出し導体25,35を介して端子電極3,5に接続される第1及び第2の内部電極24,32の積層方向で位置の点で第1実施形態に係る積層コンデンサC1と相違する。図7は、第4実施形態に係る積層コンデンサの断面構成を説明するための図である。図8は、第4実施形態に係る積層コンデンサに含まれる積層体の分解斜視図である。図7において、誘電体層11〜19に相当する領域のハッチングは省略している。
図9及び図10を参照して、第5実施形態に係る積層コンデンサC5の構成について説明する。第5実施形態に係る積層コンデンサC5は、引き出し導体25,35を介して端子電極3,5に接続される第1及び第2の内部電極21,24,31,34の数の点で第1実施形態に係る積層コンデンサC1と相違する。図9は、第5実施形態に係る積層コンデンサの断面構成を説明するための図である。図10は、第5実施形態に係る積層コンデンサに含まれる積層体の分解斜視図である。図9において、誘電体層11〜19に相当する領域のハッチングは省略している。
図11及び図12を参照して、第6実施形態に係る積層コンデンサC6の構成について説明する。第6実施形態に係る積層コンデンサC6は、引き出し導体25,35を介して端子電極3,5に接続される第1及び第2の内部電極21,23,31,33の数の点で第2実施形態に係る積層コンデンサC2と相違する。図11は、第6実施形態に係る積層コンデンサの断面構成を説明するための図である。図12は、第6実施形態に係る積層コンデンサに含まれる積層体の分解斜視図である。図11において、誘電体層11〜19に相当する領域のハッチングは省略している。
図13及び図14を参照して、第7実施形態に係る積層コンデンサC7の構成について説明する。第7実施形態に係る積層コンデンサC7は、引き出し導体25,35を介して端子電極3,5に接続される第1及び第2の内部電極22,23,31,32の数の点で第3実施形態に係る積層コンデンサC3と相違する。図13は、第7実施形態に係る積層コンデンサの断面構成を説明するための図である。図14は、第7実施形態に係る積層コンデンサに含まれる積層体の分解斜視図である。図13において、誘電体層11〜19に相当する領域のハッチングは省略している。
図15及び図16を参照して、第8実施形態に係る積層コンデンサC8の構成について説明する。第8実施形態に係る積層コンデンサC8は、引き出し導体25,35を介して端子電極3,5に接続される第1及び第2の内部電極21,24,32,34の数の点で第4実施形態に係る積層コンデンサC4と相違する。図15は、第8実施形態に係る積層コンデンサの断面構成を説明するための図である。図16は、第8実施形態に係る積層コンデンサに含まれる積層体の分解斜視図である。図15において、誘電体層11〜19に相当する領域のハッチングは省略している。
図17及び図18を参照して、第9実施形態に係る積層コンデンサC9の構成について説明する。第9実施形態に係る積層コンデンサC9は、引き出し導体25,35を介して端子電極3,5に接続される第1及び第2の内部電極22,24,31,32,34の数の点で第4実施形態に係る積層コンデンサC4と相違する。図17は、第9実施形態に係る積層コンデンサの断面構成を説明するための図である。図16は、第9実施形態に係る積層コンデンサに含まれる積層体の分解斜視図である。図17において、誘電体層11〜19に相当する領域のハッチングは省略している。
図19及び図20を参照して、第10実施形態に係る積層コンデンサC10の構成について説明する。図19は、第10実施形態に係る積層コンデンサの断面構成を説明するための図である。図20は、第10実施形態に係る積層コンデンサに含まれる積層体の分解斜視図である。図19において、誘電体層11〜19,73,83に相当する領域のハッチングは省略している。
図21及び図22を参照して、第11実施形態に係る積層コンデンサC11の構成について説明する。第11実施形態に係る積層コンデンサC11は、第1のコンデンサ部61の構成の点で第10実施形態に係る積層コンデンサC10と相違する。図21は、第11実施形態に係る積層コンデンサの断面構成を説明するための図である。図22は、第11実施形態に係る積層コンデンサに含まれる積層体の分解斜視図である。図21において、誘電体層11〜19,73,83に相当する領域のハッチングは省略している。
図23及び図24を参照して、第12実施形態に係る積層コンデンサC12の構成について説明する。第12実施形態に係る積層コンデンサC12は、第1のコンデンサ部61の構成の点で第10実施形態に係る積層コンデンサC10と相違する。図23は、第12実施形態に係る積層コンデンサの断面構成を説明するための図である。図24は、第12実施形態に係る積層コンデンサに含まれる積層体の分解斜視図である。図23において、誘電体層11〜19,73,83に相当する領域のハッチングは省略している。
Claims (12)
- 複数の誘電体層と複数の内部電極とが交互に積層された積層体と、当該積層体に形成された複数の端子電極と、を備えた積層コンデンサであって、
前記複数の内部電極は、交互に配置される複数の第1の内部電極と複数の第2の内部電極とを含み、
前記複数の端子電極は、互いに電気的に絶縁された第1及び第2の端子電極を含み、
前記複数の第1の内部電極は、スルーホール導体を介して互いに電気的に接続され、
前記複数の第2の内部電極は、スルーホール導体を介して互いに電気的に接続され、
前記複数の第1の内部電極のうち1つ以上当該第1の内部電極の総数よりも1つ少ない数以下の第1の内部電極は、引き出し導体を介して前記第1の端子電極に電気的に接続され、
前記複数の第2の内部電極のうち1つ以上当該第2の内部電極の総数よりも1つ少ない数以下の第2の内部電極は、引き出し導体を介して前記第2の端子電極に電気的に接続され、
前記引き出し導体を介して前記第1の端子電極に電気的に接続される前記第1の内部電極の数と前記引き出し導体を介して前記第2の端子電極に電気的に接続される前記第2の内部電極の数とをそれぞれ調整することにより、等価直列抵抗が所望の値に設定されていることを特徴とする積層コンデンサ。 - 複数の誘電体層と複数の内部電極とが交互に積層された積層体と、当該積層体に形成された複数の端子電極と、を備えた積層コンデンサであって、
前記複数の内部電極は、交互に配置される複数の第1の内部電極と複数の第2の内部電極とを含み、
前記複数の端子電極は、互いに電気的に絶縁された第1及び第2の端子電極を含み、
前記複数の第1の内部電極は、スルーホール導体を介して互いに電気的に接続され、
前記複数の第2の内部電極は、スルーホール導体を介して互いに電気的に接続され、
前記複数の第1の内部電極のうち1つ以上当該第1の内部電極の総数よりも1つ少ない数以下の第1の内部電極は、引き出し導体を介して前記第1の端子電極に電気的に接続され、
前記複数の第2の内部電極のうち1つ以上当該第2の内部電極の総数よりも1つ少ない数以下の第2の内部電極は、引き出し導体を介して前記第2の端子電極に電気的に接続され、
前記引き出し導体を介して前記第1の端子電極に電気的に接続される前記第1の内部電極の前記積層体の積層方向での位置と前記引き出し導体を介して前記第2の端子電極に電気的に接続される前記第2の内部電極の前記積層体の積層方向での位置とをそれぞれ調整することにより、等価直列抵抗が所望の値に設定されていることを特徴とする積層コンデンサ。 - 前記複数の第1の内部電極同士を電気的に接続する前記スルーホール導体の数と前記複数の第2の内部電極同士を電気的に接続する前記スルーホール導体の数とをそれぞれ更に調整することにより、等価直列抵抗が所望の値に設定されていることを特徴とする請求項1又は請求項2に記載の積層コンデンサ。
- 前記複数の第1の内部電極同士は、並列接続されており、
前記複数の第2の内部電極同士は、並列接続されていることを特徴とする請求項1〜3のいずれか一項に記載の積層コンデンサ。 - 複数の誘電体層と複数の内部電極とが交互に積層された積層体と、当該積層体に形成された複数の端子電極と、を備えた積層コンデンサであって、
交互に配置される第1の数の第1の内部電極と第2の数の第2の内部電極とを前記複数の内部電極として含むコンデンサ部を有しており、
前記複数の端子電極は、互いに電気的に絶縁された第1及び第2の端子電極を含み、
前記第1の数の第1の内部電極は、スルーホール導体を介して互いに電気的に接続され、
前記第2の数の第2の内部電極は、スルーホール導体を介して互いに電気的に接続され、
前記第1の数の第1の内部電極のうち1つ以上前記第1の数よりも1つ少ない数以下の第1の内部電極は、引き出し導体を介して前記第1の端子電極に電気的に接続され、
前記第2の数の第2の内部電極のうち1つ以上前記第2の数よりも1つ少ない数以下の第2の内部電極は、引き出し導体を介して前記第2の端子電極に電気的に接続され、
前記引き出し導体を介して前記第1の端子電極に電気的に接続される前記第1の内部電極の数と前記引き出し導体を介して前記第2の端子電極に電気的に接続される前記第2の内部電極の数とをそれぞれ調整することにより、等価直列抵抗が所望の値に設定されていることを特徴とする積層コンデンサ。 - 複数の誘電体層と複数の内部電極とが交互に積層された積層体と、当該積層体に形成された複数の端子電極と、を備えた積層コンデンサであって、
交互に配置される第1の数の第1の内部電極と第2の数の第2の内部電極とを前記複数の内部電極として含むコンデンサ部を有しており、
前記複数の端子電極は、互いに電気的に絶縁された第1及び第2の端子電極を含み、
前記第1の数の第1の内部電極は、スルーホール導体を介して互いに電気的に接続され、
前記第2の数の第2の内部電極は、スルーホール導体を介して互いに電気的に接続され、
前記第1の数の第1の内部電極のうち1つ以上前記第1の数よりも1つ少ない数以下の第1の内部電極は、引き出し導体を介して前記第1の端子電極に電気的に接続され、
前記第2の数の第2の内部電極のうち1つ以上前記第2の数よりも1つ少ない数以下の第2の内部電極は、引き出し導体を介して前記第2の端子電極に電気的に接続され、
前記引き出し導体を介して前記第1の端子電極に電気的に接続される前記第1の内部電極の前記積層体の積層方向での位置と前記引き出し導体を介して前記第2の端子電極に電気的に接続される前記第2の内部電極の前記積層体の積層方向での位置とをそれぞれ調整することにより、等価直列抵抗が所望の値に設定されていることを特徴とする積層コンデンサ。 - 前記第1の数の第1の内部電極同士を電気的に接続する前記スルーホール導体の数と前記第2の数の第2の内部電極同士を電気的に接続する前記スルーホール導体の数とをそれぞれ更に調整することにより、等価直列抵抗が所望の値に設定されていることを特徴とする請求項5又は請求項6に記載の積層コンデンサ。
- 前記第1の数の第1の内部電極同士は、並列接続されており、
前記第2の数の第2の内部電極同士は、並列接続されていることを特徴とする請求項5〜7のいずれか一項に記載の積層コンデンサ。 - 複数の誘電体層と複数の内部電極とが交互に積層された積層体と、当該積層体に形成された複数の端子電極と、を備えた積層コンデンサの等価直列抵抗調整方法であって、
前記複数の内部電極は、交互に配置される複数の第1の内部電極と複数の第2の内部電極とを含み、
前記複数の端子電極は、互いに電気的に絶縁された第1及び第2の端子電極を含んでおり、
前記複数の第1の内部電極を、スルーホール導体を介して互いに電気的に接続し、
前記複数の第2の内部電極を、スルーホール導体を介して互いに電気的に接続し、
前記複数の第1の内部電極のうち1つ以上当該第1の内部電極の総数よりも1つ少ない数以下の第1の内部電極を、引き出し導体を介して前記第1の端子電極に電気的に接続し、
前記複数の第2の内部電極のうち1つ以上当該第2の内部電極の総数よりも1つ少ない数以下の第2の内部電極を、引き出し導体を介して前記第2の端子電極に電気的に接続し、
前記引き出し導体を介して前記第1の端子電極に電気的に接続される前記第1の内部電極の数と前記引き出し導体を介して前記第2の端子電極に電気的に接続される前記第2の内部電極の数とをそれぞれ調整することにより、等価直列抵抗を所望の値に設定することを特徴とする積層コンデンサの等価直列抵抗調整方法。 - 複数の誘電体層と複数の内部電極とが交互に積層された積層体と、当該積層体に形成された複数の端子電極と、を備えた積層コンデンサの等価直列抵抗調整方法であって、
前記複数の内部電極は、交互に配置される複数の第1の内部電極と複数の第2の内部電極とを含み、
前記複数の端子電極は、互いに電気的に絶縁された第1及び第2の端子電極を含んでおり、
前記複数の第1の内部電極を、スルーホール導体を介して互いに電気的に接続し、
前記複数の第2の内部電極を、スルーホール導体を介して互いに電気的に接続し、
前記複数の第1の内部電極のうち1つ以上当該第1の内部電極の総数よりも1つ少ない数以下の第1の内部電極を、引き出し導体を介して前記第1の端子電極に電気的に接続し、
前記複数の第2の内部電極のうち1つ以上当該第2の内部電極の総数よりも1つ少ない数以下の第2の内部電極を、引き出し導体を介して前記第2の端子電極に電気的に接続し、
前記引き出し導体を介して前記第1の端子電極に電気的に接続される前記第1の内部電極の前記積層体の積層方向での位置と前記引き出し導体を介して前記第2の端子電極に電気的に接続される前記第2の内部電極の前記積層体の積層方向での位置とをそれぞれ調整することにより、等価直列抵抗を所望の値に設定することを特徴とする積層コンデンサの等価直列抵抗調整方法。 - 複数の誘電体層と複数の内部電極とが交互に積層された積層体と、当該積層体に形成された複数の端子電極と、を備えた積層コンデンサの等価直列抵抗調整方法であって、
交互に配置される第1の数の第1の内部電極と第2の数の第2の内部電極とを前記複数の内部電極として含むコンデンサ部を有し、
前記複数の端子電極は、互いに電気的に絶縁された第1及び第2の端子電極を含んでおり、
前記第1の数の第1の内部電極を、スルーホール導体を介して互いに電気的に接続し、
前記第2の数の第2の内部電極を、スルーホール導体を介して互いに電気的に接続し、
前記第1の数の第1の内部電極のうち1つ以上前記第1の数よりも1つ少ない数以下の第1の内部電極を、引き出し導体を介して前記第1の端子電極に電気的に接続し、
前記第2の数の第2の内部電極のうち1つ以上前記第2の数よりも1つ少ない数以下の第2の内部電極を、引き出し導体を介して前記第2の端子電極に電気的に接続し、
前記引き出し導体を介して前記第1の端子電極に電気的に接続される前記第1の内部電極の数と前記引き出し導体を介して前記第2の端子電極に電気的に接続される前記第2の内部電極の数とをそれぞれ調整することにより、等価直列抵抗を所望の値に設定することを特徴とする積層コンデンサの等価直列抵抗調整方法。 - 複数の誘電体層と複数の内部電極とが交互に積層された積層体と、当該積層体に形成された複数の端子電極と、を備えた積層コンデンサの等価直列抵抗調整方法であって、
交互に配置される第1の数の第1の内部電極と第2の数の第2の内部電極とを前記複数の内部電極として含むコンデンサ部を有し、
前記複数の端子電極は、互いに電気的に絶縁された第1及び第2の端子電極を含んでおり、
前記第1の数の第1の内部電極を、スルーホール導体を介して互いに電気的に接続し、
前記第2の数の第2の内部電極を、スルーホール導体を介して互いに電気的に接続し、
前記第1の数の第1の内部電極のうち1つ以上前記第1の数よりも1つ少ない数以下の第1の内部電極を、引き出し導体を介して前記第1の端子電極に電気的に接続し、
前記第2の数の第2の内部電極のうち1つ以上前記第2の数よりも1つ少ない数以下の第2の内部電極を、引き出し導体を介して前記第2の端子電極に電気的に接続し、
前記引き出し導体を介して前記第1の端子電極に電気的に接続される前記第1の内部電極の前記積層体の積層方向での位置と前記引き出し導体を介して前記第2の端子電極に電気的に接続される前記第2の内部電極の前記積層体の積層方向での位置とをそれぞれ調整することにより、等価直列抵抗を所望の値に設定することを特徴とする積層コンデンサの等価直列抵抗調整方法。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005006644A JP4167231B2 (ja) | 2005-01-13 | 2005-01-13 | 積層コンデンサ、及び、積層コンデンサの等価直列抵抗調整方法 |
US11/298,761 US7388737B2 (en) | 2005-01-13 | 2005-12-12 | Multilayer capacitor and method of adjusting equivalent series resistance of multilayer capacitor |
TW094144102A TW200634870A (en) | 2005-01-13 | 2005-12-13 | Multilayer capacitor and method of adjusting equivalent series resistance of multilayer capacitor |
KR1020060000056A KR101130986B1 (ko) | 2005-01-13 | 2006-01-02 | 적층 콘덴서 및 적층 콘덴서의 등가 직렬 저항 조정 방법 |
CN200610001185A CN100587866C (zh) | 2005-01-13 | 2006-01-13 | 叠层电容器和叠层电容器的等效串联电阻调整方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005006644A JP4167231B2 (ja) | 2005-01-13 | 2005-01-13 | 積層コンデンサ、及び、積層コンデンサの等価直列抵抗調整方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006196685A true JP2006196685A (ja) | 2006-07-27 |
JP4167231B2 JP4167231B2 (ja) | 2008-10-15 |
Family
ID=36653009
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005006644A Active JP4167231B2 (ja) | 2005-01-13 | 2005-01-13 | 積層コンデンサ、及び、積層コンデンサの等価直列抵抗調整方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7388737B2 (ja) |
JP (1) | JP4167231B2 (ja) |
KR (1) | KR101130986B1 (ja) |
CN (1) | CN100587866C (ja) |
TW (1) | TW200634870A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7567151B2 (en) | 2006-08-09 | 2009-07-28 | Tdk Corporation | Multilayer filter |
US7786824B2 (en) | 2006-08-29 | 2010-08-31 | Tdk Corporation | Multilayer filter |
US7859820B2 (en) | 2007-07-09 | 2010-12-28 | Tdk Corporation | Multilayer capacitor with capacitor element body having laminated insulator layers |
US11309131B2 (en) | 2019-07-05 | 2022-04-19 | Samsung Electro-Mechanics Co., Ltd. | Multilayer ceramic capacitor |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4230469B2 (ja) * | 2005-03-31 | 2009-02-25 | Tdk株式会社 | 積層コンデンサ |
US8388345B2 (en) * | 2005-04-13 | 2013-03-05 | Clifford J. Ruddle | Method for cleaning a root canal system |
US7697262B2 (en) | 2005-10-31 | 2010-04-13 | Avx Corporation | Multilayer ceramic capacitor with internal current cancellation and bottom terminals |
JP4335237B2 (ja) * | 2006-07-21 | 2009-09-30 | Tdk株式会社 | 貫通型積層コンデンサ |
US8238116B2 (en) | 2007-04-13 | 2012-08-07 | Avx Corporation | Land grid feedthrough low ESL technology |
KR100925603B1 (ko) * | 2007-09-28 | 2009-11-06 | 삼성전기주식회사 | 적층형 캐패시터 |
WO2009066507A1 (ja) * | 2007-11-22 | 2009-05-28 | Murata Manufacturing Co., Ltd. | 積層セラミック電子部品 |
US8446705B2 (en) * | 2008-08-18 | 2013-05-21 | Avx Corporation | Ultra broadband capacitor |
US20100188799A1 (en) * | 2009-01-28 | 2010-07-29 | Avx Corporation | Controlled esr low inductance capacitor |
KR101141328B1 (ko) | 2009-03-17 | 2012-05-03 | 삼성전기주식회사 | 적층형 칩 캐패시터, 적층형 칩 캐패시터 어셈블리 및 그 제조방법 |
KR100946101B1 (ko) * | 2009-08-24 | 2010-03-10 | 삼성전기주식회사 | 적층형 캐패시터 |
US20130334657A1 (en) * | 2012-06-15 | 2013-12-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | Planar interdigitated capacitor structures and methods of forming the same |
US9418788B2 (en) * | 2014-03-16 | 2016-08-16 | Apple Inc. | Precision half cell for sub-FEMTO unit cap and capacitive DAC architecture in SAR ADC |
KR102037265B1 (ko) * | 2014-12-12 | 2019-11-26 | 삼성전기주식회사 | 적층세라믹 커패시터 및 그 제조방법 |
KR102505445B1 (ko) * | 2016-07-04 | 2023-03-03 | 삼성전기주식회사 | 적층 세라믹 커패시터 및 적층 세라믹 커패시터의 제조방법 |
KR101867982B1 (ko) * | 2016-07-20 | 2018-06-18 | 삼성전기주식회사 | 커패시터 및 그 실장 기판 |
JP6914066B2 (ja) * | 2017-03-21 | 2021-08-04 | 株式会社村田製作所 | 積層型電子部品 |
KR102126414B1 (ko) * | 2018-10-05 | 2020-06-24 | 삼성전기주식회사 | 적층 세라믹 전자부품 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5369545A (en) * | 1993-06-30 | 1994-11-29 | Intel Corporation | De-coupling capacitor on the top of the silicon die by eutectic flip bonding |
JP3511569B2 (ja) | 1998-03-03 | 2004-03-29 | Tdk株式会社 | 積層コンデンサ |
JP3336954B2 (ja) * | 1998-05-21 | 2002-10-21 | 株式会社村田製作所 | 積層コンデンサ |
JP3489728B2 (ja) * | 1999-10-18 | 2004-01-26 | 株式会社村田製作所 | 積層コンデンサ、配線基板および高周波回路 |
US6327134B1 (en) * | 1999-10-18 | 2001-12-04 | Murata Manufacturing Co., Ltd. | Multi-layer capacitor, wiring board, and high-frequency circuit |
US6570477B2 (en) * | 2000-05-09 | 2003-05-27 | Innochips Technology | Low inductance multilayer chip and method for fabricating same |
JP4332634B2 (ja) * | 2000-10-06 | 2009-09-16 | Tdk株式会社 | 積層型電子部品 |
US7054136B2 (en) | 2002-06-06 | 2006-05-30 | Avx Corporation | Controlled ESR low inductance multilayer ceramic capacitor |
JP4287822B2 (ja) * | 2005-01-25 | 2009-07-01 | Tdk株式会社 | 積層コンデンサ、及び、積層コンデンサの等価直列抵抗調整方法 |
-
2005
- 2005-01-13 JP JP2005006644A patent/JP4167231B2/ja active Active
- 2005-12-12 US US11/298,761 patent/US7388737B2/en active Active
- 2005-12-13 TW TW094144102A patent/TW200634870A/zh unknown
-
2006
- 2006-01-02 KR KR1020060000056A patent/KR101130986B1/ko active IP Right Grant
- 2006-01-13 CN CN200610001185A patent/CN100587866C/zh active Active
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7567151B2 (en) | 2006-08-09 | 2009-07-28 | Tdk Corporation | Multilayer filter |
US7786824B2 (en) | 2006-08-29 | 2010-08-31 | Tdk Corporation | Multilayer filter |
US7859820B2 (en) | 2007-07-09 | 2010-12-28 | Tdk Corporation | Multilayer capacitor with capacitor element body having laminated insulator layers |
US11309131B2 (en) | 2019-07-05 | 2022-04-19 | Samsung Electro-Mechanics Co., Ltd. | Multilayer ceramic capacitor |
US11657979B2 (en) | 2019-07-05 | 2023-05-23 | Samsung Electro-Mechanics Co., Ltd. | Multilayer ceramic capacitor |
US11682529B2 (en) | 2019-07-05 | 2023-06-20 | Samsung Electro-Mechanics Co., Ltd. | Multilayer ceramic capacitor |
Also Published As
Publication number | Publication date |
---|---|
CN100587866C (zh) | 2010-02-03 |
KR101130986B1 (ko) | 2012-03-28 |
CN1805087A (zh) | 2006-07-19 |
US20060152886A1 (en) | 2006-07-13 |
US7388737B2 (en) | 2008-06-17 |
JP4167231B2 (ja) | 2008-10-15 |
TW200634870A (en) | 2006-10-01 |
KR20060082795A (ko) | 2006-07-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4167231B2 (ja) | 積層コンデンサ、及び、積層コンデンサの等価直列抵抗調整方法 | |
JP4230469B2 (ja) | 積層コンデンサ | |
JP4293560B2 (ja) | 積層コンデンサアレイ | |
JP4400622B2 (ja) | 積層コンデンサ | |
JP4351181B2 (ja) | 積層コンデンサ、及び、積層コンデンサの等価直列抵抗調整方法 | |
US7433172B2 (en) | Multilayer capacitor | |
US7298604B2 (en) | Multilayer capacitor and method of adjusting equivalent series resistance of multilayer capacitor | |
JP4086812B2 (ja) | 積層コンデンサ | |
JP4299252B2 (ja) | 積層コンデンサ | |
US7283348B2 (en) | Multilayer capacitor | |
JP2007317786A (ja) | 積層コンデンサ | |
JP4475298B2 (ja) | 積層コンデンサ | |
JP4335237B2 (ja) | 貫通型積層コンデンサ | |
JP2008085177A (ja) | 積層コンデンサ | |
JP2006261584A (ja) | 積層コンデンサ | |
JP4539715B2 (ja) | 積層コンデンサアレイ | |
JP4293625B2 (ja) | 貫通型積層コンデンサ | |
JP4720840B2 (ja) | 積層コンデンサの実装構造 | |
JP4539713B2 (ja) | 積層コンデンサアレイ | |
JP4231036B2 (ja) | 積層コンデンサ | |
JP4351287B2 (ja) | 積層コンデンサ、及び、積層コンデンサの等価直列抵抗調整方法 | |
JP2008199047A (ja) | 積層コンデンサの実装構造 | |
JP2010068012A (ja) | 積層コンデンサアレイ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080729 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080731 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4167231 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110808 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120808 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130808 Year of fee payment: 5 |