JP2006098654A - ディスプレイパネル - Google Patents

ディスプレイパネル Download PDF

Info

Publication number
JP2006098654A
JP2006098654A JP2004283824A JP2004283824A JP2006098654A JP 2006098654 A JP2006098654 A JP 2006098654A JP 2004283824 A JP2004283824 A JP 2004283824A JP 2004283824 A JP2004283824 A JP 2004283824A JP 2006098654 A JP2006098654 A JP 2006098654A
Authority
JP
Japan
Prior art keywords
wiring
transistor
transistors
display panel
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004283824A
Other languages
English (en)
Other versions
JP4254675B2 (ja
Inventor
Tomoyuki Shirasaki
友之 白嵜
Takeshi Ozaki
剛 尾崎
Jun Ogura
潤 小倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=35585813&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2006098654(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP2004283824A priority Critical patent/JP4254675B2/ja
Priority to US11/235,579 priority patent/US7446338B2/en
Priority to PCT/JP2005/018240 priority patent/WO2006035970A2/en
Priority to KR1020067022107A priority patent/KR100812861B1/ko
Priority to EP09165677.7A priority patent/EP2109145B1/en
Priority to EP05787737A priority patent/EP1794776A2/en
Priority to EP19165703.0A priority patent/EP3528289A1/en
Priority to CNB2005800157971A priority patent/CN100472797C/zh
Priority to TW094133637A priority patent/TWI293853B/zh
Publication of JP2006098654A publication Critical patent/JP2006098654A/ja
Publication of JP4254675B2 publication Critical patent/JP4254675B2/ja
Application granted granted Critical
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/26Light sources with substantially two-dimensional radiating surfaces characterised by the composition or arrangement of the conductive material used as an electrode
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/20Changing the shape of the active layer in the devices, e.g. patterning
    • H10K71/231Changing the shape of the active layer in the devices, e.g. patterning by etching of existing layers
    • H10K71/233Changing the shape of the active layer in the devices, e.g. patterning by etching of existing layers by photolithographic etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

【課題】電圧降下を抑えること。
【解決手段】ディスプレイパネル1は、1ドットのサブピクセルPにつきトランジスタ21〜23及びキャパシタ24が設けられたトランジスタアレイ基板50を具備する。トランジスタ21〜23のドレイン・ソースとともにパターニングされた走査線X及び供給線Zには選択配線89及び給電配線90がそれぞれ積層され、選択配線89及び給電配線90がトランジスタアレイ基板50の表面から凸設されている。トランジスタアレイ基板50の表面にはサブピクセル電極20aがマトリクス状に配列され、サブピクセル電極20aに有機EL層20bが積層され、有機EL層20bに対向電極20cが積層されている。選択配線89及び給電配線90の厚みによって、有機EL層20bを湿式塗布法により塗り分けることができる。
【選択図】図1

Description

本発明は、発光素子を用いたディスプレイパネルに関する。
有機エレクトロルミネッセンスディスプレイパネルは大きく分けてパッシブ駆動方式のものと、アクティブマトリクス駆動方式のものに分類することができるが、アクティブマトリクス駆動方式の有機エレクトロルミネッセンスディスプレイパネルが高コントラスト、高精細といった点でパッシブ駆動方式よりも優れている。例えば特許文献1に記載された従来のアクティブマトリクス駆動方式の有機エレクトロルミネッセンスディスプレイパネルにおいては、有機エレクトロルミネッセンス素子(以下、有機EL素子という。)と、画像データに応じた電圧信号がゲートに印加されて有機EL素子に電流を流す駆動トランジスタと、この駆動トランジスタのゲートに画像データに応じた電圧信号を供給するためのスイッチングを行うスイッチ用トランジスタとが、画素ごとに設けられている。この有機エレクトロルミネッセンスディスプレイパネルでは、走査線が選択されるとスイッチング用トランジスタがオンになり、その時に輝度を表すレベルの電圧が信号線を介して駆動トランジスタのゲートに印加される。これにより、駆動トランジスタがオンになり、ゲート電圧のレベルに応じた大きさの駆動電流が電源から駆動トランジスタのソース−ドレインを介して有機EL素子に流れ、有機EL素子が電流の大きさに応じた輝度で発光する。走査線の選択が終了してから次にその走査線が選択されるまでの間では、スイッチ用トランジスタがオフになっても駆動トランジスタのゲート電圧のレベルが保持され続け、有機EL素子が電圧に応じた駆動電流の大きさに従った輝度で発光する。
有機エレクトロルミネッセンスディスプレイパネルを駆動するために、有機エレクトロルミネッセンスディスプレイパネルの周辺に駆動回路を設け、有機エレクトロルミネッセンスディスプレイパネルに敷設された走査線、信号線、電源線等に電圧を印加することが行われている。
また、従来のアクティブマトリクス駆動方式の有機エレクトロルミネッセンスディスプレイパネルでは、電源線のような有機EL素子に電流を流す配線はスイッチ用トランジスタ、駆動トランジスタ等といった薄膜トランジスタの材料を用いて薄膜トランジスタのパターニング工程と同時にパターニングされる。即ち、有機エレクトロルミネッセンスディスプレイパネルを製造するにあたって、薄膜トランジスタの電極のもととなる導電性薄膜に対してフォトリソグラフィー法、エッチング法を行うことによって、その導電性薄膜から薄膜トランジスタの電極を形状加工するとともに、同時に電極に接続される配線も形状加工する。そのため、配線が導電性薄膜から形成されると、配線が薄膜トランジスタの電極の厚さと同じになる。
特開平8−330600号公報
しかしながら、薄膜トランジスタの電極は、トランジスタとして機能することを前提に設計されているため、言い換えれば発光素子に電流を流すことを前提として設計していないため、その名の通り薄膜であり、このため、配線から複数の発光素子に電流を流そうとすると、配線の電気抵抗によって、電圧降下が発生したり、配線を通じた電流の流れの遅延が生じたりする。電圧降下及び電流遅延を抑えるために配線を低抵抗化することが望まれるが、そのためにトランジスタのソース、ドレイン電極となる金属層やゲート電極となる金属層を厚くしたり、これら金属層を電流が十分に流れる程度にかなり幅広にパターニングして低抵抗配線としたりすると、配線が他の配線や導電体等と平面視して重なる面積が増えてしまい、それらの間で寄生容量が発生してしまい、電流の流れを遅くする要因を発生してしまい、或いはトランジスタアレイ基板側からEL光を出射するいわゆるボトムエミッション構造の場合、EL素子からの発光を配線が遮光してしまうので、発光面積の割合である開口率の低下を招いてしまっていた。また低抵抗化するために薄膜トランジスタのゲート電極を厚くすると、ゲート電極の段差を平坦化するための平坦化膜(例えば薄膜トランジスタが逆スタガ構造の場合、ゲート絶縁膜に相当)まで厚くしなければならず、トランジスタ特性が大きく変化してしまう恐れがあり、またソース、ドレイン電極を厚くすると、ソース、ドレイン電極のエッチング精度が低下してしまうため、やはりトランジスタの特性に悪影響を及ぼす恐れがある。
そこで、本発明は、電圧降下・信号遅延を抑え、良好に発光素子を駆動することを目的とする。
以上の課題を解決するために、本発明のディスプレイパネルは、
ゲート、ゲート絶縁膜、ソース・ドレインを備えたトランジスタがサブピクセルごとに設けられてなるトランジスタアレイ基板と、
前記トランジスタアレイ基板の表面に凸設され、互いに平行となるよう配列された複数の配線と、
前記各配線の間において前記各配線に沿って前記トランジスタアレイ基板の表面に配列され、サブピクセルごとに設けられた複数のサブピクセル電極と、
前記各サブピクセル電極上に成膜された発光層と、
前記発光層上に積層された対向電極と、を備える。
前記トランジスタは、ソース、ドレインの一方がサブピクセル電極に接続された駆動トランジスタと、前記駆動トランジスタのソース−ドレイン間に書込電流を流すスイッチトランジスタと、発光期間に前記駆動トランジスタのソース−ゲート間の電圧を保持する保持トランジスタとを有してもよい。
前記複数の配線は、前記駆動トランジスタのソース、ドレインの他方と接続された給電配線と、前記スイッチトランジスタを選択する選択配線と、前記対向電極に接続された共通配線を有してもよい。
前記発光層は、前記給電配線、前記選択配線及び前記共通配線のうちの任意の2つの間に成膜されていてもよい。
前記複数の配線は、任意の順に並列された前記給電配線、前記選択配線及び前記共通配線を一組として、この組を複数配列してなってもよい。
前記サブピクセルは、赤サブピクセル、緑サブピクセル及び青サブピクセルを有してもよい。
前記サブピクセルは、任意の順に並列された前記赤サブピクセル、前記緑サブピクセル及び前記青サブピクセルを一組として、この組を複数配列してなってもよい。
好ましくは、上記ディスプレイパネルが、前記複数の配線それぞれを被覆した撥水性・撥油性の疎水膜を更に備える。
好ましくは、前記対向電極が前記疎水膜を介して前記複数の配線を被覆する。
好ましくは、前記疎水膜が絶縁性を有し、前記配線が前記トランジスタのソース、ドレイン、ゲートの何れかに導通している。
好ましくは、前記疎水膜が導電性を有する。
また、本発明における他のディスプレイパネルは、
複数のサブピクセル電極と、
前記複数のサブピクセル電極に設けられた複数の発光層と、
前記複数の発光層に設けられた対向電極と、
前記複数のサブピクセル電極にそれぞれ接続された複数の駆動トランジスタと、
前記複数の駆動トランジスタのソース−ドレイン間にそれぞれ書込電流を流す複数のスイッチトランジスタと、
前記複数の駆動トランジスタのソース−ゲート間の電圧をそれぞれ保持する複数の保持トランジスタと、
前記複数の駆動トランジスタ、前記複数のスイッチトランジスタ及び前記複数の保持トランジスタにおけるソース、ドレイン及びゲートとなる層と異なる導電層によって形成され、前記複数の駆動トランジスタのドレインと接続された給電配線と、
前記複数の駆動トランジスタ、前記複数のスイッチトランジスタ及び前記複数の保持トランジスタにおけるソース、ドレイン及びゲートとなる層と異なる導電層によって形成され、前記スイッチトランジスタを選択する選択配線と、
前記対向電極に接続された共通配線と、
を有する。
本発明によれば、配線がトランジスタアレイ基板の表面に凸設されているから、配線がトランジスタのドレイン・ソース・ゲートとは別に形成される。そのため、配線の幅を広くせずとも配線を厚くすることができ、給電配線を低抵抗化することができる。そのため、配線を通じてトランジスタ・サブピクセル電極に信号を出力した場合でも、電圧降下を抑えることができるとともに信号遅延も抑えることができる。
また、トランジスタアレイ基板の表面に配線が凸設されているから、湿式塗布法により発光層をパターニングする際に、隣り合うサブピクセル同士で発光層用の液が混ざらないようにすることができる。
本発明によれば、配線を厚くすることができるので、配線を低抵抗化することができる。配線の低抵抗化によって信号遅延、電圧降下を抑えることができる。
以下に、本発明を実施するための最良の形態について図面を用いて説明する。但し、以下に述べる実施形態には、本発明を実施するために技術的に好ましい種々の限定が付されているが、発明の範囲を以下の実施形態及び図示例に限定するものではない。また、以下の説明において、エレクトロルミネッセンス(Electro Luminescence)という用語をELと略称する。
〔ディスプレイパネルの平面レイアウト〕
図1には、アクティブマトリクス駆動方式で動作するディスプレイパネル1の絶縁基板2上に設けられた複数のピクセルの画素3のうち隣接する4つを示した概略平面図が示されている。このディスプレイパネル1においては、複数の赤サブピクセルPrが水平方向(行方向)に沿って配列され、複数の緑サブピクセルPgが水平方向に沿って配列され、複数の青サブピクセルPbが水平方向に沿って配列されている。垂直方向(列方向)の配列順に着目すると、赤サブピクセルPr、緑サブピクセルPg、青サブピクセルPbの順に繰り返し配列されている。そして、1ドットの赤サブピクセルPr、1ドットの緑サブピクセルPg、1ドットの青サブピクセルPbの組み合わせが1つの画素3となり、このような画素3がマトリクス状に配列されている。なお、以下の説明において、サブピクセルPはこれら赤サブピクセルPr、緑サブピクセルPg、青サブピクセルPbの中の任意のサブピクセルを表し、サブピクセルPについての説明は赤サブピクセルPr、緑サブピクセルPg、青サブピクセルPbの何れについても適用される。
また、垂直方向に沿って延在した3本の信号線Yr,Yg,Ybが1組となっており、3本の信号線Yr,Yg,Ybの組み合わせを信号線群4という。1群の信号線群4に着目すると3本の信号線Yr,Yg,Ybが互いに近接しているが、隣り合う信号線群4の間隔は同一信号線群4内の隣り合う信号線Yr,Yg,Ybの間隔よりも広い。そして、垂直方向の画素3の列1列につき、1群の信号線群4が設けられている。すなわち、垂直方向に配列された1列のうちのサブピクセルPr,Pg,Pbは、1群の信号線群4の信号線Yr,Yg,Ybにそれぞれ接続されている。
ここで、信号線Yrは垂直方向の画素3の列のうち全ての赤サブピクセルPrに対して信号を供給するものであり、信号線Ygは垂直方向の画素3の列のうち全ての緑サブピクセルPgに対して信号を供給するものであり、信号線Ybは垂直方向の画素3の列のうち全ての青サブピクセルPbに対して信号を供給するものである。
また、複数本の走査線Xが水平方向に沿って延在し、これら走査線Xに対して複数本の供給線Z、複数本の選択配線89、複数本の給電配線90及び複数本の共通配線91が平行に設けられている。水平方向の画素3の列1列につき、1本の走査線Xと、1本の供給線Zと、1本の給電配線90と、1本の選択配線89と、1本の共通配線91とが設けられている。具体的には、共通配線91は垂直方向に隣り合う赤サブピクセルPrと緑サブピクセルPgの間に配置され、走査線X及び選択配線89は垂直方向に隣り合う緑サブピクセルPgと青サブピクセルPbとの間に配置され、供給線Z及び給電配線90は青サブピクセルPbと隣の画素3の赤サブピクセルPrとの間に配置されている。選択配線89及び給電配線90は同じ膜厚である。
ここで、走査線Xは水平方向に沿って配列された一行分の画素3の全サブピクセルPr,Pg,Pbに信号を供給するものであり、供給線Zも水平方向に沿って配列された一行分の画素3の全サブピクセルPr,Pg,Pbに信号を供給するものである。
また、平面視して、走査線Xには選択配線89が延在方向に重なることによって電気的に導通されており、供給線Zには給電配線90が延在方向に重なることによって電気的に導通されている。
サブピクセルPr,Pg,Pbの色は、後述する有機EL素子20(図2等に図示)の発光色によって定まる。図1において水平方向に長尺な矩形状で示されたサブピクセルPr,Pg,Pbの位置は、有機EL素子20のアノードであるサブピクセル電極20a(図2等に図示)の位置を表したものである。すなわち、ディスプレイパネル1全体に着目して平面視した場合、複数のサブピクセル電極20aがマトリクス状に配列されており、1つのサブピクセル電極20aによって1ドットのサブピクセルPが定まる。従って、給電配線90と隣の共通配線91との間において複数のサブピクセル電極20aが水平方向に沿って配列され、共通配線91と隣の選択配線89との間において複数のサブピクセル電極20aが水平方向に沿って配列され、選択配線89と隣りの給電配線90との間において複数のサブピクセル電極20aが水平方向に沿って配列されている。また、信号線群4上には、当該信号線群4上方に位置する電極又は配線との間で寄生容量とならない程度に十分な厚さの絶縁膜を介在させていれば、信号線群4は、当該信号線群4に接続されたサブピクセル電極20aと平面視して重なってもよく、また、当該信号線群4に接続されたサブピクセルに隣接する一方のサブピクセルのサブピクセル電極20aと平面視して重なってもよい。ディスプレイパネル1がボトムエミッション構造であれば、信号線群4は、サブピクセル電極20aと平面視して重ならないことが好ましい。
m、nをそれぞれ2以上の整数とし、画素3が垂直方向に沿ってmピクセルだけ、水平方向に沿ってnピクセルだけ配列されていると、サブピクセル電極20aは垂直方向に沿ってサブピクセルの一列分の数と同数の(3×m)個だけ、水平方向に沿ってサブピクセルの一行分の数と同数のn個だけ配列されている。この場合、信号線群4がn群になり、走査線X、供給線Z、選択配線89、給電配線90及び共通配線91はそれぞれm本になる。後述する有機EL素子20の有機EL層20bとなる有機化合物含有液を一行分のサブピクセル内に堰き止める隔壁としても機能する選択配線89、給電配線90及び共通配線91の総和は(3×m)本になるが、全行の有機化合物含有液を各行毎のサブピクセル内に仕切るためには(3×m+1)本必要になる。このため、共通配線91と同じ高さ且つ同じ長さの(3×m+1)本目の隔壁ダミー配線を、選択配線89、給電配線90及び共通配線91と行方向に並列させる。
〔サブピクセルの回路構成〕
次に、サブピクセルPr,Pg,Pbの回路構成について図2の等価回路図を用いて説明する。何れのサブピクセルPr,Pg,Pbも同様に構成されており、1ドットのサブピクセルPにつき、有機EL素子20、Nチャネル型のアモルファスシリコン薄膜トランジスタ(以下単にトランジスタと記述する。)21,22,23及びキャパシタ24が設けられている。以下では、トランジスタ21をスイッチトランジスタ21と称し、トランジスタ22を保持トランジスタ22と称し、トランジスタ23を駆動トランジスタ23と称する。なお、図2及び以下の説明において、赤サブピクセルPrの場合では信号線Yが図1の信号線Yrを表し、緑サブピクセルPgの場合では信号線Yが図1の信号線Ygを表し、青サブピクセルPbの場合では信号線Yが図1の信号線Ybを表す。
スイッチトランジスタ21においては、ソース21sが信号線Yに導通し、ドレイン21dが有機EL素子20のサブピクセル電極20a、駆動トランジスタ23のソース23s及びキャパシタ24の上層電極24Bに導通し、ゲート21gが保持トランジスタ22のゲート22gとともに走査線X及び選択配線89に導通している。
保持トランジスタ22においては、ソース22sが駆動トランジスタ23のゲート23g及びキャパシタ24の下層電極24Aに導通し、ドレイン22dが駆動トランジスタ23のドレイン23d及び供給線Zに導通し、ゲート22gがスイッチトランジスタ21のゲート21g及び走査線Xに導通している。
駆動トランジスタ23においては、ソース23sが有機EL素子20のサブピクセル電極20a、スイッチトランジスタ21のドレイン21d及びキャパシタ24の電極24Bに導通し、ドレイン23dが保持トランジスタ22のドレイン22d及び供給線Zに導通し、ゲート23gが保持トランジスタ22のソース22s及びキャパシタ24の下層電極24Aに導通している。
有機EL素子20のカソードとなる対向電極20cは共通配線91に導通している。
垂直方向に沿って一列に配列された何れの赤サブピクセルPrのスイッチトランジスタ21のソース21sも共通の信号線Yrに導通し、垂直方向に沿って一列に配列された何れの緑サブピクセルPgのスイッチトランジスタ21のソース21sも共通の信号線Ygに導通し、垂直方向に沿って一列に配列された何れの青サブピクセルPbのスイッチトランジスタ21のソース21sも共通の信号線Ybに導通している。
一方、水平方向に沿って配列された一行分の画素3の何れのサブピクセルPr,Pg,Pbのスイッチトランジスタ21のゲート21gも共通の走査線Xに導通し、水平方向に沿って配列された一行分の画素3の何れのサブピクセルPr,Pg,Pbの保持トランジスタ22のゲート22gも共通の走査線Xに導通し、水平方向に沿って配列された一行分の画素3の何れのサブピクセルPr,Pg,Pbの保持トランジスタ22のドレイン22dも共通の供給線Zに導通し、水平方向に沿って配列された一行分の画素3の何れのサブピクセルPr,Pg,Pbの駆動トランジスタ23のドレイン23dも共通の供給線Zに導通している。
〔画素の平面レイアウト〕
画素3の平面レイアウトについて図3〜図5を用いて説明する。図3は、赤サブピクセルPrの電極を主に示した平面図であり、図4は、緑サブピクセルPgの電極を主に示した平面図であり、図5は、青サブピクセルPbの電極を主に示した平面図である。なお、図3〜図5においては、図面を見やすくするために、有機EL素子20のサブピクセル電極20a及び対向電極20cの図示を省略する。
図3に示すように、赤サブピクセルPrにおいては、平面視して、駆動トランジスタ23が供給線Z及び給電配線90に沿うように配置され、スイッチトランジスタ21が共通配線91に沿うように配置され、保持トランジスタ22が供給線Zの近くの赤サブピクセルPrの角部に配置されている。
図4に示すように、緑サブピクセルPgにおいては、平面視して、駆動トランジスタ23が共通配線91に沿うように配置され、スイッチトランジスタ21が走査線X及び選択配線89に沿うように配置され、保持トランジスタ22が共通配線91の近くの緑サブピクセルPgの角部に配置されている。
図5に示すように、青サブピクセルPbにおいては、平面視して、駆動トランジスタ23が走査線Xに沿うように配置され、スイッチトランジスタ21が隣の行の供給線Z及び給電配線90に沿うように配置され、保持トランジスタ22が走査線Xの近くの青サブピクセルPbの角部に配置されている。
図3〜図5に示すように、何れのサブピクセルPr,Pg,Pbでも、キャパシタ24が隣の列の信号線群4に沿って配置されている。
なお、ディスプレイパネル1全体を平面視して、全てのサブピクセルPr,Pg,Pbのスイッチトランジスタ21だけに着目すると、複数のスイッチトランジスタ21がマトリクス状に配列され、全てのサブピクセルPr,Pg,Pbの保持トランジスタ22だけに着目すると、複数の保持トランジスタ22がマトリクス状に配列され、全てのサブピクセルPr,Pg,Pbの駆動トランジスタ23だけに着目すると、複数の駆動トランジスタ23がマトリクス状に配列されている。
〔ディスプレイパネルの層構造〕
ディスプレイパネル1の層構造について図6を用いて説明する。ここで、図6は、図3〜図5に示された破断線VI−VIに沿って絶縁基板2の厚さ方向に切断した矢視断面図である。
ディスプレイパネル1は、光透過性を有する絶縁基板2に対して種々の層を積層したものである。絶縁基板2は可撓性のシート状に設けられているか、又は剛性の板状に設けられている。
まず、トランジスタ21〜23の層構造について説明する。図6に示すように、スイッチトランジスタ21は、絶縁基板2上に形成されたゲート21gと、ゲート21g上に形成されたゲート絶縁膜31と、ゲート絶縁膜31を挟んでゲート21gに対向した半導体膜21cと、半導体膜21cの中央部上に形成されたチャネル保護膜21pと、半導体膜21cの両端部上において互いに離間するよう形成され、チャネル保護膜21pに一部重なった不純物半導体膜21a,21bと、不純物半導体膜21a上に形成されたドレイン21dと、不純物半導体膜21b上に形成されたソース21sと、から構成されている。なお、ドレイン21d及びソース21sは一層構造であっても良いし、二層以上の積層構造であっても良い。
駆動トランジスタ23は、絶縁基板2上に形成されたゲート23gと、ゲート23g上に形成されたゲート絶縁膜31と、ゲート絶縁膜31を挟んでゲート23gに対向した半導体膜23cと、半導体膜23cの中央部上に形成されたチャネル保護膜23pと、半導体膜23cの両端部上において互いに離間するよう形成され、チャネル保護膜23pに一部重なった不純物半導体膜23a,23bと、不純物半導体膜23a上に形成されたドレイン23dと、不純物半導体膜23b上に形成されたソース23sと、から構成されている。図3〜図5に示すように平面視した場合、駆動トランジスタ23が櫛歯状に設けられていることで、駆動トランジスタ23のチャネル幅が広くなっている。ドレイン23d及びソース23sは一層構造であっても良いし、二層以上の積層構造であっても良い。
なお、保持トランジスタ22は、駆動トランジスタ23と同様の層構造となっているため、保持トランジスタ22の断面図については省略する。また、何れのサブピクセルPr,Pg,Pbでも、スイッチトランジスタ21、保持トランジスタ22及び駆動トランジスタ23が同様の層構造になっている。
次に、キャパシタ24の層構造について説明する。キャパシタ24は、絶縁基板2上に形成された下層電極24Aと、下層電極24A上に形成されたゲート絶縁膜31と、ゲート絶縁膜31を挟んで下層電極24Aに対向した上層電極24Bと、から構成されている。何れのサブピクセルPr,Pg,Pbでもキャパシタ24は同様の層構造になっている。
次に、トランジスタ21〜23及びキャパシタ24の各層と信号線Y、走査線X及び供給線Zとの関係について図3〜図6を用いて説明する。
接続線96、全てのサブピクセルPr,Pg,Pbのスイッチトランジスタ21のゲート21g、保持トランジスタ22のゲート22g、駆動トランジスタ23のゲート23g及びキャパシタ24の下層電極24A並びに全ての信号線Yr,Yg,Ybは、絶縁基板2上にべた一面に成膜された導電性膜をフォトリソグラフィー法・エッチング法によってパターニングすることで形成されたものである。以下では、接続線96、スイッチトランジスタ21のゲート21g、保持トランジスタ22のゲート22g、駆動トランジスタ23のゲート23g及びキャパシタ24の電極24A並びに信号線Yr,Yg,Ybの元となる導電性膜をゲートレイヤーという。
ゲート絶縁膜31は、全てのサブピクセルPr,Pg,Pbのスイッチトランジスタ21、保持トランジスタ22、駆動トランジスタ23及びキャパシタ24に共通した絶縁膜であり、面内にべた一面に成膜されている。従って、ゲート絶縁膜31は、スイッチトランジスタ21のゲート21g、保持トランジスタ22のゲート22g、駆動トランジスタ23のゲート23g及びキャパシタ24の下層電極24A並びに信号線Yr,Yg,Ybを被覆している。
全てのサブピクセルPr,Pg,Pbのスイッチトランジスタ21のドレイン21d・ソース21s、保持トランジスタ22のドレイン22d・ソース22s、駆動トランジスタ23のドレイン23d・ソース23s及びキャパシタ24の上層電極24B並びに全ての走査線X及び供給線Zは、ゲート絶縁膜31上にべた一面に成膜された導電性膜をフォトリソグラフィー法・エッチング法によってパターニングすることで形成されたものである。以下では、スイッチトランジスタ21のドレイン21d・ソース21s、保持トランジスタ22のドレイン22d・ソース22s、駆動トランジスタ23のドレイン23d・ソース23s及びキャパシタ24の上層電極24B並びに走査線X及び供給線Zの元となる導電性膜をドレインレイヤーという。
1つの画素3につき1つのコンタクトホール92がゲート絶縁膜31の走査線Xに重なる箇所に形成され、サブピクセルPr,Pg,Pbのスイッチトランジスタ21のゲート21g及び保持トランジスタ22のゲート22gがコンタクトホール92を介して走査線Xに導通している。1ドットのサブピクセルPにつき1つのコンタクトホール94がゲート絶縁膜31の信号線Yに重なる箇所に形成され、何れのサブピクセルPr,Pg,Pbにおいても、スイッチトランジスタ21のソース21sがコンタクトホール94を介して信号線Yに導通している。1ドットのサブピクセルPにつき1つのコンタクトホール93がゲート絶縁膜31の下層電極24Aに重なる箇所に形成され、何れのサブピクセルPr,Pg,Pbにおいても保持トランジスタ22のソース22sが駆動トランジスタ23のゲート23g及びキャパシタ24の下層電極24Aに導通している。
赤サブピクセルPrにおいては、保持トランジスタ22のドレイン22d及び駆動トランジスタ23のドレイン23dが供給線Zと一体に設けられている。それに対して、緑サブピクセルPg及び青サブピクセルPbにおいては、保持トランジスタ22のドレイン22d及び駆動トランジスタ23のドレイン23dの何れも、供給線Zに対して別体に設けられている。そこで、緑サブピクセルPg及び青サブピクセルPbの保持トランジスタ22のドレイン22d及び駆動トランジスタ23のドレイン23dは、以下のようにして供給線Zに導通している。
すなわち、1ピクセルの画素3につき1本の接続線96が画素3を垂直方向に縦断するよう設けられている。この接続線96は、ゲートレイヤーをパターニングすることで形成されたものであり、ゲート絶縁膜31によって被覆されている。ゲート絶縁膜31の供給線Zと接続線96が重なる箇所には、コンタクトホール97が形成され、そのコンタクトホール97を介して接続線96が供給線Zに導通している。また、緑サブピクセルPgにおいては、コンタクトホール98がゲート絶縁膜31の接続線96と駆動トランジスタ23のドレイン23dとが重なる箇所に形成され、そのコンタクトホール98を介して接続線96と駆動トランジスタ23のドレイン23dが導通している。青サブピクセルPbにおいては、コンタクトホール99がゲート絶縁膜31の接続線96と駆動トランジスタ23のドレイン23dとが重なる箇所に形成され、そのコンタクトホール99を介して接続線96と駆動トランジスタ23のドレイン23dが導通している。以上により、緑サブピクセルPg及び青サブピクセルPbのどちらにおいても、保持トランジスタ22のドレイン22d及び駆動トランジスタ23のドレイン23dが接続線96を介して供給線Z及び給電配線90に導通している。
全てのサブピクセルPr,Pg,Pbのスイッチトランジスタ21、保持トランジスタ22及び駆動トランジスタ23並びに全ての走査線X及び供給線Zは、べた一面に成膜された窒化シリコン又は酸化シリコン等の保護絶縁膜32によって被覆されている。なお、詳細については後述するが、保護絶縁膜32は、走査線X及び供給線Zに重なる箇所で矩形状に分断されている。
保護絶縁膜32には平坦化膜33が積層されており、スイッチトランジスタ21、保持トランジスタ22及び駆動トランジスタ23並びに走査線X及び供給線Zによる凹凸が平坦化膜33によって解消されている。つまり、平坦化膜33の表面が平坦となっている。平坦化膜33は、ポリイミド等の感光性絶縁樹脂を硬化させたものである。なお、詳細については後述するが、平坦化膜33は、走査線X及び供給線Zに重なる箇所で矩形状に分断されている。
このディスプレイパネル1をボトムエミッション型として用いる場合、すなわち、絶縁基板2を表示面として用いる場合には、ゲート絶縁膜31、保護絶縁膜32及び平坦化膜33には透明な材料を用いる。絶縁基板2から平坦化膜33までの積層構造をトランジスタアレイ基板50という。
平坦化膜33の表面、即ちトランジスタアレイ基板50の表面上であって赤サブピクセルPrと緑サブピクセルPgの間には、走査線Xに平行な絶縁ライン61が形成されている。絶縁ライン61は、ポリイミド等の感光性絶縁樹脂を硬化させてなり、その上部には絶縁ライン61より幅狭の共通配線91が積層されている。共通配線91は、メッキ法により形成されたものであるので、信号線Y、走査線X及び供給線Zよりも十分に厚く、平坦化膜33の表面に対して凸設されている。共通配線91は銅、アルミ、金若しくはニッケルのうちの少なくともいずれかを含むことが好ましい。
共通配線91の表面には、撥水性・撥油性を有した撥液性導電層55が成膜されている。撥液性導電層55は、次の化学式(1)に示されたトリアジルトリチオールのチオール基(−SH)の水素原子(H)が還元離脱し、硫黄原子(S)が共通配線91の表面に酸化吸着したものである。
Figure 2006098654
撥液性導電層55はトリアジルトリチオール分子が共通配線91の表面に規則正しく並んだ分子一層からなる膜であるから、撥液性導電層55が非常に低抵抗であって導電性を有する。なお、撥水性・撥油性を顕著にするためにトリアジルトリチオールに代えて、トリアジルトリチオールの1又は2のチオール基がフッ化アルキル基に置換されたものでも良い。
保護絶縁膜32及び平坦化膜33の各供給線Zに重なる箇所には、水平方向に沿って開口された長尺な溝34が凹設され、更に、保護絶縁膜32及び平坦化膜33の各走査線Xに重なる箇所には水平方向に沿って開口された長尺な溝35が凹設されている。これら溝34,35によって保護絶縁膜32及び平坦化膜33が矩形状に分断されている。溝34には給電配線90が埋められており、溝34内において給電配線90が供給線Zにそれぞれ積層されることによって電気的に接続されている。溝35には選択配線89が埋められており、溝35内において選択配線89が走査線Xにそれぞれ積層されることによって電気的に接続されている。
選択配線89及び給電配線90は、メッキ法により形成されたものであるので、信号線Y、走査線X及び供給線Zよりも十分に厚い。更には、選択配線89及び給電配線90の厚さは、保護絶縁膜32と平坦化膜33の厚さの総計よりも厚く、平坦化膜33の表面から凸設されている。選択配線89及び給電配線90のどちらも、銅、アルミ、金若しくはニッケルのうちの少なくともいずれかを含むことが好ましい。選択配線89の表面に、撥水性・撥油性を有した疎水絶縁膜53が成膜され、給電配線90の表面には、撥水性・撥油性を有した疎水絶縁膜54が成膜されている。
平坦化膜33の表面、即ちトランジスタアレイ基板50の表面上には、複数のサブピクセル電極20aがマトリクス状に配列されている。これらサブピクセル電極20aは、平坦化膜33上にべた一面に成膜された透明導電性膜をフォトリソグラフィー法・エッチング法によってパターニングしたものである。
サブピクセル電極20aは、有機EL素子20のアノードとして機能する電極である。即ち、サブピクセル電極20aの仕事関数が比較的高く、後述する有機EL層20bへ正孔を効率よく注入するものが好ましい。また、サブピクセル電極20aは、ボトムエミッションの場合、可視光に対して透過性を有している。サブピクセル電極20aとしては、例えば、錫ドープ酸化インジウム(ITO)、亜鉛ドープ酸化インジウム、酸化インジウム(In23)、酸化スズ(SnO2)、酸化亜鉛(ZnO)又はカドミウム−錫酸化物(CTO)を主成分としたものがある。
なお、このディスプレイパネル1をトップエミッション型として用いる場合、すなわち、絶縁基板2の反対側を表示面として用いる場合には、サブピクセル電極20aと平坦化膜33との間に、導電性且つ可視光反射性の高い反射膜を成膜するか、サブピクセル電極20a自体を反射性電極とすれば良い。
1ドットのサブピクセルPにつき1つのコンタクトホール88が平坦化膜33及び保護絶縁膜32のサブピクセル電極20aに重なる箇所に形成され、そのコンタクトホール88に導電性パッドが埋設されている。何れのサブピクセルPr,Pg,Pbにおいても、サブピクセル電極20aが、キャパシタ24の上層電極24B、スイッチトランジスタ21のドレイン21d及び駆動トランジスタ23のソース23sに導通している。
サブピクセル電極20a上には、有機EL素子20の有機EL層20bが成膜されている。有機EL層20bは広義の発光層であり、有機EL層20bには、有機化合物である発光材料(蛍光体)が含有されている。有機EL層20bは、サブピクセル電極20aから順に正孔輸送層、狭義の発光層の順に積層した二層構造である。正孔輸送層は、導電性高分子であるPEDOT(ポリチオフェン)及びドーパントであるPSS(ポリスチレンスルホン酸)からなり、狭義の発光層は、ポリフルオレン系発光材料からなる。
赤サブピクセルPrの場合には、有機EL層20bが赤色に発光し、緑サブピクセルPgの場合には、有機EL層20bが緑色に発光し、青サブピクセルPbの場合には、有機EL層20bが青色に発光する。
有機EL層20bはサブピクセル電極20aごとに独立して設けられ、平面視した場合、複数の有機EL層20bがマトリクス状に配列されている。但し、給電配線90と共通配線91との間において水平方向に配列された一行分のサブピクセルが全て赤サブピクセルPr赤色なので、給電配線90と共通配線91との間において水平方向に配列された複数のサブピクセル電極20aが、水平方向に沿って帯状に長尺な共通の赤色発光の有機EL層20bによって被覆されていても良い。このとき有機EL層20bは水平方向に隣り合う有機EL層20bに対して電流を流さない程度の電気抵抗を有している。同様に、共通配線91と選択配線89との間において水平方向に配列された複数のサブピクセル電極20aが、水平方向に沿って帯状に長尺な共通の緑色発光の有機EL層20bによって被覆されていても良いし、所定の行において、選択配線89と隣の行(一行後の行)の給電配線90との間において水平方向に一列に配列された複数のサブピクセル電極20aが、水平方向に沿って帯状に長尺な共通の青色発光の有機EL層20bによって被覆されていても良い。
有機EL層20bは、疎水絶縁膜53、疎水絶縁膜54及び撥液性導電層55のコーティング後に湿式塗布法(例えば、インクジェット法)によって成膜される。この場合、サブピクセル電極20aに有機EL層20bとなる有機化合物を含有する有機化合物含有液を塗布するが、この有機化合物含有液の液面は、絶縁ライン61の頭頂部よりも高い。垂直方向に隣り合うサブピクセル電極20a間において頭頂部が絶縁ライン61の頭頂部よりも十分高い厚膜の選択配線89、給電配線90、共通配線91がトランジスタアレイ基板50の表面に対して凸設されているから、サブピクセル電極20aに塗布された有機化合物含有液が垂直方向に隣り合うサブピクセル電極20aに漏れることがない。また、選択配線89、給電配線90、共通配線91には撥水性・撥油性の疎水絶縁膜53、疎水絶縁膜54、撥液性導電層55がそれぞれコーティングされているから、サブピクセル電極20aに塗布された有機化合物含有液をはじくので、サブピクセル電極20aに塗布された有機化合物含有液がサブピクセル電極20aの中央に対して撥液性導電層55の端部付近、疎水絶縁膜53の端部付近や、疎水絶縁膜54の端部付近で極端に厚く堆積されなくなるので、有機化合物含有液が乾燥してなる有機EL層20bを面内均一な膜厚で成膜することができる。
なお、有機EL層20bは、二層構造の他に、サブピクセル電極20aから順に正孔輸送層、狭義の発光層、電子輸送層となる三層構造であっても良いし、狭義の発光層からなる一層構造であっても良いし、これらの層構造において適切な層間に電子或いは正孔の注入層が介在した積層構造であっても良いし、その他の積層構造であっても良い。
有機EL層20b上には、有機EL素子20のカソードとして機能する対向電極20cが成膜されている。対向電極20cは、全てのサブピクセルPr,Pg,Pbに共通して形成された共通電極であり、べた一面に成膜されている。対向電極20cがべた一面に成膜されることで、対向電極20cが撥液性導電層55を挟んで共通配線91を被覆している。そのため、図2の回路図に示すように、対向電極20cは共通配線91に対して導通している。一方、選択配線89には疎水絶縁膜53がコーティングされ、給電配線90には疎水絶縁膜54がコーティングされているので、対向電極20cが選択配線89及び給電配線90の何れに対しても絶縁されている。
対向電極20cは、サブピクセル電極20aよりも仕事関数の低い材料で形成されており、例えば、マグネシウム、カルシウム、リチウム、バリウム、インジウム、希土類金属の少なくとも一種を含む単体又は合金で形成されていることが好ましい。また、対向電極20cは、上記各種材料の層が積層された積層構造となっていても良いし、以上の各種材料の層に加えてシート抵抗を低くするために酸化されにくい金属層が堆積した積層構造となっていても良く、具体的には、有機EL層20bと接する界面側に設けられた低仕事関数の高純度のバリウム層と、バリウム層を被覆するように設けられたアルミニウム層との積層構造や、下層にリチウム層、上層にアルミニウム層が設けられた積層構造が挙げられる。またトップエミッション構造の場合、対向電極20cを上述のような低仕事関数の薄膜とその上にITO等の透明導電膜を積層した透明電極としてもよい。
対向電極20c上には、封止絶縁膜56が成膜されている。封止絶縁膜56は対向電極20c全体を被覆し、対向電極20cの劣化を防止するために設けられている無機膜又は有機膜である。
なお、従来、トップエミッション型構造のELディスプレイパネルは、対向電極20cの少なくとも一部を金属酸化物のように抵抗値が高い透明電極を用いることになるが、このような材料は十分に厚くしなければシート抵抗が十分に低くならないので、厚くすることによって必然的に有機EL素子の透過率が下がってしまい、大画面になるほど面内で均一の電位になりにくく表示特性が低くなってしまっていた。
しかしながら、本実施形態では、水平方向に十分な厚さのために低抵抗な複数の共通配線91,91,…、を設けているので、対向電極20cと合わせて有機EL素子20,20,…のカソード電極全体のシート抵抗値を下げ、十分且つ面内で均一に大電流を流すことが可能となる。さらにこのような構造では、共通配線91,91,…がカソード電極としてのシート抵抗を下げているので、対向電極20cを薄膜にして透過率を向上したりすることが可能である。なおトップエミッション構造では、画素電極20aを反射性の材料としてもよい。
そして、薄膜トランジスタを形成する際の導電層以外の厚膜の導電層を用いて形成された給電配線90,90,…を、供給線Z1〜Zmにそれぞれ電気的に接続するように設けているので、薄膜トランジスタの導電層のみで形成された供給線Z1〜Zmでの電圧降下による複数の有機EL素子20に後述する書込電流や駆動電流が所定の電流値に達するまでの遅延を防止し、良好に駆動することが可能となる。
さらに、薄膜トランジスタを形成する際の導電層以外の厚膜の導電層を用いて形成された選択配線89,89,…を、走査線X1〜Xmにそれぞれ電気的に接続するように設けているので薄膜トランジスタの導電層のみで形成された走査線X1〜Xmでの電圧降下による信号遅延を防止し、迅速にスイッチトランジスタ21及び保持トランジスタ22をスイッチして良好に駆動することが可能となる。
〔ディスプレイパネルの駆動方法〕
ディスプレイパネル1をアクティブマトリクス方式で駆動するには、次のようになる。すなわち、図7に示すように、走査線X1〜Xmに接続された選択ドライバによって、走査線X1から走査線Xmへの順(走査線Xmの次は走査線X1)にハイレベルのシフトパルスを順次出力することにより走査線X1〜Xmを順次選択する。また、選択期間に各給電配線90を介して供給線Z1〜Zmにそれぞれ接続された駆動トランジスタ23に書込電流を流すための書込給電電圧VLを印加し、発光期間に駆動トランジスタ23を介して有機EL素子20に駆動電流を流すための駆動給電電圧VHを印加する給電ドライバが各給電配線90に接続されている。この給電ドライバによって、選択ドライバと同期するよう、供給線Z1から供給線Zmへの順(供給線Zmの次は供給線Z1)にローレベル(有機EL素子20の対向電極の電圧より低レベル)の書込給電電圧VLを順次出力することにより供給線Z1〜Zmを順次選択する。また、選択ドライバが各走査線X1〜Xmを選択している時に、データドライバが書込電流である書込電流(電流信号)を所定の行の駆動トランジスタ23のソース−ドレイン間を介して全信号線Y1〜Ynに流す。このとき供給線Z1〜Zmに接続された給電配線90には、給電ドライバによって絶縁基板2の左右周縁に位置する給電配線90の両端部である配線端子の両方からローレベルの書込給電電圧VLが出力される。なお、対向電極20c及び共通配線91は配線端子によって外部と接続され、一定のコモン電位Vcom(例えば、接地=0ボルト)に保たれている。
信号線Y1〜Ynの延在した方向を垂直方向(列方向)といい、走査線X1〜Xmの延在した方向を水平方向(行方向)という。また、m,nは2以上の自然数であり、走査線Xに下付けした数字は図1において上からの配列順を表し、供給線Zに下付けした数字は図1において上からの配列順を表し、信号線Yに下付けした数字は図1において左からの配列順を表し、画素回路Pに下付けした数字の前側が上からの配列順を表し、後ろ側が左からの配列順を表す。すなわち、1〜mのうちの任意の自然数をiとし、1からnのうちの任意の自然数をjとした場合に、走査線Xiは上からi行目であり、供給線Ziは左からi行目であり、信号線Yjは左からj列目であり、画素回路Pi,jは上からi行目、左からj列目であり、画素回路Pi,jは走査線Xi、供給線Zi及び信号線Yjに接続されている。
画素回路Pi,jは、画素としての有機EL素子20と、有機EL素子20の周囲に配置された三つのNチャネル型のアモルファスシリコン薄膜トランジスタ(以下単にトランジスタと記述する。)21,22,23と、キャパシタ24と、を備える。
各選択期間において、データドライバ側の電位は、給電配線90,90,…及び供給線Z1〜Zmに出力された書込給電電圧VL以下で且つこの書込給電電圧VLはコモン電位Vcom以下に設定されている。したがってこの時、有機EL素子20から信号線Y1〜Ynに流れることはないので図2に示すように、データドライバによって階調に応じた電流値の書込電流(書込電流)が矢印Aの通り、信号線Y1〜Ynに流れ、画素回路Pi,jにおいては給電配線90及び供給線Ziから駆動トランジスタ23のソース−ドレイン間、スイッチトランジスタ21のソース−ドレイン間を介して信号線Yjに向かった書込電流(書込電流)が流れる。このように駆動トランジスタ23のソース−ドレイン間を流れる電流の電流値は、データドライバによって一義的に制御され、データドライバは、外部から入力された階調に応じて書込電流(書込電流)の電流値を設定する。書込電流(書込電流)が流れている間、i行目のPi,1〜Pi,nの各駆動トランジスタ23のゲート23g−ソース23s間の電圧は、それぞれ信号線Y1〜Ynに流れる書込電流(書込電流)の電流値、つまり駆動トランジスタ23のVg−Ids特性の経時変化にかかわらず駆動トランジスタ23のドレイン23d−ソース23s間を流れる書込電流(書込電流)の電流値に見合うように強制的に設定され、この電圧のレベルに従った大きさの電荷がキャパシタ24にチャージされて、書込電流(書込電流)の電流値が駆動トランジスタ23のゲート23g−ソース23s間の電圧のレベルに変換される。その後の発光期間では、走査線Xiがローレベルになり、スイッチトランジスタ21及び保持トランジスタ22がオフ状態となるが、オフ状態の保持トランジスタ22によってキャパシタ24の電極24A側の電荷が閉じ込められてフローティング状態になり、駆動トランジスタ23のソース23sの電圧が選択期間から発光期間に移行する際に変調しても、駆動トランジスタ23のゲート23g−ソース23s間の電位差がそのまま維持される。この発光期間では、供給線Zi及びそれに接続された給電配線90の電位が駆動給電電圧VHとなり、有機EL素子20の対向電極20cの電位Vcomより高くなることによって、供給線Zi及びそれに接続された給電配線90から駆動トランジスタ23を介して有機EL素子20に駆動電流が矢印Bの方向に流れ、有機EL素子20が発光する。駆動電流の電流値は駆動トランジスタ23のゲート23g−ソース23s間の電圧に依存するため、発光期間における駆動電流の電流値は、選択期間における書込電流(引抜電流)の電流値に等しくなる。
ディスプレイパネル1の別のアクティブマトリクス駆動方法は次のようになる。すなわち、図8に示すように、発振回路によって給電配線90,90,…及び供給線Z1〜Zmに対してクロック信号を出力する。また、選択ドライバによって走査線X1から走査線Xmへの順(走査線Xmの次は走査線X1)にハイレベルのシフトパルスを順次出力することにより走査線X1〜Xmを順次選択するが、選択ドライバが走査線X1〜Xmの何れか1つにシフトパルスを出力している時には発振回路のクロック信号がローレベルになる。また、選択ドライバが各走査線X1〜Xmを選択している時に、データドライバが書込電流である引抜電流(電流信号)を駆動トランジスタ23のソース−ドレイン間を介して全信号線Y1〜Ynに流す。なお、対向電極20c及び給電配線90の一定のコモン電位Vcom(例えば、接地=0ボルト)に保たれている。
走査線Xiの選択期間においては、i行目の走査線Xiにシフトパルスが出力されているから、スイッチトランジスタ21及び保持トランジスタ22がオン状態となる。各選択期間において、データドライバ側の電位は、給電配線90,90,…及び供給線Z1〜Zmに出力されたクロック信号のローレベル以下で且つこのクロック信号のローレベルはコモン電位Vcom以下に設定されている。したがってこの時、有機EL素子20から信号線Y1〜Ynに流れることはないので図2に示すように、データドライバによって階調に応じた電流値の書込電流(引抜電流)が矢印Aの通り、信号線Y1〜Ynに流れ、画素回路Pi,jにおいては給電配線90及び供給線Ziから駆動トランジスタ23のソース−ドレイン間、スイッチトランジスタ21のソース−ドレイン間を介して信号線Yjに向かった書込電流(引抜電流)が流れる。このように駆動トランジスタ23のソース−ドレイン間を流れる電流の電流値は、データドライバによって一義的に制御され、データドライバは、外部から入力された階調に応じて書込電流(引抜電流)の電流値を設定する。書込電流(引抜電流)が流れている間、i行目のPi,1〜Pi,nの各駆動トランジスタ23のゲート23g−ソース23s間の電圧は、それぞれ信号線Y1〜Ynに流れる書込電流(引抜電流)の電流値、つまり駆動トランジスタ23のVg−Ids特性の経時変化にかかわらず駆動トランジスタ23のドレイン23d−ソース23s間を流れる書込電流(引抜電流)の電流値に見合うように強制的に設定され、この電圧のレベルに従った大きさの電荷がキャパシタ24にチャージされて、書込電流(引抜電流)の電流値が駆動トランジスタ23のゲート23g−ソース23s間の電圧のレベルに変換される。その後の発光期間では、走査線Xiがローレベルになり、スイッチトランジスタ21及び保持トランジスタ22がオフ状態となるが、オフ状態の保持トランジスタ22によってキャパシタ24の電極24A側の電荷が閉じ込められてフローティング状態になり、駆動トランジスタ23のソース23sの電圧が選択期間から発光期間に移行する際に変調しても、駆動トランジスタ23のゲート23g−ソース23s間の電位差がそのまま維持される。この発光期間のうち、いずれの行の選択期間でもない間、つまり、クロック信号が給電配線90及び供給線Ziの電位が有機EL素子20の対向電極20c及び給電配線90の電位Vcomより高いハイレベルの間、より高電位の給電配線90及び供給線Ziから駆動トランジスタ23のソース−ドレイン間を介して有機EL素子20に駆動電流が矢印Bの方向に流れ、有機EL素子20が発光する。駆動電流の電流値は駆動トランジスタ23のゲート23g−ソース23s間の電圧に依存するため、発光期間における駆動電流の電流値は、選択期間における書込電流(引抜電流)の電流値に等しくなる。また発光期間において、いずれかの行の選択期間の間、つまりクロック信号がローレベルである時は、給電配線90及び供給線Ziの電位が対向電極20c及び給電配線90の電位Vcom以下であるので、有機EL素子20に駆動電流は流れず発光しない。
何れの駆動方法においても、スイッチトランジスタ21は、駆動トランジスタ23のソース23sと信号線Yとの間の電流のオン(選択期間)・オフ(発光期間)を行うものとして機能する。また、保持トランジスタ22は、選択期間に駆動トランジスタ23のソース23s−ドレイン23d間に電流が流れることができる状態にし、発光期間に駆動トランジスタ23のゲート23g−ソース23s間の電圧を保持するものとして機能する。そして、駆動トランジスタ23は、発光期間中に供給線Z及び給電配線90がハイレベルになった時に、階調に応じた大きさの電流を有機EL素子20に流して有機EL素子20を駆動するものとして機能する。
以上のように、給電配線90を流れる電流の大きさは一列の供給線Ziに接続されたn個の有機EL素子20に流れる駆動電流の大きさの和になるので、VGA以上の画素数で動画駆動するための選択期間に設定した場合、給電配線90の寄生容量が増大してしまい、薄膜トランジスタのゲート電極又はソース、ドレイン電極のような薄膜からなる配線ではn個の有機EL素子20に書込電流(つまり駆動電流)を流すには抵抗が高すぎるが、本実施形態では、画素回路P1,1〜Pm,nの薄膜トランジスタのゲート電極やソース、ドレイン電極とは異なる導電層によって給電配線90を構成しているので給電配線90による電圧降下は小さくなり、短い選択期間であっても遅延なく十分に書込電流(引抜電流)を流すことができる。そして、給電配線90を厚くすることで給電配線90を低抵抗化したので、給電配線90の幅を狭くすることができる。そのため、ボトムエミッションの場合、画素開口率の減少を最小限に抑えることができる。
同様に、発光期間に共通配線91に流れる駆動電流の大きさは、選択期間に給電配線90に流れる書込電流(引抜電流)の大きさと同じであるが、共通配線91は、画素回路P1,1〜Pm,nの薄膜トランジスタのゲート電極やソース、ドレイン電極とは異なる導電層を用いているので十分な厚さにすることができるため、共通配線91を低抵抗化することができ、さらに対向電極20c自体が薄膜化してより高抵抗になっても対向電極20cの電圧を面内で一様にすることができる。従って、仮に全ての画素電極20aに同じ電位を印加した場合でも、どの有機EL層20bの発光強度もほぼ等しくなり、面内の発光強度を一様することができる。
また、ELディスプレイパネル1をトップエミッション型として用いた場合、対向電極20cをより薄膜化ことが可能なので、有機EL層20bを発した光が対向電極20cを透過中に減衰し難くなる。更に、平面視して水平方向に隣り合う画素電極20aの間に共通配線91が設けられているため、画素開口率の減少を最小限に抑えることができる。
〔給電配線及び共通配線の幅、断面積及び抵抗率〕
上述した二通りの駆動方法のうち後者の駆動方法でディスプレイパネルを駆動する場合においては、給電配線90,90,…は、絶縁基板2の一方の周縁に配置された第一の引き回し配線によって互いに導通しているため、外部からのクロック信号により等電位となっている。さらに、第一の引き回し配線は、絶縁基板2の両端部においてそれぞれ配線端子と接続している。外部駆動回路から配線端子に印加される電圧はともに等電位のため、すみやかに給電配線90,90,…全体に電流を供給することができる。
共通配線91,91,…は、絶縁基板2の第一の引き回し配線が設けられている周縁とは別の周縁に配置された第二の引き回し配線によって互いに接続され、共通電圧Vssが印加されている。第二の引き回し配線と第一の引き回し配線は絶縁されている。
ここで、ディスプレイパネル1の画素数をWXGA(768×1366)としたときに、給電配線90及び共通配線91の望ましい幅、断面積を定義する。図9は、各サブピクセルの駆動トランジスタ23及び有機EL素子20の電流−電圧特性を示すグラフである。
図9において、縦軸は1つの駆動トランジスタ23のソース23s−ドレイン23d間を流れる書込電流の電流値又は1つの有機EL素子20のアノード−カソード間を流れる駆動電流の電流値であり、横軸は1つの駆動トランジスタ23のソース23s−ドレイン23d間の電圧(同時に1つの駆動トランジスタ23のゲート23g−ドレイン23d間の電圧)である。図中、実線Ids maxは、最高輝度階調(最も明るい表示)のときの書込電流及び駆動電流であり、一点鎖線Ids midは、最高輝度階調と最低輝度階調との間の中間輝度階調のときの書込電流及び駆動電流であり、二点鎖線Vpoは駆動トランジスタ23の不飽和領域(線形領域)と飽和領域との閾値つまりピンチオフ電圧であり、三点鎖線Vdsは駆動トランジスタ23のソース23s−ドレイン23d間を流れる書込電流であり、破線Ielは有機EL素子20のアノード−カソード間を流れる駆動電流である。
ここで電圧VP1は、最高輝度階調時の駆動トランジスタ23のピンチオフ電圧であり、電圧VP2は、駆動トランジスタ23が最高輝度階調の書込電流が流れるときのソース−ドレイン間電圧であり、電圧VELmax(電圧VP4−電圧VP3)は有機EL素子20が最高輝度階調の書込電流と電流値が等しい最高輝度階調の駆動電流で発光するときのアノード−カソード間の電圧である。電圧VP2’は、駆動トランジスタ23が中間輝度階調の書込電流が流れるときのソース−ドレイン間電圧であり、電圧(電圧VP4’−電圧VP3’)は有機EL素子20が中間輝度階調の書込電流と電流値が等しい中間輝度階調の駆動電流で発光するときのアノード−カソード間電圧である。
駆動トランジスタ23及び有機EL素子20はいずれも飽和領域で駆動させるために、(給電配線90の発光期間時の電圧VH)から(共通配線91の発光期間時の電圧Vcom)を減じた値VXは下記の式(2)を満たす。
VX=Vpo+Vth+Vm+VEL ……(2)
Vth(最高輝度時の場合VP2−VP1に等しい)は駆動トランジスタ23の閾値電圧であり、VEL(最高輝度時の場合VELmaxに等しい)は有機EL素子20のアノード−カソード間電圧であり、Vmは、階調に応じて変位する許容電圧である。
図から明らかなように、電圧VXのうち、輝度階調が高くなる程、トランジスタ23のソース−ドレイン間に要する電圧(Vpo+Vth)が高くなるとともに有機EL素子20のアノード−カソード間に要する電圧VELが高くなる。したがって、許容電圧Vmは、輝度階調が高くなるほど低くなり、最小許容電圧VmminはVP3−VP2となる。
有機EL素子20は低分子EL材料及び高分子EL材料にかかわらず一般的に経時劣化し、高抵抗化する。10000時間後のアノード−カソード間電圧は初期時の1.4倍〜数倍程度になることが確認されている。つまり、電圧VELは、同じ輝度階調時でも時間が経つ程高くなる。このため、駆動初期時の許容電圧Vmが高い程長期間にわたって動作が安定するので、電圧VELが8V以上、より望ましくは13V以上となるように電圧VXを設定している。
この許容電圧Vmには、有機EL素子20の高抵抗化ばかりでなく、さらに、給電配線90による電圧降下の分も含まれる。
給電配線90の配線抵抗のために電圧降下が大きいとディスプレイパネル1の消費電力が著しく増大してしまうため、給電配線90の電圧降下は1V以下に設定することが特に好ましい。
行方向の一つの画素の長さである画素幅Wpと、行方向の画素数(1366)と、画素領域以外における第一の引き回し配線から一方の配線端子までの延長部分と、画素領域以外における第一の引き回し配線から他方の配線端子までの延長部分と、を考慮した結果、ディスプレイパネル1のパネルサイズが32インチ、40インチの場合、第一の引き回し配線の全長はそれぞれ706.7mm、895.2mmとなる。ここで、給電配線90の線幅WL及び共通配線91の線幅WLが広くなると、構造上有機EL層20bの面積が小さくなり、さらに他の配線との重なり寄生容量を発生してさらなる電圧降下をもたらすため、給電配線90の幅WL及び共通配線91の線幅WLはそれぞれ画素幅Wpの5分の1以下に抑えることが望ましい。このようなことを考慮すると、ディスプレイパネル1のパネルサイズが32インチ、40インチの場合、幅WLはそれぞれ34μm以内、44μm以内となる。また給電配線90及び共通配線91の最大膜厚Hmaxはアスペクト比を考慮すると、トランジスタ21〜23の最小加工寸法4μmの1.5倍、つまり6μmとなる。したがって給電配線90及び共通配線91の最大断面積Smaxは32インチ、40インチで、それぞれ204μm2、264μm2となる。
このような32インチのディスプレイパネル1について、最大電流が流れるように全点灯したときの給電配線90及び共通配線91のそれぞれの最大電圧降下を1V以下にするためには図10に示すように、給電配線90及び共通配線91のそれぞれの配線抵抗率ρ/断面積Sは4.7Ω/cm以下に設定される必要がある。図11に32インチのディスプレイパネル1の給電配線90及び共通配線91のそれぞれの断面積と電流密度の相関関係を表す。なお、上述した給電配線90及び共通配線91の最大断面積Smax時に許容される抵抗率は、32インチで9.6μΩcm、40インチで6.4μΩcmとなる。
そして、40インチのディスプレイパネル1について、最大電流が流れるように全点灯したときの給電配線90及び共通配線91のそれぞれの最大電圧降下を1V以下にするためには図12に示すように、給電配線90及び共通配線91のそれぞれの配線抵抗率ρ/断面積Sは2.4Ω/cm以下に設定される必要がある。図13に40インチのディスプレイパネル1の給電配線90及び共通配線91のそれぞれの断面積と電流密度の相関関係を表す。
給電配線90及び共通配線91の故障により動作しなくなる故障寿命MTFは、下記の式(3)を満たす。
MTF=A exp(Ea/KbT)/ρJ2 ……(3)
Eaは活性化エネルギー、KbT=8.617×10―5eV、ρは給電配線90及び共通配線91の抵抗率、Jは電流密度である。
給電配線90及び共通配線91の故障寿命MTFは抵抗率の増大やエレクトロマイグレーションに律速する。給電配線90及び共通配線91をAl系(Al単体或いはAlTiやAlNd等の合金)に設定し、MTFが10000時間、85℃の動作温度で試算すると、電流密度Jは2.1×104A/cm2以下にする必要がある。同様に給電配線90及び共通配線91をCuに設定すると、2.8×106A/cm2以下にする必要がある。なおAl合金内のAl以外の材料はAlよりも低い抵抗率であることを前提としている。
これらのことを考慮して、32インチのディスプレイパネル1では、全点灯状態で10000時間に給電配線90及び共通配線91が故障しないようなAl系の給電配線90及び共通配線91のそれぞれの断面積Sは、図11から、57μm2以上必要になり、同様にCuの給電配線90及び共通配線91のそれぞれの断面積Sは、図11から、0.43μm2以上必要になる。
そして40インチのディスプレイパネル1では、全点灯状態で10000時間に給電配線90及び共通配線91が故障しないようなAl系の給電配線90及び共通配線91のそれぞれの断面積Sは、図13から、92μm2以上必要になり、同様にCuの給電配線90及び共通配線91のそれぞれの断面積Sは、図13から、0.69μm2以上必要になる。
Al系の給電配線90及び共通配線91では、Al系の抵抗率が4.00μΩcmとすると、32インチのディスプレイパネル1では上述のように配線抵抗率ρ/断面積Sが4.7Ω/cm以下なので、最小断面積Sminは85.1μm2となる。このとき上述のように給電配線90及び共通配線91の配線幅WLは34μm以内なので給電配線90及び共通配線91の最小膜厚Hminは2.50μmとなる。
またAl系の給電配線90及び共通配線91の40インチのディスプレイパネル1では上述のように配線抵抗率ρ/断面積Sが2.4Ω/cm以下なので、最小断面積Sminは167μm2となる。このとき上述のように給電配線90及び共通配線91の配線幅WLは44μm以内なので給電配線90及び共通配線91の最小膜厚Hminは3.80μmとなる。
Cuの給電配線90及び共通配線91では、Cuの抵抗率が2.10μΩcmとすると、32インチのディスプレイパネル1では上述のように配線抵抗率ρ/断面積Sが4.7Ω/cm以下なので、最小断面積Sminは44.7μm2となる。このとき上述のように給電配線90及び共通配線91の配線幅WLは34μm以内なので給電配線90及び共通配線91の最小膜厚Hminは1.31μmとなる。
またCuの給電配線90及び共通配線91の40インチのディスプレイパネル1では上述のように配線抵抗率ρ/断面積Sが2.4Ω/cm以下なので、最小断面積Sminは87.5μm2となる。このとき上述のように給電配線90及び共通配線91の配線幅WLは44μm以内なので給電配線90及び共通配線91の最小膜厚Hminは1.99μmとなる。
以上のことから、ディスプレイパネル1を正常且つ消費電力を低く動作させるには、給電配線90及び共通配線91での電圧降下を1V以下にした方が好ましく、このような条件にするには、給電配線90及び共通配線91がAl系の32インチのパネルでは、膜厚Hが2.50μm〜6μm、幅WLが14.1μm〜34.0μm、抵抗率が4.0μΩcm〜9.6μΩcmとなり、給電配線90及び共通配線91がAl系の40インチのパネルでは、給電配線90及び共通配線91がAl系の場合、膜厚Hが3.80μm〜6μm、幅WLが27.8μm〜44.0μm、抵抗率が4.0μΩcm〜9.6μΩcmとなる。
総じてAl系の給電配線90及び共通配線91の場合、膜厚Hが2.50μm〜6μm、幅WLが14.1μm〜44μm、抵抗率が4.0μΩcm〜9.6μΩcmとなる。
同様に、給電配線90及び共通配線91がCuの32インチのパネルでは、膜厚Hが1.31μm〜6μm、幅WLが7.45μm〜34μm、抵抗率が2.1μΩcm〜9.6μΩcmとなり、給電配線90及び共通配線91がCuの40インチのパネルでは、給電配線90及び共通配線91がCu系の場合、膜厚Hが1.99μm〜6μm、幅WLが14.6μm〜44.0μm、抵抗率が2.1μΩcm〜9.6μΩcmとなる。
総じてCuの給電配線90及び共通配線91の場合、膜厚Hが1.31μm〜6μm、幅WLが7.45μm〜44μm、抵抗率が2.1μΩcm〜9.6μΩcmとなる。
したがって、給電配線90及び共通配線91としてAl系材料又はCuを適用した場合、ディスプレイパネル1の給電配線90及び共通配線91は、膜厚Hが1.31μm〜6μm、幅WLが7.45μm〜44μm、抵抗率が2.1μΩcm〜9.6μΩcmとなる。
以上のように、水平方向の赤サブピクセルPrの列と緑サブピクセルPgの列との間において凸設された共通配線91がトランジスタ21〜23の電極とは別層で形成されているから、共通配線91を厚膜にすることができ、共通配線91を低抵抗化することができる。そして、低抵抗な共通配線91が対向電極20cに導通しているから、対向電極20c自体が薄膜化してより高抵抗になっても対向電極20cの電圧を面内で一様にすることができる。従って、仮に全てのサブピクセル電極20aに同じ電位を印加した場合でも、どの有機EL層20bの発光強度もほぼ等しくなり、面内の発光強度を一様することができる。
また、ディスプレイパネル1をトップエミッション型として用いた場合、対向電極20cをより薄膜化することが可能なので、有機EL層20bを発した光が対向電極20cを透過中に減衰し難くなる。更に、平面視して垂直方向に隣り合うサブピクセル電極20aの間に共通配線91が設けられているため、画素開口率の減少を最小限に抑えることができる。
また、水平方向の緑サブピクセルPgの列と青サブピクセルPbの列との間において凸設された選択配線89がトランジスタ21〜23の電極とは別層で形成されているから、選択配線89を厚膜にすることができ、選択配線89を低抵抗化することができる。低抵抗な選択配線89が薄膜の走査線Xに積層されているから、走査線Xの電圧降下を抑えることができ、更には走査線X及び選択配線89の信号遅延を抑えることができる。即ち、水平方向のサブピクセルPの列に着目した場合、シフトパルスがどのサブピクセルPでも遅延せずに同時にハイレベルになる。
更に、選択配線89を厚くすることで選択配線89を低抵抗化したので、選択配線89の幅を狭くすることができる。そのため、画素開口率の減少を最小限に抑えることができる。
また、水平方向の青サブピクセルPbの列と赤サブピクセルPrの列との間において凸設された給電配線90がトランジスタ21〜23の電極とは別層で形成されているから、給電配線90を厚膜にすることができ、給電配線90を低抵抗化することができる。低抵抗な給電配線90が薄膜の供給線Zに積層されているから、供給線Zの電圧降下を抑えることができ、更には供給線Z及び給電配線90の信号遅延を抑えることができる。例えば、仮に給電配線90がない場合にディスプレイパネル1を大画面化したときには、供給線Zの電圧降下によって面内の発光強度のムラが発生したり、発光しない有機EL素子20が存在したりするおそれがある。しかしながら、本実施形態では、低抵抗な給電配線90が供給線Zに導通しているから、面内の発光強度のムラを抑えることができ、更に発光しない有機EL素子20をなくすことができる。
更に、給電配線90を厚くすることで給電配線90を低抵抗化したので、給電配線90の幅を狭くすることができる。そのため、画素開口率の減少を最小限に抑えることができる。
また、凸設された選択配線89、給電配線90及び共通配線91が厚く設けられているから、有機EL層20bを湿式塗布法によって色ごとに塗り分けることができる。そのため、サブピクセルPの間を仕切るバンクを別途設ける必要がなくなり、ディスプレイパネル1を簡単に製造することができる。
〔変形例1〕
なお、本発明は、上記実施の形態に限定されることなく、本発明の趣旨を逸脱しない範囲において、種々の改良並びに設計の変更を行っても良い。
上記実施形態では、トランジスタ21〜23がNチャネル型の電界効果トランジスタとして説明を行った。トランジスタ21〜23がPチャネル型の電界効果トランジスタであっても良い。その場合、図2の回路構成では、トランジスタ21〜23のソース21s,22s,23sとトランジスタ21〜23のドレイン21d,22d,23dの関係が逆になる。例えば、駆動トランジスタ23がPチャネル型の電界効果トランジスタの場合には、駆動トランジスタ23のドレイン23dが有機EL素子20のサブピクセル電極20aに導通し、ソース23sが供給線Zに導通する。
〔変形例2〕
また、上記実施形態では、1ドットのサブピクセルPにつき3つのトランジスタ21〜23が設けられているが、1ドットのサブピクセルPにつき1又は複数のトランジスタが設けられ、これらトランジスタを用いてアクティブ駆動することができるディスプレイパネルであれば、トランジスタの数や電流駆動、電圧駆動の制限なく本発明を適用することができる。
〔変形例3〕
また、上記実施形態では、水平方向の緑サブピクセルPgの行と青サブピクセルPbの行との間において選択配線89が凸設されているが、共通配線91と同様の共通配線が凸設されていても良い。その場合、共通配線の下には溝35が設けられておらず、共通配線が走査線Xに対して絶縁され、撥液性導電層55と同様の撥液性導電層がその共通配線の表面にコーティングされ、その共通配線が対向電極20cに導通している。
〔変形例4〕
また、上記実施形態では、信号線Yがゲートレイヤーからパターニングされたものであるが、信号線Yがドレインレイヤーからパターニングされたものでも良い。この場合、走査線X及び供給線Zがゲートレイヤーからパターニングされたものとなり、信号線Yが走査線X及び供給線Zよりも上層になる。
〔変形例5〕
また、上記実施形態では、共通配線91は垂直方向に隣り合う赤サブピクセルPrと緑サブピクセルPgの間に配置され、走査線X及び選択配線89は垂直方向に隣り合う緑サブピクセルPgと青サブピクセルPbとの間に配置され、供給線Z及び給電配線90は青サブピクセルPbと隣の画素3の赤サブピクセルPrとの間に配置されているが、赤サブピクセルPrと緑サブピクセルPgの間に走査線X及び選択配線89、或いは供給線Z及び給電配線90を配置してもよく、緑サブピクセルPgと青サブピクセルPbとの間に共通配線91、或いは供給線Z及び給電配線90を配置してもよく、青サブピクセルPbと隣の画素3の赤サブピクセルPrとの間に共通配線91、或いは走査線X及び選択配線89を配置してもよい。つまり、、上記実施形態では、供給線Z及び給電配線90、走査線X及び選択配線89、走査線X及び選択配線89の順に繰り返し配列したが、必ずしもこの順に配列しなくてもよい。
〔変形例5〕
また、上記実施形態では、行毎に、赤サブピクセルPrの有機EL層20b、、緑サブピクセルPgの有機EL層20b、青サブピクセルPbの有機EL層20bの順に繰り返し配列したが、必ずしもこの順に配列しなくてもよい。
また上記変形例を複数組み合わせてもよい。
ディスプレイパネル1の4ピクセルの画素3を示した平面図である。 ディスプレイパネル1のサブピクセルPの等価回路図である。 赤サブピクセルPrの電極を示した平面図である。 緑サブピクセルPgの電極を示した平面図である。 青サブピクセルPbの電極を示した平面図である。 図3〜図5に示された面IV−IVの矢視断面図である。 ディスプレイパネル1の駆動方法を説明するためのタイミングチャートである。 ディスプレイパネル1の別の駆動方法を説明するためのタイミングチャートである。 各サブピクセルの駆動トランジスタ23及び有機EL素子20の電流−電圧特性を示すグラフである。 32インチのディスプレイパネル1の給電配線90及び共通配線91のそれぞれの最大電圧降下と配線抵抗率ρ/断面積Sの相関を示すグラフである。 32インチのディスプレイパネル1の給電配線90及び共通配線91のそれぞれの断面積と電流密度の相関を示すグラフである。 40インチのディスプレイパネル1の給電配線90及び共通配線91のそれぞれの最大電圧降下と配線抵抗率ρ/断面積Sの相関を示すグラフである。 40インチのディスプレイパネル1の給電配線90及び共通配線91のそれぞれの断面積と電流密度の相関を示すグラフである。
符号の説明
1 ディスプレイパネル
20a サブピクセル電極
20b 有機EL層
20c 対向電極
21 スイッチトランジスタ
22 保持トランジスタ
23 駆動トランジスタ
21d、22d、23d ドレイン
21s、22s、23s ソース
21g、22g、23g ゲート
31 ゲート絶縁膜
50 トランジスタアレイ基板
53 疎水絶縁膜
54 疎水絶縁膜
55 撥液性導電層
89 選択配線
90 給電配線
91 共通配線
P サブピクセル

Claims (12)

  1. ゲート、ゲート絶縁膜、ソース・ドレインを備えたトランジスタがサブピクセルごとに設けられてなるトランジスタアレイ基板と、
    前記トランジスタアレイ基板の表面に凸設され、互いに平行となるよう配列された複数の配線と、
    前記各配線の間において前記各配線に沿って前記トランジスタアレイ基板の表面に配列され、サブピクセルごとに設けられた複数のサブピクセル電極と、
    前記各サブピクセル電極上に成膜された発光層と、
    前記発光層上に積層された対向電極と、を備えることを特徴とするディスプレイパネル。
  2. 前記トランジスタは、ソース、ドレインの一方がサブピクセル電極に接続された駆動トランジスタと、前記駆動トランジスタのソース−ドレイン間に書込電流を流すスイッチトランジスタと、発光期間に前記駆動トランジスタのソース−ゲート間の電圧を保持する保持トランジスタとを有することを特徴とする請求項1に記載のディスプレイパネル。
  3. 前記複数の配線は、前記駆動トランジスタのソース、ドレインの他方と接続された給電配線と、前記スイッチトランジスタを選択する選択配線と、前記対向電極に接続された共通配線を有することを特徴とする請求項2に記載のディスプレイパネル。
  4. 前記発光層は、前記給電配線、前記選択配線及び前記共通配線のうちの任意の2つの間に成膜されていることを特徴とする請求項3に記載のディスプレイパネル。
  5. 前記複数の配線は、任意の順に並列された前記給電配線、前記選択配線及び前記共通配線を一組として、この組を複数配列してなることを特徴とする請求項3または請求項4に記載のディスプレイパネル。
  6. 前記サブピクセルは、赤サブピクセル、緑サブピクセル及び青サブピクセルを有することを特徴とする請求項1〜請求項5のいずれかに記載のディスプレイパネル。
  7. 前記サブピクセルは、任意の順に並列された前記赤サブピクセル、前記緑サブピクセル及び前記青サブピクセルを一組として、この組を複数配列してなることを特徴とする請求項6に記載のディスプレイパネル。
  8. 前記配線の厚さが1.31〜6μmであることを特徴とする請求項1から7の何れか一項に記載のディスプレイパネル。
  9. 前記配線の幅が7.45〜44μmであることを特徴とする請求項1から8の何れか一項に記載のディスプレイパネル。
  10. 前記配線の抵抗率が2.1〜9.6μΩcmであることを特徴とする請求項1から9の何れか一項に記載のディスプレイパネル。
  11. 複数のサブピクセル電極と、
    前記複数のサブピクセル電極に設けられた複数の発光層と、
    前記複数の発光層に設けられた対向電極と、
    前記複数のサブピクセル電極にそれぞれ接続された複数の駆動トランジスタと、
    前記複数の駆動トランジスタのソース−ドレイン間にそれぞれ書込電流を流す複数のスイッチトランジスタと、
    前記複数の駆動トランジスタのソース−ゲート間の電圧をそれぞれ保持する複数の保持トランジスタと、
    前記複数の駆動トランジスタ、前記複数のスイッチトランジスタ及び前記複数の保持トランジスタにおけるソース、ドレイン及びゲートとなる層と異なる導電層によって形成され、前記複数の駆動トランジスタのドレインと接続された給電配線と、
    前記複数の駆動トランジスタ、前記複数のスイッチトランジスタ及び前記複数の保持トランジスタにおけるソース、ドレイン及びゲートとなる層と異なる導電層によって形成され、前記スイッチトランジスタを選択する選択配線と、
    前記対向電極に接続された共通配線と、
    を有することを特徴とするディスプレイパネル。
  12. 前記共通配線は、前記複数の駆動トランジスタ、前記複数のスイッチトランジスタ及び前記複数の保持トランジスタにおけるソース、ドレイン及びゲートとなる層と異なる導電層によって形成されていることを特徴とする請求項11に記載のディスプレイパネル。
JP2004283824A 2004-09-29 2004-09-29 ディスプレイパネル Expired - Fee Related JP4254675B2 (ja)

Priority Applications (9)

Application Number Priority Date Filing Date Title
JP2004283824A JP4254675B2 (ja) 2004-09-29 2004-09-29 ディスプレイパネル
US11/235,579 US7446338B2 (en) 2004-09-29 2005-09-26 Display panel
EP19165703.0A EP3528289A1 (en) 2004-09-29 2005-09-27 Display panel
KR1020067022107A KR100812861B1 (ko) 2004-09-29 2005-09-27 디스플레이 패널
EP09165677.7A EP2109145B1 (en) 2004-09-29 2005-09-27 Display panel
EP05787737A EP1794776A2 (en) 2004-09-29 2005-09-27 Display panel
PCT/JP2005/018240 WO2006035970A2 (en) 2004-09-29 2005-09-27 Display panel
CNB2005800157971A CN100472797C (zh) 2004-09-29 2005-09-27 显示面板
TW094133637A TWI293853B (en) 2004-09-29 2005-09-28 Display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004283824A JP4254675B2 (ja) 2004-09-29 2004-09-29 ディスプレイパネル

Publications (2)

Publication Number Publication Date
JP2006098654A true JP2006098654A (ja) 2006-04-13
JP4254675B2 JP4254675B2 (ja) 2009-04-15

Family

ID=35585813

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004283824A Expired - Fee Related JP4254675B2 (ja) 2004-09-29 2004-09-29 ディスプレイパネル

Country Status (7)

Country Link
US (1) US7446338B2 (ja)
EP (3) EP1794776A2 (ja)
JP (1) JP4254675B2 (ja)
KR (1) KR100812861B1 (ja)
CN (1) CN100472797C (ja)
TW (1) TWI293853B (ja)
WO (1) WO2006035970A2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011197152A (ja) * 2010-03-17 2011-10-06 Casio Computer Co Ltd 画素回路基板、表示装置、電子機器、及び表示装置の製造方法
KR20160095648A (ko) * 2007-12-21 2016-08-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
WO2020026307A1 (ja) * 2018-07-30 2020-02-06 シャープ株式会社 表示デバイス

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003159786A (ja) * 2001-11-28 2003-06-03 Seiko Epson Corp 吐出方法およびその装置、電気光学装置、その製造方法およびその製造装置、カラーフィルタ、その製造方法およびその製造装置、ならびに基材を有するデバイス、その製造方法およびその製造装置
JP4484451B2 (ja) * 2003-05-16 2010-06-16 奇美電子股▲ふん▼有限公司 画像表示装置
JP4327042B2 (ja) * 2004-08-05 2009-09-09 シャープ株式会社 表示装置およびその駆動方法
JP4265515B2 (ja) * 2004-09-29 2009-05-20 カシオ計算機株式会社 ディスプレイパネル
JP4923505B2 (ja) * 2005-10-07 2012-04-25 ソニー株式会社 画素回路及び表示装置
JP2009037123A (ja) * 2007-08-03 2009-02-19 Canon Inc アクティブマトリクス型表示装置及びその駆動方法
JP4688006B2 (ja) * 2008-07-18 2011-05-25 ソニー株式会社 表示装置
KR101513271B1 (ko) * 2008-10-30 2015-04-17 삼성디스플레이 주식회사 표시장치
US8599118B2 (en) 2011-02-16 2013-12-03 Global Oled Technology Llc Chiplet display with electrode connectors
KR20120124224A (ko) * 2011-05-03 2012-11-13 삼성디스플레이 주식회사 유기 발광 표시 장치
TW201318159A (zh) * 2011-10-19 2013-05-01 Dongguan Masstop Liquid Crystal Display Co Ltd 觸控顯示面板
JP6322247B2 (ja) * 2016-09-16 2018-05-09 Nissha株式会社 圧力センサ
CN114203780B (zh) * 2021-12-03 2024-07-16 Tcl华星光电技术有限公司 像素结构、显示面板及显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001195008A (ja) * 1999-10-28 2001-07-19 Sony Corp 表示装置及び表示装置の製造方法
JP2001230086A (ja) * 2000-02-16 2001-08-24 Idemitsu Kosan Co Ltd アクティブ駆動型有機el発光装置およびその製造方法
JP2002352963A (ja) * 2001-05-23 2002-12-06 Sony Corp 表示装置
JP2003076327A (ja) * 2001-09-05 2003-03-14 Nec Corp 電流駆動素子の駆動回路及び駆動方法ならびに画像表示装置
JP2003186420A (ja) * 2001-12-21 2003-07-04 Seiko Epson Corp アクティブマトリクス基板、電気光学装置、電気光学装置の製造方法、及び電子機器
WO2003079441A1 (en) * 2002-03-20 2003-09-25 Koninklijke Philips Electronics N.V. Active matrix display devices, and their manufacture
JP2003288994A (ja) * 2002-01-24 2003-10-10 Semiconductor Energy Lab Co Ltd 発光装置およびその作製方法
JP2004085802A (ja) * 2002-08-26 2004-03-18 Casio Comput Co Ltd 表示装置及び表示パネルの駆動方法

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5684365A (en) 1994-12-14 1997-11-04 Eastman Kodak Company TFT-el display panel using organic electroluminescent media
US5640067A (en) 1995-03-24 1997-06-17 Tdk Corporation Thin film transistor, organic electroluminescence display device and manufacturing method of the same
JP3927323B2 (ja) 1998-09-11 2007-06-06 パイオニア株式会社 有機elフルカラーディスプレイパネルおよびその製造方法
JP4224652B2 (ja) 1999-03-08 2009-02-18 三菱瓦斯化学株式会社 レジスト剥離液およびそれを用いたレジストの剥離方法
TW511298B (en) 1999-12-15 2002-11-21 Semiconductor Energy Lab EL display device
JP2002008871A (ja) 2000-06-27 2002-01-11 Tohoku Pioneer Corp 有機エレクトロルミネッセンス表示パネル
JP2002195008A (ja) 2000-12-27 2002-07-10 Toshiba Corp コンバインドサイクル発電プラント
US6900470B2 (en) * 2001-04-20 2005-05-31 Kabushiki Kaisha Toshiba Display device and method of manufacturing the same
JP4801278B2 (ja) * 2001-04-23 2011-10-26 株式会社半導体エネルギー研究所 発光装置及びその作製方法
JP3743387B2 (ja) 2001-05-31 2006-02-08 ソニー株式会社 アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置、並びにそれらの駆動方法
JP4896318B2 (ja) 2001-09-10 2012-03-14 株式会社半導体エネルギー研究所 発光装置の作製方法
JP2003195810A (ja) * 2001-12-28 2003-07-09 Casio Comput Co Ltd 駆動回路、駆動装置及び光学要素の駆動方法
US6835954B2 (en) 2001-12-29 2004-12-28 Lg.Philips Lcd Co., Ltd. Active matrix organic electroluminescent display device
SG126714A1 (en) 2002-01-24 2006-11-29 Semiconductor Energy Lab Light emitting device and method of manufacturing the same
JP4310984B2 (ja) 2002-02-06 2009-08-12 株式会社日立製作所 有機発光表示装置
JP2003330387A (ja) 2002-03-05 2003-11-19 Sanyo Electric Co Ltd 表示装置
US7045861B2 (en) 2002-03-26 2006-05-16 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device, liquid-crystal display device and method for manufacturing same
JP2003302936A (ja) 2002-03-29 2003-10-24 Internatl Business Mach Corp <Ibm> ディスプレイ装置、oledパネル、薄膜トランジスタの制御装置、薄膜トランジスタの制御方法およびoledディスプレイの制御方法
JP2003317971A (ja) 2002-04-26 2003-11-07 Semiconductor Energy Lab Co Ltd 発光装置およびその作製方法
TW594628B (en) 2002-07-12 2004-06-21 Au Optronics Corp Cell pixel driving circuit of OLED
JP2004145278A (ja) * 2002-08-30 2004-05-20 Seiko Epson Corp 電子回路、電子回路の駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器
JP4089544B2 (ja) 2002-12-11 2008-05-28 ソニー株式会社 表示装置及び表示装置の製造方法
JP3952965B2 (ja) 2003-02-25 2007-08-01 カシオ計算機株式会社 表示装置及び表示装置の駆動方法
US7520790B2 (en) 2003-09-19 2009-04-21 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method of display device
JP4443179B2 (ja) 2003-09-29 2010-03-31 三洋電機株式会社 有機elパネル
KR100755398B1 (ko) 2004-05-21 2007-09-04 엘지전자 주식회사 유기전계발광표시소자 및 그 제조방법
JP4265515B2 (ja) 2004-09-29 2009-05-20 カシオ計算機株式会社 ディスプレイパネル

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001195008A (ja) * 1999-10-28 2001-07-19 Sony Corp 表示装置及び表示装置の製造方法
JP2001230086A (ja) * 2000-02-16 2001-08-24 Idemitsu Kosan Co Ltd アクティブ駆動型有機el発光装置およびその製造方法
JP2002352963A (ja) * 2001-05-23 2002-12-06 Sony Corp 表示装置
JP2003076327A (ja) * 2001-09-05 2003-03-14 Nec Corp 電流駆動素子の駆動回路及び駆動方法ならびに画像表示装置
JP2003186420A (ja) * 2001-12-21 2003-07-04 Seiko Epson Corp アクティブマトリクス基板、電気光学装置、電気光学装置の製造方法、及び電子機器
JP2003288994A (ja) * 2002-01-24 2003-10-10 Semiconductor Energy Lab Co Ltd 発光装置およびその作製方法
WO2003079441A1 (en) * 2002-03-20 2003-09-25 Koninklijke Philips Electronics N.V. Active matrix display devices, and their manufacture
JP2004085802A (ja) * 2002-08-26 2004-03-18 Casio Comput Co Ltd 表示装置及び表示パネルの駆動方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160095648A (ko) * 2007-12-21 2016-08-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
KR101721408B1 (ko) 2007-12-21 2017-03-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
JP2011197152A (ja) * 2010-03-17 2011-10-06 Casio Computer Co Ltd 画素回路基板、表示装置、電子機器、及び表示装置の製造方法
WO2020026307A1 (ja) * 2018-07-30 2020-02-06 シャープ株式会社 表示デバイス
US11367394B2 (en) 2018-07-30 2022-06-21 Sharp Kabushiki Kaisha Display device

Also Published As

Publication number Publication date
EP1794776A2 (en) 2007-06-13
CN1954438A (zh) 2007-04-25
WO2006035970A3 (en) 2006-11-16
TWI293853B (en) 2008-02-21
EP2109145B1 (en) 2018-03-21
US20060066535A1 (en) 2006-03-30
TW200631453A (en) 2006-09-01
WO2006035970A2 (en) 2006-04-06
JP4254675B2 (ja) 2009-04-15
EP2109145A1 (en) 2009-10-14
US7446338B2 (en) 2008-11-04
KR100812861B1 (ko) 2008-03-11
CN100472797C (zh) 2009-03-25
KR20070027538A (ko) 2007-03-09
EP3528289A1 (en) 2019-08-21

Similar Documents

Publication Publication Date Title
US7446338B2 (en) Display panel
US20060098521A1 (en) Transistor array substrate and display panel
KR100758062B1 (ko) 디스플레이패널
JP5017826B2 (ja) ディスプレイパネル及びその駆動方法
EP1735835B1 (en) Display panel
JP4706296B2 (ja) ディスプレイパネル
JP4217834B2 (ja) ディスプレイパネル
JP4379278B2 (ja) トランジスタアレイ基板及びディスプレイパネル
JP4747543B2 (ja) ディスプレイパネル
JP4687179B2 (ja) ディスプレイパネル
JP4192879B2 (ja) ディスプレイパネル
JP4792748B2 (ja) ディスプレイパネル
JP4379285B2 (ja) ディスプレイパネル
JP5212405B2 (ja) ディスプレイパネル
JP5040867B2 (ja) ディスプレイパネル及びその製造方法
JP4893753B2 (ja) ディスプレイパネル
JP2006100727A (ja) ディスプレイパネル
KR100835032B1 (ko) 디스플레이 패널

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080425

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080430

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080630

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20080722

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080917

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20080929

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081104

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081117

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090106

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090119

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120206

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4254675

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120206

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130206

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130206

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140206

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees