JP2004310981A - オンチップdc電流消耗を最小化できるodt回路とodt方法及びそれを具備するメモリ装置を採用するメモリシステム - Google Patents

オンチップdc電流消耗を最小化できるodt回路とodt方法及びそれを具備するメモリ装置を採用するメモリシステム Download PDF

Info

Publication number
JP2004310981A
JP2004310981A JP2003390227A JP2003390227A JP2004310981A JP 2004310981 A JP2004310981 A JP 2004310981A JP 2003390227 A JP2003390227 A JP 2003390227A JP 2003390227 A JP2003390227 A JP 2003390227A JP 2004310981 A JP2004310981 A JP 2004310981A
Authority
JP
Japan
Prior art keywords
termination
memory device
odt
port
termination voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2003390227A
Other languages
English (en)
Other versions
JP4326919B2 (ja
Inventor
Teibai Ri
禎 培 李
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2004310981A publication Critical patent/JP2004310981A/ja
Application granted granted Critical
Publication of JP4326919B2 publication Critical patent/JP4326919B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1057Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1084Data input buffers, e.g. comprising level conversion circuits, circuits for adapting load

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)
  • Memory System (AREA)
  • Static Random-Access Memory (AREA)

Abstract

【課題】 オンチップDC電流消耗を最小化できるメモリ装置のODT回路とODT方法及びそれを具備するメモリシステムを提供する。
【解決手段】 終端電圧を受信する終端電圧ポートと、データ入出力ポートと、前記データ入出力ポートに一端が連結される第1終端抵抗と、終端イネーブル信号に応答して前記終端電圧ポートと前記第1終端抵抗の他の一端とを選択的に連結するスイッチとで同期式メモリ装置のODT(On−Die Termination)回路を構成する。
【選択図】 図3

Description

本発明は、メモリ装置に係り、特にオンダイ終端(On−Die Termination:ODT)回路とODT方法及びそれを具備するメモリ装置を採用するメモリシステムに関する。
同期式メモリ装置の動作速度が速くなるにつれてメモリシステムで同期式メモリ装置のデータ入力または出力ピンに連結される伝送線の終端が要求されている。最近、使われるDDR SDRAM(Double Data Rate Synchronous DRAM)のインタフェースは基本的にSSTL(Stub Series Terminated Tranceiver Logic)であり、図1に示されたようにメモリ装置100の外部に終端抵抗R−termを使用するように規定されている。しかし、このような場合には終端抵抗R−termと、終端電圧Vttを発生させるための電圧レギュレータが要求され、これによってシステムコストが増大する短所がある。
このような短所を解決するために、図2に示されたようなレールツーレール(Rail−to−rail)ODT方式が提案された。このODT方式ではメモリ装置200の内部に終端抵抗R−term1、R−term2が含まれ、スイッチトランジスタS1、S2によって終端抵抗の連結状態が制御される。すなわち、終端イネーブル信号TEが論理“ハイ”に活性化されると、スイッチトランジスタS1、S2がターンオンになってODTがイネーブルされる。しかし、このような方式ではODTがイネーブルされている間、電源電圧VDDと接地VSS間に電流経路が形成されてオンチップDC電流消耗が増加する短所がある。
特に、DRAMの場合、ピン数が16個以上であるが、それぞれのピンにODT回路が具備されれば、それぞれのピンに具備されたODT回路が同時にイネーブルされる時に流れる電流は非常に大きく、DRAMの動作電流とほとんど類似したレベルに到達する。したがって、DRAMの全体の電力消耗が増大するようになる。
本発明が解決しようとする技術的課題は、オンチップDC電流消耗を最小化できる新しいODT回路を提供することにある。
本発明が解決しようとする他の技術的課題は、オンチップDC電流消耗を最小化できる新しいODT方法を提供することにある。
本発明が解決しようとするさらに他の技術的課題は、前記新しいODT回路を含む同期式メモリ装置を採用するメモリシステムを提供することにある。
前記技術的課題を達成するための本発明によるODT回路は、終端電圧を受信する終端電圧ポート、データ入出力ポート、前記データ入出力ポートに一端が連結される第1終端抵抗、及び終端イネーブル信号に応答して前記終端電圧ポートと前記第1終端抵抗の他の一端を選択的に連結するスイッチを具備することを特徴とする。
前記本発明によるODT回路は、前記同期式メモリ装置の書込み動作時、入力データの有効区間を示す信号または読取り区間でないことを表す信号及びモードレジスタセット(MRS)の出力信号に応答して前記終端イネーブル信号を発生する終端イネーブル信号発生回路をさらに具備する。
前記MRSの出力信号がディスエーブルされ、前記入力データの有効区間を示す信号または前記読取り区間でないことを示す信号がイネーブルされる時、前記終端イネーブル信号がイネーブルされる。また前記MRSの出力信号がイネーブルされる時は前記入力データの有効区間を示す信号または前記読取り区間でないことを示す信号に関係なく前記終端イネーブル信号がイネーブルされる。
前記本発明によるODT回路は、前記データ入出力ポートに一端が連結され、前記終端電圧ポートに他の一端が連結される第2終端抵抗をさらに具備できる。
前記他の技術的課題を達成するための本発明による同期式メモリ装置のODT方法は、前記同期式メモリ装置の内部に終端電圧を受信する終端電圧ポートを具備させる段階、前記同期式メモリ装置のデータ入出力ポートに一端が連結される第1終端抵抗を前記同期式メモリ装置の内部に具備させる段階、及び前記終端電圧ポートと前記第1終端抵抗の他の一端とを選択的に連結する段階を具備することを特徴とする。
前記選択的に連結する段階は、前記同期式メモリ装置の書込み動作時、入力データの有効区間中に前記終端電圧ポートと前記第1終端抵抗の他の一端とを連結する段階を具備する。また前記選択的に連結する段階は、前記メモリ装置の読取り動作以外の区間中に前記終端電圧ポートと前記第1終端抵抗の他の一端とを連結する段階を具備する。また前記選択的に連結する段階は、外部で前記メモリ装置の内部に具備されるMRSがセッティングされる時、前記終端電圧ポートと前記第1終端抵抗の他の一端とを連結する段階を具備する。
前記本発明による同期式メモリ装置のODT方法は、前記データ入出力ポートに一端が連結され、前記終端電圧ポートに他の一端が連結される第2終端抵抗を前記同期式メモリ装置の内部に具備させる段階をさらに具備できる。
前記さらに他の技術的課題を達成するための本発明のメモリシステムは、メモリコントローラ、終端電圧を発生する電圧レギュレータ、及び前記メモリコントローラと前記電圧レギュレータに連結され、ODT回路を含み、前記電圧レギュレータから前記終端電圧を受信する同期式メモリ装置を具備することを特徴とする。
前記ODT回路は、前記電圧レギュレータから前記終端電圧を受信する終端電圧ポート、前記メモリコントローラから入力データを受信するか、前記メモリコントローラに出力データを出力するデータ入出力ポート、前記データ入出力ポートに一端が連結される第1終端抵抗、及び終端イネーブル信号に応答して前記終端電圧ポートと前記第1終端抵抗の他の一端を選択的に連結するスイッチを具備する。
前記さらに他の技術的課題を達成するための本発明の他のメモリシステムは、終端電圧を発生するメモリコントローラ、及び前記メモリコントローラに連結され、ODT回路を含んで前記メモリコントローラから前記終端電圧を受信する同期式メモリ装置を具備することを特徴とする。
前記ODT回路は、前記メモリコントローラから前記終端電圧を受信する終端電圧ポート、前記メモリコントローラから入力データを受信するか、前記メモリコントローラに出力データを出力するデータ入出力ポート、前記データ入出力ポートに一端が連結される第1終端抵抗、及び終端イネーブル信号に応答して前記終端電圧ポートと前記第1終端抵抗の他の一端とを選択的に連結するスイッチを具備する。
前記さらに他の技術的課題を達成するための本発明のさらに他のメモリシステムは、メモリコントローラ、及びチャンネルを通じて前記メモリコントローラに連結され、ODT回路を含む複数の同期式メモリ装置を具備し、前記複数の同期式メモリ装置のうち前記メモリコントローラから遠い側に位置する1つ以上のメモリ装置でだけ前記ODT回路がイネーブルされ、残りのメモリ装置では前記ODT回路がディスエーブルされることを特徴とする。
前記ODT回路は、終端電圧を受信する終端電圧ポート、データ入出力ポート、前記データ入出力ポートに一端が連結される第1終端抵抗、及び終端イネーブル信号の活性化に応答して前記終端電圧ポートと前記第1終端抵抗の他の一端とを連結するスイッチを具備し、前記終端イネーブル信号は前記メモリ装置の内部のMRSがセッティングされる時、活性化されて前記ODT回路がイネーブルされる。
本発明によるODT回路及び方法では、ODTがイネーブルされている間、電源電圧VDDと接地VSS間に電流経路が形成されない。したがって、オンチップDC電流消耗が最小化される長所がある。
以下、図面を参照して本発明の望ましい実施形態を説明することによって、本発明を詳細に説明する。各図に提示された同じ参照符号は同じ部分を示す。
図3は、本発明の第1実施形態によるODT方式を示す回路図である。
図3を参照すれば、本発明の第1実施形態によるODT方式では同期式メモリ装置300の内部に終端電圧ポートVTP、終端抵抗R−term1、及びスイッチTMが具備される。
終端抵抗R−term1はデータ入出力ポートDQに一端が連結され、スイッチTMは終端抵抗R−term1の他の一端と終端電圧ポートVTP間に連結される。スイッチTMは伝送ゲートで構成され、終端イネーブル信号TEに応答して終端電圧ポートVTPと終端抵抗R−term1の他の一端とを選択的に連結する。図3で、PMは出力バッファのプルアップトランジスタを示し、NMは出力バッファのプルダウントランジスタを示し、31は入力バッファを示す。
詳細に説明すれば、本発明では同期式メモリ装置300の外部から終端電圧ポートVTPを通じて印加される終端電圧VTTPをスイッチTMを利用して終端抵抗R−term1に連結するか、中断させることによって、データ入出力ポートDQに連結される伝送線DB、すなわち、データバスに終端が選択的に提供される。この場合、終端抵抗値はスイッチTMのチャンネル抵抗と終端抵抗R−term1とを合わせた値になるが、ここではスイッチTMのチャンネル抵抗は無視できる程度に小さいと仮定する。
一方、終端電圧ポートVTPの数は少なくとも1つ以上であることが望ましい。すなわち、終端電圧ポートを通じて入力される終端電圧VTTPは電流の同期及びソースの役割を何れも遂行せねばならないので、終端電圧ポートVTPの数は多ければ多いほど良い。通常のDRAMがX4、X8、X16などの構成を有しているので、データ入出力ポートDQの数が増加するにつれて必要な終端電圧ポートVTPの数も増加してはじめて適切な信号忠実度を確保できる。この場合、それぞれのデータ入出力ポートDQにそれぞれの終端電圧ポートVTPを具備することもでき、多数のデータ入出力ポートに1つずつの終端電圧ポートを具備することもできる。
終端イネーブル信号TEは同期式メモリ装置の書込み動作時、入力データが入る時間区間中にだけイネーブルされる内部信号を利用して発生できる。また読取り動作以外の区間に常にイネーブルされる内部信号を利用して発生しうる。必要に応じては同期式メモリ装置内に具備されているMRSを利用して終端イネーブル信号TEを発生させうる。
図4は、終端イネーブル信号TE発生回路の第1実施形態を示す回路図である。
図4を参照すれば、第1実施形態による終端イネーブル信号発生回路は、NORゲート41、インバータ42、43、46、NANDゲート44、45を具備する。
NORゲート41は書込み動作時、入力データの有効区間を示す信号WVまたは読取り区間でないことを示す信号TRSTとMRSイネーブル信号MRS_ENとを受信する。インバータ42はNORゲート41の出力信号を反転させ、インバータ43は信号MRS_TEを反転させる。
NANDゲート44は、MRSイネーブル信号MRS_ENとインバータ43の出力信号とを受信し、NANDゲート45はインバータ42の出力信号とNANDゲート44の出力信号とを受信する。インバータ46はNANDゲート45の出力信号を反転させて最終的に終端イネーブル信号TEを発生する。
信号WVは、同期式メモリ装置の書込み動作時、入力データが入る時間区間中にだけ論理“ハイ”にイネーブルされる信号であり、同期式メモリ装置の内部で発生する信号である。信号TRSTは同期式メモリ装置の読取り動作以外の区間に常に論理“ハイ”にイネーブルされる信号であり、同期式メモリ装置の内部で発生する信号である。信号TRSTは通常、同期式メモリ装置の出力ドライバに対するイネーブル信号として使われる。
MRSイネーブル信号MRS_ENは同期式メモリ装置の内部に具備されるMRSの出力信号であって、同期式メモリ装置の外部からMRSがセッティングされれば、論理“ハイ”にイネーブルされる信号である。信号MRS_TEは、MRSイネーブル信号MRS_ENのイネーブルの間、終端をイネーブルさせるための信号である。
動作をさらに説明すれば、MRSイネーブル信号MRS_ENが論理“ロー”にディスエーブルされた状態で入力データの有効区間を示す信号WV、または読取り区間でないことを示す信号TRSTが論理“ハイ”になれば、終端イネーブル信号TEが論理“ハイ”となる。これによって、図3に示されたスイッチTMがターンオンになって終端電圧ポートVTPと終端抵抗R−term1とが連結され、その結果、入出力ポートDQに連結される伝送線DBに終端が提供される。
MRSイネーブル信号MRS_ENが論理“ハイ”にイネーブルされた状態では、信号MRS_TEが論理“ハイ”になる時、終端イネーブル信号TEが論理“ハイ”となる。すなわち、MRSイネーブル信号MRS_ENと信号MRS_TEとが共に論理“ハイ”になる時は、入力データの有効区間を示す信号WVまたは読取り区間でないことを示す信号TRSTに関係なく終端イネーブル信号TEが論理“ハイ”にイネーブルされて伝送線DBに終端が提供される。
図5は、終端イネーブル信号TE発生回路の第2実施形態を示す回路図である。
図5を参照すれば、第2実施形態による終端イネーブル信号発生回路は、インバータ51、54、NANDゲート52、53を具備する。
インバータ51は信号MRS_TEを反転させ、NANDゲート52は書込み動作時、入力データの有効区間を示す信号WVまたは読取り区間でないことを示す信号TRSTとインバータ51の出力信号とを受信する。NANDゲート53は信号WVまたは信号TRSTとNANDゲート52の出力信号とを受信し、インバータ54はNANDゲート53の出力信号を反転させて最終的に終端イネーブル信号TEを発生する。
動作をさらに説明すれば、信号WVまたは信号TRSTが論理“ロー”である時には信号MRS_TEに関係なく終端イネーブル信号TEが論理“ロー”にディスエーブルされる。一方、信号WVまたは信号TRSTが論理“ハイ”である時には信号MRS_TEが論理“ハイ”である時、終端イネーブル信号TEが論理“ハイ”にイネーブルされ、信号MRS_TEが論理“ロー”である時、終端イネーブル信号TEが論理“ロー”にディスエーブルされる。
図6は、本発明の第2実施形態によるODT方式を示す回路図である。
図6を参照すれば、本発明の第2実施形態によるODT方式では図3の第1実施形態と比較してメモリ装置600の内部に第2終端抵抗R−term2がさらに具備される。
第2終端抵抗R−term2はデータ入出力ポートDQに一端が連結され、終端電圧ポートVTPに他の一端が連結される。ここで、第2終端抵抗R−term2の抵抗値は第1終端抵抗R−term1の抵抗値に比べて顕著に大きい。
さらに説明すれば、メモリ装置600の書込み動作時にだけ終端をイネーブルさせるならば、書込み動作以外の区間中の読取り動作を除外した区間、すなわち書込み動作及び読取り動作でない区間では伝送線DBがフローティングされる。このような場合、新しい書込み動作時、伝送線DBが適切な終端レベルに用意されるためには所定の時間が必要になるが、これはシステム動作に負担として作用する。
このような問題点を解決するための1つの方法が第1実施形態でのように読取り動作以外の区間では常に終端をイネーブルさせることである。しかし、このような場合にもメモリコントローラとメモリ装置とが書込み動作及び読取り動作を遂行し続ける時、伝送線DBがフローティングされる場合が存在して瞬間的に伝送線DBの電圧値が所望しない値に置かれうる。
したがって、図6の第2実施形態では伝送線DBがフローティングされることを防止するためにデータ入出力ポートDQと終端電圧ポートVTPとを常に連結する第2終端抵抗R−term2が設けられる。前述したように第2終端抵抗R−term2は単純に伝送線DBのフローティングを防止するためのものであるので、第2終端抵抗R−term2の抵抗値は第1終端抵抗R−term1の抵抗値に比べて顕著に大きく構成される。
第2実施形態ではスイッチTMがターンオンになって終端がイネーブルされれば、終端抵抗値は第1終端抵抗R−term1と第2終端抵抗R−term2間の並列抵抗値になる。ところが、第2終端抵抗R−term2の抵抗値が第1終端抵抗R−term1の抵抗値に比べて顕著に大きいので、並列抵抗値は第1終端抵抗R−term1の抵抗値に近似されうる。
図7は、本発明によるODT回路を含む同期式メモリ装置を採用するメモリシステムの一例を示す図である。図7に示されたメモリシステムでは電圧レギュレータ73が終端電圧VTTPを発生する。図3または図6に示された本発明によるODT回路751を含む同期式メモリ装置75は電圧レギュレータ73から発生した終端電圧VTTPを終端電圧ポートVTPを通じて受信する。
図8は、本発明によるODT回路を含む同期式メモリ装置を採用するメモリシステムの他の例を示す図である。図8に示されたメモリシステムではメモリコントローラ81が終端電圧VTTPを発生する。前記本発明によるODT回路851を含む同期式メモリ装置85はメモリコントローラ81から発生した終端電圧VTTPを終端電圧ポートVTPを通じて受信する。
図9は、本発明によるODT回路を含む複数の同期式メモリ装置を共有するマルチドロップネットを採用するメモリシステムを示す図である。
図9に示されたようなマルチドロップネットを採用するメモリシステムではメモリコントローラ91から最も遠い側に位置するメモリ装置94でだけODTがイネーブルされ、近い側に位置するメモリ装置92、93ではODTがディスエーブルされることが望ましい。これを具現するためにはメモリコントローラ91によって最も遠い側に位置するメモリ装置94のMRSをセッティングさせ、近い側に位置するメモリ装置92、93のMRSをセッティングさせないようにせねばならない。
すなわち、MRSがセッティングされるメモリ装置94では図4の終端イネーブル信号発生回路で信号MRS_ENと信号MRS_TEとが何れも論理“ハイ”になって終端イネーブル信号TEが論理“ハイ”にイネーブルされ、その結果、ODTがイネーブルされる。一方、MRSがセッティングされていないメモリ装置92、93では信号MRS_ENと信号MRS_TEとが何れも論理“ロー”になって終端イネーブル信号TEが論理“ロー”にディスエーブルされ、その結果、ODTがディスエーブルされる。
ここでは1つのメモリ装置94でだけODTがイネーブルされる場合が説明されたが、必要に応じてメモリコントローラ91から遠い側に位置する1つ以上のメモリ装置でODTがイネーブルされるように構成できる。
また、ここではMRSのセッティングの如何によってODTがイネーブルされるかディスエーブルされるように構成されたが、メモリ装置がMRSの代りにID(Identity)レジスタを具備し、メモリコントローラによってIDレジスタをセッティングすることによってメモリ装置のODTがイネーブルされるように構成されうる。
以上、最適な実施形態が開示された。ここで特定の用語が使われたが、これは単に本発明を説明するための目的で使われたものであり、意味限定や特許請求の範囲に記載された本発明の範囲を制限するために使われたものではない。したがって、本技術分野の当業者であれば、これによって多様な変形及び均等な他の実施形態が可能であることが理解できるであろう。したがって、本発明の真の技術的保護範囲は特許請求の範囲の技術的思想によって定められねばならない。
本発明によるODT回路及び方法は動作速度が速く、少ない電力消耗を要求する同期式メモリ装置に使用されうる。また前記ODT回路を含む同期式メモリ装置がメモリシステムに採用されれば、システムの電力消耗が減少される。
従来技術による一般的な終端方式を示す図である。 従来技術によるレールツーレールODT方式を示す図である。 本発明の第1実施形態によるODT方式を示す回路図である。 終端イネーブル信号発生回路の第1実施形態を示す回路図である。 終端イネーブル信号発生回路の第2実施形態を示す回路図である。 本発明の第2実施形態によるODT方式を示す回路図である。 本発明によるODT回路を含む同期式メモリ装置を採用するメモリシステムの一例を示す図である。 本発明によるODT回路を含む同期式メモリ装置を採用するメモリシステムの他の例を示す図である。 本発明によるODT回路を含む複数の同期式メモリ装置を共有するマルチドロップネットを採用するメモリシステムを示す図である。
符号の説明
300 同期式メモリ装置
31 入力バッファ
VDD 電源電圧
TM スイッチ
TE 終端イネーブル信号
VTP 終端電圧ポート
VTTP 終端電圧
DB 伝送線
NM 出力バッファのプルダウントランジスタ
VSS 接地
DQ データ入出力ポート
R−term1 終端抵抗
PM 出力バッファのプルアップトランジスタ

Claims (25)

  1. 終端電圧を受信する終端電圧ポートと、
    データ入出力ポートと、
    前記データ入出力ポートに一端が連結される第1終端抵抗と、
    終端イネーブル信号に応答して前記終端電圧ポートと前記第1終端抵抗の他の一端とを選択的に連結するスイッチと、を具備することを特徴とする同期式メモリ装置のODT(On−Die Termination)回路。
  2. 前記同期式メモリ装置の書込み動作時、入力データの有効区間を示す信号または読取り区間でないことを示す信号及びモードレジスタセット(MRS)の出力信号に応答して前記終端イネーブル信号を発生する終端イネーブル信号発生回路をさらに具備することを特徴とする請求項1に記載の同期式メモリ装置のODT回路。
  3. 前記MRSの出力信号がディスエーブルされ、前記入力データの有効区間を示す信号または前記読取り区間でないことを示す信号がイネーブルされる時、前記終端イネーブル信号がイネーブルされることを特徴とする請求項2に記載の同期式メモリ装置のODT回路。
  4. 前記MRSの出力信号がイネーブルされる時は前記入力データの有効区間を示す信号または前記読取り区間でないことを示す信号に関係なく前記終端イネーブル信号がイネーブルされることを特徴とする請求項2に記載の同期式メモリ装置のODT回路。
  5. 前記データ入出力ポートに一端が連結され、前記終端電圧ポートに他の一端が連結される第2終端抵抗をさらに具備することを特徴とする請求項1に記載の同期式メモリ装置のODT回路。
  6. 前記第2終端抵抗の抵抗値は前記第1終端抵抗の抵抗値に比べて顕著に大きいことを特徴とする請求項5に記載の同期式メモリ装置のODT回路。
  7. 前記終端電圧は前記同期式メモリ装置が装着されるシステム内の電圧レギュレータから発生することを特徴とする請求項1に記載の同期式メモリ装置のODT回路。
  8. 前記終端電圧は前記同期式メモリ装置が装着されるシステム内のメモリコントローラから発生することを特徴とする請求項1に記載の同期式メモリ装置のODT回路。
  9. 前記終端電圧ポートの数は少なくとも1つ以上であることを特徴とする請求項1に記載の同期式メモリ装置のODT回路。
  10. 同期式メモリ装置のODT方法において、
    前記同期式メモリ装置の内部に終端電圧を受信する終端電圧ポートを具備させる段階と、
    前記同期式メモリ装置のデータ入出力ポートに一端が連結される第1終端抵抗を前記同期式メモリ装置の内部に具備させる段階と、
    前記終端電圧ポートと前記第1終端抵抗の他の一端とを選択的に連結する段階と、を具備することを特徴とする同期式メモリ装置のODT方法。
  11. 前記選択的に連結する段階は、
    前記同期式メモリ装置の書込み動作時、入力データの有効区間中に前記終端電圧ポートと前記第1終端抵抗の他の一端とを連結する段階を具備することを特徴とする請求項10に記載の同期式メモリ装置のODT方法。
  12. 前記選択的に連結する段階は、
    前記メモリ装置の読取り動作以外の区間中に前記終端電圧ポートと前記第1終端抵抗の他の一端とを連結する段階を具備することを特徴とする請求項10に記載の同期式メモリ装置のODT方法。
  13. 前記選択的に連結する段階は、
    外部で前記メモリ装置の内部に具備されるMRSがセッティングされる時、前記終端電圧ポートと前記第1終端抵抗の他の一端とを連結する段階を具備することを特徴とする請求項10に記載の同期式メモリ装置のODT方法。
  14. 前記データ入出力ポートに一端が連結され、前記終端電圧ポートに他の一端が連結される第2終端抵抗を前記同期式メモリ装置の内部に具備させる段階をさらに具備することを特徴とする請求項10に記載の同期式メモリ装置のODT方法。
  15. 前記第2終端抵抗の抵抗値は前記第1終端抵抗の抵抗値に比べて顕著に大きいことを特徴とする請求項14に記載の同期式メモリ装置のODT方法。
  16. 前記終端電圧を前記同期式メモリ装置が装着されるシステム内の電圧レギュレータから発生して前記終端電圧ポートに提供する段階をさらに具備することを特徴とする請求項10に記載の同期式メモリ装置のODT方法。
  17. 前記終端電圧を前記同期式メモリ装置が装着されるシステム内のメモリコントローラから発生して前記終端電圧ポートに提供する段階をさらに具備することを特徴とする請求項10に記載の同期式メモリ装置のODT方法。
  18. メモリコントローラと、
    終端電圧を発生する電圧レギュレータと、
    前記メモリコントローラと前記電圧レギュレータとに連結され、ODT回路を含む同期式メモリ装置と、を具備し、
    前記ODT回路は、
    前記電圧レギュレータから前記終端電圧を受信する終端電圧ポートと、
    前記メモリコントローラから入力データを受信するか、前記メモリコントローラに出力データを出力するデータ入出力ポートと、
    前記データ入出力ポートに一端が連結される第1終端抵抗と、
    終端イネーブル信号に応答して前記終端電圧ポートと前記第1終端抵抗の他の一端とを選択的に連結するスイッチと、を具備することを特徴とするメモリシステム。
  19. 前記ODT回路は、
    前記同期式メモリ装置の書込み動作時、入力データの有効区間を示す信号または読取り区間でないことを示す信号及びMRSの出力信号に応答して前記終端イネーブル信号を発生する終端イネーブル信号発生回路をさらに具備することを特徴とする請求項18に記載のメモリシステム。
  20. 前記ODT回路は、
    前記データ入出力ポートに一端が連結され、前記終端電圧ポートに他の一端が連結される第2終端抵抗をさらに具備することを特徴とする請求項18に記載のメモリシステム。
  21. 終端電圧を発生するメモリコントローラと、
    前記メモリコントローラに連結され、ODT回路を含む同期式メモリ装置と、を具備し、
    前記ODT回路は、
    前記メモリコントローラから前記終端電圧を受信する終端電圧ポートと、
    前記メモリコントローラから入力データを受信したり前記メモリコントローラに出力データを出力するデータ入出力ポートと、
    前記データ入出力ポートに一端が連結する第1終端抵抗と、
    終端イネーブル信号に応答して前記終端電圧ポートと前記第1終端抵抗の他の一端とを選択的に連結するスイッチとを具備することを特徴とするメモリシステム。
  22. 前記ODT回路は、
    前記同期式メモリ装置の書込み動作時、入力データの有効区間を示す信号または読取り区間でないことを示す信号及びMRSの出力信号に応答して前記終端イネーブル信号を発生する終端イネーブル信号発生回路をさらに具備することを特徴とする請求項21に記載のメモリシステム。
  23. 前記ODT回路は、
    前記データ入出力ポートに一端が連結され、前記終端電圧ポートに他の一端が連結される第2終端抵抗をさらに具備することを特徴とする請求項21に記載のメモリシステム。
  24. メモリコントローラと、
    チャンネルを通じて前記メモリコントローラに連結され、ODT回路を含む複数の同期式メモリ装置と、を具備し、
    前記複数の同期式メモリ装置のうち前記メモリコントローラから遠い側に位置する1つ以上のメモリ装置でだけ前記ODT回路がイネーブルされ、残りのメモリ装置では前記ODT回路がディスエーブルされることを特徴とするメモリシステム。
  25. 前記ODT回路は、
    終端電圧を受信する終端電圧ポートと、
    データ入出力ポートと、
    前記データ入出力ポートに一端が連結される第1終端抵抗と、
    終端イネーブル信号の活性化に応答して前記終端電圧ポートと前記第1終端抵抗の他の一端とを連結するスイッチと、を具備し、
    前記終端イネーブル信号は前記メモリ装置の内部のMRSがセッティングされる時、活性化されて前記ODT回路がイネーブルされることを特徴とする請求項24に記載のメモリシステム。
JP2003390227A 2002-11-20 2003-11-20 オンチップdc電流消耗を最小化できるodt回路とodt方法及びそれを具備するメモリ装置を採用するメモリシステム Expired - Fee Related JP4326919B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0072478A KR100464437B1 (ko) 2002-11-20 2002-11-20 온칩 dc 전류 소모를 최소화할 수 있는 odt 회로와odt 방법 및 이를 구비하는 메모리장치를 채용하는메모리 시스템

Publications (2)

Publication Number Publication Date
JP2004310981A true JP2004310981A (ja) 2004-11-04
JP4326919B2 JP4326919B2 (ja) 2009-09-09

Family

ID=36674999

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003390227A Expired - Fee Related JP4326919B2 (ja) 2002-11-20 2003-11-20 オンチップdc電流消耗を最小化できるodt回路とodt方法及びそれを具備するメモリ装置を採用するメモリシステム

Country Status (6)

Country Link
US (1) US7034565B2 (ja)
JP (1) JP4326919B2 (ja)
KR (1) KR100464437B1 (ja)
CN (1) CN100594550C (ja)
DE (1) DE10354535B4 (ja)
TW (1) TWI236679B (ja)

Cited By (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7154295B2 (en) 2004-05-06 2006-12-26 Hynix Semiconductor Inc. Semiconductor memory device with on-die termination circuit
JP2007164979A (ja) * 2005-12-15 2007-06-28 Hynix Semiconductor Inc 同期式メモリ装置のドライバ及びodtインピーダンス調節方法
JP2007179725A (ja) * 2005-12-27 2007-07-12 Hynix Semiconductor Inc 半導体メモリのオンダイターミネーション装置及び方法
US7288959B1 (en) 2006-01-16 2007-10-30 Hynix Semiconductor Inc. Apparatus for controlling on-die termination
US7317328B2 (en) 2005-09-29 2008-01-08 Hynix Semiconductor Inc. Test device for on die termination
US7342412B2 (en) 2005-09-29 2008-03-11 Hynix Semiconductor Inc. Device for controlling on die termination
US7365564B2 (en) 2005-09-29 2008-04-29 Hynix Semiconductor Inc. Apparatus and method for controlling on die termination
US7372294B2 (en) 2005-09-29 2008-05-13 Hynix Semiconductor Inc. On-die termination apparatus
US7449914B2 (en) 2005-09-29 2008-11-11 Hynix Semiconductor Inc. Semiconductor memory device
US7456651B2 (en) 2006-06-08 2008-11-25 Hynix Semiconductor Inc. On-die termination apparatus for semiconductor memory having exact comparison voltage characteristic and method of controlling the same
US7498834B2 (en) 2005-06-30 2009-03-03 Hynix Semiconductor Inc. Semiconductor memory device
US7567093B2 (en) 2006-09-27 2009-07-28 Hynix Semiconductor, Inc. Semiconductor memory device with on-die termination circuit
JP2009540633A (ja) * 2006-06-02 2009-11-19 ラムバス・インコーポレーテッド 段階的オンダイターミネーションを備えた集積回路
US7643889B2 (en) 2006-10-12 2010-01-05 Hynix Semiconductor Inc. Circuit and method of outputting temperature data of semiconductor memory apparatus
US7663946B2 (en) 2007-07-12 2010-02-16 Hynix Semiconductor Inc. Semiconductor memory device having on-die-termination device and operation method thereof
US7663940B2 (en) 2007-01-08 2010-02-16 Hynix Semiconductor Inc. Semiconductor memory device and driving method thereof
US7675316B2 (en) 2005-08-05 2010-03-09 Samsung Electronics, Co., Ltd. Semiconductor memory device including on die termination circuit and on die termination method thereof
US7742347B2 (en) 2007-03-13 2010-06-22 Hynix Semiconductor Inc. Voltage generating circuit and reference voltage generating circuit for semiconductor memory apparatus, and semiconductor system using the same
JP2010157919A (ja) * 2008-12-26 2010-07-15 Fujitsu Semiconductor Ltd 半導体集積回路,データ転送システムおよびデータ転送方法
US7782700B2 (en) 2008-04-09 2010-08-24 Nec Electronics Corporation Semiconductor memory device
US7800397B2 (en) 2007-03-12 2010-09-21 Hynix Semiconductor Inc. On-die termination circuit of semiconductor memory apparatus
US7906986B2 (en) 2007-05-10 2011-03-15 Hynix Semiconductor Inc. Data output driving circuit for a semiconductor apparatus
US7969795B2 (en) 2007-01-03 2011-06-28 Hynix Semiconductor Inc. Negative voltage generator for use in semiconductor memory device
US8067956B2 (en) 2007-04-12 2011-11-29 Hynix Semiconductor Inc. Apparatus and method for calibrating on-die termination in semiconductor memory device
US8300486B2 (en) 2009-06-16 2012-10-30 Hynix Semiconductor Inc. Temperature detection circuit of semiconductor memory apparatus
JP2018534663A (ja) * 2015-09-24 2018-11-22 クゥアルコム・インコーポレイテッドQualcomm Incorporated 調節可能な電圧および終端を持つメモリインタフェースおよび使用の方法

Families Citing this family (65)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100532431B1 (ko) * 2003-04-29 2005-11-30 삼성전자주식회사 부정합되는 온-다이 터미네이션 회로 및 터미네이션 방법
KR100543913B1 (ko) * 2003-05-31 2006-01-23 주식회사 하이닉스반도체 Sdr/ddr 모드를 지원하는 콤보형 동기식 디램
KR100528164B1 (ko) * 2004-02-13 2005-11-15 주식회사 하이닉스반도체 반도체 기억 소자에서의 온 다이 터미네이션 모드 전환회로 및 그 방법
US7574634B2 (en) * 2004-06-21 2009-08-11 Micron Technology, Inc. Real time testing using on die termination (ODT) circuit
DE102004042173B4 (de) * 2004-08-31 2008-12-18 Qimonda Ag DQS-Signalling in DDR-III-Speichersystemen ohne Präambel
US7495985B1 (en) * 2004-10-25 2009-02-24 Nvidia Corporation Method and system for memory thermal load sharing using memory on die termination
KR100670702B1 (ko) * 2004-10-30 2007-01-17 주식회사 하이닉스반도체 온다이 터미네이션 회로를 구비한 반도체 메모리 장치
KR100670699B1 (ko) * 2004-11-01 2007-01-17 주식회사 하이닉스반도체 온 다이 터미네이션 회로를 갖는 반도체메모리소자
US7164600B2 (en) * 2004-12-10 2007-01-16 Micron Technology Inc Reducing DQ pin capacitance in a memory device
US7138823B2 (en) * 2005-01-20 2006-11-21 Micron Technology, Inc. Apparatus and method for independent control of on-die termination for output buffers of a memory device
KR100575006B1 (ko) 2005-04-12 2006-04-28 삼성전자주식회사 Ocd 회로와 odt 회로를 제어할 수 있는 반도체 장치및 제어 방법
US8041881B2 (en) 2006-07-31 2011-10-18 Google Inc. Memory device with emulated characteristics
US20080028136A1 (en) 2006-07-31 2008-01-31 Schakel Keith R Method and apparatus for refresh management of memory modules
US8055833B2 (en) 2006-10-05 2011-11-08 Google Inc. System and method for increasing capacity, performance, and flexibility of flash storage
US20080082763A1 (en) 2006-10-02 2008-04-03 Metaram, Inc. Apparatus and method for power management of memory circuits by a system or component thereof
US9542352B2 (en) 2006-02-09 2017-01-10 Google Inc. System and method for reducing command scheduling constraints of memory circuits
US8386722B1 (en) 2008-06-23 2013-02-26 Google Inc. Stacked DIMM memory interface
US8077535B2 (en) 2006-07-31 2011-12-13 Google Inc. Memory refresh apparatus and method
US8438328B2 (en) 2008-02-21 2013-05-07 Google Inc. Emulation of abstracted DIMMs using abstracted DRAMs
US8111566B1 (en) 2007-11-16 2012-02-07 Google, Inc. Optimal channel design for memory devices for providing a high-speed memory interface
US8244971B2 (en) 2006-07-31 2012-08-14 Google Inc. Memory circuit system and method
US8089795B2 (en) 2006-02-09 2012-01-03 Google Inc. Memory module with memory stack and interface with enhanced capabilities
US8060774B2 (en) * 2005-06-24 2011-11-15 Google Inc. Memory systems and memory modules
US8090897B2 (en) 2006-07-31 2012-01-03 Google Inc. System and method for simulating an aspect of a memory circuit
US8335894B1 (en) 2008-07-25 2012-12-18 Google Inc. Configurable memory system with interface circuit
US8397013B1 (en) 2006-10-05 2013-03-12 Google Inc. Hybrid memory module
US8081474B1 (en) 2007-12-18 2011-12-20 Google Inc. Embossed heat spreader
US8130560B1 (en) 2006-11-13 2012-03-06 Google Inc. Multi-rank partial width memory modules
US8796830B1 (en) 2006-09-01 2014-08-05 Google Inc. Stackable low-profile lead frame package
US8327104B2 (en) 2006-07-31 2012-12-04 Google Inc. Adjusting the timing of signals associated with a memory system
US8359187B2 (en) 2005-06-24 2013-01-22 Google Inc. Simulating a different number of memory circuit devices
US7386656B2 (en) * 2006-07-31 2008-06-10 Metaram, Inc. Interface circuit system and method for performing power management operations in conjunction with only a portion of a memory circuit
KR100660873B1 (ko) * 2005-07-22 2006-12-26 삼성전자주식회사 인덕턴스를 갖는 온-다이 터미네이션을 포함하는 메모리시스템
US7560956B2 (en) * 2005-08-03 2009-07-14 Micron Technology, Inc. Method and apparatus for selecting an operating mode based on a determination of the availability of internal clock signals
US20070046308A1 (en) * 2005-08-26 2007-03-01 Ronald Baker Test modes for a semiconductor integrated circuit device
WO2007028109A2 (en) 2005-09-02 2007-03-08 Metaram, Inc. Methods and apparatus of stacking drams
KR100761359B1 (ko) * 2005-09-29 2007-09-27 주식회사 하이닉스반도체 온-다이 터미네이션 제어회로 및 방법
JP5072274B2 (ja) 2005-09-29 2012-11-14 エスケーハイニックス株式会社 メモリ装置の書き込み回路
US7372293B2 (en) * 2005-12-07 2008-05-13 Intel Corporation Polarity driven dynamic on-die termination
US9632929B2 (en) 2006-02-09 2017-04-25 Google Inc. Translating an address associated with a command communicated between a system and memory circuits
KR100780949B1 (ko) 2006-03-21 2007-12-03 삼성전자주식회사 데이터 독출 모드에서 odt 회로의 온/오프 상태를테스트할 수 있는 반도체 메모리 장치 및 odt 회로의상태 테스트 방법
US7724589B2 (en) 2006-07-31 2010-05-25 Google Inc. System and method for delaying a signal communicated from a system to at least one of a plurality of memory circuits
JP4229164B2 (ja) * 2006-10-03 2009-02-25 ソニー株式会社 閃光装置
KR100790821B1 (ko) * 2006-11-15 2008-01-03 삼성전자주식회사 반도체 메모리 장치에서의 온다이 터미네이션 회로
WO2008079911A1 (en) 2006-12-21 2008-07-03 Rambus Inc. Dynamic on-die termination of address and command signals
KR100820783B1 (ko) 2007-03-02 2008-04-11 주식회사 하이닉스반도체 미스매치를 줄인 온 다이 터미네이션 장치
KR100881195B1 (ko) * 2007-05-22 2009-02-05 삼성전자주식회사 고주파 성능을 개선한 odt 회로
US7558130B2 (en) * 2007-06-04 2009-07-07 Micron Technology, Inc. Adjustable drive strength apparatus, systems, and methods
US8080874B1 (en) 2007-09-14 2011-12-20 Google Inc. Providing additional space between an integrated circuit and a circuit board for positioning a component therebetween
KR20100003064A (ko) * 2008-06-30 2010-01-07 주식회사 하이닉스반도체 온도감지회로, 이를 포함하는 온도정보 출력장치 및온도감지방법
WO2010144624A1 (en) * 2009-06-09 2010-12-16 Google Inc. Programming of dimm termination resistance values
US9153296B2 (en) * 2010-06-28 2015-10-06 Intel Corporation Methods and apparatuses for dynamic memory termination
US8649229B2 (en) * 2011-06-29 2014-02-11 Intel Corporation Memory module bus termination voltage (VTT) regulation and management
KR101853874B1 (ko) * 2011-09-21 2018-05-03 삼성전자주식회사 메모리 장치의 동작 방법 및 상기 방법을 수행하기 위한 장치들
US9823990B2 (en) 2012-09-05 2017-11-21 Nvidia Corporation System and process for accounting for aging effects in a computing device
USRE49506E1 (en) * 2012-12-03 2023-04-25 Samsung Electronics Co., Ltd. High/low speed mode selection for output driver circuits of a memory interface
US9571098B2 (en) 2014-08-11 2017-02-14 Samsung Electronics Co., Ltd. Signal receiving circuits including termination resistance having adjustable resistance value, operating methods thereof, and storage devices therewith
JP6509711B2 (ja) 2015-10-29 2019-05-08 東芝メモリ株式会社 不揮発性半導体記憶装置及びメモリシステム
US10530325B1 (en) 2018-08-30 2020-01-07 Advanced Micro Devices, Inc. Low loss T-coil configuration with frequency boost for an analog receiver front end
US10749552B2 (en) 2018-09-24 2020-08-18 Advanced Micro Devices, Inc. Pseudo differential receiving mechanism for single-ended signaling
US10692545B2 (en) 2018-09-24 2020-06-23 Advanced Micro Devices, Inc. Low power VTT generation mechanism for receiver termination
US10944368B2 (en) 2019-02-28 2021-03-09 Advanced Micro Devices, Inc. Offset correction for pseudo differential signaling
US10630289B1 (en) * 2019-03-01 2020-04-21 Realtek Semiconductor Corp. On-die-termination circuit and control method for of the same
US11152944B2 (en) 2019-09-13 2021-10-19 Advanced Micro Devices, Inc. Termination calibration scheme using a current mirror
US11397695B2 (en) * 2019-10-22 2022-07-26 Micron Technology, Inc. Configurable memory termination

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5831467A (en) * 1991-11-05 1998-11-03 Monolithic System Technology, Inc. Termination circuit with power-down mode for use in circuit module architecture
JP2724104B2 (ja) * 1994-02-04 1998-03-09 川崎製鉄株式会社 プログラマブル入力回路
US6026456A (en) * 1995-12-15 2000-02-15 Intel Corporation System utilizing distributed on-chip termination
US5721497A (en) * 1996-01-23 1998-02-24 Sun Microsystems, Inc. Cold termination for a bus
JPH1020974A (ja) * 1996-07-03 1998-01-23 Fujitsu Ltd バス構造及び入出力バッファ
US6356106B1 (en) * 2000-09-12 2002-03-12 Micron Technology, Inc. Active termination in a multidrop memory system
US6934785B2 (en) * 2000-12-22 2005-08-23 Micron Technology, Inc. High speed interface with looped bus
US6424170B1 (en) * 2001-05-18 2002-07-23 Intel Corporation Apparatus and method for linear on-die termination in an open drain bus architecture system
KR100389928B1 (ko) * 2001-07-20 2003-07-04 삼성전자주식회사 액티브 터미네이션 제어를 위한 반도체 메모리 시스템
KR100468728B1 (ko) * 2002-04-19 2005-01-29 삼성전자주식회사 반도체 집적회로의 온-칩 터미네이터, 그 제어 회로 및 그제어 방법

Cited By (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7154295B2 (en) 2004-05-06 2006-12-26 Hynix Semiconductor Inc. Semiconductor memory device with on-die termination circuit
US7498834B2 (en) 2005-06-30 2009-03-03 Hynix Semiconductor Inc. Semiconductor memory device
US7675316B2 (en) 2005-08-05 2010-03-09 Samsung Electronics, Co., Ltd. Semiconductor memory device including on die termination circuit and on die termination method thereof
US7449914B2 (en) 2005-09-29 2008-11-11 Hynix Semiconductor Inc. Semiconductor memory device
US7317328B2 (en) 2005-09-29 2008-01-08 Hynix Semiconductor Inc. Test device for on die termination
US7342412B2 (en) 2005-09-29 2008-03-11 Hynix Semiconductor Inc. Device for controlling on die termination
US7365564B2 (en) 2005-09-29 2008-04-29 Hynix Semiconductor Inc. Apparatus and method for controlling on die termination
US7372294B2 (en) 2005-09-29 2008-05-13 Hynix Semiconductor Inc. On-die termination apparatus
US7977968B2 (en) 2005-09-29 2011-07-12 Hynix Semiconductor Inc. Semiconductor memory device
JP2007164979A (ja) * 2005-12-15 2007-06-28 Hynix Semiconductor Inc 同期式メモリ装置のドライバ及びodtインピーダンス調節方法
JP2007179725A (ja) * 2005-12-27 2007-07-12 Hynix Semiconductor Inc 半導体メモリのオンダイターミネーション装置及び方法
US7525337B2 (en) 2005-12-27 2009-04-28 Hynix Semiconductor Inc. On-die termination circuit and method for semiconductor memory apparatus
US7288959B1 (en) 2006-01-16 2007-10-30 Hynix Semiconductor Inc. Apparatus for controlling on-die termination
JP2009540633A (ja) * 2006-06-02 2009-11-19 ラムバス・インコーポレーテッド 段階的オンダイターミネーションを備えた集積回路
US7456651B2 (en) 2006-06-08 2008-11-25 Hynix Semiconductor Inc. On-die termination apparatus for semiconductor memory having exact comparison voltage characteristic and method of controlling the same
US7567093B2 (en) 2006-09-27 2009-07-28 Hynix Semiconductor, Inc. Semiconductor memory device with on-die termination circuit
US7643889B2 (en) 2006-10-12 2010-01-05 Hynix Semiconductor Inc. Circuit and method of outputting temperature data of semiconductor memory apparatus
US7969795B2 (en) 2007-01-03 2011-06-28 Hynix Semiconductor Inc. Negative voltage generator for use in semiconductor memory device
US7663940B2 (en) 2007-01-08 2010-02-16 Hynix Semiconductor Inc. Semiconductor memory device and driving method thereof
US7800397B2 (en) 2007-03-12 2010-09-21 Hynix Semiconductor Inc. On-die termination circuit of semiconductor memory apparatus
US7742347B2 (en) 2007-03-13 2010-06-22 Hynix Semiconductor Inc. Voltage generating circuit and reference voltage generating circuit for semiconductor memory apparatus, and semiconductor system using the same
US8067956B2 (en) 2007-04-12 2011-11-29 Hynix Semiconductor Inc. Apparatus and method for calibrating on-die termination in semiconductor memory device
US7906986B2 (en) 2007-05-10 2011-03-15 Hynix Semiconductor Inc. Data output driving circuit for a semiconductor apparatus
US7663946B2 (en) 2007-07-12 2010-02-16 Hynix Semiconductor Inc. Semiconductor memory device having on-die-termination device and operation method thereof
US7782700B2 (en) 2008-04-09 2010-08-24 Nec Electronics Corporation Semiconductor memory device
JP2010157919A (ja) * 2008-12-26 2010-07-15 Fujitsu Semiconductor Ltd 半導体集積回路,データ転送システムおよびデータ転送方法
US8300486B2 (en) 2009-06-16 2012-10-30 Hynix Semiconductor Inc. Temperature detection circuit of semiconductor memory apparatus
US8625375B2 (en) 2009-06-16 2014-01-07 Hynix Semiconductor Inc. Temperature detection circuit of semiconductor memory apparatus
JP2018534663A (ja) * 2015-09-24 2018-11-22 クゥアルコム・インコーポレイテッドQualcomm Incorporated 調節可能な電圧および終端を持つメモリインタフェースおよび使用の方法
US10613613B2 (en) 2015-09-24 2020-04-07 Qualcomm Incorporated Memory interface with adjustable voltage and termination and methods of use

Also Published As

Publication number Publication date
TWI236679B (en) 2005-07-21
DE10354535B4 (de) 2009-07-09
KR100464437B1 (ko) 2004-12-31
CN100594550C (zh) 2010-03-17
US7034565B2 (en) 2006-04-25
DE10354535A1 (de) 2004-06-17
US20040100837A1 (en) 2004-05-27
JP4326919B2 (ja) 2009-09-09
CN1519853A (zh) 2004-08-11
TW200506959A (en) 2005-02-16
KR20040043995A (ko) 2004-05-27

Similar Documents

Publication Publication Date Title
JP4326919B2 (ja) オンチップdc電流消耗を最小化できるodt回路とodt方法及びそれを具備するメモリ装置を採用するメモリシステム
US7092299B2 (en) Memory devices, systems and methods using selective on-die termination
JP3986578B2 (ja) 同期型半導体記憶装置
JP5346259B2 (ja) 半導体集積回路
US7786753B2 (en) Output driver circuit, semiconductor memory device including the output driver circuit, and method for operating the semiconductor memory device
US7576560B2 (en) Apparatus for measuring on-die termination (ODT) resistance and semiconductor memory device having the same
US10535396B2 (en) Memory device write circuitry
JP2009252322A (ja) 半導体メモリ装置
US10734067B1 (en) Memory device latch circuitry
KR20110111218A (ko) 온-다이 터미네이션 회로, 데이터 출력 버퍼 및 반도체 메모리 장치
CN111418019A (zh) 用于改进存储器装置中的输入信号质量的系统和方法
KR100869341B1 (ko) 반도체 메모리 소자와 그의 구동 방법
CN113223575B (zh) 高速电平移位器
JP2011059852A (ja) 半導体集積回路
KR20070081881A (ko) 반도체 기억 소자에서의 다이나믹 온다이터미네이션 회로및 그 방법
US10586574B2 (en) Word line cache mode
US8225417B2 (en) Circuit for controlling signal line transmitting data and method of controlling the same
US11276468B2 (en) High-speed efficient level shifter
KR100991384B1 (ko) 반도체 메모리 소자와 그의 동작 방법
JP2013255276A (ja) 半導体集積回路
KR20140069650A (ko) 집적회로 및 집적회로의 동작방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060912

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090203

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090430

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090602

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090610

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120619

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130619

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees