JP2004281919A - 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法 - Google Patents

半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法 Download PDF

Info

Publication number
JP2004281919A
JP2004281919A JP2003074218A JP2003074218A JP2004281919A JP 2004281919 A JP2004281919 A JP 2004281919A JP 2003074218 A JP2003074218 A JP 2003074218A JP 2003074218 A JP2003074218 A JP 2003074218A JP 2004281919 A JP2004281919 A JP 2004281919A
Authority
JP
Japan
Prior art keywords
carrier substrate
semiconductor chip
semiconductor
chip
sealing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2003074218A
Other languages
English (en)
Other versions
JP2004281919A5 (ja
Inventor
Tetsutoshi Aoyanagi
哲理 青▲柳▼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2003074218A priority Critical patent/JP2004281919A/ja
Priority to CNA2004100396522A priority patent/CN1531089A/zh
Priority to US10/801,949 priority patent/US20040222519A1/en
Publication of JP2004281919A publication Critical patent/JP2004281919A/ja
Publication of JP2004281919A5 publication Critical patent/JP2004281919A5/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02377Fan-in arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05005Structure
    • H01L2224/05009Bonding area integrally formed with a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05025Disposition the internal layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13025Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06558Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices having passive surfaces facing each other, i.e. in a back-to-back arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06565Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices having the same size and there being no auxiliary carrier between the devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06568Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1023All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being an insulating substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/1533Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate
    • H01L2924/15331Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Wire Bonding (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

【課題】接続信頼性の劣化を抑制しつつ、異種チップの3次元実装構造を実現する。
【解決手段】半導体チップ3がACF接合により実装された半導体パッケージPK11上に、半導体チップ13が封止樹脂17で封止された半導体パッケージPK12を積層し、封止樹脂17で封止される範囲を、半導体チップ13上を覆うとともに、半導体チップ13の実装面側において突出電極16の配置領域にかかるように設定する。
【選択図】 図1

Description

【0001】
【発明の属する技術分野】
本発明は半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法に関し、特に、半導体パッケージなどの積層構造に適用して好適なものである。
【0002】
【従来の技術】
従来の半導体装置では、半導体チップ実装時の省スペース化を図るため、例えば、特許文献1に開示されているように、キャリア基板を介して半導体チップを3次元実装する方法がある。
【0003】
【特許文献1】
特開平10−284683号公報
【0004】
【発明が解決しようとする課題】
しかしながら、キャリア基板を介して半導体チップを3次元実装する方法では、キャリア基板の反りが発生し、3次元実装時の接続信頼性が劣化するとともに、異種チップの積層が困難であるという問題があった。
そこで、本発明の目的は、接続信頼性の劣化を抑制しつつ、異種チップの3次元実装構造を実現することが可能な半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法を提供することである。
【0005】
【課題を解決するための手段】
上述した課題を解決するために、本発明の一態様に係る半導体装置によれば、第1キャリア基板と、前記第1キャリア基板上に搭載された第1半導体チップと、第2キャリア基板と、前記第2キャリア基板上に搭載された第2半導体チップと、前記第2キャリア基板が前記第1半導体チップ上に保持されるように、前記第2キャリア基板と前記第1キャリア基板とを接続する突出電極と、前記突出電極の配置領域が含まれるようにして、前記第2半導体チップを封止する封止材とを備えることを特徴とする。
【0006】
これにより、第2半導体チップを封止する封止材で突出電極の配置領域を補強することが可能となり、第1キャリア基板上に第2キャリア基板を積層した際の高さの増大を抑制しつつ、第2半導体チップが搭載される第2キャリア基板の反りを低減させることが可能となる。
このため、第1キャリア基板と第2キャリア基板との間の接続信頼性の劣化を抑制しつつ、半導体チップ実装時の省スペース化を図ることが可能となる。
【0007】
また、本発明の一態様に係る半導体装置によれば、前記第2キャリア基板は前記第1半導体チップ上に跨るように、第1キャリア基板上に固定されていることを特徴とする。
これにより、第1半導体チップと第2半導体チップとを重ねて配置することが可能となり、複数の半導体チップを実装する際の実装面積を低減させて、半導体チップ実装時の省スペース化を図ることが可能となる。
【0008】
また、本発明の一態様に係る半導体装置によれば、前記封止材はモールド樹脂であることを特徴とする。
これにより、第2キャリア基板を含む異種パッケージを第1キャリア基板上に積層させることが可能となり、半導体チップの種類が異なる場合においても、半導体チップの3次元実装構造を実現することが可能となる。
【0009】
また、本発明の一態様に係る半導体装置によれば、前記封止材の側壁は前記第2キャリア基板の側壁の位置に一致していることを特徴とする。
これにより、第1キャリア基板上に第2キャリア基板を積層した際の高さの増大を抑制しつつ、第2半導体チップを封止する封止材で第2キャリア基板の一面全体を補強することが可能となるとともに、封止材のセル分割を行うことなく、第2半導体チップを封止することが可能となり、第2キャリア基板上に搭載される第2半導体チップの搭載面積を増大させることが可能となる。
【0010】
また、本発明の一態様に係る半導体装置によれば、前記第1半導体チップは第1キャリア基板上にフリップチップ実装されていることを特徴とする。
これにより、第1半導体チップ上でワイヤを引き回すことなく、第1キャリア基板上に第1半導体チップを実装することができる。このため、第1キャリア基板上で第2キャリア基板を保持する突出電極の高さを低くすることが可能となり、省スペース化を可能としつつ、第1キャリア基板と第2キャリア基板との間の接続信頼性を向上させることができる。
【0011】
また、本発明の一態様に係る半導体装置によれば、前記第1半導体チップは、前記第1キャリア基板上に並列して複数設けられていることを特徴とする。
これにより、複数の第1半導体チップ上に第2半導体チップを重ねて配置することが可能となり、複数の半導体チップを実装する際の実装面積を低減させて、半導体チップ実装時の省スペース化を図ることが可能となる。
【0012】
また、本発明の一態様に係る半導体装置によれば、前記第1半導体チップは、圧接接合により前記第1キャリア基板上に接続されていることを特徴とする。
これにより、第1半導体チップを第1キャリア基板上に接続する際の低温化を図ることが可能となり、実際の使用時の第1キャリア基板の反りを低減することが可能となる。
【0013】
また、本発明の一態様に係る半導体装置によれば、前記第1キャリア基板及び前記第1キャリア基板に搭載された第1半導体チップを含む半導体装置と、前記第2キャリア基板及び前記第2キャリア基板に搭載された第2半導体チップを含む半導体装置とは、等しい温度で弾性率が異なることを特徴とする。
これにより、一方のキャリア基板で発生する反りを他方のキャリア基板で抑えることが可能となり、第1キャリア基板と第2キャリア基板との間の接続信頼性を向上させることが可能となる。
【0014】
また、本発明の一態様に係る半導体装置によれば、前記第1半導体チップが搭載された第1キャリア基板はフリップチップ実装されたボールグリッドアレイ、前記第2半導体チップが搭載された第2キャリア基板はモールド封止されたボールグリッドアレイまたはチップサイズパッケージであることを特徴とする。
これにより、3次元実装構造の高さの増大を抑制しつつ、異種パッケージを積層させることが可能となり、半導体チップの種類が異なる場合においても、半導体チップ実装時の省スペース化を図ることが可能となる。
【0015】
また、本発明の一態様に係る半導体装置によれば、キャリア基板と、前記キャリア基板上に搭載された第1半導体チップと、前記キャリア基板上に搭載された第2半導体チップと、前記第2半導体チップが前記第1半導体チップ上に保持されるように、前記第2半導体チップと前記キャリア基板とを接続する突出電極と、前記突出電極の配置領域が含まれるようにして、前記第2半導体チップを封止する封止材とを備えることを特徴とする。
【0016】
これにより、半導体チップの種類またはサイズが異なる場合においても、第1半導体チップと第2半導体チップとの間にキャリア基板を介在させることなく、第1半導体チップ上に第2半導体チップが配置されるようにして、第2半導体チップをキャリア基板上にフリップチップ実装することが可能となるとともに、第2半導体チップを封止する封止材で突出電極の配置領域を補強することが可能となる。
【0017】
このため、半導体チップ積層時の高さの増大を抑制しつつ、キャリア基板の反りを低減させることが可能となり、3次元実装時の接続信頼性の劣化を抑制しつつ、半導体チップ実装時の省スペース化を図ることが可能となる。
また、本発明の一態様に係る半導体装置によれば、前記第2半導体チップは積層された複数個の半導体チップであることを特徴とする。
【0018】
これにより、種類またはサイズが異なる第2半導体チップを第1半導体チップ上に複数積層することが可能となり、様々の機能を持たせることを可能としつつ、半導体チップ実装時の省スペース化を図ることが可能となる。
また、本発明の一態様に係る半導体装置によれば、前記第2半導体チップは、前記第2キャリア基板上に並列に搭載された複数個の半導体チップであることを特徴とする。
【0019】
これにより、第2半導体チップ積層時の高さの増大を抑制しつつ、複数の第2半導体チップを第1半導体チップ上に配置することが積可能となり、3次元実装時の接続信頼性の劣化を抑制しつつ、半導体チップ実装時の省スペース化を図ることが可能となる。
また、本発明の一態様に係る電子デバイスによれば、第1キャリア基板と、前記第1キャリア基板上に搭載された第1電子部品と、第2キャリア基板と、前記第2キャリア基板上に搭載された第2電子部品と、前記第2キャリア基板が前記第1電子部品上に保持されるように、前記第2キャリア基板と前記第1キャリア基板とを接続する突出電極と、前記突出電極の配置領域が含まれるようにして、前記第2電子部品を封止する封止材とを備えることを特徴とする。
【0020】
これにより、第2電子部品を封止する封止材で突出電極の配置領域を補強することが可能となり、第1キャリア基板上に第2キャリア基板を積層した際の高さの増大を抑制しつつ、第2電子部品が搭載される第2キャリア基板の反りを低減させることが可能となる。
また、本発明の一態様に係る電子機器によれば、第1キャリア基板と、前記第1キャリア基板上に搭載された第1半導体チップと、第2キャリア基板と、前記第2キャリア基板上に搭載された第2半導体チップと、前記第2キャリア基板が前記第1半導体チップ上に保持されるように、前記第2キャリア基板と前記第1キャリア基板とを接続する突出電極と、前記突出電極の配置領域が含まれるようにして、前記第2半導体チップを封止する封止材と、前記第1キャリア基板が実装されたマザー基板とを備えることを特徴とする。
【0021】
これにより、第2半導体チップを封止する封止材で突出電極の配置領域を補強することが可能となり、第2半導体チップが搭載される第2キャリア基板の反りを低減させることが可能となることから、半導体チップ実装時の接続信頼性を向上させることが可能となる。
また、本発明の一態様に係る半導体装置の製造方法によれば、第1キャリア基板上に第1半導体チップをフリップチップ実装する工程と、突出電極を配置する配置領域が設けられた第2キャリア基板上に第2半導体チップを実装する工程と、前記突出電極の配置領域に封止樹脂がかかるようにして、前記第2半導体チップを前記封止樹脂で封止する工程と、前記第2キャリア基板が前記第1半導体チップ上に保持されるように、前記突出電極を介して前記第2キャリア基板と前記第1キャリア基板とを接続する工程とを備えることを特徴とする。
【0022】
これにより、第2半導体チップを封止する封止樹脂で突出電極の配置領域を補強することが可能となり、第2キャリア基板の反りを低減させることが可能となる。このため、突出電極を介して第1キャリア基板上に第2キャリア基板を積層する際に、第1キャリア基板と第2キャリア基板との間隔のバラツキを低減することが可能となり、第1キャリア基板と第2キャリア基板との間の接続信頼性を向上させることが可能となる。
【0023】
また、本発明の一態様に係る半導体装置の製造方法によれば、前記第2半導体チップを前記封止樹脂で封止する工程は、前記第2キャリア基板に実装された複数の第2半導体チップを封止樹脂で一体的にモールド成形する工程と、前記封止樹脂によりモールド成形された前記第2キャリア基板を前記第2半導体チップごとに切断する工程とを備えることを特徴とする。
【0024】
これにより、個々の第2半導体チップごとに封止樹脂をセル分割することなく、第2半導体チップを封止樹脂で封止することが可能となるとともに、第2キャリア基板の一面全体を封止樹脂で補強することが可能となる。
このため、第2半導体チップの種類またはサイズが異なる場合においても、モールド成形時の金型を共通化することが可能となり、封止樹脂工程を効率化することが可能となるとともに、セル分割するためのスペースが不要となることから、第2キャリア基板上に搭載される第2半導体チップの搭載面積を増大させることが可能となる。
【0025】
また、本発明の一態様に係る電子デバイスの製造方法によれば、第1キャリア基板上に第1電子部品を実装する工程と、突出電極を配置する配置領域が設けられた第2キャリア基板上に第2電子部品を実装する工程と、前記突出電極の配置領域に封止樹脂がかかるようにして、前記第2電子部品を前記封止樹脂で封止する工程と、前記第2キャリア基板が前記第1電子部品上に保持されるように、前記突出電極を介して前記第2キャリア基板と前記第1キャリア基板とを接続する工程とを備えることを特徴とする。
【0026】
これにより、第2電子部品を封止する封止樹脂で突出電極の配置領域を補強することが可能となり、第2キャリア基板の反りを低減させることが可能となる。このため、突出電極を介して第1キャリア基板上に第2キャリア基板を積層する際に、第1キャリア基板と第2キャリア基板との間隔のバラツキを低減することが可能となり、第1キャリア基板と第2キャリア基板との間の接続信頼性を向上させることが可能となる。
【0027】
【発明の実施の形態】
以下、本発明の実施形態に係る半導体装置、電子デバイスおよびそれら製造方法について図面を参照しながら説明する。
図1は、本発明の第1実施形態に係る半導体装置の構成を示す断面図である。なお、この第1実施形態は、半導体チップ(または半導体ダイ)3がACF接合により実装された半導体パッケージPK1上に、半導体チップ(または半導体ダイ)13が封止樹脂17で封止された半導体パッケージPK2を積層したものである。
【0028】
図1において、半導体パッケージPK1にはキャリア基板1が設けられ、キャリア基板1の両面にはランド2a、2cがそれぞれ形成されるとともに、キャリア基板1内には内部配線2bが形成されている。そして、キャリア基板1上には半導体チップ3がフリップチップ実装され、半導体チップ3には、フリップチップ実装するための突出電極4が設けられている。そして、半導体チップ3に設けられた突出電極4は、異方性導電フィルム5を介してランド2c上にACF(Anisotropic Conductive Film)接合されている。また、キャリア基板1の裏面に設けられたランド2a上には、キャリア基板1をマザー基板上に実装するための突出電極6が設けられている。
【0029】
一方、半導体パッケージPK2にはキャリア基板11が設けられ、キャリア基板11の両面にはランド12a、12cがそれぞれ形成されるとともに、キャリア基板11内には内部配線12bが形成されている。そして、キャリア基板11上には、接着層14を介し半導体チップ13がフェースアップ実装され、半導体チップ13は、導電性ワイヤ15を介してランド12cにワイヤボンド接続されている。
【0030】
また、キャリア基板11の裏面に設けられたランド12a上には、キャリア基板11が半導体チップ3上に保持されるようにして、キャリア基板11をキャリア基板1上に実装するための突出電極16が設けられている。ここで、突出電極16は、半導体チップ3の搭載領域を避けるようにして配置され、例えば、キャリア基板11の裏面の周囲に突出電極16を配置することができる。そして、キャリア基板1上に設けられたランド2cに突出電極16を接合させることにより、キャリア基板11がキャリア基板1上に実装されている。なお、キャリア基板11をキャリア基板1上に実装する場合、キャリア基板11の裏面は半導体チップ3上に密着していてもよいし、キャリア基板11の裏面は半導体チップ3から離れていてもよい。
【0031】
また、キャリア基板11上に実装された半導体チップ13は封止樹脂17で封止されている。ここで、封止樹脂17で封止される範囲は、半導体チップ13上を覆うとともに、半導体チップ13の実装面側において突出電極16の配置領域にかかるように設定することができる。なお、封止樹脂17で半導体チップ13を封止する場合、例えば、エポキシ樹脂などの熱硬化性樹脂を用いたモールド成形などにより行うことができる。
【0032】
これにより、半導体チップ13を封止する封止樹脂17により、突出電極16の配置領域の剛性を向上させることが可能となり、半導体パッケージPK2の高さの増大を抑制しつつ、半導体チップ13が搭載されるキャリア基板11の反りを低減させることが可能となる。
このため、半導体パッケージPK1上に半導体パッケージPK2を積層した際に、キャリア基板1とキャリア基板11との間の間隔のバラツキを低減させることが可能となり、突出電極16による接続信頼性の劣化を抑制しつつ、半導体チップ3、13実装時の省スペース化を図ることが可能となる。
【0033】
また、フリップチップ実装された半導体パッケージPK1上に、モールド封止された半導体パッケージPK2を積層することにより、異種パッケージPK1、PK2または異種チップ3、13を積層することが可能となる。このため、半導体パッケージPK1、PK2の積層構造を用いることにより、実装面積の低減を図りつつ、様々の機能を実現することが可能となる。
【0034】
なお、キャリア基板1、11としては、例えば、両面基板、多層配線基板、ビルドアップ基板、テープ基板またはフィルム基板などを用いることができ、キャリア基板1、11の材質としては、例えば、ポリイミド樹脂、ガラスエポキシ樹脂、BTレジン、アラミドとエポキシのコンポジットまたはセラミックなどを用いることができる。また、突出電極4、6、16としては、例えば、Auバンプ、半田材などで被覆されたCuバンプやNiバンプ、あるいは半田ボールなどを用いることができ、導電性ワイヤ15としては、例えば、AuワイヤやAlワイヤなどを用いることができる。また、キャリア基板11をキャリア基板1上に実装するために、突出電極16をキャリア基板11のランド12a上に設ける方法について説明したが、突出電極16をキャリア基板1のランド2c上に設けるようにしてもよい。
【0035】
また、上述した実施形態では、ACF接合により半導体チップ3をキャリア基板1上に実装する方法について説明したが、例えば、NCF(Nonconductive Film)接合、ACP(Anisotropic Conductive Paste)接合、NCP(Nonconductive Paste)接合などのその他の圧接接合を用いるようにしてもよく、半田接合や合金接合などの金属接合を用いるようにしてもよい。また、半導体チップ13をキャリア基板11上に実装する場合、ワイヤボンド接続を用いる方法について説明したが、キャリア基板11上に半導体チップ13をフリップチップ実装するようにしてもよい。さらに、上述した実施形態では、キャリア基板1上に半導体チップ3を1個だけ実装する方法を例にとって説明したが、キャリア基板1上に複数の半導体チップを実装するようにしてもよい。また、キャリア基板1とキャリア基板11との間の隙間には、必要に応じて樹脂を注入するようにしてもよい。
【0036】
図2は、本発明の第2実施形態に係る半導体装置の構成を示す断面図である。なお、この第2実施形態は、半導体チップ23がACF接合により実装された半導体パッケージPK11上に、スタックド構造の半導体チップ33a、33bがワイヤボンド接続された半導体パッケージPK12を積層したものである。
図2において、半導体パッケージPK11にはキャリア基板21が設けられ、キャリア基板21の両面にはランド22a、22cがそれぞれ形成されるとともに、キャリア基板21内には内部配線22bが形成されている。そして、キャリア基板21上には半導体チップ23がフリップチップ実装され、半導体チップ23には、フリップチップ実装するための突出電極24が設けられている。そして、半導体チップ23に設けられた突出電極24は、異方性導電フィルム25を介してランド22c上にACF接合されている。また、キャリア基板21の裏面に設けられたランド22a上には、キャリア基板21をマザー基板上に実装するための突出電極26が設けられている。
【0037】
ここで、ACF接合により半導体チップ23をキャリア基板21上に実装することにより、ワイヤボンドやモールド封止するためのスペースが不要となり、3次元実装時の省スペース化を図ることが可能となるとともに、半導体チップ23をキャリア基板21上に接合する際の低温化を図ることが可能となり、実際の使用時のキャリア基板21の反りを低減することが可能となる。
【0038】
一方、半導体パッケージPK12にはキャリア基板31が設けられ、キャリア基板31の両面にはランド32a、32cがそれぞれ形成されるとともに、キャリア基板31内には内部配線32bが形成されている。そして、キャリア基板31上には、接着層34aを介し半導体チップ33aがフェースアップ実装され、半導体チップ33aは、導電性ワイヤ35aを介してランド32cにワイヤボンド接続されている。さらに、半導体チップ33a上には、導電性ワイヤ35aを避けるようにして、半導体チップ33bがフェースアップ実装され、半導体チップ33bは、接着層34bを介して半導体チップ33a上に固定されるとともに、導電性ワイヤ35bを介してランド32cにワイヤボンド接続されている。
【0039】
また、キャリア基板31の裏面に設けられたランド32a上には、キャリア基板31が半導体チップ23上に保持されるようにして、キャリア基板31をキャリア基板21上に実装するための突出電極36が設けられている。ここで、突出電極36は、半導体チップ23の搭載領域を避けるようにして配置され、例えば、キャリア基板31の裏面の周囲に突出電極36を配置することができる。そして、キャリア基板21上に設けられたランド22cに突出電極36を接合させることにより、キャリア基板31がキャリア基板21上に実装されている。なお、キャリア基板31をキャリア基板21上に実装する場合、キャリア基板31の裏面は半導体チップ23上に密着していてもよいし、キャリア基板31の裏面は半導体チップ23から離れていてもよい。
【0040】
なお、突出電極26、36としては、例えば、半田ボールを用いることができる。これにより、汎用のBGAを用いることで、異種パッケーPK11、PK12同士を積層することができ、製造ラインを流用することができる。
また、半導体チップ33a、33bの実装面側のキャリア基板31の一面全体に封止樹脂37が設けられ、この封止樹脂37により半導体チップ33a、33bが封止されている。なお、封止樹脂37で半導体チップ33a、33bを封止する場合、例えば、エポキシ樹脂などの熱硬化性樹脂を用いたモールド成形などにより行うことができる。
【0041】
これにより、突出電極36の配置領域を封止樹脂37で補強することを可能としつつ、半導体チップ33a、33bを封止することが可能となり、半導体パッケージPK12の高さの増大を抑制しつつ、突出電極36の配置領域の剛性を向上させることが可能となる。
このため、半導体チップ33a、33bが搭載されるキャリア基板31の反りを低減させることが可能となり、突出電極36による接続信頼性を向上させることが可能となるとともに、スタックド構造の半導体チップ33a、33bを半導体チップ23上に3次元実装することが可能となり、半導体チップ23、33a、33bの実装時の省スペース化を図ることが可能となる。
【0042】
また、半導体チップ33a、33bの実装面側のキャリア基板31の一面全体に封止樹脂37を形成することにより、様々の種類の半導体チップ33a、33bがキャリア基板31上に実装される場合においても、モールド成形時の金型を共通化することが可能となり、封止樹脂工程を効率化することが可能となるとともに、封止樹脂37をセル分割するためのスペースが不要となることから、キャリア基板31上に搭載される半導体チップ33a、33bの搭載面積を増大させることが可能となる。
【0043】
図3は、本発明の第3実施形態に係る半導体装置の構成を示す断面図である。なお、この第3実施形態は、半導体チップ43がACF接合により実装された半導体パッケージPK21上に、スタックド構造の半導体チップ53a、53bがそれぞれフリップチップ実装およびワイヤボンド接続された半導体パッケージPK22を積層したものである。
【0044】
図3において、半導体パッケージPK21にはキャリア基板41が設けられ、キャリア基板41の両面にはランド42a、42cがそれぞれ形成されるとともに、キャリア基板41内には内部配線42bが形成されている。そして、キャリア基板41上には半導体チップ43がフリップチップ実装され、半導体チップ43には、フリップチップ実装するための突出電極44が設けられている。そして、半導体チップ43に設けられた突出電極44は、異方性導電フィルム45を介してランド42c上にACF接合されている。また、キャリア基板41の裏面に設けられたランド42a上には、キャリア基板41をマザー基板上に実装するための突出電極46が設けられている。
【0045】
ここで、ACF接合により半導体チップ43をキャリア基板41上に実装することにより、ワイヤボンドやモールド封止するためのスペースが不要となり、3次元実装時の省スペース化を図ることが可能となるとともに、半導体チップ43をキャリア基板41上に接合する際の低温化を図ることが可能となり、実際の使用時のキャリア基板41の反りを低減することが可能となる。
【0046】
一方、半導体パッケージPK22にはキャリア基板51が設けられ、キャリア基板51の両面にはランド52a、52cがそれぞれ形成されるとともに、キャリア基板51内には内部配線52bが形成されている。そして、キャリア基板51上には半導体チップ53aがフリップチップ実装され、半導体チップ53aには、フリップチップ実装するための突出電極55aが設けられている。そして、半導体チップ53aに設けられた突出電極55aは、異方性導電フィルム54aを介してランド52c上にACF接合されている。さらに、半導体チップ53a上には、半導体チップ53bがフェースアップ実装され、半導体チップ53bは、接着層54bを介して半導体チップ53a上に固定されるとともに、導電性ワイヤ55bを介してランド52cにワイヤボンド接続されている。
【0047】
ここで、フェースダウン実装された半導体チップ53a上に半導体チップ53bをフェースアップ実装することにより、キャリア基板を介在させることなく、半導体チップ53aよりもサイズが同等かそれ以上の半導体チップ53bを半導体チップ53a上に積層することが可能となり、実装面積を縮小することが可能となる。
【0048】
また、キャリア基板51の裏面に設けられたランド52a上には、キャリア基板51が半導体チップ43上に保持されるようにして、キャリア基板51をキャリア基板51上に実装するための突出電極56が設けられている。ここで、突出電極56は、半導体チップ43の搭載領域を避けるようにして配置され、例えば、キャリア基板51の裏面の周囲に突出電極56を配置することができる。そして、キャリア基板41上に設けられたランド42cに突出電極56を接合させることにより、キャリア基板51がキャリア基板41上に実装されている。なお、キャリア基板51をキャリア基板41上に実装する場合、キャリア基板51の裏面は半導体チップ43上に密着していてもよいし、キャリア基板51の裏面は半導体チップ43から離れていてもよい。
【0049】
なお、突出電極46、56としては、例えば、半田ボールを用いることができる。これにより、汎用のBGAを用いることで、異種パッケーPK21、PK22同士を積層することができ、製造ラインを流用することができる。
また、半導体チップ53a、53bの実装面側のキャリア基板51の一面全体に封止樹脂57が設けられ、この封止樹脂57により半導体チップ53a、53bが封止されている。なお、封止樹脂57で半導体チップ53a、53bを封止する場合、例えば、エポキシ樹脂などの熱硬化性樹脂を用いたモールド成形などにより行うことができる。
【0050】
これにより、突出電極56の配置領域を封止樹脂57で補強することを可能としつつ、半導体チップ53a、53bを封止することが可能となり、半導体パッケージPK22の高さの増大を抑制しつつ、突出電極56の配置領域の剛性を向上させることが可能となる。
このため、半導体チップ53a、53bが搭載されるキャリア基板51の反りを低減させることが可能となり、突出電極56による接続信頼性を向上させることが可能となるとともに、スタックド構造の半導体チップ53a、53bを半導体チップ43上に3次元実装することが可能となり、半導体チップ43、53a、53bの実装時の省スペース化を図ることが可能となる。
【0051】
図4は、本発明の第4実施形態に係る半導体装置の製造方法を示す断面図である。なお、この第4実施形態は、複数の半導体チップ62a〜62cを封止樹脂64で一体的にモールド成形した後、個々の半導体チップ62a〜62cごとに切断することにより、半導体チップ62a〜62cがそれぞれ実装されたキャリア基板61a〜61の一面全体に封止樹脂64a〜64cをそれぞれ形成するようにしたものである。
【0052】
図4(a)において、キャリア基板61には、複数の半導体チップ62a〜62cを搭載する搭載領域が設けられている。そして、複数の半導体チップ62a〜62cをキャリア基板61上に実装し、導電性ワイヤ63a〜63cをそれぞれ介してキャリア基板61にワイヤボンド接続する。なお、半導体チップ62a〜62cをワイヤボンド接続する方法以外にも、半導体チップ62a〜62cをキャリア基板61上にフリップチップ実装するようにしてもよく、半導体チップ62a〜62cの積層構造をキャリア基板61上に実装してもよい。
【0053】
次に、図4(b)に示すように、キャリア基板61上に実装された複数の半導体チップ62a〜62cを封止樹脂64で一体的にモールド成形する。ここで、複数の半導体チップ62a〜62cを封止樹脂64で一体的にモールド成形することにより、様々の種類の半導体チップ62a〜62cがキャリア基板61上に実装される場合においても、モールド成形時の金型を共通化することが可能となり、封止樹脂工程を効率化することが可能となるとともに、封止樹脂64をセル分割するためのスペースが不要となることから、キャリア基板61上に搭載される半導体チップ62a〜62cの搭載面積を増大させることが可能となる。
【0054】
次に、図4(c)に示すように、半田ボールなどの突出電極65a〜65cを各キャリア基板61a〜61cの裏面に形成する。そして、図4(d)に示すように、キャリア基板61および封止樹脂64を個々の半導体チップ62a〜62cごとに切断することにより、半導体チップ62a〜62cが封止樹脂64a〜64cでそれぞれ封止されたキャリア基板61a〜61cごとに分割する。また、個々の半導体チップに切断した後に、はんだボールなどの突出電極を形成しても良い。
【0055】
ここで、キャリア基板61および封止樹脂64を一体的に切断することにより、半導体チップ62a〜62cの実装面側のキャリア基板1a〜61cの一面全体に封止樹脂64a〜64cをそれぞれ形成することが可能となる。このため、製造工程の複雑化を抑制しつつ、突出電極65a〜65cの配置領域の剛性を向上させることが可能となり、キャリア基板61a〜61cの反りを低減させることが可能となる。
【0056】
図5は、本発明の第5実施形態に係る半導体装置の製造方法を示す断面図である。なお、この第5実施形態は、半導体チップ73がACF接合により実装された半導体パッケージPK31上に、封止樹脂84で封止された半導体パッケージPK32を積層したものである。
図5(a)において、半導体パッケージPK31にはキャリア基板71が設けられ、キャリア基板71の両面にはランド72a、72bがそれぞれ形成されている。そして、キャリア基板71上には半導体チップ73がフリップチップ実装され、半導体チップ73には、フリップチップ実装するための突出電極74が設けられている。そして、半導体チップ73に設けられた突出電極74は、異方性導電フィルム75を介してランド72b上にACF接合されている。
【0057】
一方、半導体パッケージPK32にはキャリア基板81が設けられ、キャリア基板81の裏面にはランド82が形成され、ランド82上には半田ボールなどの突出電極83が設けられている。また、キャリア基板81上には半導体チップが実装され、半導体チップが実装されたキャリア基板81の一面全体は、封止樹脂84で封止されている。なお、キャリア基板81上には、ワイヤボンド接続された半導体チップを実装するようにしてもよいし、半導体チップをフリップチップ実装するようにしてもよく、半導体チップの積層構造を実装するようにしてもよい。
【0058】
そして、半導体パッケージPK31上に半導体パッケージPK32を積層する場合、キャリア基板71のランド72b上にフラックス76を供給する。なお、キャリア基板71のランド72b上には、フラックス76の代わりに半田ペーストを供給してもよい。
次に、図5(b)に示すように、半導体パッケージPK31上に半導体パッケージPK32をマウントし、リフロー処理を行うことにより、突出電極83をランド72b上に接合させる。
【0059】
次に、図5(c)に示すように、キャリア基板71の裏面に設けられたランド72a上に、キャリア基板71をマザー基板上に実装するための突出電極77を形成する。
図6は、本発明の第6実施形態に係る半導体装置の構成を示す断面図である。なお、この第6実施形態は、半導体チップ103、111をキャリア基板101上にフリップチップ実装することにより、半導体チップ103、111を3次元実装するようにしたものである。
【0060】
図6において、キャリア基板101の両面にはランド102a、102cがそれぞれ形成されるとともに、キャリア基板101内には内部配線102bが形成されている。そして、キャリア基板101上には半導体チップ103がフリップチップ実装され、半導体チップ103には、フリップチップ実装するための突出電極104が設けられている。そして、半導体チップ103に設けられた突出電極104は、異方性導電フィルム105を介してランド102c上にACF接合されている。なお、半導体チップ103をキャリア基板101上に実装する場合、ACF接合を用いる方法以外にも、例えば、NCF接合などのその他の圧接接合を用いるようにしてもよく、半田接合や合金接合などの金属接合を用いるようにしてもよい。また、キャリア基板101の裏面に設けられたランド102a上には、キャリア基板101をマザー基板上に実装するための突出電極106が設けられている。
【0061】
一方、半導体チップ111には、電極パッド112が設けられるとともに、電極パッド112が露出するようにして、絶縁膜113が設けられている。そして、電極パッド112上には、半導体チップ111が半導体チップ103上に保持されるようにして、半導体チップ111をフリップチップ実装するための突出電極114が設けられている。
【0062】
ここで、突出電極114は、半導体チップ103の搭載領域を避けるようにして配置され、例えば、半導体チップ111の周囲に突出電極114を配置することができる。そして、キャリア基板101上に設けられたランド102c上に突出電極114が接合されるとともに、キャリア基板101上に実装された半導体チップ111の表面が封止樹脂115で封止され、半導体チップ111がキャリア基板101上にフリップチップ実装されている。
【0063】
これにより、半導体チップ103、111の種類またはサイズが異なる場合においても、半導体チップ103、111間にキャリア基板を介在させることなく、半導体チップ103上に半導体チップ111をフリップチップ実装することが可能となるとともに、半導体チップ111を封止する封止樹脂115で突出電極114の配置領域を補強することが可能となる。このため、半導体チップ103、111積層時の高さの増大を抑制しつつ、キャリア基板101の反りを低減させることが可能となり、3次元実装時の接続信頼性の劣化を抑制しつつ、半導体チップ103、111実装時の省スペース化を図ることが可能となる。
【0064】
なお、半導体チップ111をキャリア基板101上に実装する場合、半導体チップ111は半導体チップ103上に密着していてもよいし、キャリア基板111は半導体チップ103から離れていてもよい。また、半導体チップ111をキャリア基板101上に実装する場合、例えば、ACF接合やNCF接合などの圧接接合を用いるようにしてもよく、半田接合や合金接合などの金属接合を用いるようにしてもよい。また、突出電極104、106、114としては、例えば、Auバンプ、半田材などで被覆されたCuバンプやNiバンプ、あるいは半田ボールなどを用いることができる。また、上述した実施形態では、キャリア基板101上にフリップチップ実装された1個の半導体チップ103上に半導体チップ111をフリップチップ実装する方法を例にとって説明したが、キャリア基板101上にフリップチップ実装された複数の半導体チップ上に半導体チップ111をフリップチップ実装するようにしてもよい。
【0065】
図7は、本発明の第7実施形態に係る半導体装置の構成を示す断面図である。なお、この第7実施形態は、半導体チップ203がフリップチップ実装されたキャリア基板201上に、スタックド構造の半導体チップ211a〜211cを3次元実装するようにしたものである。
図7において、キャリア基板201の両面にはランド202a、202cがそれぞれ形成されるとともに、キャリア基板201内には内部配線202bが形成されている。そして、キャリア基板201上には半導体チップ203がフリップチップ実装され、半導体チップ203には、フリップチップ実装するための突出電極204が設けられている。そして、半導体チップ203に設けられた突出電極204は、異方性導電フィルム205を介してランド202c上にACF接合されている。なお、半導体チップ203をキャリア基板201上に実装する場合、ACF接合を用いる方法以外にも、例えば、NCF接合などのその他の圧接接合を用いるようにしてもよく、半田接合や合金接合などの金属接合を用いるようにしてもよい。また、キャリア基板201の裏面に設けられたランド202a上には、キャリア基板201をマザー基板上に実装するための突出電極206が設けられている。
【0066】
一方、半導体チップ211a〜211cには、電極パッド212a〜212cがそれぞれ設けられるとともに、各電極パッド212a〜212cが露出するようにして、絶縁膜213a〜213cがそれぞれ設けられている。そして、半導体チップ211a〜211cには、例えば、各電極パッド212a〜212cの位置に対応して、貫通孔214a〜214cがそれぞれ形成され、貫通孔214a〜214c内には、絶縁膜215a〜215cおよび導電膜216a〜216cをそれぞれ介して、貫通電極217a〜217cがそれぞれ形成されている。そして、貫通電極217a〜217cが形成された半導体チップ211a〜211cは、貫通電極217a〜217cをそれぞれ介して積層され、半導体チップ211a〜211c間の隙間には樹脂218a、218bがそれぞれ注入されている。
【0067】
そして、半導体チップ211aに形成された貫通電極217a上には、半導体チップ211a〜211cの積層構造が半導体チップ203上に保持されるようにして、半導体チップ211a〜211cの積層構造をフリップチップ実装するための突出電極219が設けられている。
ここで、突出電極219は、半導体チップ203の搭載領域を避けるようにして配置され、例えば、半導体チップ211aの周囲に突出電極219を配置することができる。そして、キャリア基板201上に設けられたランド202c上に突出電極219が接合されるとともに、キャリア基板201上に実装された半導体チップ211aの表面が封止樹脂220で封止され、半導体チップ211a〜211cの積層構造がキャリア基板201上にフリップチップ実装されている。
【0068】
これにより、半導体チップ211a〜211cの積層構造と半導体チップ203との間にキャリア基板を介在させることなく、半導体チップ203上に半導体チップ211a〜211cの積層構造をフリップチップ実装することが可能となり、積層時の高さの増大を抑制しつつ、半導体チップ203と異なる種類の半導体チップ211a〜211cを複数積層することが可能となる。
【0069】
なお、半導体チップ211a〜211cの積層構造をキャリア基板201上に実装する場合、例えば、ACF接合やNCF接合などの圧接接合を用いるようにしてもよく、半田接合や合金接合などの金属接合を用いるようにしてもよい。また、突出電極204、206、219としては、例えば、Auバンプ、半田材などで被覆されたCuバンプやNiバンプ、あるいは半田ボールなどを用いることができる。また、上述した実施形態では、半導体チップ211a〜211cの3層構造をキャリア基板201上に実装する方法について説明したが、キャリア基板201上に実装される半導体チップの積層構造は、2層または4層以上であってもよい。
【0070】
図8は、本発明の第8実施形態に係る半導体装置の構成を示す断面図である。なお、この第8実施形態は、半導体チップ303がフリップチップ実装されたキャリア基板301上に、W−CSP(ウエハレベル−チップサイズパッケージ)を3次元実装するようにしたものである。
図8において、半導体パッケージPK41にはキャリア基板301が設けられ、キャリア基板301の両面にはランド302a、302cがそれぞれ形成されるとともに、キャリア基板301内には内部配線302bが形成されている。そして、キャリア基板301上には半導体チップ303がフリップチップ実装され、半導体チップ303には、フリップチップ実装するための突出電極304が設けられている。そして、半導体チップ303に設けられた突出電極304は、異方性導電フィルム305を介してランド302c上にACF接合されている。また、キャリア基板301の裏面に設けられたランド302a上には、キャリア基板301をマザー基板上に実装するための突出電極306が設けられている。
【0071】
一方、半導体パッケージPK42には半導体チップ311が設けられ、半導体チップ311には、電極パッド312が設けられるとともに、電極パッド312が露出するようにして、絶縁膜313が設けられている。そして、半導体チップ311上には、電極パッド312が露出するようにして応力緩和層314が形成され、電極パッド312上には、応力緩和層314上に延伸された再配置配線315が形成されている。そして、再配置配線315上にはソルダレジスト膜316が形成され、ソルダレジスト膜316には、応力緩和層314上において再配置配線315を露出させる開口部317が形成されている。そして、開口部317を介して露出された再配置配線315上には、半導体チップ311が半導体チップ303上に保持されるようにして、半導体チップ311をキャリア基板301上にフェースダウン実装するための突出電極318が設けられている。
【0072】
ここで、突出電極318は、半導体チップ303の搭載領域を避けるようにして配置され、例えば、半導体チップ311の周囲に突出電極318を配置することができる。そして、キャリア基板301上に設けられたランド302c上に突出電極318が接合されるとともに、キャリア基板301上に実装された半導体パッケージPK42の表面が封止樹脂319で封止され、半導体パッケージPK42がキャリア基板301上に実装されている。
【0073】
これにより、半導体チップ303がフリップチップ実装されたキャリア基板301上にW−CSPを積層することができ、半導体チップ303、311の種類またはサイズが異なる場合においても、半導体チップ303、311間にキャリア基板を介在させることなく、半導体チップ303上に半導体チップ311を3次元実装することが可能となるとともに、半導体パッケージPK42を封止する封止樹脂319で突出電極318の配置領域を補強することが可能となる。このため、半導体チップ303、311積層時の高さの増大を抑制しつつ、キャリア基板301の反りを低減させることが可能となり、3次元実装時の接続信頼性の劣化を抑制しつつ、半導体チップ303、311実装時の省スペース化を図ることが可能となる。
【0074】
なお、半導体パッケージPK42をキャリア基板301上に実装する場合、半導体パッケージPK42は半導体チップ303上に密着していてもよいし、半導体パッケージPK42は半導体チップ303から離れていてもよい。また、半導体パッケージPK42をキャリア基板301上に実装する場合、例えば、ACF接合やNCF接合などの圧接接合を用いるようにしてもよく、半田接合や合金接合などの金属接合を用いるようにしてもよい。また、突出電極304、306、318としては、例えば、Auバンプ、半田材などで被覆されたCuバンプやNiバンプ、あるいは半田ボールなどを用いることができる。また、上述した実施形態では、キャリア基板301上にフリップチップ実装された1個の半導体チップ303上に半導体パッケージPK42を実装する方法を例にとって説明したが、キャリア基板301上にフリップチップ実装された複数の半導体チップ上に半導体パッケージPK42を実装するようにしてもよい。
【0075】
なお、上述した半導体装置および電子デバイスは、例えば、液晶表示装置、携帯電話、携帯情報端末、ビデオカメラ、デジタルカメラ、MD(Mini Disc)プレーヤなどの電子機器に適用することができ、電子機器の小型・軽量化を可能としつつ、電子機器の信頼性を向上させることができる。
また、上述した実施形態では、半導体チップまたは半導体パッケージを実装する方法を例にとって説明したが、本発明は、必ずしも半導体チップまたは半導体パッケージを実装する方法に限定されることなく、例えば、弾性表面波(SAW)素子などのセラミック素子、光変調器や光スイッチなどの光学素子、磁気センサやバイオセンサなどの各種センサ類などを実装するようにしてもよい。
【図面の簡単な説明】
【図1】第1実施形態に係る半導体装置の構成を示す断面図。
【図2】第2実施形態に係る半導体装置の構成を示す断面図。
【図3】第3実施形態に係る半導体装置の構成を示す断面図。
【図4】第4実施形態に係る半導体装置の製造方法を示す断面図。
【図5】第5実施形態に係る半導体装置の製造方法を示す断面図。
【図6】第6実施形態に係る半導体装置の構成を示す断面図。
【図7】第7実施形態に係る半導体装置の構成を示す断面図。
【図8】第8実施形態に係る半導体装置の構成を示す断面図。
【符号の説明】
1、11、21、31、41、51、61、61a〜61c、71、81、101、201 キャリア基板、2a、2c、12a、12c、22a、22c、32a、32c、42a、42c、52a、52c、72a、72b、82、102a、102c、202a、202c ランド、2b、12b、22b、32b、42b、52b、102b、202b 内部配線、3、13、23、33a、33b、43、53a、53b、62a〜62c、73、103、111、203、211a〜211c、311 半導体チップ、4、6、16、24、26、36、44、46、55a、56、65a〜65c、74、77、83、104、106、114、204、206、219 突出電極、5、25、45、54a、75、105、205 異方性導電フィルム、14、34a、34b、54b 接着層、15、35a、35b、55b、63a〜63c 導電性ワイヤ、17、37、57、64、64a〜64c、84、115、218a、218b、220、319 封止樹脂、76 フラックス、112、212a〜212c、312 電極パッド、113、213a〜213c、215a〜215c、313 絶縁膜、214a〜214c 貫通孔、216a〜216c 導電膜、217a〜217c 貫通電極、314 応力緩和層、315 再配置配線、316 ソルダレジスト層、317 開口部、PK1、PK2、PK11、PK12、PK21、PK22、PK31、PK32、PK41、PK42 半導体パッケージ

Claims (17)

  1. 第1キャリア基板と、
    前記第1キャリア基板上に搭載された第1半導体チップと、
    第2キャリア基板と、
    前記第2キャリア基板上に搭載された第2半導体チップと、
    前記第2キャリア基板が前記第1半導体チップ上に保持されるように、前記第2キャリア基板と前記第1キャリア基板とを接続する突出電極と、
    前記突出電極の配置領域が含まれるようにして、前記第2半導体チップを封止する封止材とを備えることを特徴とする半導体装置。
  2. 前記第2キャリア基板は前記第1半導体チップ上に跨るように、第1キャリア基板上に固定されていることを特徴とする請求項1記載の半導体装置。
  3. 前記封止材はモールド樹脂であることを特徴とする請求項1または2記載の半導体装置。
  4. 前記封止材の側壁は前記第2キャリア基板の側壁の位置に一致していることを特徴とする請求項1または2記載の半導体装置。
  5. 前記第1半導体チップは第1キャリア基板上にフリップチップ実装されていることを特徴とする請求項1〜4のいずれか1項記載の半導体装置。
  6. 前記第1半導体チップは、前記第1キャリア基板上に並列して複数設けられていることを特徴とする請求項1〜5のいずれか1項記載の半導体装置。
  7. 前記第1半導体チップは、圧接接合により前記第1キャリア基板上に接続されていることを特徴とする請求項6記載の半導体装置。
  8. 前記第1キャリア基板及び前記第1キャリア基板に搭載された第1半導体チップを含む半導体装置と、前記第2キャリア基板及び前記第2キャリア基板に搭載された第2半導体チップを含む半導体装置とは、等しい温度で弾性率が異なることを特徴とする請求項1〜7のいずれか1項記載の半導体装置。
  9. 前記第1半導体チップが搭載された第1キャリア基板はフリップチップ実装されたボールグリッドアレイ、前記第2半導体チップが搭載された第2キャリア基板はモールド封止されたボールグリッドアレイまたはチップサイズパッケージであることを特徴とする請求項1〜8のいずれか1項記載の半導体装置。
  10. キャリア基板と、
    前記キャリア基板上に搭載された第1半導体チップと、
    前記キャリア基板上に搭載された第2半導体チップと、
    前記第2半導体チップが前記第1半導体チップ上に保持されるように、前記第2半導体チップと前記キャリア基板とを接続する突出電極と、
    前記突出電極の配置領域が含まれるようにして、前記第2半導体チップを封止する封止材とを備えることを特徴とする半導体装置。
  11. 前記第2半導体チップは積層された複数個の半導体チップであることを特徴とする請求項1〜10のいずれか1項記載の半導体装置。
  12. 前記第2半導体チップは、前記第2キャリア基板上に並列に搭載された複数個の半導体チップであることを特徴とする請求項1〜11のいずれか1項記載の半導体装置。
  13. 第1キャリア基板と、
    前記第1キャリア基板上に搭載された第1電子部品と、
    第2キャリア基板と、
    前記第2キャリア基板上に搭載された第2電子部品と、
    前記第2キャリア基板が前記第1電子部品上に保持されるように、前記第2キャリア基板と前記第1キャリア基板とを接続する突出電極と、
    前記突出電極の配置領域が含まれるようにして、前記第2電子部品を封止する封止材とを備えることを特徴とする電子デバイス。
  14. 第1キャリア基板と、
    前記第1キャリア基板上に搭載された第1半導体チップと、
    第2キャリア基板と、
    前記第2キャリア基板上に搭載された第2半導体チップと、
    前記第2キャリア基板が前記第1半導体チップ上に保持されるように、前記第2キャリア基板と前記第1キャリア基板とを接続する突出電極と、
    前記突出電極の配置領域が含まれるようにして、前記第2半導体チップを封止する封止材と、
    前記第1キャリア基板が実装されたマザー基板とを備えることを特徴とする電子機器。
  15. 第1キャリア基板上に第1半導体チップをフリップチップ実装する工程と、
    突出電極を配置する配置領域が設けられた第2キャリア基板上に第2半導体チップを実装する工程と、
    前記突出電極の配置領域に封止樹脂がかかるようにして、前記第2半導体チップを前記封止樹脂で封止する工程と、
    前記第2キャリア基板が前記第1半導体チップ上に保持されるように、前記突出電極を介して前記第2キャリア基板と前記第1キャリア基板とを接続する工程とを備えることを特徴とする半導体装置の製造方法。
  16. 前記第2半導体チップを前記封止樹脂で封止する工程は、
    前記第2キャリア基板に実装された複数の第2半導体チップを封止樹脂で一体的にモールド成形する工程と、
    前記封止樹脂によりモールド成形された前記第2キャリア基板を前記第2半導体チップごとに切断する工程とを備えることを特徴とする請求項15記載の半導体装置の製造方法。
  17. 第1キャリア基板上に第1電子部品を実装する工程と、
    突出電極を配置する配置領域が設けられた第2キャリア基板上に第2電子部品を実装する工程と、
    前記突出電極の配置領域に封止樹脂がかかるようにして、前記第2電子部品を前記封止樹脂で封止する工程と、
    前記第2キャリア基板が前記第1電子部品上に保持されるように、前記突出電極を介して前記第2キャリア基板と前記第1キャリア基板とを接続する工程とを備えることを特徴とする電子デバイスの製造方法。
JP2003074218A 2003-03-18 2003-03-18 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法 Withdrawn JP2004281919A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2003074218A JP2004281919A (ja) 2003-03-18 2003-03-18 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法
CNA2004100396522A CN1531089A (zh) 2003-03-18 2004-03-12 半导体装置、电子设备及它们制造方法,以及电子仪器
US10/801,949 US20040222519A1 (en) 2003-03-18 2004-03-16 Semiconductor device, electronic device, electronic apparatus, method of manufacturing semiconductor device, and method of manufacturing electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003074218A JP2004281919A (ja) 2003-03-18 2003-03-18 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法

Publications (2)

Publication Number Publication Date
JP2004281919A true JP2004281919A (ja) 2004-10-07
JP2004281919A5 JP2004281919A5 (ja) 2005-08-04

Family

ID=33289922

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003074218A Withdrawn JP2004281919A (ja) 2003-03-18 2003-03-18 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法

Country Status (3)

Country Link
US (1) US20040222519A1 (ja)
JP (1) JP2004281919A (ja)
CN (1) CN1531089A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7667313B2 (en) 2005-10-27 2010-02-23 Panasonic Corporation Stacked semiconductor module
US7863101B2 (en) 2005-08-31 2011-01-04 Canon Kabushiki Kaisha Stacking semiconductor device and production method thereof
JP2013254973A (ja) * 2011-07-04 2013-12-19 Samsung Electro-Mechanics Co Ltd パワーモジュールパッケージの製造方法

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI249796B (en) * 2004-11-08 2006-02-21 Siliconware Precision Industries Co Ltd Semiconductor device having flip chip package
CN100456474C (zh) * 2005-06-24 2009-01-28 精工爱普生株式会社 半导体装置、半导体装置的制造方法及电子设备
CN100449744C (zh) * 2005-08-23 2009-01-07 南茂科技股份有限公司 引脚在芯片上的集成电路封装构造及其芯片承载件
JP4462332B2 (ja) * 2007-11-05 2010-05-12 セイコーエプソン株式会社 電子部品
WO2012126377A1 (en) 2011-03-22 2012-09-27 Nantong Fujitsu Microelectronics Co., Ltd. System-level packaging methods and structures
US9543269B2 (en) * 2011-03-22 2017-01-10 Nantong Fujitsu Microelectronics Co., Ltd. System-level packaging methods and structures
CN105977180B (zh) * 2012-01-06 2020-05-08 日月光半导体制造股份有限公司 具有测试结构的半导体封装元件及其测试方法
CN103296009B (zh) * 2012-02-22 2016-02-03 华进半导体封装先导技术研发中心有限公司 带有ebg的屏蔽结构、3d封装结构及其制备方法
JP6166525B2 (ja) * 2012-06-18 2017-07-19 太陽誘電株式会社 電子部品の製造方法
US9627346B2 (en) * 2013-12-11 2017-04-18 Taiwan Semiconductor Manufacturing Company, Ltd. Underfill pattern with gap

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5120678A (en) * 1990-11-05 1992-06-09 Motorola Inc. Electrical component package comprising polymer-reinforced solder bump interconnection
US5222014A (en) * 1992-03-02 1993-06-22 Motorola, Inc. Three-dimensional multi-chip pad array carrier
GB9312328D0 (en) * 1993-06-15 1993-07-28 Lexor Technology Limited A method of brazing
JPH08115989A (ja) * 1994-08-24 1996-05-07 Fujitsu Ltd 半導体装置及びその製造方法
US6404049B1 (en) * 1995-11-28 2002-06-11 Hitachi, Ltd. Semiconductor device, manufacturing method thereof and mounting board
JPH10163386A (ja) * 1996-12-03 1998-06-19 Toshiba Corp 半導体装置、半導体パッケージおよび実装回路装置
US5994166A (en) * 1997-03-10 1999-11-30 Micron Technology, Inc. Method of constructing stacked packages
JP2964983B2 (ja) * 1997-04-02 1999-10-18 日本電気株式会社 三次元メモリモジュール及びそれを用いた半導体装置
US6369444B1 (en) * 1998-05-19 2002-04-09 Agere Systems Guardian Corp. Packaging silicon on silicon multichip modules
JP3201353B2 (ja) * 1998-08-04 2001-08-20 日本電気株式会社 半導体装置とその製造方法
US6133634A (en) * 1998-08-05 2000-10-17 Fairchild Semiconductor Corporation High performance flip chip package
TW434767B (en) * 1998-09-05 2001-05-16 Via Tech Inc Package architecture of ball grid array integrated circuit device
WO2000049656A1 (fr) * 1999-02-17 2000-08-24 Hitachi, Ltd. Dispositif semi-conducteur et procede de fabrication associe
US6034425A (en) * 1999-03-17 2000-03-07 Chipmos Technologies Inc. Flat multiple-chip module micro ball grid array packaging
US6023097A (en) * 1999-03-17 2000-02-08 Chipmos Technologies, Inc. Stacked multiple-chip module micro ball grid array packaging
BE1012637A3 (fr) * 1999-04-29 2001-01-09 Solvay Polyolefines et procede pour leur fabrication.
US6122171A (en) * 1999-07-30 2000-09-19 Micron Technology, Inc. Heat sink chip package and method of making
TW415056B (en) * 1999-08-05 2000-12-11 Siliconware Precision Industries Co Ltd Multi-chip packaging structure
JP2001156212A (ja) * 1999-09-16 2001-06-08 Nec Corp 樹脂封止型半導体装置及びその製造方法
JP3881488B2 (ja) * 1999-12-13 2007-02-14 株式会社東芝 回路モジュールの冷却装置およびこの冷却装置を有する電子機器
US6369448B1 (en) * 2000-01-21 2002-04-09 Lsi Logic Corporation Vertically integrated flip chip semiconductor package
US6731009B1 (en) * 2000-03-20 2004-05-04 Cypress Semiconductor Corporation Multi-die assembly
JP2001339011A (ja) * 2000-03-24 2001-12-07 Shinko Electric Ind Co Ltd 半導体装置およびその製造方法
JP2001352035A (ja) * 2000-06-07 2001-12-21 Sony Corp 多層半導体装置の組立治具及び多層半導体装置の製造方法
US6461881B1 (en) * 2000-06-08 2002-10-08 Micron Technology, Inc. Stereolithographic method and apparatus for fabricating spacers for semiconductor devices and resulting structures
US6734539B2 (en) * 2000-12-27 2004-05-11 Lucent Technologies Inc. Stacked module package
US6686225B2 (en) * 2001-07-27 2004-02-03 Texas Instruments Incorporated Method of separating semiconductor dies from a wafer
US6787916B2 (en) * 2001-09-13 2004-09-07 Tru-Si Technologies, Inc. Structures having a substrate with a cavity and having an integrated circuit bonded to a contact pad located in the cavity
JP3866591B2 (ja) * 2001-10-29 2007-01-10 富士通株式会社 電極間接続構造体の形成方法および電極間接続構造体
JP2003218150A (ja) * 2002-01-23 2003-07-31 Fujitsu Media Device Kk モジュール部品
JP2003318361A (ja) * 2002-04-19 2003-11-07 Fujitsu Ltd 半導体装置及びその製造方法
US6903458B1 (en) * 2002-06-20 2005-06-07 Richard J. Nathan Embedded carrier for an integrated circuit chip
JP4072020B2 (ja) * 2002-08-09 2008-04-02 日本電波工業株式会社 表面実装水晶発振器
JP2004179232A (ja) * 2002-11-25 2004-06-24 Seiko Epson Corp 半導体装置及びその製造方法並びに電子機器
JP4096774B2 (ja) * 2003-03-24 2008-06-04 セイコーエプソン株式会社 半導体装置、電子デバイス、電子機器、半導体装置の製造方法及び電子デバイスの製造方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7863101B2 (en) 2005-08-31 2011-01-04 Canon Kabushiki Kaisha Stacking semiconductor device and production method thereof
US7667313B2 (en) 2005-10-27 2010-02-23 Panasonic Corporation Stacked semiconductor module
US8008766B2 (en) 2005-10-27 2011-08-30 Panasonic Corporation Stacked semiconductor module
US8159061B2 (en) 2005-10-27 2012-04-17 Panasonic Corporation Stacked semiconductor module
JP2013254973A (ja) * 2011-07-04 2013-12-19 Samsung Electro-Mechanics Co Ltd パワーモジュールパッケージの製造方法

Also Published As

Publication number Publication date
CN1531089A (zh) 2004-09-22
US20040222519A1 (en) 2004-11-11

Similar Documents

Publication Publication Date Title
JP3680839B2 (ja) 半導体装置および半導体装置の製造方法
US7087989B2 (en) Semiconductor device, electronic device, electronic apparatus, and method of manufacturing semiconductor device
JP4110992B2 (ja) 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法
JP2004349495A (ja) 半導体装置、電子デバイス、電子機器および半導体装置の製造方法
JP2003273317A (ja) 半導体装置及びその製造方法
KR20090039411A (ko) 솔더 볼과 칩 패드가 접합된 구조를 갖는 반도체 패키지,모듈, 시스템 및 그 제조방법
JP2011101044A (ja) スタックパッケージ及びその製造方法
KR20070088258A (ko) 다이 위에 적층된 역전된 패키지를 구비한 멀티 칩 패키지모듈
JP3891123B2 (ja) 半導体装置、電子デバイス、電子機器、及び半導体装置の製造方法
JP2004281919A (ja) 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法
JP2004281920A (ja) 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法
WO2013106973A1 (zh) 堆叠式半导体芯片封装结构及工艺
JP4069771B2 (ja) 半導体装置、電子機器および半導体装置の製造方法
JP3892259B2 (ja) 半導体装置の製造方法
JP3786103B2 (ja) 半導体装置、電子デバイス、電子機器および半導体装置の製造方法
TW201123402A (en) Chip-stacked package structure and method for manufacturing the same
KR100673379B1 (ko) 적층 패키지와 그 제조 방법
US20090289361A1 (en) Semiconductor device and method of manufacturing a semiconductor device
KR100443516B1 (ko) 적층 패키지 및 그 제조 방법
US7371607B2 (en) Method of manufacturing semiconductor device and method of manufacturing electronic device
JP2002083923A (ja) 半導体集積回路装置及びそれを実装した半導体モジュール
KR100729051B1 (ko) 반도체패키지 및 그 제조 방법
JP2001291818A (ja) 半導体装置およびその製造方法
CN114334946A (zh) 封装结构及制作方法
KR20080058013A (ko) 멀티칩 패키지 및 그 제조방법

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050105

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050105

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20050105

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20050128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050201

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20050328