JP2002515988A - 漸進的に走査された(progressive scanned)画像のテレビジヨン用入力フオーマツトへの変換用のシステムと方法 - Google Patents

漸進的に走査された(progressive scanned)画像のテレビジヨン用入力フオーマツトへの変換用のシステムと方法

Info

Publication number
JP2002515988A
JP2002515988A JP50981399A JP50981399A JP2002515988A JP 2002515988 A JP2002515988 A JP 2002515988A JP 50981399 A JP50981399 A JP 50981399A JP 50981399 A JP50981399 A JP 50981399A JP 2002515988 A JP2002515988 A JP 2002515988A
Authority
JP
Japan
Prior art keywords
filter
scale conversion
flicker
image
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP50981399A
Other languages
English (en)
Inventor
ケ,リガング
ルツツ,ユルゲン・エム
Original Assignee
シラス・ロジツク・インコーポレーテツド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シラス・ロジツク・インコーポレーテツド filed Critical シラス・ロジツク・インコーポレーテツド
Publication of JP2002515988A publication Critical patent/JP2002515988A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/06Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
    • G09G1/14Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible
    • G09G1/16Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible the pattern of rectangular co-ordinates extending over the whole area of the screen, i.e. television type raster
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/04Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using circuits for interfacing with colour displays
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T3/00Geometric image transformations in the plane of the image
    • G06T3/40Scaling of whole images or parts thereof, e.g. expanding or contracting
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/641Multi-purpose receivers, e.g. for auxiliary information
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0414Vertical resolution change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0421Horizontal resolution change
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S348/00Television
    • Y10S348/91Flicker reduction

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Television Systems (AREA)
  • Image Processing (AREA)

Abstract

(57)【要約】 コンピユータグラフィックス用フオーマツトからテレビジョン用フオーマツトへグラフィックスを変換するためのシステムと方法を開示する。特に、パーソナルコンピユータ{ピーシー(PC)}グラフィックス用フオーマツトを異なる解像度のテレビジョン{テーブイ(TV)}用フオーマツトに尺度変換するためのそしてインターレースされたテーブイフオーマツトに整合させるためのインターレースされてないピーシーグラフィックスをインターレースする変換過程によるフリッカを低減するための改良された尺度変換及びフリッカ低減のシステムと方法が開示される。ピーシーの解像度のフオーマツトからテーブイの解像度のフオーマツトへのグラフィックスを変換するための条件付き尺度変換技術を使用することにより該尺度変換実施部は所要ラインバッフアーを減らすことが出来る。該フリッカ低減実施部は、画像の種々の部分が種々のフリッカ低減をそしてフリッカ低減と解像度との間の種々のトレードオフ(trade off)を持つことが出来るように多数のフイルタ間を選択する2次元の適応型フイルタを提供する。開示されたシステムと方法とは1つの解像度からもう1つへの画像変換に、そしてインターレースされてないフオーマツトからインターレースされたフオーマツトへ変換された画像でのフリッカ低減に、より一般的に適用可能である。

Description

【発明の詳細な説明】 漸進的に走査された(progressive scanned)画像のテレビジヨン用入力フオー マツトへの変換用のシステムと方法 発明の背景技術 発明の属する技術分野 本発明はインターレースされてない(non-interlaced)コンピユータグラフイ ツクス(computer graphics)のアールジービー(RGB)(赤−緑−青)データの 様な、漸進的に走査された画像を、インターレースされた(interlaced)テレビ ジヨン用入力フオーマツト(formats)の様な、インターレースされたフオーマ ツトとコンパチブル(compatible)な信号に変換するためのシステムと方法に関 する。特に、本発明はコンピユータの解像度(resolution)のフオーマツトの画 像をテレビジヨンの解像度のフオーマツトに尺度変換(scale)するためとそし てインターレースされてないコンピユータグラフイツクスのデータから変換され たインターレースされたテレビジヨン画像内のフリッカ(flicker)を低減する ためとのシステムと方法に関する。 従来技術の説明 パーソナルコンピユータ{ピーシーエス(PCs)}の初期の頃は、多くのピー シーエスはデイスプレー装置(display device)としてテレビジヨン{テーブイ エス(TVs)}を使用した。しかしながら、ピーシーエスに対する解像度要求が 高まると、高解像度ピーシーグラフイツクス(PC graphics)のデイスプレー用 に特殊なモニター(monitors)が開発された。ピーシーのモニターとテーブイエ スは僅かな関連しかない別個のフオーマツト標準を有する別個の電子装置となっ た。 コンピユータグラフイツクス用デイスプレー装置としてピーシーがテーブイを 使用出来ることが望ましい様な応用が今や存在する。テーブイ出力信号用の1つ の応用は大勢の聴衆に(テキスト付き又は無しの)ピーシーグラフイツクスを示 すのに大型スクリーンのテーブイが好ましいビジネス展示での使用である。又ピ ーシーグラフイツクスを表示するためにテーブイを使用してもよい低コストの家 庭用ピーシーエス用のニーヅ(needs)がある。加えて、マルチメデイヤ(multi -media)テーブイ、対話型(interactive)テーブイそしてインターネットサー ビス(internet service)の様な、出現する新しいテーブイサービス(TV servi ces)はピーシーグラフイツクスを表示するためにテーブイエスを要する。しか しながら、ピーシーグラフイツクスの標準{例えば、ブイジーエイ(VGA)、エ スブイジーエイ(SVGA)他}とテーブイの標準{例えば、エヌテーエスシー(NT SC)、パル(PAL)、セカム(SECOM)、他}との発散はテーブイエス上にピーシ ーグラフイツクスを表示することを可成り複雑化している。標準の差異のために 、普通のテーブイエンコーダ(TV encoder)によりテーブイ信号へコード付けさ れる(encoded)前にピーシーグラフイツクスデータを処理する必要がある。 この変換を行うためには、ピーシーグラフイツクス(PC graphics)は、該ピ ーシーグラフイツクス(PC graphics)の画像の解像度が該テーブイ(TV)で使 用される解像度と整合するように尺度変換(scale)される必要がある。尺度変 換は該テーブイ(TV)スクリーンの縁辺部(edge)で情報が少ししか又は全く失 われないようにすることが望ましい。例えば、640×480のブイジーエイ( VGA)フオーマツト(水平に差し渡しで640画素、垂直に下まで480画素の )のピーシーグ ラフイツクス(PC graphics)を640×400のエヌテーエスシー(NTSC)テ ーブイ(TV)フオーマツトにに変換することを考えて見る。該ピーシーグラフイ ツクス(PC graphics)画像が該テーブイ(TV)フオーマツト解像度に尺度変換 されない場合、該ピーシーグラフイツクス(PC graphics)画像のほんの1部し か該テーブイ(TV)スクリーンでは視認されない。この結果は受け入れられない がそれは、アイコン(icons)やメニュー(menus)の様な必要な情報が該テーブ イ(TV)スクリーンの範囲外にありユーザーに利用出来ないからである。かくし て、希望するテーブイ(TV)解像度のフオーマツトに整合するように該ピーシー グラフイツクス(PC graphics)画像を尺度変換出来ることが望ましくそしてピ ーシー内のグラフイツクス処理回路用に典型的に必要である。 ピーシーグラフイツクス(PC graphics)をテーブイ(TV)デイスプレーフオ ーマツトに変換するために、インターレースされてない信号をインターレースさ れた信号に変換することも典型的に必要である。これが必要なのはピーシーグラ フイツクス(PC graphics)標準がインターレースされてない、漸進的な走査フ オーマツトを採用する一方、テーブイ(TV)標準はインターレースされる走査フ オーマツトを採用しているからである。しかしながら、このインターレース作用 の変換は変換された画像にフリッカー問題を発生することが多い。例えば、ピー シーグラフイツクス(PC graphics)標準は知覚されるフリッカのないことを保 証するために、60Hz以上の様な、比較的高い再生速度(refresh rate)で再 生されるインターレースされないグラフイツクスを提供する。対照的に、多くの テーブイ(TV)標準はエヌテーエスシー(NTSC)/パル(PAL)フオーマツト用 の30/25Hzの様な、遙かに低いフレー ム再生速度を提供している。更に、典型的ピーシーグラフイツクス(PC graphic s)が高コントラストの垂直隣接画素を含む事実は該ピーシーグラフイツクス(P C graphics)のインターレース作用後に2つのフイールド(field)の唯1つの 線又は縁が現れる結果となる。これはフレーム当たり唯1回該ライン又は縁が再 生されることになる。エヌテーエスシー/パル(NTSC/PAL)は30/25Hzの フレーム速度(frame rate)で動作するので、この様な1画素水平ライン又は縁 用の再生速度は30/25Hzにしか過ぎず、それはそれらを人間の眼がフリッ カ無しと知覚するには不充分である。インターレース作用の変換を行う際、従っ て、インターレースなし対インターレースありの変換過程を通して導入されるフ リッカの量を減らすためにフリッカ低減を実施することが望ましい。 従来種々の尺度変換及びフリッカ低減技術が使用されて来た。従来の尺度変換 を実施するには該テーブイ(TV)解像度フオーマツトに整合するために該ピーシ ーグラフイツクス(PC graphics)画像を垂直及び水平の両方に尺度変換するた めに隣接画像画素に加重平均化を適用する(apply weighted averages)のが典 型的であった。従来のフリッカ低減実施部はフレーム記憶能力を有するスキャン コンバータ(scan converter)を使用して来た。このフレームをベースとするフ リッカ低減法は高品質テーブイ(TV)画像を作るのみならず、そのグラフイツク スインターフエース要求に於ける特別の柔軟性を有するが、フレーム記憶部をも たらすためにシリコン素子に要求される大きなサイズの故に費用効果的でない。 又フリッカ低減実施部は該グラフイツクス源を限定する方法を使用して来た。例 えば、この様な方法はインターレースされたフイー ルド(field)のライン上の各表示点を次ぎのフイールドの垂直に隣接するライ ン上の点と垂直に対となるように限定している。他のフリッカ低減実施部は、隣 接画素間の比較的スムーズな垂直のコントラストを発生するために元のグラフイ ツクスの垂直な高周波成分を外へフイルタする(filter out)ためのローパスフ イルタを使用して来た。このローパスフイルタ処理はライン平均化又は類似の技 術を含んでいる。又該ローパスフイルタにより供給される値を調整するために垂 直に隣接する画素値の予め決められた条件の関数として分数制御係数(fraction al control coefficient)が適用される。 種々の欠点がこれらの従来の尺度変換及びフリッカ低減実施部に付随している 。例えば、従来の尺度変換実施部は尺度変換機能を達成するために必要なライン バッフアー(line buffer)用に大きなシリコン面積を要する欠点がある。従来 のフリッカ低減実施部は、テキスト(text)と、連続調(continuous tone)の 信号及びグラフイツクを含む混合画像の様な、広範に変化する画素条件を有する 画像ではフリッカを適当に取り扱うことが出来ない欠点がある。更に、従来のフ リッカ低減実施部は、変換された画像で各々が著しくフリッカに影響する該画像 内の水平及び垂直画素条件に対応しない。 必要なことは大きなシリコン面積を要することなく1つの解像度からもう1つ へ画像を尺度変換出来て、混合画像のフリッカを適当に取り扱える、そしてフリ ッカの低減に際し水平のみならず垂直の画素条件を考慮出来る様な、改良された 尺度変換とフリッカ低減実施部である。 発明の概要 本発明に依ると、インターレースされない画像の異なる解像度のイン ターレースされたフオーマツトへの変換用のシステム及び関連の方法は条件付き 尺度変換回路と2次元の適応型フリッカ低減回路とを有している。 該条件付き尺度変換システムは画像データを望ましい出力解像度に変換しそし て尺度変換された出力値を規定する少なくとも2セットの選択可能な尺度変換係 数(scaling coefficients)と該画素値に関する少なくとも1つの条件に依り該 セットの選択可能な尺度変換係数の1つを選択する係数選択回路とを有する尺度 変換ブロックを備えている。該フリッカ低減システムはインターレースされた画 像に変換されたインターレースされない画像のフリッカを低減しそして各フイル タが異なる周波数応答をフリッカ低減フイルタに提供するような少なくとも2つ の選択可能なフイルタを有する該フリッカ低減フイルタと、該画像の少なくとも 2本のラインから画素値を表す画像データを受信しそして該フイルタの1つを選 択するために該フリッカ低減フイルタにフイルタ選択信号を印加するフイルタ選 択回路とを備えている。 図面の簡単な説明 図1Aは本発明に依るグラフイツクス処理システムを有するパーソナルコンピ ユータ{ピーシー(PC)}システムのブロック図である。 図1Bは本発明に依る尺度変換ブロックとフリッカ低減ブロックとを有するテ レビジョングラフイツクス処理回路を備えるグラフイツクス処理システムのブロ ック図である。 図2Aは本発明に依るピーシーグラフイツクス(PC graphics)データの明る さ成分用の尺度変換実施部の実施例のブロック図である。 図2Bは本発明に依るピーシーグラフイツクス(PC graphics)デー タの彩度(chroma)成分用の尺度変換実施部の実施例のブロック図である。 図3Aは本発明に依るフリッカ低減実施部の実施例のブロック図である。 図3Bは本発明に依るフリッカ低減実施部で使用されてもよい4つのフイルタ の周波数応答図である。 図3Cは本発明に依るフリッカ低減実施部で使用されてもよいフイルタ設計の 実施例のブロック図である。 図3Dは本発明に依るフリッカ低減実施部でラインバッフアー要求を減少させ るため使用されてもよいラインバッフアー実施部の実施例のブロック図である。 図4Aは本発明に依るラインバッフアー要求を減少させるフリッカ低減実施部 の代替えの実施例のブロック図である。 図4Bは本発明に依るフリッカ低減実施部でのラインバッフアー要求を減少さ せるため使用されてもよいベースフイルタ設計のブロック図である。 図5は漸進的に走査される画像フオーマツトとインターレースされる画像フオ ーマツトでの画素構成例の図である。 図6Aは本発明に依る水平ラインの画素に対するスライドしない2次元窓(tw o-dimensional window)の図である。 図6Bは本発明に依る水平ラインの画素に対するスライドする2次元窓の図で ある。 好ましい実施例の説明 図1Aは本発明に依るグラフイツクス処理システム100を有するパ ーソナルコンピユータ{ピーシー(PC)}システム150のブロック図である。 ピーシー(PC)システム150は内部バス158を通して相互にそしてグラフイ ックス処理システム100と通信する、記憶装置152{例えば、ハードディス ク、シーデーロム(CDROM)}、メモリー156{例えば、ランダムアクセスメ モリー(random access memory)}、入力装置154(例えば、キーボード、マ ウス)、そして中央処理ユニット{シーピーユー(CPU)}160(例えば、マ イクロプロセサー)を有している。グラフイックス処理システム100はテレビ ジョン出力データ111をテレビジョン{テーブイ(TV)}162に及び/又は モニター出力データ125をモニター164に供給する。本発明は特にパーソナ ルコンピユータ{ピーシー(PC)}グラフイックスフオーマツトをテレビジョン {テーブイ(TV)}フオーマツトに変換するために有利であるが、本発明は又1 つのフオーマツトの画像がもう1つのフオーマツトの解像度と整合するために垂 直及び水平の尺度変換を要する場合及びインターレースされないフオーマツトの 画像がインターレースされるフオーマツトへの変換を要する場合にも適用可能で ある。 図1Bはテーブイ(TV)グラフィックス処理回路102を含むグラフィックス 処理システム100のブロック図である。グラフィックス処理システム100は 、ピーシーシステム150の内部バス158からコンピユータグラフィックスデ ータ121を取るためそして望ましい出力フオーマツト{例えば、ブイジーエイ (VGA)、エスブイジーエイ(SVGA)、他}でモニター出力データ125をモニ ター164に供給するために入力インターフエース120と、グラフィックス処 理回路122と、そして出力インターフエース124とを有する。テーブイグラ フィックス処 理回路102は出力データ111を望ましいフオーマツト{例えば、エヌテーエ スシー(NTSC)/パル(PAL)}でテレビジョンの該エンコーダ入力162に供 給する。該テーブイグラフィックス処理回路102はアールジービー(RGB)対 ワイシービーシーアール(YCbCr)変換器104,尺度変換ブロック106,フ リッカ低減ブロック108、レート変換器(rate converter)109、そしてテ レビジョン出力インターフエース110を有している。アールジービー(RGB) データ123はグラフィックス処理回路122により供給される。 ピーシーグラフイツクス(PC graphics)フオーマツトは典型的にインターレ ースされないアールジービー(RGB)(赤−緑−青)データ{ガンマ修正(gamma correction)を有するか又は有しない}を該データフオーマツトとして採用し ている。このインターレースされてないアールジービー(RGB)データはピーシ ーモニターに供給されそしてテキストを含んでも又は含まなくてもよいが高解像 度画像の表示を可能にする。この同じ情報を標準テーブイ入力デコーダが理解す るフオーマツトで供給するためには、コンピユータシステムは典型的に最初に該 インターレースされてないアールジービーデータを画素づつのベースで(pixel- by-pixel basis)ルーマ(luma)と彩度(chroma)との色空間成分(color spac e component)に変換する。ルーマ成分{ワイ(Y)}は該画素の明るさ(brightn ess)を表す。該彩度成分{シービーシーアール(CbCr)}は該画素の青色差(blue color difference){シービー(Cb)}と該画素の赤色差(red color differe nce){シーアール(Cr)}を表す。かくして、該アールジービーデータは明る さと2つの色差の信号{ワイシービーシーアール(YCbCr)}に変換される。又 コンピユータシステ ムは、該グラフィックス情報に何んらかの尺度変換及びフリッカ低減を適用する 前に、該結果的な4:4:4ワイシービーシーアールデータを更に4:2:2ワ イシービーシーアール(YCbCr)データ(又成分当たりデータの他の比n1:n 2:n3を使用してもよい)に変換してもよい。本発明の説明は該尺度変換とフ リッカ低減実施部への入力として8ビットのビット幅を有するワイシービーシー アール(YCbCr)グラフィックスデータに向けられているが、他のデータ構成と ビットサイズが本発明で使用されることも可能である。 図2Aと2Bはそれそれルーマ{ワイ(Y)}尺度変換回路106aと彩度{ シービーシーアール(CbCr)}尺度変換ブロック106bのブロック図を示す。 尺度変換が適用される前に、1つの多重化されたワイシービーシーアール(YCbC r)グラフィックスデータは最初にルーマ(明るさ)及び彩度(色)信号に分離 される。次いで該ルーマ及び彩度信号に付いて別々に尺度変換が行われる。 ルーマ{ワイ(Y)}尺度変換回路106aでは、インターレースされないピ ーシーグラフイツクス(PC graphics)ルーマ{ワイ(Y)}値221は、通常の ラスタースキャン(raster-scan)によってなされる様に、水平の尺度変換回路 220へラインづつ供給される。水平尺度変換用には、もし望ましい場合は、水 平の尺度変換ブロック224の前に従来のアンチエイリアシング(anti-aliasin g)フイルタ222を適用してもよい。水平尺度変換ブロック224は式yc=a1*y 1+b1*y0に依って水平に尺度変換された出力231{ワイシー(yc)}を形成す るために尺度変換係数ブロック226からの係数(coefficients)(a1,b1)を 水平に隣接する画素値(y1,y0)に適用する。該値”y0”は現在処理さ れそして出力として供給されつつある画素値を表し、そして該値”y1”は該画像 内の前の水平の画素値を表す。該画像の縁ではy1とy0は入手出来ないことが分か るが、従ってこの様な入手出来ない値用には”黒(black)”のルーマレベルが使 用される。 もし水平の尺度変換が必要な場合は、加重平均実施部が水平の尺度変換回路2 20に使用される。例えば、表1は、7/8の比である640対560の尺度変 換用のa1とb1として使用される係数値みならず速度変換器109用のバリッド( valid)/インバリッド(invalid)を識別するエルエムブイデー(LMVD)制御信 号も提供している。 表1−水平のルーマの尺度変換係数 垂直尺度変換回路230では、水平尺度変換出力231{ワイシー(yc)}が 該先行ラインからのグラフィックスデータを記憶しているラインバッフアー23 2に適用される。ラインバッフアー232は垂直に隣接する画素値{ワイピー( yp)}を垂直尺度変換ブロック234に供給 する。式Ys=a2*yc+b2*ypに依り垂直及び水平尺度変換出力237{ワイエス(Ys )}を形成するために垂直尺度変換ブロック234は尺度変換係数ブロック23 6からの係数(a2,b2)を垂直に隣接する画素値(yc,yp)に適用する。該値”ワ イシー(yc)”は尺度変換出力237{ワイエス(Ys)}を供給するために現在 処理されつつある該画素値を参照するが、該値”ワイピー(yp)”は該前のライ ンからの垂直に隣接する画素値を参照する。該画像の縁ではワイシー(yc)とワ イピー(yp)は入手出来ないことが分かるが、従ってこの様な入手可能でない値 用には”黒の”ルーマレベルが使用される。 ラインの記憶部の要求を減らすために、ワイピー(yp)がその元の8ビット値 の5エムエスビーエス(MSBs)(最重要ビット)としてラインバッフアー232 内に記憶され、そしてワイシー(yc)は該現在の8ビットルーマ値である。ライ ンバッフアー232用の該5ビット記憶サイズ(5-bit storage size)は該最終 画像内へのアーチフアクト(artifact)の招来を避けるために充分な精度を提供 し、そしてこのラインバッフアーを実施するために必要なシリコン面積を減らす ために8ビットの代わりに5ビットとするよう選ばれる。(ラインバッフアー2 32内に記憶される例えば5ビット値の様なビットサイズと該8ビットの現在値 とは、他の設計ではより少ないかより大きくしてもよいことは気付かれる。)該 条件と該加重係数、のみならず該対応するエルエムブイデー(LMVD)信号は下記 表2にリスト化されている。 表2−垂直のルーマの尺度変換係数 表2で、”ワイシー(yc)*”は現在の8ビットルーマ値ワイシー(yc)の最 重要5ビットである一方、”ワイピー(yp)”は該ラインバッフアーに記憶され る垂直に隣接するルーマ値の該最重要5ビットである。|yc*-yp|<2とラベルを付 された列は、充たされると”1”とラベルを付された行から係数(a2,b2)を供給 し、そして充たされないと”0”とラベルを付された行から係数(a2,b2)を供給 する条件を表す。”ライン番号”とラベルを付された列は該アクチブなグラフィ ックス出力内の画素の垂直座標(すなわち、6ラインの1つ)を表す。”エルエ ムブイデ ー(LMVD)”とラベルを付された列はピーシーグラフイツクス(PC graphics) データの各6ラインのどの5ラインが使用されるかを識別する制御信号を表す。 ライン0用の係数はダミーの係数であるがそれは該フリッカ低減ブロック108 が該尺度変換ブロック106からのデータを読む時ライン0の出力が該エルエム ブイデー(LMVD)信号列の”0”でデイスエーブル(disable)になるからであ る。 本発明に依る条件付き尺度変換実施部はラインバッフアー要求を減じて、それ により最終画像に現れる知覚されるアーチフアクトを起こさせることなく所要シ リコン面積を減少させる。この条件付き尺度変換スキーム(scheme)は2つの大 きく対照的なルーマ値(例えば、条件=0)がある場合と2つの近接したルーマ 値(例えば、条件=1)がある場合との間を区別させる。2つの大きく対照的な ルーマ値の場合を示す該条件が充たされない時は、表2の該係数を使用し、垂直 に隣接するルーマ値の最重要5ビットを保持する5ビットのラインバッフアーを 使用し、そして現在のルーマ値の該8ビット値を使用して、該2つのルーマ値の 間の線形補間がマスク作用によって知覚可能なアーチフアクトを起こさせない。 線形補間は全てのデータが加重平均として該出力に貢献する様な仕方で情報の逸 失を最小化するため使用されるので該出力では1つのラインも完全に消失するこ とはない。2つの非常に近接したルーマ値を示す条件が充たされた時は、表2の 係数は該ラインバッフアー内に記憶された比較的不正確な5ビットデータ(すな わち、b2=1そしてa2=0)を使用することなく該現在の8ビットルーマ値が直接該 出力に渡されるようにする。もし不正確な5ビットデータが使用されることがあ れば、この様なスムーズに変化するデータでの少ないマスク効果によりアーチフ アクトは知覚可能になりそうになる。 上記では条件付き垂直尺度変換のみが表明されたが、水平尺度変換も又表1に 示す係数を使用する簡単な加重平均に相対する条件付き加重平均として実施出来 る。しかしながら、水平尺度変換実施部でラインバフアー記憶部は通常問題とな らないので、本発明の条件付き加重平均実施部は製造に使用するシリコンの意味 のあるスペース節約は提供しない。 図2Bは水平尺度変換ブロック252と垂直尺度変換ブロック254とを含む 、彩度尺度変換ブロック106bの実施例のブロック図である。インターレース されないグラフィックスの彩度値{シービーシーアール(CbCr)}251が通常 のラスタースキャンによりなされる様な適当な速度でラインづつ彩度尺度変換ブ ロック106bに供給される。彩度尺度変換ブロック106bは尺度変換された 彩度値{シービーシーアールエス(CbCrs)}253を出力として供給する。該 水平尺度変換ブロック252はルーマ水平尺度変換ブロック220により実施さ れた様に水平方向の隣接画素{該彩度サブサンプリング(chroma subsampling) により1画素離れた2つの水平画素に対応する}の加重平均化を実行する。もし 水平の解像度が同じである場合は、水平の彩度尺度変換は不要である。 垂直の彩度尺度変換ブロック254は垂直に隣接する彩度値の、無条件の加重 平均化、又は条件付き加重平均化を実行する。ラインバッフアーを節約するため に、該彩度尺度変換ブロック106bの垂直ライン選択回路254も又、フレー ムを垂直に480ラインから400ラインへ尺度変換するために各6本の垂直ラ インから5本を単純に選択する。この技術は、人間の眼がピーシーグラフイツク ス(PC graphics)データ のルーマ成分より彩度成分にはより鈍感であるため、適当な結果を提供する。各 6本のラインから5本を選択することは全てのラインを直接出力する手順と等価 である一方該ラインがバリッドであるかないかを示す制御信号を残す。結果とし て、ラインバッフアーは不要となり、更に所要シリコン面積を減少させる。表3 は6本の垂直ラインからこの5本の選択をもたらすため使用されるシーエムブイ デー(CMVD)制御信号を示す。”1”は該ラインがバリッドであることを示し一 方”0”は該ラインがインバリッドであることを示す。 表3−垂直の彩度の尺度変換制御信号 表3で、該シーエムブイデー(CMVD)+制御信号は該垂直出力ラインがバリッ ドかバリッドでないかを示すため使用されそして偶数又は奇数フイールド用イン ターレース機構を組み入れる。動作時は、該シーエムブイデー(CMVD)+信号は 偶数/奇数フレーム尺度変換用にイネーブルにされたラインのセット内のそれら 奇数/偶数ラインをデイスエーブルにする。 該テレビジョン出力データ111が望ましい出力ライン速度(output line ra te)で提供されるようにレート変換器109は、適当なラインをテレビジョン出 力インターフエース110に供給するために表1から3の該バリッド/インバリ ッド制御信号{エルエムブイデー(LMVD)、シーエムブイデー(CMVD)}を使用 する。尺度変換が含まれない時は、該ピーシー(PC)からの該テーブイ(TV)グ ラフィックス出力ライン速度はエヌテーエスシー(NTSC)/パル(PAL)テーブ イ(TV)フオーマツト用では31.469/31.250KHzである。480 本の垂直ラインから400本の垂直ラインへの尺度変換が含まれる時、該ピーシ ー(PC)からの該テーブイ(TV)グラフィックス出力ライン速度はエヌテーエス シー(NTSC)/パル(PAL)用では37.763/37.500KHzに高めら れる。ライン速度のこの1.2(6/5)の因数増加(factor increase)はテ ーブイ(TV)動作の5本のライン(実際はインターレースされた後のテーブイ動 作で2.5本のライン)の期間に6本のラインを作るグラフィックス出力を供給 するために行われる。下記で説明する尺度変換はその480対400の垂直尺度 変換の実行でピーシーグラフイツクス(PC graphics)入力の各6本のラインか らテーブイ(TV)グラフィックスの5本のラインを発生するので、テーブイ(TV ) グラフィックス出力データの5本のライン(インターレースされた後の2.5本 のライン)がテーブイ(TV)動作の5本のライン(実際はインターレースされて 2.5本のライン)の期間に利用可能である。 この順序が必要なのではないが、図1Bに示す様に、フリッカ低減を実施する 前に該コンピユータグラフィックスデータの尺度変換を実施することが望ましい 。ピーシーグラフイツクス(PC graphics)は、大抵のテーブイグラフィックス がしている様な、画像用に典型的な統計分布に従う傾向はないので、該尺度変換 処理を最初に実施することは最終画像での垂直の相関を低下させる傾向はない。 低下した垂直相関はピーシーグラフイツクス(PC graphics)がインターレース された後にフリッカを高める。事実、垂直尺度変換は幾つかの環境ではピーシー グラフイツクス(PC graphics)用の垂直相関を高めさえして、例えば、1つの 水平ラインは線形補間とサブサンプリングの後2本のよりコントラストの低下し たラインとなる。垂直の相関を増加させるよう企てる次のフリッカ低減の有効性 はもし尺度変換を全く実施されない場合より悪くはならない。もし尺度変換の前 にフリッカ低減が行われる場合は、該尺度変換処理は垂直の相関を低下させ、該 フリッカ低減の実施により供給される幾らか増加した垂直相関を取り除く。結果 として、該フリッカ低減の有効性は減少し、尺度変換無しよりも尺度変換ありで より悪化したフリッカとなる。しかしながら、幾つかの場合で尺度変換の前にフ リッカ低減を実施することが望ましいことが気付かれる。例えば、大きな尺度変 換因数(scaling factor)が使用されそして解像度を保持することがフリッカの 無い画像を作るより重要な場合、最後に尺度変換を実施することはより望ましい 結果を産むようである。 図3Aは本発明に依るフリッカ低減実施部の実施例108のブロック図である 。フリッカがワイシービーシーアール(YCbCr)データのルーマ{ワイ(Y)}成 分の高い垂直周波数により主として引き起こされる事実により、フリッカ低減は 一般にピーシーグラフイツクス(PC graphics)データの該ルーマ{ワイ(Y)} 成分のみに関して行われる。該尺度変換された{ワイエス(Ys)}又は尺度変換 されない{ワイ(Y)}信号が入力バッフアー302を通して入力信号301と して該フリッカ低減フイルタ304に供給される。4本のラインバッフアー31 2,314,316及び318が共に現在のライン値の前の4本のラインからの 値を記憶するが、それはy0信号により表され、そして信号y1,y2,y3及びy4をフリ ッカ低減フイルタ304に供給する。ラインバッフアー312はy0信号を受信し そして該y1信号を出力として供給する。ラインバッフアー314は今度は該y1信 号を受信しそして該y2信号を出力として供給する。ラインバッフアー316は該 y2信号を受信しそして該y3信号を出力として供給する。ラインバッフアー318 は該y3信号を受信しそして該y4信号を出力として供給する。式Yr=a0*y0+a1*y1+a 2*y2+a3*y3+a4*y4に従うフリッカ低減された出力信号{ワイアール(Yr)}を供 給するためにフリッカ低減フイルタ304はフイルタ係数ブロック382からの 係数(a0,a1,a2,a3,a4)を適用する。 該値”y2”はフリッカ低減フイルタ304の出力として現在供給されつつある 画素値を表す。該値”y3”と”y4”はy2の値を含んでいるラインに対し第1及び 第2に前にあるラインからの垂直に隣接する画素値を表す。該値”y1”と”y0” はy2の値を含んでいるラインに対し第1及び第2に続いているラインからの垂直 に隣接する画素値を表す。画像の縁 では該y0,y1,y2,y3及びy4の全ての値が使用するために入手可能とは言えないこ とに気付かれるが、従って該入手出来ない値は”黒色の”ルーマレベルがセット されるがそれは大抵のデイスプレーは黒い背景を有するからである。又フリッカ 低減フイルタ304の画像画素データ出力{ワイアール(Yr)}は画像画素データ 入力{ワイエス(Ys)}に対し後れがあることが気付かれる。 フイルタ選択ブロック350はワイ/ワイエス(Y/Ys)ピーシーグラフイツク ス(PC graphics)データ信号340、ラインバッフアー312からの信号34 2、ラインバッフアー314からの信号344、ラインバッフアー316からの 信号346、ラインバッフアー318からの信号348を受信する。減算器35 2がデータ信号340と信号342に接続される。減算器354が信号342と 信号344に接続される。減算器356が信号344と信号346に接続される 。減算器358が信号346と信号348に接続される。減算器352,354 ,356及び358により決定されるこれらルーマ信号の値の間の差に依って、 リミタ(limiters)362,364,366及び368は論理レベル”1””0” 又は”-1”をデシジョンコア(decision core)372、374,376及び3 78に供給する。振り返って、これらのデシジョンコアは、フリッカ低減フイル タ304により適用されるべき望ましい係数を選ぶフイルタ係数ブロック382 に選択信号を供給するために論理ブロック380により解釈される出力を提供す る。 フリッカ低減フイルタ304は該フイルタ選択ブロック350により処理され つつある2次元画像情報に依り変化されてもよい適応型フイルタ(adaptive fil ter)である。例えば、フリッカ低減フイルタ304 は選択可能な係数を有するエフアイアール(FIR)(有限インパルス応答)フイ ルタで実現されてもよい。下記表4は4つのエフアイアールフイルタを有効に発 生する係数の例をリスト化している。一定又はスムーズ変化の範囲用の直接通過 モードは第4フイルタとして示されている。 表4−フイルタ係数 図3Bは表4の係数により発生された別々のエフアイアールフイルタに付随す る周波数応答の例を描いている。図3bで、応答390はフイルタ4に付随して いる。応答392はフイルタ2に付随している。応答394はフイルタ3に付随 している。応答396はフイルタ1に付随している。図3Bの該周波数応答チャ ートの縦軸は大きさ(デシベル)を表す、一方横軸は正規化されたライン周波数 を表している。 図3Aのフリッカ低減実施部108は画像範囲の性質に依り該4つのフイルタ の1つを選ぶために適当な係数を選択する。該4つの減算器(352,354, 356,358)と該4つのリミタ(362,364,366,368)の各対 は一緒になって次ぎに述べる様に出力を該4つのデシジョンコア(decision cor e)(372,374,376,378)に供給する、すなわち(a)もしその 減算が大きな正の数(例えば、 差≧32)を作る場合は”1”を、(b)もしその減算が小さな負の数(例えば 、差≦−32)を作る場合は”−1”を、又は(c)もしその減算が0に近い数 (例えば、32>差>−32)を作る場合は”0”を供給する。次いで、該論理 回路380が選ばれるべきフイルタを決定する前に、該4つのデシジョンコア( 372,374,376,378)の各々は続く”1”又は”−1”の長さを決 定するが、それらは水平ライン/縁の長さに対応する。各デシジョンコアは下記 の論理で実施されるが、すなわち 1.エックス(x)が現在の入力で、エックスピー(xp)が前の入力で、そし てシー1(C1)がカウンタの内容である第1のカウンタでは、 1.1 もしx=0そしてxp=0なら、C1=0をセットする。 1.2 もしx=0そしてxp≠0なら、C1=0をセットする。 1.3 もしx=1そしてxp=-1、又はx=-1そしてxp=1なら、C1=1をセットする 。 1.4 もしx=1又は-1そしてxp=0なら、C1=1をセットする。 1.5 もしx=1又は-1そしてx=xpそしてC1<N(例えば、12)なら、C1=C1 +1をセットする。 1.6 もしx=1又は-1そしてx=xpそしてC1=N(例えば、12)なら、C1=C1 をセットする。 2.N個のメモリーアドレスのアレー(アドレスは1からN)では 2.1該メモリーアレーを0に初期化する。 2.2もし1.2、1.3、又は1.6が起これば、アドレスC1のメモリー にC1を書き込む(セッテング前に)。 2.3全ての2.2が行われなかったメモリーアドレス全部に対し て、アドレス1のメモリーには0をそしてAD<Nであるアドレス(AD+1) のメモリーにはアドレスADの内容を書き込む。 3.エックス(x)が2のメモリーアレーのアドレスNに於ける内容であり、 シー2(C2)が第2カウンタの内容であり、そしてエム(M)がメモリーの内容 である第2カウンタと該メモリーとでは、 3.1もしx=0であれば、C2=xとセットし、M=xとセットする。 3.2もしx=0,C2≠0であれば、C2=C2-1とセットする。 3.3もしx=0,C2=0であれば、C2=0とセットする。 該論理回路380は該4つのデシジョンコア(372,374,376,37 8)の出力を受信しそして係数のどのセットが選択されそしてフイルタ係数ブロ ック382によりフリッカ低減フイルタ304へ供給されるべきかを決定する。 論理回路380はこの選択を下記の様に行うが、すなわち 1.もし全ての4つのデシジョンブロックがC2=0を有する場合は、第4のフイ ルタを選ぶ。 2.もし該デシジョンブロックの何れか1つについてC2≠0そしてM=12であれ ば、第1のフイルタを選ぶ。 3.もしで3≦M<12である該デシジョンブロックからのMの少なくとも2つが 等しくそしてこれらデシジョンブロックの各々についてC2≠0である場合は、第 2のフイルタを選ぶ。 4.これら以外の場合、第3のフイルタを選ぶ。 従って、本発明の適応型フリッカ低減実施部は典型的なテキストから或るライ ン又は縁のパターンを、そして一定値又はスムーズな変化の範囲から典型的テキ ストを際だたせるデシジョンメーキング回路(decisi on making circuitry)を含んでいる。はっきりしたライン/縁が付随したパタ ーンが検出される場合は何時も、厳しい(severe)フリッカを除去するため最良 のフイルタが該厳しいフリッカを除去するよう使用される(例えば、フイルタ1 )。もしテキストが決定されれば、高い解像度を保持するのみならず厳しさのよ り少ないフリッカを除去するために最良の2つのフイルタの1つが選択される( 例えば、フイルタ2又はフイルタ3)。もし一定している範囲又はスムーズに変 化する範囲が検出される場合は、直接通過モードが選択される(例えば、フイル タ4)。この仕方で、2次元の適応型機構に基づいて種々のフリッカ低減フイル タを選ぶことによりより良い全般的品質の画像が達成される。最終信号のフリッ カを低減された信号の主要成分Yrは信号y2に適用された係数a2により供給される こと、そしてフイルタ4はy2の値を通過することが表4を参照すると分かる。従 って、本発明に依ると、画像のその部分用に適当なフイルタを選択するために処 理されそして出力されつつある値の付近で2次元の窓が使用される。換言すれば 、テキスト、連続調の信号、そしてグラフィックスを含む混合画像の様な、同じ 画像内でフリッカが無くそして高解像度であると言う両要求を充たすよう高い全 般的品質を達成するために、本発明はそのフリッカ低減フイルタの特性を適応式 に変化させるフリッカ低減実施部を提供する。 垂直画素パターン条件の他に、水平画素パターン条件も又フリッカでは重要な 役割を演ずる。例えば、単一画素の水平ラインの範囲ではフリッカが厳しいが、 一方該フリッカはテキストの範囲では厳しくない。該適応型のプロセスは毎画素 ベースで複数のフリッカフイルタから適当な選択を行うために現在処理されてい る画素を含む2次元窓を見てそしてそ の画素の付近を評価するデシジョン回路に基づいている。(この適応型のプロセ スは又画素グループ用にも又はサブピクセル(sub-pixel)ベースででも適応型 の選択を行うようにも実施され得ることが分かる。)この様な2次元の適応型の スキーム(scheme)は典型的グラフィックス画像がそのフリッカの分布の意味で は均質でないことを認識する。本発明は画像の各部分で結果として解像度対フリ ッカ低減の最良のトレードオフ(trade off)を提供するフリッカ低減フイルタ を多数の選択可能なフイルタから選択することにより画像品質を改良する。 図5は漸進的な走査フオーマツト502とインターレースされるフオーマツト 510とでの画素構成例を描いている。漸進的な走査フオーマツト502では。 水平ライン504と対角ライン506とは1つのフレーム内に描かれる。インタ ーレースされたフオーマツト510に変換されると、該水平ライン504は第1 のフイールド511aの水平ライン512に行き該単一画素水平ライン504か らの如何なる画素も第2のフイールド511b内には行かない。インターレース されたフオーマツト510に変換されると、対角ライン506は第1のフイール ド511aの画素514aと第2のフイールド511bの画素514bに行く。 従って、2次元の窓にフイルタ選択を備えることにより、本発明はフイルタパラ メータ選択時に垂直及び水平の両画素条件に適応しそして画素条件の広い範囲に 対してフリッカ低減を大いに改善出来る。 フリッカ低減を改善するために、上記説明の論理回路380とデシジョンコア 372,374,376,及び378の例で提供される、該2次元窓はスライド する(sliding)2次元窓である。現在処理されそして出力されつつある該画素 の何れかの側での該2次元窓内の水平画素の数 は該画像が処理されるにつれて水平にスライド又は適応する。該2次元窓は現在 処理される画素が該窓の境界の中又は上にある限り該水平方向に何れの位置にあ ってもよい。該2次元窓は出力y2付近で垂直方向に中心に位置されるが、もし望 むならばそれは垂直方向にスライドされてもよい。このスライドする窓が望まし いことを図6Aと6Bにより説明する。 図6Aは本発明に依る水平ライン602に関するスライドなしの2次元窓61 0の図である。該水平ライン602は該フリッカ低減フイルタ304により現在 処理されそして出力されつつある画素604を含む。画素604は、例えば、水 平ライン602の第2画素とする。中心に位置付けされた又はスライドしない2 次元窓610を使用して、上記説明の様に窓610の内の水平ライン602は余 りに短くてフイルタ1を使用するための要求を充たさず、フイルタ2が使用され る。 図6Bは本発明に依る、水平ラインに関してスライドする2次元窓620の図 である。スライドする2次元窓620は左へシフトしてフイルタ1を使用するた めの要求が充たされるのに充分な程水平ライン602を含んでいる。同様に、水 平ライン602の端部にある画素を処理する時は、該スライドする窓620は右 へシフトする。結果として、スライド窓620を使用することにより、全部の水 平ライン602は、望ましいフイルタ1を使用して処理される。対照的に、スラ イドしない、又は中心に位置つけられた2次元窓610を使用すると、水平ライ ン602は左及び右の部分はフイルタ2でフイルタされそして中央部分はフイル タ1でフイルタされると言う3つの異なる条件で処理される。 今図3Cを参照すると、フリッカ低減フイルタ304用のフイルタ3 20の実施例が描かれている。この実施例は表4にリスト化された係数により選 択可能な4つの5本タップ(5-tap)のエフアイアール(FIR)フリッカ低減フイ ルタを提供する。加算器342は1/4除算器322を通して信号y1を受信し、 1/2除算器324を通して信号y2を受信し、そして1/4除算器326を通し て信号y3を受信する。加算器344は-3/32除算器336を通して入力信号y0を 受信し、6/32除算器334を通して入力信号y2を受信し、そして-3/32除算器3 32を通して入力信号y4を受信する。加算器344の出力は-1/2か1か何れかの 因数(factor)”p”を印加する乗算器348に印加される。加算器346は加 算器342と乗算器348の出力を受信する。マルチプレクサ{エムユーエック ス(MUX)}325は入力信号y2を受信し、加算器346からの出力を受信し、 そして選択{エスイーエル(SEL)}信号を受信する。エムユーエックス325 の出力は上記説明のフリッカ低減フイルタ304用の式に従う。フイルタ320 では、SEL=0の時、表4のフイルタ4の係数が選択される。もしSEL=1そしてp=-1 /2の場合は、表4のフイルタ1の係数が選択される。もしSEL=1そしてp=1の場合 は、表4のフイルタ3の係数が選択される。最後に、もしSEL=1そしてp=0の場合 は、表4のフイルタ2の係数が選択されフイルタ3が選択される。このハイタッ プ(high tap)フイルタ設計は種々のフリッカ条件用に改善されたフリッカ低減 結果を用意する。 フリッカ低減実施部の設計での1つの関心はラインの記憶部に要するシリコン の面積を最小にするためにラインの記憶部(例えば、より小さなビットサイズ又 はより少数のライン用バッフアー)を最小化することである。ライン記憶部用の 1つの選択は図3Aの該4本のラインのバッ フアー(実際は4本のラインにN画素をプラスしたもの)の各セルを8ビットの 精度に割り当てることである。このライン用記憶部の割り当ては機能するが、ラ イン記憶部サイズはフリッカ低減実施部のシリコン面積への影響が著しく、そし てこのライン記憶部の割り当ては大きな量のシリコン面積を取る傾向がある。従 って、ライン記憶部を最小化する一方出力の品質(例えば、変化しない又は知覚 されない)を保持することが望ましい。 本発明により思考されたこのビット節約機構は、画像の急速変化する範囲での 不精確度(又は誤差)はマスク効果のためより知覚されにくいと言う事実を認識 し、そしてそれを利用している。このマスク効果は、幾つかの元のデータの幾つ かの最重要ビット{エムエスビーエス(MSBs)}のみを保持することによりビッ トを節約することを可能にしている。このより精度の低いデータはマスク作用が 強い(high)急速変化範囲では適当であるが、マスク作用が弱い(low)スムー ズ変化範囲では典型的に不適当である。 図3Aに描かれた適応型フリッカ低減実施部は該グラフィックスのスムーズに 変化する範囲のデータを直接通過させるために第4のフイルタを使用するので、 該直接通過するデータのみが高度に精確に保たれるにちがいない。結果として、 ライン記憶部構成と関連減算回路は最終画像品質に悪い影響を与えることなくシ リコン面積を節約するよう選択される。例えば、現在のルーマ(luma)値用の入 力バッフアー302は8×N(例えば、N=12)ビットである。該ラインバッフアー 312は4×640ビットである。該ラインバッフアー314は7×640ビットである 。該ラインバッフアー316は4×640ビットである。そして該ラインバッフアー 3 18は3×640ビットである。該ビット数は実施されるよう選ばれた設計に依りよ り少なく或いはより多くなることが分かる。 y4,y3,y2,y1が現在のラインからの入力であるy0に対して第4番と、第3番と 、第2番と、第1番に前にあるラインからの入力であるこのライン記憶部の構成 では、該フイルタ選択ブロック350の減算器(352,354,356,35 8)及びリミタ(362,364,366,368)は次ぎの様にに作動するが 、すなわち 1.もしy4-y3>2である場合{ここでy4は最下位ビット(LSB)に0を付属させ ることにより元の3ビット値から変形されたものであるが、y4及びy3は4ビット 値}、該第1リミタは1を与える。もしy4-y3<-2の場合、それは-1を与える。 他の場合は、それは0を与える。 2.もしy3-y2>16である場合{ここでy3は最下位3ビット(3 LSBs)に0を付 属させることにより元の4ビット値から変形されたものであるが、y3,y2は7ビ ット値}、該第2リミタは1を与える。もしy3-y2<-16の場合、それは-1を与え る。他の場合は、それは0を与える。 3.もしy2-y1>16である場合(ここでy1は最下位3ビットに0を付属させるこ とにより元の4ビット値から変形されたものであるが、y2,y1は7ビット値)、 該第3リミタは1を与える。もしy2-y1<-16の場合、それは-1を与える。他の場 合は、それは0を与える。 4.もしy1-y0>32である場合(ここでy1は最下位4ビットに0を付属させるこ とにより元の4ビット値から変形されたものであるが、y1,y0は8ビット値)、 該第4リミタは1を与える。もしy1-y0<32の場合、それは-1を与える。他の場合 は、それは0を与える。 このライン記憶部の構成は該y1のラインの記憶部が4ビットでありそ して該y2ラインの記憶部が7ビットであることにより誤差を導入してしまうこと はない。誤差導入しないよう該7ビットラインデータを該4ビットラインデータ 内に動かすことを避けるために、本発明は該バリッドな出力ラインの半分を保証 するのみによってインターレースする要求を利用している。 図3Dはこれらのインターレースする要求を利用することによって所要ライン バッフアーを減少させる本発明に依るラインバッフアー実施部305のブロック 図である。現在の入力ラインバッフアー302は8×12ビットである。ライン バッフアー312は4×640ビットである。ラインバッフアー314は7×6 40ビットである。ラインバッフアー316は4×640ビットである。そして ラインバッフアー318は3×640ビットである。マルチプレクサ{エムユー エックス(MUX)}315が現在の入力バッフアー302とラインバッフアー3 12及び314の間に接続されている。振り返って、もう1つのエムユーエック ス(MUX)317はラインバッフアー312と314の出力とラインバッフアー 316への入力とを受信する。SEL=0の時、ラインバッフアー312はデータを 入力しそして出力する一方、ラインバッフアー314はその前のデータを保持す る。インターレース動作の後偶数のフイールドへ移る偶数のフレーム用には、偶 数の現在値{ワイ/ワイエス(Y/Ys)}ライン用にはSEL=1であり、そして奇数 の現在値{ワイ/ワイエス(Y/Ys)}ライン用にはSEL=0である。反対に、イン ターレース動作後奇数のフイールドへ移る奇数のフレーム用には、偶数の現在値 {ワイ/ワイエス(Y/Ys)}ライン用にはSEL=0であり、そして奇数の現在値{ ワイ/ワイエス(Y/Ys)}ライン用にはSEL=1である。この技術は適当なライ ン値がバリッドなラインタイミングで適当なラインバッフアーにあるようもたら してくれる(すなわち、偶数フレーム用に偶数ラインそして奇数フレームに奇数 ライン)。 図3Dも又ラインバッフアー実施部305の出力信号(y0,y1,y2,y3そしてy4 )とフイルタ選択ブロック350へ供給される相関入力信号(340,342, 344,346そして348)との間のタイミングの差を示す。該呼称”n”は 基準時刻に印加されつつある信号を引用し、そして呼称”n−12”は12クロ ックサイクルだけ早い時刻に印加されつつあった信号を引用する。これらのタイ ミングの差は、フリッカ低減フイルタ304用に選択されたフイルタが現在処理 されつつある画像の部分用に適当なように、該フイルタ選択回路350が出力信 号をフイルタ係数ブロック382に供給するに要する時間を考慮している。これ らのタイミング差は望まれた特定の実施部用には変形され設計されてもよい。 このラインバッフアー節約機構は該フリッカ低減アルゴリズムからの全てのフ レーム出力が必ずしも必要ではないと言う事実から有利である。フリッカ低減さ れたピーシーグラフイツクス(PC graphics)のフレームは適当なテーブイ(TV )動作用にはインターレースされねばならないので、インターレースされてない ものからインターレースされたものへの変換時に偶数の/奇数のフレーム中の奇 数の/偶数のラインは実際は捨てられる。偶数の/奇数のフレームの偶数の/奇 数のラインでバリッドな出力が供給される限り、該偶数の/奇数のフレームのイ ンバリッドな奇数の/偶数のライン上の出力の精度は問題にはならない。 図4Aは本発明に依るラインバッフアー節約設計の代替えのフリッカ 低減実施部400の図である。ラインバッフアー内の個別ラインからの値を記憶 する代わりに、この代替えの実施部は幾つかのライン用に個別ラインからの値の 積の部分的和のみの値を記憶する(フイルタ作用は係数と入力の積の和と見なさ れ得る)。これを行うために、図3Aで描かれた第1の5タップフイルタは”事 前スムーズ化(pre-smoothing)”と呼ばれる3タップエフアイアールローパス フイルタ(3-tap FIR low-pass filter)、と”ベースフイルタ(base filter) ”と呼ばれる3タップエフアイアールローパスフイルタ(3-tap FIR low-pass f ilter)とに分解される。第2の5タップフイルタは”事前強調(pre-emphasis )”と呼ばれる3タップエフアイアールハイパスフイルタ、と同じ3タップエフ アイアールローパスベースフイルタとに分解される。上記説明の同様な適応型デ シジョン回路を用いて、該バッフアー節約適応型フリッカ低減設計は、信号を該 ベースフイルタに印加する前に、該事前スムーズ化又は該事前強調のフイルタに 依るか又は該事前スムーズ化及び該事前強調の両者をバイパスすることに依るか どちらかを選ぶ。バイパスモードをの追加により、図3Aに関して説明された該 4つのフイルタが実現される。 フリッカ低減フイルタ446は現在の入力バッフアー440からの信号入力y0 を受信し、該y0ラインに対して第1に前のライン用のラインバッフアー442か ら信号y1を受信し、該y0ラインに対して第2に前のライン用のラインバッフアー 444から信号y2を受信し、そして式出力=a*y0+b*y1+c*y2により表される出力 を供給するためにフイルタ係数ブロック482から係数(a,b,c)を受信する。 この出力はバッフアー447とベースフイルタ448との供給される。又ベース フイルタ448はバッ フアー447からの出力を受信し、そして今度は出力をマルチプレクサ{エムユ ーエックス(MUX)}484に供給する。エムユーエックス(MUX)484はこの 出力と該ラインバッフアー442からの信号y1とを受信し、そして論理回路48 0から受信した制御信号483に依ってフリッカ低減された出力Yrを供給する。 又フリッカ低減実施部400は係数選択回路450を備えるが、それは減算器 452と454、リミタ462と464、デシジョンコア472と474そして 論理回路480を有している。減算器452は尺度変換された又は尺度変換され ない入力{ワイ/ワイエス(Y/Ys)}434とラインバッフアー442からの出 力432とを受信する。減算器454はラインバッフアー442からの出力43 2とラインバッフアー444からの出力436とを受信する。係数選択回路45 0は信号481をフイルタ係数ブロック482に供給するが、該ブロックはどの フイルタが選択されるか、すなわち、事前スムーズ化か、事前強調か、又は何も なし(バイパス)かに依って適当な係数{エイ、ビー、シー(a,b,c)}を供給 する。該制御信号483がエムユーエックス484が該y1ラインバッフアーの内 容を直接渡すべきことを示すのでなければ該ベースフイルタ448が適用される 。表5は事前スムーズ化フイルタ、事前強調フイルタ、及びベースフイルタの形 で該フイルタ係数{エイ、ビー、シー(a,b,c)}をリスト化している。 表5−ラインバッフアー節約実施部用フイルタ係数 フリッカ低減フイルタ446とベースフイルタ448とで2段階でフイルタを 実施することにより、該フリッカ低減実施部400は4つの異なるフイルタ選択 を有する5タップフイルタを提供する。図4Aのフリッカ低減実施部400では 、該フロントエンド(front end)で該ラインバッフアーはバッフアー440用 に8×12ビットをセットし、バッフアー442用に7×640ビットをセットしそし てバッフアー444用に4×640ビットをセットする。該4つのフイルタの選択は 次ぎの様である、すなわち(1)事前スムーズ化+ベース、(2)ベースのみ、 (3)事前強調+ベース、そして(4)何もなしである。これら4つの選択は、 図3Bで周波数応答チャートに関して描かれているそして表4で係数により表さ れているフイルタ1,フイルタ2,フイルタ3、そしてフイルタ4に類似してい る。このラインバッフアー節約実施部は、インターレースされないものからイン ターレースされたもののフリッカ低減フイルタ実施部の適用のために、n−1個 のラインバッフアーの解の代わりに、n−2個のラインバッフアーしか記憶部用 に使用しないn−タップ垂直フイルタの実施に使用されることが分かる。 図4Bを参照すると、ラインバッフアーの要求を削減するために図4Aの該ラ インバッフアー節約実施部400のラインバッフアー447と ベースフイルタ448用に使用されてもよいフイルタ410の実施例が描かれて いる。入力402は乗算器412と乗算器416とに供給される。加算器422 は乗算器412の出力と乗算器414の出力とを受信する。ラインバッフアー4 20は加算器422からの出力を受信する。加算器424はラインバッフアー4 20からの出力を受信し、乗算器416からの出力を受信し、乗算器414に入 力を供給し、そして全体のベースフイルタ出力403を供給する。乗算器412 は因数”b”を有する。乗算器414は因数”c”を有する。乗算器412は因 数”a”を有する。下記の表6はライン番号が”0”か”1”に依って乗算器の チャートを提供する。 表6−ベースフイルタ乗数 図4Aでラインバッフアー447とベースフイルタ448の直接的な(straig ht foreward)実施部用の場合の様に、2つの異なるラインバッフアーの2本の 前のラインを何時も(all of the time)保つ代わりに、フイルタ410は偶数 の/奇数のフレームの奇数の/偶数のライン時間の間バッフアー420内に1つ の8ビット値として記憶される積の部分和を使用する。該8ビット値は該ハイパ スの事前強調フイルタからの負の入力及び範囲外で正の入力の両者(both the n egative and out of range positive input)を表す。結果として、特定数のビ ットはより小さいかより大きいけれども、元の信号入力の幾つかの最下位ビット は捨 てられる。図4Bのこのフイルタ設計の使用により、2つのラインバッフアーの 代わりに唯1つのラインバッフアーしか必要でなくなる。
───────────────────────────────────────────────────── フロントページの続き (81)指定国 EP(AT,BE,CH,CY, DE,DK,ES,FI,FR,GB,GR,IE,I T,LU,MC,NL,PT,SE),EA(AM,AZ ,BY,KG,KZ,MD,RU,TJ,TM),AL ,AU,BA,BB,BR,CA,CN,CU,CZ, EE,GE,GH,GM,GW,HU,ID,IL,I S,JP,KE,KP,KR,LC,LK,LR,LS ,LT,LV,MG,MK,MN,MW,MX,NO, NZ,PL,RO,SD,SG,SI,SK,SL,T R,TT,UG,VN,YU,ZW 【要約の続き】 は1つの解像度からもう1つへの画像変換に、そしてイ ンターレースされてないフオーマツトからインターレー スされたフオーマツトへ変換された画像でのフリッカ低 減に、より一般的に適用可能である。

Claims (1)

  1. 【特許請求の範囲】 1.インターレースされてない画像を異なる解像度のインターレースされたフ オーマツトに変換するための尺度変換及びフリッカ低減システムにおいて、 画像内の各画素に該各画素を含む画素条件に依る尺度変換因数を条件付きで印 加する条件付き尺度変換回路と、 前記尺度変換回路から尺度変換された画像データを受信し、前記尺度変換され た画像データ内の各画素の周りの(around each pixel)2次元窓(two-dimensi onal window)を使用し、前記2次元窓内の画素条件に依って各前記画素用の複 数のフリッカ低減フイルタの1つを選択する、適応型フリッカ低減回路とを具備 していることを特徴とする尺度変換及びフリッカ低減システム。 2.インターレースされた画像に変換されるインターレースされてない画像の フリッカを低減するためのフリッカ低減システムにおいて、 画像の少なくとも2本のラインからの画素値を表す画像データを受信するフリ ッカ低減フイルタを具備しており、前記フリッカ低減フイルタは各フイルタが前 記フリッカ低減フイルタ用に異なる周波数応答を供給する様な少なくとも2つの 選択可能な該フイルタを備えており、 前記画像の少なくとも2本のラインから画素値を表す画像データを受信しそし てフイルタ選択信号を出力として有するフイルタ選択回路を具備しており、前記 フイルタ選択信号は前記画像データに依っておりそして前記フイルタの1つを選 択するために前記フリッカ低減フイルタに印加されることを特徴とするフリッカ 低減システム。 3.請求項2のフリッカ低減システムに於いて、前記フイルタ選択回 路が2次元の適応型のフイルタ選択を提供するために現在処理される画素の周り の2次元窓内の水平及び垂直の画素条件を使用することを特徴とするフリッカ低 減システム。 4.請求項3のフリッカ低減システムに於いて、前記2次元の窓が前記現在処 理されている画素の周りには中心を合わせられてないことを特徴とするフリッカ 低減システム。 5.請求項4のフリッカ低減システムに於いて、前記2次元の窓が水平にスラ イドする2次元窓であることを特徴とするフリッカ低減システム。 6.請求項3のフリッカ低減システムが更に、現在入力されつつあるラインか らの画素値を記憶する現在のバッフアーと、そして前のラインからの画素値を記 憶する少なくとも1つのラインバッフアーとを有しており、前記現在のバッフア ーと前記少なくとも1つのラインバッフアーとは少なくとも2本のラインからの 画素値を表す前記画像データを前記フリッカ低減フイルタと前記フイルタ選択回 路とに供給することを特徴とするフリッカ低減システム。 7.請求項6のフリッカ低減システムに於いて、前記フイルタ選択回路は前記 フイルタ選択信号を作るために伝播時間(propagation tme period)を必要とし 、そして前記フリッカ低減フイルタは前記伝播時間に基づき(to account for s aid propagation time)時間遅延された仕方で前記画像データを受信することを 特徴とするフリッカ低減システム。 8.請求項2のフリッカ低減システムに於いて、前記画像データはインターレ ースされてないコンピユータグラフイツクス(computer graphics)データを有 することを特徴とするフリッカ低減システム。 9.請求項8のフリッカ低減システムに於いて、前記インターレースされてな いコンピユータグラフイツクス(computer graphics)データはアールジービー (RGB)グラフィックスデータから変換されたワイシービーシーアール(YCbCr) データのルーマ(luma){ワイ(Y)}成分であることを特徴とするフリッカ低 減システム。 10.請求項2のフリッカ低減システムに於いて、前記少なくとも2つのフイ ルタは隣接する画素値間のシャープな変化(sharp changes)を有する画像の部 分用の第1のフイルタと、そして隣接する画素値間のスムーズな変化(smooth c hanges)を有する画像の部分用の第2のフイルタとを備えることを特徴とするフ リッカ低減システム。 11.請求項6のフリッカ低減システムに於いて、前記フリッカ低減フイルタ は異なる周波数応答を有する4つの異なり選択可能なフイルタを提供するために 4つの選択可能なセットのフイルタ係数を有する5タップエフアイアールフイル タ(5-tap FIR filter)であることを特徴とするフリッカ低減システム。 12.請求項11のフリッカ低減システムに於いて、前記セットのフイルタ係 数の1つはパススルー(pass-through)フイルタであることを特徴とするフリッ カ低減システム。 13.請求項2のフリッカ低減システムに於いて、前記フリッカ低減フイルタが 3つの選択可能なセットのフイルタ係数を有する3タップエフアイアールフイル タ(3-tap FIR filter)と前記3タップエフアイアールフイルタに接続されたベ ースエフアイアール(base FIR filter)とを備えることを特徴とするフリッカ 低減システム。 14.請求項2のフリッカ低減システムに於いて、前記フイルタ選択 回路が画素毎ベースで1セットのフイルタパラメータを適応式に選択するために 画素毎ベースでの前記フイルタ選択信号を供給することを特徴とするフリッカ低 減システム。 15.インターレースされた画像に変換されたインターレースされてない画像 の中のフリッカを低減するための方法において、 画像の少なくとも2本のラインから画素値を表す画像データを受信する過程と 、 少なくとも2つの選択可能なフイルタを有するフリッカ低減フイルタを供給す るが、各該フイルタは前記フリッカ低減フイルタ用に異なる周波数応答を供給す る場合の該フリッカ低減フイルタを供給する過程と、そして 該画素値の比較に基づいて前記少なくとも2つの選択可能なフイルタの1つを 選択する過程とを具備することを特徴とする方法。 16.請求項15の方法に於いて、前記供給する過程が4つの選択可能なフイ ルタを供給するために4セットの選択可能なフイルタパラメータを有するフリッ カ低減フイルタを供給する過程を備えることを特徴とする方法。 17.請求項16の方法に於いて、前記選択する過程が、 垂直に隣接している第2に続くラインからの画素と第1に続くラインからの画素 との対を比較する過程と、 前記比較の結果に対応する値を記憶する過程と、 垂直に隣接している前記第1に続くラインからの画素と現在処理されている( currently processed)ラインからの画素との対を比較する過程と、 前記比較の結果に対応する値を記憶する過程と、 垂直に隣接している前記現在処理されているラインからの画素と第1に前の( first previous)ラインからの画素との対を比較する過程と、 前記比較の結果に対応する値を記憶する過程と、 垂直に隣接している前記第1に前のラインからの画素と第2に前のラインから の画素との対を比較する過程と、 前記比較の結果に対応する値を記憶する過程と、 前記画像を水平に横切る多数の画素に対し前記比較と前記記憶とを繰り返す過 程と、そして 前記比較と前記記憶された値とに基づいて前記4セットの選択可能なフイルタ パラメータの1つを選ぶ過程とを備えることを特徴とする方法。 18.請求項15の方法に於いて、前記選択する過程が前記少なくとも2つの 選択可能なフイルタの1つを選択するために現在処理されている画素の周りの2 次元窓を使用する過程を備えることを特徴とする方法。 19.画像データを望ましい出力解像度に変換するための尺度変換システムに おいて、 入力としての画素値と尺度変換された出力値を規定する少なくとも2セットの 選択可能な尺度変換係数とを備える尺度変換ブロックと、そして 前記画素値に関する少なくとも1つの条件に依って前記少なくとも2セットの 選択可能な尺度変換係数の1つを選択する係数選択回路とを具備することを特徴 とする尺度変換システム。 20.請求項19の尺度変換システムに於いて、前記画素値は垂直に隣接した 画素値であることを特徴とする尺度変換システム。 21.請求項19の尺度変換システムが、更に前のラインの画素値を記憶しそ して前記前のラインの画素値を前記尺度変換ブロックへ供給するラインバッフア ーを具備することを特徴とする尺度変換システム。 22.請求項19の尺度変換システムに於いて、前記条件は前記垂直に隣接し た画素値間の差であることを特徴とする尺度変換システム。 23.請求項22の尺度変換システムが第1及び第2セットの選択可能な尺度 変換係数を有し、もし前記差が予め決められた値より大きい場合は前記第1セッ トの尺度変換係数が前記尺度変換ブロックにより適用され、そしてそうでない場 合は前記第2セットの尺度変換係数が適用されることを特徴とする前記システム 。 24.請求項19の尺度変換システムに於いて、前記2セットの選択可能な尺 度変換係数の1つを選択すために前記係数選択回路は画素毎のベースで(on a p er-pixel basis)動作可能であることを特徴とする尺度変換システム。 25.請求項20の尺度変換システムに於いて、前記垂直に隣接した画素値は 現在処理されつつある現在の画素値と、そして前記画像内の前記現在の画素値に 対して前のライン内の画素とを含んでいることを特徴とする尺度変換システム。 26.請求項25の該尺度変換システムに於いて、前記前のラインは前記画像 内の前記現在の画素値に対し第1に前にあるラインであることを特徴とする尺度 変換システム。 27.請求項19の該尺度変換システムに於いて、前記画像データはコンピユ ータグラフイツクスデータ(computer graphics data)でありそして前記望まし い出力解像度はテレビジョン入力フオーマツトに基づ くことを特徴とする尺度変換システム。 28.請求項27の該尺度変換システムに於いて、前記コンピユータグラフィ ックスデータはアールジービー(RGB)コンピユータグラフィックスデータから 変換されたワイシービーシーアール(YCbCr)コンピユータグラフィックスデー タのルーマ(luma){ワイ(Y)}成分であることを特徴とする尺度変換システ ム。 29.画像データを望ましい出力解像度に尺度変換するための方法が、 画像から画素値を受信する過程と、 少なくとも2セットの選択可能な尺度変換係数を有する尺度変換ブロックを供 給する過程と、 前記画素値を解析する過程と、 前記画素値に関する条件に依って前記尺度変換ブロック用に前記セットの選択 可能な尺度変換係数の1つを選択する過程と、 条件付きで尺度変換される出力値を発生するために前記選択されたセットの尺 度変換係数を前記尺度変換ブロックを通して適用する過程とを具備することを特 徴とする画像データを望ましい出力解像度に尺度変換するための方法。 30.請求項29の方法に於いて、前記選択する過程がもし前記条件が充たさ れる場合は第1セットの尺度変換係数を選択する過程を、そしてもし前記条件が 充たされない場合は第2セットの尺度変換係数を選択する過程を備えていること を特徴とする方法。 31.請求項30の該方法に於いて、前記条件は現在処理されている画素値と 、垂直に隣接していて前記現在処理されている画素値に対し第1に前にあるライ ン内の画素値との差が予め決められた量より多いかど うかであり、そして前記第1セットの尺度変換係数は前記現在の処理されている 画素値を尺度変換なしに渡し(passes)、そして前記第2セットの尺度変換係数 は前記現在処理されている画素値と前記垂直に隣接している画素値との加重平均 値(weighted average)を発生することを特徴とする方法。 32.請求項29の方法が更に、バリッドである及びバリッドでないラインを 識別するために画素値の各ライン用に出力制御信号を発生する過程を具備するこ とを特徴とする方法。 33.請求項32の方法に於いて、前記発生する過程が奇数ラインの偶数フレ ーム及び偶数ラインの奇数フレームをインターレース作用機構としてインバリッ ドと(as invalid as an interlacing mechanism)識別する過程を備えることを 特徴とする方法。 34.コンピユータ用にフオーマツトされた画像をテレビジョン用にフオーマ ツトされた画像に変換する中で使用するためのグラフィックス処理システムにお いて、 入力としてコンピユータグラフィックスデータを有する入力インターフエース と、 前記コンピユータグラフィックスデータを受信するために前記入力インターフ エースと接続されそして条件付きで尺度変換された画像データを出力として有す る条件付き尺度変換回路とを具備しており、前記条件付き尺度変換回路は画像内 の隣接する画素値に依って条件付きで適用される尺度変換値を有しており、該処 理システムは又 前記条件付きで尺度変換される画像データを入力としてそしてフリッカを低減 された画像データを出力として有する適応型フリッカ低減フイ ルタを具備しており、前記フリッカ低減フイルタは垂直及び水平に隣接する画素 値の値に関連する条件に依る少なくとも2セットの選択可能なフイルタパラメー タを有しており、該処理システムは更に 前記フリッカを低減された画像データを入力としてそしてライン速度(line r ate)を調節されたデータを出力として有するレート変換器(rate converter) を具備しており、前記ライン速度を調節されたデータは望ましいテレビジョン用 フオーマツトのためのライン速度と実質的にコンパチブル(compatible)であり 、そして該処理システムはなお更に 前記ライン速度を調節されたデータを入力としてそしてテレビジョン出力デー タを出力として有するテレビジョン出力インターフエースを具備しており、前記 テレビジョン出力データは前記望ましいテレビジョン用フオーマツトと実質的に コンパチブルであることを特徴とするグラフィックス処理システム。 35.請求項34の該グラフィックス処理システムに於いて、前記コンピユー タグラフィックスデータは漸進的な走査フオーマツトでありそして前記望ましい テレビジョン用フオーマツトはインターレースされたフオーマツトであることを 特徴とするグラフィックス処理システム。 36.請求項34の該グラフィックス処理システムに於いて、前記コンピユー タグラフィックスデータはアールジービー(RGB)コンピユータグラフィックス フオーマツトであることを特徴とするグラフィックス処理システム。 37.請求項36の該グラフィックス処理システムが更に、前記アールジービ ー(RGB)コンピユータグラフィックスフオーマツトでの前記コンピユータグラ フィックスデータを入力として有しそしてワイシービ ーシーアール(YCbCr)データを出力として有するアールジービー対ワイシービ ーシーアール変換器を具備することを特徴とするグラフィックス処理システム。 38.テレビジョン用フオーマツトとコンパチブルな画像出力を供給するパー ソナルコンピユータシステムにおいて、 内部バスを通して相互に接続された中央処理ユニットと、メモリーと、入力装 置と、そして記憶装置と、そして 前記内部バスに接続されインターレースされてないコンピユータグラフィック スデータを望ましいインターレースされたテレビジョン用フオーマツトに変換す るグラフィックス処理システムとを具備しており、前記グラフィックス処理シス テムは 画像内の画素値に関連する条件に依る尺度変換値を条件付きで適用する条件 付き尺度変換回路と、そして 前記画像内の画素値に関連する2次元の条件に依る少なくとも2つの選択可 能なセットのフイルタパラメータの1セットを適用する適応型のフリッカ低減回 路とを備えていることを特徴とするパーソナルコンピユータシステム。 39.グラフィックス処理のために、コンピユータ用にフオーマツトされた画 像をテレビジョン用にフオーマツトされた画像に変換するための方法において、 画像を表すコンピユータグラフィックスデータを受信する過程と、 前記画像内の隣接した画素値に基づき条件付けされた尺度変換因数(scaling factor)を前記コンピユータグラフィックスデータに適用する過程と 前記画像内の垂直及び水平に隣接した画素値の値に依るフイルタパラメータを 有するフリッカ低減フイルタを前記コンピユータグラフィックスデータに適用す る過程と、そして 変換された画像データを前記望ましいテレビジョン用フオーマツトで出力する 過程とを具備することを特徴とする方法。
JP50981399A 1997-06-27 1998-06-18 漸進的に走査された(progressive scanned)画像のテレビジヨン用入力フオーマツトへの変換用のシステムと方法 Pending JP2002515988A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/886,113 1997-06-27
US08/886,113 US5963262A (en) 1997-06-30 1997-06-30 System and method for scaling images and reducing flicker in interlaced television images converted from non-interlaced computer graphics data
PCT/US1998/012816 WO1999000785A1 (en) 1997-06-27 1998-06-18 System and method for conversion of progressive scanned images to television input formats

Publications (1)

Publication Number Publication Date
JP2002515988A true JP2002515988A (ja) 2002-05-28

Family

ID=25388404

Family Applications (1)

Application Number Title Priority Date Filing Date
JP50981399A Pending JP2002515988A (ja) 1997-06-27 1998-06-18 漸進的に走査された(progressive scanned)画像のテレビジヨン用入力フオーマツトへの変換用のシステムと方法

Country Status (6)

Country Link
US (2) US5963262A (ja)
EP (1) EP1016060A1 (ja)
JP (1) JP2002515988A (ja)
KR (1) KR20010020520A (ja)
AU (1) AU8567498A (ja)
WO (1) WO1999000785A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004215266A (ja) * 2002-12-26 2004-07-29 Samsung Electronics Co Ltd 映像の再現品質の向上装置及びその方法

Families Citing this family (85)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100236630B1 (ko) * 1997-07-31 1999-12-15 구자홍 인터넷 셋 탑 박스의 영상신호 출력장치 및 화면 고속 스크롤 방법
KR100435257B1 (ko) 1997-08-07 2004-07-16 삼성전자주식회사 영상신호 처리 시스템에서의 이미지 포맷 변환장치 및 방법
US6538694B1 (en) * 1997-12-04 2003-03-25 Victor Company Of Japan, Limited Image pickup apparatus equipped with compatible-with-zooming type contour compensation circuit, compatible-with-image-pickup-conditions type image output circuit, and compatible-with-all-pixel-readout-system-solid-image-pickup-element type electronic zoom circuit
US6281933B1 (en) * 1997-12-11 2001-08-28 Chrontel, Inc. Images in interlaced formats: a novel method of scan conversion for video imaging systems
JP3681528B2 (ja) * 1997-12-22 2005-08-10 株式会社ルネサステクノロジ グラフィックプロセッサ及びデータ処理システム
US6873368B1 (en) * 1997-12-23 2005-03-29 Thomson Licensing Sa. Low noise encoding and decoding method
US5959680A (en) * 1997-12-31 1999-09-28 Telecruz Technology, Inc. Method and apparatus for reducing flicker in the television display of network application data
US6130723A (en) * 1998-01-15 2000-10-10 Innovision Corporation Method and system for improving image quality on an interlaced video display
US6229576B1 (en) 1998-04-03 2001-05-08 Avid Technology, Inc. Editing system with router for connection to HDTV circuitry
US6226038B1 (en) * 1998-04-03 2001-05-01 Avid Technology, Inc. HDTV editing and effects previsualization using SDTV devices
US6571393B1 (en) * 1998-05-27 2003-05-27 The Hong Kong University Of Science And Technology Data transmission system
US6421097B1 (en) * 1998-07-31 2002-07-16 Intel Corporation Method and apparatus for reducing flicker in a video image sequence
JP2000059735A (ja) * 1998-08-04 2000-02-25 Sony Corp 画像処理装置および方法、並びに提供媒体
US6346970B1 (en) * 1998-08-12 2002-02-12 Focus Enhancements, Inc. Two-dimensional adjustable flicker filter
US6064437A (en) * 1998-09-11 2000-05-16 Sharewave, Inc. Method and apparatus for scaling and filtering of video information for use in a digital system
US6909466B1 (en) * 1998-09-30 2005-06-21 Micronas Gmbh Circuit for frame rate conversion using a motion-adaptive method
US6636222B1 (en) 1999-11-09 2003-10-21 Broadcom Corporation Video and graphics system with an MPEG video decoder for concurrent multi-row decoding
US6853385B1 (en) * 1999-11-09 2005-02-08 Broadcom Corporation Video, audio and graphics decode, composite and display system
US6927783B1 (en) 1998-11-09 2005-08-09 Broadcom Corporation Graphics display system with anti-aliased text and graphics feature
US7982740B2 (en) 1998-11-09 2011-07-19 Broadcom Corporation Low resolution graphics mode support using window descriptors
US6661422B1 (en) 1998-11-09 2003-12-09 Broadcom Corporation Video and graphics system with MPEG specific data transfer commands
US6768774B1 (en) 1998-11-09 2004-07-27 Broadcom Corporation Video and graphics system with video scaling
US7446774B1 (en) 1998-11-09 2008-11-04 Broadcom Corporation Video and graphics system with an integrated system bridge controller
US6573905B1 (en) 1999-11-09 2003-06-03 Broadcom Corporation Video and graphics system with parallel processing of graphics windows
US7365757B1 (en) * 1998-12-17 2008-04-29 Ati International Srl Method and apparatus for independent video and graphics scaling in a video graphics system
US7296282B1 (en) * 1999-01-22 2007-11-13 Koplar Interactive Systems International Llc Interactive optical cards and other hand-held devices with increased connectivity
US6442206B1 (en) * 1999-01-25 2002-08-27 International Business Machines Corporation Anti-flicker logic for MPEG video decoder with integrated scaling and display functions
US6353459B1 (en) * 1999-03-31 2002-03-05 Teralogic, Inc. Method and apparatus for down conversion of video data
US6788311B1 (en) * 1999-04-28 2004-09-07 Intel Corporation Displaying data on lower resolution displays
US6359653B1 (en) * 1999-06-22 2002-03-19 Silicon Integrated Systems Corp. Method and apparatus for VGA to TV data transformation using background-based adaptive flicker reduction
DE19934208A1 (de) * 1999-07-21 2001-01-25 Grundig Ag Verfahren und Vorrichtung zur Wiedergabe eines zeilenflimmerreduzierten Graphiksignals auf einem mit Zeilensprungwiedergabe arbeitenden Fernsehdisplay
KR100326919B1 (ko) * 1999-08-23 2002-03-13 윤종용 주사 방식 변환 장치 및 그 방법
FR2798033B1 (fr) * 1999-08-24 2002-05-10 St Microelectronics Sa Procede et systeme de traitement d'images numeriques
FR2797979B1 (fr) * 1999-08-24 2002-05-24 St Microelectronics Sa Procede et systeme de filtrage anti-scintillement
US6563544B1 (en) * 1999-09-10 2003-05-13 Intel Corporation Combined vertical filter for graphic displays
US6384872B1 (en) * 1999-09-13 2002-05-07 Intel Corporation Method and apparatus for interlaced image enhancement
KR100311480B1 (ko) * 1999-10-12 2001-10-18 구자홍 영상 포맷 변환 장치
US6545724B1 (en) * 1999-10-29 2003-04-08 Intel Corporation Blending text and graphics for display on televisions
US6538656B1 (en) 1999-11-09 2003-03-25 Broadcom Corporation Video and graphics system with a data transport processor
US8913667B2 (en) 1999-11-09 2014-12-16 Broadcom Corporation Video decoding system having a programmable variable-length decoder
US9668011B2 (en) 2001-02-05 2017-05-30 Avago Technologies General Ip (Singapore) Pte. Ltd. Single chip set-top box system
JP3551870B2 (ja) * 1999-11-24 2004-08-11 日本電気株式会社 Vdt障害緩和装置/方法およびvdt障害危険性定量化装置/方法ならびに記録媒体
DE10033420A1 (de) * 2000-07-08 2002-01-17 Philips Corp Intellectual Pty Vorrichtung zur Reduktion von Flackerstörungen
JP2002044486A (ja) * 2000-07-19 2002-02-08 Namco Ltd 情報記憶媒体、画像生成装置、画像生成システム、画像生成方法、及び画像生成プログラム
US6650372B2 (en) * 2001-01-22 2003-11-18 Sony Corporation Dynamic change of flicker filter
EP1365580A4 (en) * 2001-01-31 2006-10-11 Sanyo Electric Co IMAGE PROCESSING CIRCUIT
US20020167612A1 (en) * 2001-04-02 2002-11-14 Pelco Device and method for reducing flicker in a video display
KR100404112B1 (ko) * 2001-04-03 2003-11-03 엘지전자 주식회사 텔레비젼을 이용한 컴퓨터 화면정보 표시방법
US6956582B2 (en) * 2001-08-23 2005-10-18 Evans & Sutherland Computer Corporation System and method for auto-adjusting image filtering
US6714191B2 (en) * 2001-09-19 2004-03-30 Genesis Microchip Inc. Method and apparatus for detecting flicker in an LCD image
KR100423455B1 (ko) * 2001-10-24 2004-03-18 삼성전자주식회사 영상신호처리장치 및 그 방법
US7123780B2 (en) * 2001-12-11 2006-10-17 Sony Corporation Resolution enhancement for images stored in a database
TW527824B (en) * 2002-03-12 2003-04-11 Via Tech Inc Adative-deflicker processing method and adaptive deflicker filter
TW561783B (en) * 2002-03-12 2003-11-11 Via Tech Inc Image processing method and device
TW563353B (en) * 2002-03-12 2003-11-21 Via Tech Inc Clock signal synthesizer with multiple frequency outputs and method for synthesizing clock signal
EP1361750A1 (en) * 2002-05-08 2003-11-12 Koninklijke Philips Electronics N.V. Video and text display
US6919902B2 (en) 2002-06-03 2005-07-19 Seiko Epson Corporation Method and apparatus for fetching pixel data from memory
DE10232372B3 (de) * 2002-07-17 2004-01-22 Micronas Gmbh Verfahren zur Interpolation eines Bildpunktes einer Zwischenzeile eines Halbbildes
US7009655B2 (en) * 2002-07-23 2006-03-07 Mediostream, Inc. Method and system for direct recording of video information onto a disk medium
JP4109151B2 (ja) * 2003-04-23 2008-07-02 オリンパス株式会社 画像処理装置
US7667710B2 (en) * 2003-04-25 2010-02-23 Broadcom Corporation Graphics display system with line buffer control scheme
US8063916B2 (en) 2003-10-22 2011-11-22 Broadcom Corporation Graphics layer reduction for video composition
KR100604474B1 (ko) * 2004-01-19 2006-07-24 엘지전자 주식회사 순차주사된 화상을 격행주사로 전송하는 장치 및 방법
TWI282546B (en) * 2004-04-02 2007-06-11 Mstar Semiconductor Inc Display controlling device capable of displaying multiple windows and related method
JP2006154756A (ja) * 2004-11-02 2006-06-15 Fujitsu Ten Ltd 映像信号処理方法、映像信号処理装置、及び、表示装置
US7671924B2 (en) * 2005-01-31 2010-03-02 Sunplus Technology Co., Ltd. Method and device for scaling a two-dimensional image
KR100684999B1 (ko) 2005-05-27 2007-02-20 삼성전자주식회사 디스플레이장치 및 그 제어방법
JP2007013739A (ja) * 2005-06-30 2007-01-18 Toshiba Corp 映像表示装置及び映像表示方法
US20070086673A1 (en) * 2005-10-14 2007-04-19 Todd Witter Reducing video flicker by adaptive filtering
US7881552B1 (en) * 2006-05-16 2011-02-01 Adobe Systems Incorporated Anti-flicker filter
JP2008011389A (ja) * 2006-06-30 2008-01-17 Toshiba Corp 映像信号スケーリング装置
CN101617354A (zh) 2006-12-12 2009-12-30 埃文斯和萨瑟兰计算机公司 用于校准单个调制器投影仪中的rgb光的系统和方法
KR100874375B1 (ko) * 2007-07-31 2008-12-18 주식회사 더비앤케이 고해상도 이미지 센서를 적용한 카메라 모듈 및 이를포함하는 영상 감시 시스템
KR100930483B1 (ko) * 2007-10-31 2009-12-09 (주)씨앤에스 테크놀로지 영상포맷 변환 장치
US8358317B2 (en) 2008-05-23 2013-01-22 Evans & Sutherland Computer Corporation System and method for displaying a planar image on a curved surface
US8702248B1 (en) 2008-06-11 2014-04-22 Evans & Sutherland Computer Corporation Projection method for reducing interpixel gaps on a viewing surface
US8078695B2 (en) 2008-07-16 2011-12-13 Sony Corporation Media on demand using an intermediary device to output media from a remote computing device
JP4358283B1 (ja) * 2008-08-04 2009-11-04 株式会社東芝 ノイズ低減装置及びノイズ低減方法
US8077378B1 (en) 2008-11-12 2011-12-13 Evans & Sutherland Computer Corporation Calibration system and method for light modulation device
WO2010084380A1 (en) * 2009-01-21 2010-07-29 Freescale Semiconductor, Inc. Integrated circuit comprising deflicker unit for filtering image data, and a method therefor
TWI382755B (zh) * 2009-06-11 2013-01-11 Novatek Microelectronics Corp 影像處理電路及其方法
US8068173B2 (en) * 2009-09-30 2011-11-29 Kabushiki Kaisha Toshiba Color difference signal format conversion device and method
US9641826B1 (en) 2011-10-06 2017-05-02 Evans & Sutherland Computer Corporation System and method for displaying distant 3-D stereo on a dome surface
JP6034135B2 (ja) * 2012-10-30 2016-11-30 シナプティクス・ジャパン合同会社 表示制御装置及びデータ処理システム
CN109688360A (zh) * 2018-12-07 2019-04-26 成都东方盛行电子有限责任公司 一种隔行视频缩放采样方法

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4454506A (en) * 1981-09-04 1984-06-12 Bell Telephone Laboratories, Incorporated Method and circuitry for reducing flicker in symbol displays
US4377821A (en) * 1981-09-24 1983-03-22 Bell Telephone Laboratories, Incorporated Arrangement for providing a flickerless ordered dither image for a video display
DE3233882A1 (de) * 1982-09-13 1984-03-15 Robert Bosch Gmbh, 7000 Stuttgart System zur fernsehmaessigen uebertragung
US4649378A (en) * 1983-11-18 1987-03-10 Sperry Corporation Binary character generator for interlaced CRT display
US4799105A (en) * 1984-03-14 1989-01-17 International Business Machines Corporation Modified technique for suppression of flicker in interlaced video images
NL8501582A (nl) * 1985-02-12 1986-09-01 Philips Nv Videosignaalverwerkingsschakeling voor de verwerking van een geinterlinieerd videosignaal.
JPH07105929B2 (ja) * 1986-11-11 1995-11-13 松下電器産業株式会社 映像信号処理装置
DE3740826A1 (de) * 1987-12-02 1989-06-15 Blaupunkt Werke Gmbh Fernsehempfaenger mit einer einrichtung zur unterdrueckung von flimmerstoerungen
JPH01204573A (ja) * 1988-02-10 1989-08-17 Sony Corp 雑音低減回路
JPH01295587A (ja) * 1988-05-23 1989-11-29 Yamashita Denshi Sekkei:Kk 映像信号変換装置
US5005011A (en) * 1988-12-23 1991-04-02 Apple Computer, Inc. Vertical filtering apparatus for raster scanned display
US5008752A (en) * 1989-06-16 1991-04-16 Eastman Kodak Company Digital image interpolator with multiple interpolation algorithms
US5019904A (en) * 1989-12-04 1991-05-28 Campbell Jack J Scan converter with adaptive vertical filter for single bit computer graphics systems
US5136385A (en) * 1990-01-17 1992-08-04 Campbell Jack J Adaptive vertical gray scale filter for television scan converter
DE59008311D1 (de) * 1990-03-09 1995-03-02 Itt Ind Gmbh Deutsche Verfahren und Vorrichtung zur Reduktion des Kantenflackerns eines Fernsehbildes.
US5182643A (en) * 1991-02-01 1993-01-26 Futscher Paul T Flicker reduction circuit for interlaced video images
JP2732772B2 (ja) * 1992-05-19 1998-03-30 松下電器産業株式会社 デジタル信号処理回路
JP2585957B2 (ja) * 1992-08-18 1997-02-26 富士通株式会社 ビデオデータ変換処理装置とビデオデータ変換装置を有する情報処理装置
GB9219596D0 (en) * 1992-09-16 1992-10-28 Videologic Ltd Improvments relating to computer graphics and video systems
US5337089A (en) * 1993-06-07 1994-08-09 Philips Electronics North America Corporation Apparatus for converting a digital video signal which corresponds to a first scan line format into a digital video signal which corresponds to a different scan
JP3231142B2 (ja) * 1993-06-18 2001-11-19 株式会社日立製作所 映像圧縮拡大回路及び装置
US5694149A (en) * 1993-07-01 1997-12-02 Intel Corporation Vertically scaling image signals using digital differential accumulator processing
US5365277A (en) * 1993-10-08 1994-11-15 Genesis Microchip Inc. Apparatus with reduction/magnification image size processing for producing low-pass filtered images
US5546130A (en) * 1993-10-11 1996-08-13 Thomson Consumer Electronics S.A. Method and apparatus for forming a video signal using motion estimation and signal paths with different interpolation processing
US5481241A (en) * 1993-11-12 1996-01-02 Caddock Electronics, Inc. Film-type heat sink-mounted power resistor combination having only a thin encapsulant, and having an enlarged internal heat sink
KR0123919B1 (ko) * 1994-02-17 1997-11-26 구자홍 엔코더의 플리커 감소장치
US5510843A (en) * 1994-09-30 1996-04-23 Cirrus Logic, Inc. Flicker reduction and size adjustment for video controller with interlaced video output
US5790714A (en) * 1994-11-01 1998-08-04 International Business Machines Corporation System and method for scaling video
US5838299A (en) * 1995-05-03 1998-11-17 Apple Computer, Inc. RGB/YUV video convolution system
WO1996036037A1 (en) * 1995-05-10 1996-11-14 Cagent Technologies, Inc. Video display system having by-the-line and by-the-pixel modification
US5781241A (en) * 1996-11-08 1998-07-14 Chrontel, Inc. Apparatus and method to convert computer graphics signals to television video signals with vertical and horizontal scaling requiring no frame buffers
US5959680A (en) * 1997-12-31 1999-09-28 Telecruz Technology, Inc. Method and apparatus for reducing flicker in the television display of network application data

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004215266A (ja) * 2002-12-26 2004-07-29 Samsung Electronics Co Ltd 映像の再現品質の向上装置及びその方法
US7697790B2 (en) 2002-12-26 2010-04-13 Samsung Electronics Co., Ltd. Apparatus and method for enhancing quality of reproduced image
JP4524104B2 (ja) * 2002-12-26 2010-08-11 三星電子株式会社 映像の再現品質の向上装置及びその方法

Also Published As

Publication number Publication date
WO1999000785A1 (en) 1999-01-07
EP1016060A1 (en) 2000-07-05
AU8567498A (en) 1999-01-19
KR20010020520A (ko) 2001-03-15
US5963262A (en) 1999-10-05
US6094226A (en) 2000-07-25

Similar Documents

Publication Publication Date Title
JP2002515988A (ja) 漸進的に走査された(progressive scanned)画像のテレビジヨン用入力フオーマツトへの変換用のシステムと方法
EP1307056B1 (en) Scan conversion apparatus with improved vertical resolution and flicker reduction apparatus
US6545724B1 (en) Blending text and graphics for display on televisions
US6256068B1 (en) Image data format conversion apparatus
US20020076117A1 (en) Method and apparatus for reducing motion artifacts and noise in video image processing
US20030090592A1 (en) System for improved ratiometric expansion and method thereof
US20030071917A1 (en) Motion adaptive de-interlacing method and apparatus
JP2002510174A (ja) 飛び越しビデオ表示における画質の改善のための方法およびシステム
US6281933B1 (en) Images in interlaced formats: a novel method of scan conversion for video imaging systems
KR20000070088A (ko) 동적 계수 가중 처리하여 스케일링 및 플리커를 감소시키기 위한 방법 및 장치
WO1997014247A1 (en) Method and apparatus for video scaling and convolution for displaying computer graphics on a conventional television monitor
JP4022935B2 (ja) 画像処理装置および処理方法
US5894330A (en) Adaptive anti-flicker method for VGA to TV data conversion
US5828366A (en) Non-linear interline flicker reducer
JPH0630308A (ja) 画像データ処理装置
KR100754735B1 (ko) 에지 신호 성분을 이용한 효율적인 영상 확대 방법 및 이를위한 장치
JP2003304400A (ja) 画像処理装置、画像処理方法、プログラム、および記録媒体
JP5106483B2 (ja) ピクセルデータを垂直にスケーリングするための方法および装置
JP4674437B2 (ja) 画像処理装置および方法、プログラム、並びに記録媒体
KR100463552B1 (ko) 큐빅 컨벌루션 보간 장치 및 방법
US7668396B2 (en) Method and system for noise reduction in an image
KR20050121148A (ko) 영상보간방법 및 영상보간장치
JP3360412B2 (ja) 階調補正装置
US20080186401A1 (en) Video de-interlacer using motion residue compensation
US7068327B2 (en) Video encoder and image processing system using same