JP2002151170A - 導電性材料の使用方法 - Google Patents

導電性材料の使用方法

Info

Publication number
JP2002151170A
JP2002151170A JP2001210998A JP2001210998A JP2002151170A JP 2002151170 A JP2002151170 A JP 2002151170A JP 2001210998 A JP2001210998 A JP 2001210998A JP 2001210998 A JP2001210998 A JP 2001210998A JP 2002151170 A JP2002151170 A JP 2002151170A
Authority
JP
Japan
Prior art keywords
conductive
paste
particles
solder
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2001210998A
Other languages
English (en)
Other versions
JP3454509B2 (ja
Inventor
Teresita O Graham
テレジータ・オウ・グレアム
Sung K Kang
スン・ケイ・カン
Sampath Purushothaman
サムパト・プルショタマン
Judith Marie Roldan
ジュディス・メアリー・ロルダン
Ravi F Saraf
ラヴィ・エフ・サラフ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JP2002151170A publication Critical patent/JP2002151170A/ja
Application granted granted Critical
Publication of JP3454509B2 publication Critical patent/JP3454509B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • H01L23/49883Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials the conductive materials containing organic materials or pastes, e.g. for thick films
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/13198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/13199Material of the matrix
    • H01L2224/1329Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/13198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/13298Fillers
    • H01L2224/13299Base material
    • H01L2224/133Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13347Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29347Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29399Coating material
    • H01L2224/294Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29401Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29409Indium [In] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29399Coating material
    • H01L2224/294Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29401Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29411Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29399Coating material
    • H01L2224/294Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29401Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29413Bismuth [Bi] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29499Shape or distribution of the fillers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81192Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • H01L2224/83101Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus as prepeg comprising a layer connector, e.g. provided in an insulating plate member
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83851Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester being an anisotropic conductive adhesive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83886Involving a self-assembly process, e.g. self-agglomeration of a material dispersed in a fluid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01011Sodium [Na]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01038Strontium [Sr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01051Antimony [Sb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01087Francium [Fr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/0665Epoxy resin
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • H01L2924/07811Extrinsic, i.e. with electrical conductive fillers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15312Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a pin array, e.g. PGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/1579Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0104Properties and characteristics in general
    • H05K2201/0129Thermoplastic polymer, e.g. auto-adhesive layer; Shaping of thermoplastic polymer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • H05K2201/0206Materials
    • H05K2201/0218Composite particles, i.e. first metal coated with second metal
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10689Leaded Integrated Circuit [IC] package, e.g. dual-in-line [DIL]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10719Land grid array [LGA]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/0425Solder powder or solder coated metal powder

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Conductive Materials (AREA)
  • Adhesives Or Adhesive Processes (AREA)
  • Compositions Of Macromolecular Compounds (AREA)
  • Connections Effected By Soldering, Adhesion, Or Permanent Deformation (AREA)
  • Powder Metallurgy (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Paints Or Removers (AREA)
  • Other Surface Treatments For Metallic Materials (AREA)
  • Non-Adjustable Resistors (AREA)

Abstract

(57)【要約】 【課題】 環境に対して安全で低コストの導電性ペース
ト材料を提供する。 【解決の手段】 このペースト材料は、重合体材料と、
導電性コーティング、たとえばSnコーティングを有す
るたとえばCuの粒子とを組み合わせたものである。熱
を加えて隣接する粒子のコーティングを溶融して結合を
形成する。重合体材料は熱可塑性である。この材料を、
2つの導電性の表面、たとえばチップと基板のパッドと
の間に塗布して、これらのパッドの間の電気的相互接続
および接着を行う。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、導電性部材間に導
電性接続を形成するための、新規の相互接続材料、およ
び上記の導電性接続構造を形成する方法に関するもので
ある。さらに、本発明は、鉛(Pb)を含有するはんだ
接続技術に代わる、環境的に安全な材料および方法に関
するものである。
【0002】
【従来の技術】電子装置に使用される導電体のほとんど
は、銅、アルミニウム、金、銀、鉛とスズの合金(はん
だ)、モリブデン、その他の金属でつくられている。鉛
とスズの合金を使用したはんだ接続技術は、フリップ・
チップ接続(すなわちC4)、ボール・グリッド・アレ
イ(BGA)におけるソルダ・ボール接続、印刷回路板
(PCB)へのICパッケージ・アセンブリなど、各種
の電子パッケージングに、重要な役割を果たしている。
電子パッケージ中に形成されるはんだ接合は、電気的相
互接続としても機械・物理的接続としても重要である。
これらの機能のいずれかが故障した場合、はんだ接合の
故障と考えられ、そのために電子システム全体が停止す
るおそれを生じることが多い。
【0003】フリップ・チップ接続は、鉛(Pb)分の
多いはんだバンプにより、高性能チップを直接セラミッ
ク基板に接続するといった、マルチチップ・モジュール
などの、高性能パッケージング用途に現在使用されてい
る最も効果的な相互接続方法である。
【0004】ボール・グリッド・アレイ(BGA)パッ
ケージにおけるソルダ・ボール接続はフリップ・チップ
接続法を拡張したもので、シングル・チップまたはマル
チチップ・モジュールのいずれかが、大きいソルダ・ボ
ールのグリッド・アレイを使用して重合体PCBに接続
される。現在使用されているソルダ・ボールは、これら
のモジュールを融点の低いPb−Sn共融はんだを使用
してPCB基板に取り付ける際に、溶融しないスタンド
オフとして機能するように、Pb−10%Sn、Pb−
20%Snなどスズ含有量の高い組成を有している。
【0005】超小型電子パッケージを印刷回路板に組み
立てる場合、Pb−Sn合金の中では最低の融点(18
3℃)を有する鉛・スズ共融はんだ、63%Sn−37
%Pbが最も広く使用されている。これらの応用例で
は、大量生産用に、メッキ・スルー・ホール(PTH)
はんだ付けと表面取付け技術(SMT)はんだ付けの2
種類のはんだ接続技術が使用されている。これらの2種
類の技術の根本的な違いは、PCBの設計とその相互接
続方法の差異によるものである。
【0006】PTHはんだ付けでは、はんだ接合はPC
B上のメッキ・スルー・ホールを使用して行われる。た
とえば、ウェーブ・ソルダリングでは、溶融したはんだ
を直接PTHの部分に塗布し、毛細管現象により吸引し
て入出力ピンとメッキ・スルー・ホールの壁面との間隙
に充填する。
【0007】SMTはんだ付けでは、超小型電子パッケ
ージをPCBの表面に直接取り付ける。SMTの主要な
利点は、パッケージング密度が高いことで、これはPC
B中のほとんどのPTHを除外し、PCBの両面に部品
を取り付けることにより実現される。さらに、SMTパ
ッケージは、従来のPTHパッケージと比較して、リー
ド・ピッチが細かく、パッケージ・サイズが小さい。し
たがって、SMTは電子パッケージの大きさを著しく減
少させ、これによりシステム全体の体積を減少させる。
【0008】SMTはんだ付けでは、ソルダ・ペースト
をスクリーン印刷によりPCBに塗布する。ソルダ・ペ
ーストは、はんだの微粉、フラックス、および有機ビヒ
クルからなる。リフロー工程中に、はんだの粉末が溶融
し、フラックスが活性化し、溶剤が蒸発すると同時に、
溶融したはんだが融着し、最終的に固化する。反対に、
ウェーブ・ソルダリング法では、最初にPCBにフラッ
クスを塗布し、その上に部品を取り付ける。次に、これ
を溶融はんだの流動波上に移動させる。このはんだ付け
方法は、通常はんだ接合を洗浄工程にかけて残ったフラ
ックス材料を除去することにより完了する。環境問題の
ため、CFCその他の有害な洗浄剤は排除され、その代
わりに水溶性または洗浄の必要のないフラックス材料が
用いられるようになっている。
【0009】最近の超小型電子装置の進歩により、電子
パッケージと印刷回路板との間にピッチの非常に細かい
接続(数百ミクロン単位のピッチ)が必要となってき
た。現在SMTに使用されているソルダ・ペースト技術
では、ブリッジングやソルダ・ボーリングなどのはんだ
付けの欠陥により、このような非常に細かいピッチの相
互接続ができない。Pb−Sn共融はんだ使用の、もう
ひとつの技術的制約は、リフロー温度が約215℃と高
いことである。この温度はすでに、ほとんどの重合体印
刷回路板の材料として使用されているエポキシ樹脂のガ
ラス転移温度より高い。このリフロー温度により、はん
だ付け後に印刷回路板に著しい熱ひずみが生じ、特に構
造的に強化されていないPCBに直角な方向でそれが著
しい。このため、PCBの組立後に残留する熱ひずみ
が、電子システムの信頼性に悪影響を与える。
【0010】鉛(Pb)を含有するはんだを使用するに
際してのさらに重大な問題は環境問題であり、他の産業
界でも、ガソリン、塗料、および家庭用配管のはんだか
ら鉛を排除することをすでに経験している。
【0011】電子産業では、2種類の異なる材料が、P
bを含有するはんだ材料の代用にできるかどうか現在研
究されている。そのひとつはPbを含有しないはんだ合
金であり、他のひとつは導電性ペースト(ECP)であ
る。本発明は、導電性ペースト材料の開発および応用に
関するものである。導電性ペースト(すなわち接着剤)
は、重合体材料の基材中に導電性フィラーの粒子を添加
したものである。図6に略図を示す銀粒子を充填したエ
ポキシ樹脂2は、導電性ペーストの最も一般的な例であ
る。銀粒子4は通常フレーク状で、パーコレーション
(percolation)・メカニズムにより導電性を与え、エ
ポキシ樹脂基材6は、部品8と基板10を接着する。銀
を充填したエポキシ材料は、電子部品の応用分野でダイ
・ボンディング材料として以前から使用されているが、
この応用分野では、導電性よりむしろ熱伝導性が良好な
ことを利用している。しかし、この材料は、導電性が高
く、ピッチの細かい接続を必要とする応用例では受け入
れられていない。銀を充填したエポキシ材料は、導電性
が低い、熱に露出した場合に接触抵抗が増大する、接合
強度が低い、銀の移行が生じる、手直しが困難であるな
ど、いくつかの制約がある。この銀を充填したエポキシ
材料は、すべての方向に導電性を有するため、「等方
性」であると分類されている。
【0012】他の種類の導電性接着剤(すなわち皮膜)
もあり、これは一方向のみ導電性を有する。この種の材
料は、「異方性」と呼ばれ、図7の導電性接着剤すなわ
ち皮膜12は、重合体接着材料20の内部に導電性粒子
18を含有する。異方性導電接着剤すなわち皮膜12
は、図8に示すように、2つの導電性パッド14と16
の間が圧縮された場合にのみ導電性になる。この方法
は、通常熱と圧力を必要とする。異方性導電皮膜の主要
な用途は、液晶表示パネルを印刷回路板に接着するため
である。導電性粒子は、ソルダ・ボールや、ニッケルお
よび金をコーティングしたプラスチック・ボールなど、
通常変形が可能である。バインダすなわち接着剤はほと
んどが熱可塑性樹脂である。
【0013】
【発明が解決しようとする課題】本発明の目的は、環境
に対して安全で、低コストの導電性ペースト材料を提供
することにある。
【0014】本発明の他の目的は、従来の銀を充填した
エポキシ樹脂より導電性の高い導電性ペースト材料を提
供することにある。
【0015】本発明の他の目的は、従来の銀を充填した
エポキシ樹脂より接着強度の高い導電性ペースト材料を
提供することにある。
【0016】本発明の他の目的は、従来の銀を充填した
エポキシ樹脂より接合の信頼性が高く、特に温度、湿
度、電圧を与えた場合の銀の移行に関して信頼性が高い
導電性ペースト材料を提供することにある。
【0017】
【課題を解決するための手段】本発明の広義の態様は、
複数の粒子からなり、各粒子が導電性コーティングを有
し、上記コーティングが溶融して隣接する粒子上に導電
性コーティングを形成し、溶融した粒子の網状構造を形
成する、導電性材料である。
【0018】本発明の他の広義の態様は、導電性材料の
コーティングと重合体材料を有する粒子を含有するペー
ストである。
【0019】本発明の他の広義の態様は、導電性コーテ
ィングと重合体材料を有する粒子のペーストを形成し、
ペーストを2つの表面の間に塗布して、導電性の接着を
行うことにより、2つの表面の間に導電性接合を形成す
る方法である。導電性粒子自体を加熱溶融して、接点パ
ッドと金属結合を形成させ、かつ重合体材料を硬化させ
る。
【0020】
【発明の実施の形態】1実施例では、スズをコーティン
グした銅粉、ポリイミド・シロキサン、溶剤(N−メチ
ルピロリドンすなわちNMP)、カルボン酸/界面活性
剤からなる新規の導電性ペーストを開示する。接合操作
は、Snの融点である230℃近くで行い、この温度で
は粒子と粒子および粒子と基板パッドの界面で、Sn−
SnまたはSn−Auの金属結合が形成される。接合工
程は、固体状態、または液体と固体の反応のいずれかに
より行うことができる。重合体の硬化の工程は、ペース
トの処方により、接合工程と組み合わせることができ
る。金属結合のため、新規のペースト材料による接合
は、銀エポキシ材料よりも高い導電性が期待できる。ま
た、金属結合により、熱露出および熱サイクルに際して
新しい接合の導電性が安定になる。さらに、金属結合と
接着の総合効果により、接合強度が増大することも期待
される。用途により、スズをコーティングした粉末の粒
径、重合体基材の組成、およびフィラーの容積率を調節
することができる。本発明による導電性ペーストは、主
として金属結合に基づくものであるので、十分な導電性
を得るために必要なフィラー材料の容積率は、従来のA
gエポキシ・ペーストよりはるかに少ない。
【0021】他の実施例では、再利用可能な資源または
生物ベースの材料から得た樹脂を、所期の熱的特性およ
び流体力学的特性を達成するように適当に官能化した後
に使用することを提案している。たとえば、W.G.グ
ラッサー(W.G.Glasser)およびT.C.ウォード(T.
C.Ward)のNSFグラント(NSF Grant)#BCS85
−12636号の最終報告書を参照されたい。リグニン
(製紙の副産物)、セルロース、桐油または穀物油は、
この目的に可能性のある候補である。これらの材料を使
用することは、これらが天然の再利用可能な資源から誘
導されるものであり、電子アセンブリの耐用寿命後に容
易に処分できるため、環境的に好ましい。Cu−Sn粉
末を使用することにより、鉛(Pb)を含有するはんだ
の使用を排除し、得られるペースト処方が毒性がなく容
易に処分できるため、これは特に魅力がある。
【0022】図1は、本発明による、フィラー材料とし
て導電性コーティング34を有する粒子32、および重
合体基材36を含む、新規の導電性ペースト(ECP)
材料30を示す。粒子32は、銅であることが好まし
い。コーティング34は、スズ、インジウム、ビスマ
ス、アンチモン、またはそれらの組合せであることが好
ましい。重合体基材は、熱可塑性であることが好まし
く、ポリイミドシロキサンであることが最も好ましい。
下記に本発明について、好ましい実施例に関して説明す
るが、本発明はこれに限定されるものではない。
【0023】銅粉にスズをメッキする第1段階として、
銅の微粉を希硫酸で洗浄する。使用する銅粉は球形で、
粒度分布は直径2〜8μmであり、例えば、米国ニュー
ジャージー州South Plainfieldのデグサ・コーポレーシ
ョン(Degussa Corporation)から入手できる。洗浄し
た銅粉へのスズ・メッキは、米国マサチューセッツ州Ne
wtonのシップレイ社(Shipley)のTINPOSIT
LT−34などの、スズ・メッキ液中に浸漬して行う。
5〜7μmの銅粉上のスズの厚みは0.3〜0.5μm
が最適である。スズ・メッキした銅粉は、すすぎを行っ
た後、ただちに米国イリノイ州Addisonのクオリ
テック・インターナショナル社(Qualitek Internation
al)のFLUX305などの、無洗浄フラックスと混合
する。これにより、スズ・メッキをした銅粉を導電性ペ
ーストに加工するまでの間、酸化が防止される。スズ・
メッキした銅粉は、ポリイミドシロキサン、NMP溶
剤、酪酸およびエチレングリコールと混合して、導電性
ペーストに加工する。重合体基材に対するフィラー粉末
の量は、用途により、30〜90重量%の範囲である。
一般に、等方性伝導の場合はフィラーの含有量が高いこ
とが必要で、異方性伝導の場合はフィラーの含有量が低
いことが必要である。成分を確実に均一分散させるた
め、混合物を3本ロールのシヤー・ミルで処理する。ペ
ースト中のフィラー粉末の容積率を調節することによ
り、粘度も制御される。フィラーの重量パーセントが低
く、たとえば30重量%の場合は、ペーストをたとえば
100℃で1時間乾燥し、粘度を調整してから所期の場
所に塗布する必要がある。
【0024】電気および機械特性を確認するため、2枚
の「L字型」銅クーポンを積層して、スズ・メッキした
銅粉を混合した導電性ペーストにより接合サンプルを作
成する。積層は、Snの融点よりわずかに高い温度、た
とえば250℃で、1.8kg/cm2(25psi)
の圧力で行う。導電性を比較するため、市販のAgエポ
キシおよびSn/Pb共融はんだペースト材料を使用し
て、同様の方法で他の接合サンプルも作成する。本発明
によるペーストを使用した接合サンプルは、電気抵抗値
が最も低かった。たとえば、約1.3×1.3mmの接
触面積の場合、本発明によるSnメッキCuペーストで
は2.6×10-5Ω、Sn/Pbはんだペーストでは
4.7×10-5Ω、Agエポキシでは7.3×10-5Ω
であった。本発明のペーストの抵抗率は、Sn/Pbは
んだペーストの抵抗率より低い。これは、銅とSn/P
bはんだとのバルクの導電性の差によるものである。
【0025】また、接合強度の測定により、本発明によ
るペーストを使用して接合すると、Agエポキシ・ペー
ストを使用して接合した場合より高い接合強度が得られ
ることが分かった。
【0026】SnメッキしたCu粉末とポリイミドシロ
キサンにより製造したECPは、セラミック基板へのC
4およびソルダ・ボール接続(SBC)などの高温はん
だ接合の良好な候補である。しかし、重合体印刷回路板
用としては、250℃のリフロー温度が、ポリマー樹
脂、たとえばFR−4のガラス転移温度よりはるかに高
いため、このECPは適当ではない。この目的のための
候補は、インジウムをメッキしたCu粉末とポリイミド
シロキサンを配合したECPである。インジウム・メッ
キCu粉末ペーストのリフロー温度は約180℃であ
り、Pb/Sn共融はんだのリフロー温度215℃より
も低い。図2に示すように、ペーストを接点表面40と
42の間に塗布し、リフロー温度に加熱すると、粒子3
2の導電性コーティング34が隣接する粒子の導電性コ
ーティング34に融着して、その間に結合44を形成す
る。さらに、接点表面40、42と、これらの表面に隣
接する粒子との間に金属結合46も形成される。
【0027】環境問題を考慮すると、再生可能なまたは
生物ベースの系、たとえば官能化したリグニン、セルロ
ース、桐油、または穀物油などを原料とした代替重合体
も使用することができる。これらの重合体は、生物分解
が可能であるか、または非化石燃料資源からつくられた
ものであり、電子アセンブリの耐用期間が過ぎて、これ
らを取り外した場合も、容易に再生することができる。
【0028】図3は、本発明による導電性ペーストを使
用してPCB50に取り付けたICパッケージの略図で
ある。導電性ペーストは、従来のはんだペーストと同様
に、PCB上の各銅のボンド・パッド52にスクリーン
印刷する。パッド52は、通常Snコーティング54を
有する。ペースト56は、SMTプラスチック・パッケ
ージ62をPCB50に電気的に相互接続する、Snコ
ーティング58を有するリード・フレーム60とパッド
52との間に塗布される。ピッチの細かいSMTアセン
ブリは、通常パッドとの間隔が約0.6mm(0.02
5インチ)以下である。したがって、スズをコーティン
グした粉末の粒径は5〜10μmの範囲でなければなら
ない。接合工程は、120〜150℃の温度で、重合体
の硬化工程と同時に行われる。この低温の工程により、
本発明の方法は、はんだ法と比較してPCBに与える熱
ひずみははるかに少ない。さらに、接合工程は、外部か
らのフラックスを使用しないため、フラックス洗浄工程
が必要ない。
【0029】図4は、表面積層回路(SLC)などの高
密度回路カード68に取り付けたICチップ70を示
す。ここでは、本発明の導電性ペースト材料64は、チ
ップ・パッド66の位置と一致する二次元アレイ中に塗
布されている。チップ側の接合金属構造(metallurgy)
は、Cr/Cu/Auが好ましく、この界面ではAu−
Snの結合が形成されると考えられる。ポリイミドシロ
キサンは熱可塑性共重合体であるため、この結合は、N
MPを溶剤として約200℃に加熱することによりリワ
ーク(rework)することができる。C4ソルダ・バンプ
を使用してチップを直接取り付ける場合、はんだ接合部
の好ましい耐熱疲労性を得るためにカプセル化工程を使
用する。本願では、重合体基材は基板と部品との熱的不
整合により生じるひずみに適応する柔軟相として機能す
る。さらに、必要があれば、耐熱疲労性をさらに強化す
るために、ペースト・パッド間の空間をカプセル化する
ことができる。
【0030】図5は、C4チップのウェーハ・スケール
のバーンインへの応用例を示す。導電性ペースト材料7
0を、試験しバーンインするC4ソルダ・マウンド78
を取り付けたシリコン・ウェーハのパッド位置76と一
致するような位置にあるパッド74を有する多層セラミ
ック基板72上に塗布する。MLC基板は、バーンイン
の間チップに電力を供給するために必要な相互接続と、
ピン・グリッド・アレイ80を介しての外部入出力とを
提供する。基板上の導電性ペーストを硬化させ、Snを
コーティングした粒子をウェーハ上のC4とともに結合
させた後、バーンイン工程を行う。バーンイン操作は通
常150℃で6時間行う。バーンインの後、基板をウェ
ーハから分離し、試験中にC4バンプから移動した残留
のはんだをエッチングし、またはパッドをNMPに溶解
した後、再度スクリーン印刷して、新しいパッドを形成
する。ペーストとはんだとの間の金属接触面積と圧力が
限られているため、チップのC4パッド自体は形状や組
成が変化していない。このようにして、良好なチップ
を、問題なく、リフロー工程を追加することなく、適当
な溶剤(たとえばNMP)で洗浄し、基板上に組み立て
ることができる。
【0031】印刷回路板への表面取付けパッケージ・ア
センブリ、細かいピッチのカードへのチップの直接取り
付け、およびフリップ・チップのバーンインに数種の処
方で使用する本発明による新規の導電性ペースト材料の
例は、下記のとおりである。 ・低融点で毒性のない金属、たとえばSn、In、B
i、Sbおよびこれらの合金の薄い層でコーティング
し、環境に安全なフラックス剤、たとえば洗浄不要また
は水溶性フラックスと混合した銅粉。 ・スズをコーティングし、ポリイミドシロキサン、NM
P溶剤、酪酸、およびエチレングリコールまたは洗浄不
要のフラックスと混合した銅粉。 ・スズをコーティングし、再生可能なまたは生物ベース
の重合体、適当な溶剤、酪酸、およびエチレングリコー
ルまたは洗浄不要のフラックスと混合した銅粉。 ・インジウムをコーティングし、ポリイミドシロキサ
ン、NMP溶剤、酪酸、およびエチレングリコールまた
は洗浄不要のフラックスと混合した銅粉。 ・インジウムをコーティングし、再生可能なまたは生物
ベースの重合体、適当な溶剤、酪酸、およびエチレング
リコールまたは洗浄不要のフラックスと混合した銅粉。 ・30〜90重量%のインジウムをコーティングした銅
粉と、ポリイミドシロキサン、NMP溶剤、酪酸、およ
びエチレングリコールまたは洗浄不要のフラックスとか
らなる、表面取付け用の最適化処方。 ・30〜90重量%のインジウムをコーティングした銅
粉と、ポリイミドシロキサン、NMP溶剤、酪酸、およ
びエチレングリコールまたは洗浄不要のフラックスとか
らなる、直接チップ取付け用の最適化処方。 ・30〜90重量%のスズをコーティングした銅粉と、
ポリイミドシロキサン、NMP溶剤、酪酸、およびエチ
レングリコールまたは洗浄不要のフラックスとからな
る、バーンイン用途のための最適化した処方。
【0032】本発明による導電性ペーストは、アディテ
ィブまたはサブトラクティブCu技術の代りに、従来の
印刷回路板に、導線、接地面、およびバイア充填剤とし
て使用することができる。これにより、工程と化学薬品
が省略でき、印刷回路板の製造に伴うコストと環境への
影響が削減できる。
【0033】まとめとして、本発明の構成に関して以下
の事項を開示する。
【0034】(1)複数の粒子よりなり、上記複数の粒
子はそれぞれ導電性のコーティングを有し、上記粒子の
少なくとも一部は上記導電性コーティングを介して他の
上記粒子に融着していることを特徴とする構造。 (2)上記複数の粒子が、重合体材料中に埋め込まれて
いることを特徴とする、上記(1)に記載の構造。 (3) 上記構造が、電気的相互接続手段であることを
特徴とする、上記(1)に記載の構造。 (4)上記導電性コーティングの融点が、上記粒子の融
点より低いことを特徴とする、上記(1)に記載の構
造。 (5)さらに第1および第2の表面を有し、これらの間
に上記構造が配置されて上記第1および第2の表面を相
互接続することを特徴とする、上記(1)に記載の構
造。 (6)上記重合体材料が硬化されることを特徴とする、
上記(2)に記載の構造。 (7)上記粒子が、Cu、Au、Ag、Al、Pd、お
よびPtからなるグループから選択された材料により形
成されることを特徴とする、上記(1)に記載の構造。 (8)上記導電性コーティングが、Sn、Zn、In、
Pb、Bi、およびSbからなるグループから選択され
ることを特徴とする、上記(1)に記載の構造。 (9)上記重合体材料が、ポリイミド、シロキサン、ポ
リイミドシロキサン、ならびにリグニン、セルロース、
桐油および穀物油から誘導される、生物ベースの重合体
樹脂からなるグループから選択されることを特徴とす
る、上記(2)に記載の構造。 (10)上記重合体材料が、未硬化の熱可塑性接着剤で
あることを特徴とする、上記(2)に記載の構造。 (11)上記重合体材料が、上記第1および第2の表面
を接着により接合することを特徴とする、上記(5)に
記載の構造。 (12)上記第1および第2の表面が、導電性であるこ
とを特徴とする、上記(5)に記載の構造。 (13)上記第1の導電性表面が、第1の電子装置の接
触位置であり、上記第2の導電性表面が、第2の電子装
置の接触位置であることを特徴とする、上記(12)に
記載の構造。 (14)上記第1の電子装置が半導体チップであり、上
記第2の電子装置がパッケージング基板であることを特
徴とする、上記(13)に記載の構造。 (15)上記粒子が、上記第1および第2の表面と金属
結合を形成することを特徴とする、上記(5)に記載の
構造。 (16)上記構造が電子装置であることを特徴とする、
上記(1)に記載の構造。 (17)上記構造が計算装置であることを特徴とする、
上記(16)に記載の構造。 (18)間に空間を有する相互接続された粒子よりなる
網状構造を有し、上記粒子はそれぞれ溶融性材料でコー
ティングされ、上記網中の隣接する粒子が、上記溶融性
材料を介して接着されていることを特徴とする構造。 (19)上記空間が、重合体材料を含むことを特徴とす
る、上記(18)に記載の構造。 (20)上に導電性コーティングを有し重合体材料中に
埋め込まれた粒子のペーストを生成する工程と、上記ペ
ーストを第1および第2の導電性表面の間に塗布する工
程と、上記ペーストを、隣接する粒子上の上記コーティ
ングを溶融させるのに十分な第1の温度に加熱して、間
に空間を有する相互接続された粒子よりなる網状構造を
形成する工程と、上記ペーストを、上記空間中の上記重
合体を硬化させるのに十分な第2の温度に加熱する工程
とを含む方法。 (21)上記導電性コーティングが、Sn、Zn、I
n、Bi、Pb、およびSbからなるグループから選択
されることを特徴とする、上記(20)に記載の方法。 (22)上記粒子が、Cu、Ni、Au、Ag、Al、
Pd、およびPtからなるグループから選択された材料
により形成されていることを特徴とする、上記(20)
に記載の方法。 (23)上記重合体材料が、ポリイミド、シロキサン、
ポリイミドシロキサン、ならびにリグニン、セルロー
ス、木材油および穀物油から誘導される、生物ベースの
重合体樹脂からなるグループから選択されることを特徴
とする、上記(20)に記載の方法。 (24)上記第1の導電性表面がチップ・パッドであ
り、上記第2の導電性表面が基板上にあり、さらに、上
記チップをバーンインするために加熱し、電力を供給す
る工程と、上記チップを上記基板から分離する工程とを
含むことを特徴とする、上記(20)に記載の方法。 (25)上記第1の表面を上記第2の表面に押しつける
工程をさらに含む、上記(20)に記載の方法。 (26)上記第1の温度および第2の温度が、約150
〜250℃であることを特徴とする、上記(20)に記
載の方法。 (27)上記分離工程を、溶剤の存在下で加熱して行う
ことを特徴とする、上記(24)に記載の方法。 (28)SnおよびInからなるグループから選択した
コーティングを有する銅の粒子からなり、上記粒子が、
熱可塑性重合体前駆物質および溶剤中に含有されること
を特徴とする構造。 (29)上記粒子が、上記構造の約30〜90重量%で
あることを特徴とする、上記(28)に記載の構造。 (30)Sn、In、Bi、Sb、およびこれらの組合
せからなるグループから選択した材料と、フラックス剤
とを混合した層によりコーティングされた銅の粉末を有
する構造。 (31)NMP溶剤、酪酸、およびエチレングリコー
ル、ならびにポリイミド、シロキサン、ポリイミドシロ
キサン、および生物ベースの重合体樹脂からなるグルー
プから選択された材料をさらに含有することを特徴とす
る、上記(30)に記載の構造。 (32)上記銅の粉末が、上記構造の約30〜90重量
%であることを特徴とする、上記(30)に記載の構
造。
【図面の簡単な説明】
【図1】本発明によるペーストの略図である。
【図2】本発明による、溶融して隣接する粒子間に、ま
たペーストを使用して接着される接点表面と粒子との間
に金属結合を形成する、低融点で毒性のない金属でコー
ティングされ、熱可塑性樹脂の基材中に充填された、粒
子からなる導電性材料の略図である。
【図3】本発明による導電性ペーストで回路板に接続し
た表面取付集積回路パッケージの略断面図である。
【図4】本発明による導電性ペーストを使用して、高密
度印刷回路板に直接取り付けた集積回路チップの略断面
図である。
【図5】シリコン・ウェーハ上のC4バンプに適合した
導電性ペースト構造を有し、ウェーハ・スケールのバー
ンインおよびチップ試験のためのビヒクルとして機能す
る、多層セラミック基板の略図である。
【図6】銀フレーク粒子をエポキシ樹脂の基材中にフィ
ラーとして含み、等方性に分類される導電性ペーストの
略図である(従来の技術)。
【図7】異方性に分類される導電性接着剤の略図である
(従来の技術)。
【図8】図7に示した導電性接着剤が、2つの接点また
は接着パッドの間で圧縮されて、一方向のみ導電性とな
ることを示す、導電性接着剤の略図である(従来の技
術)。
【符号の説明】
30 導電性ペースト材料 32 金属粒子 34 導電性コーティング 36 重合体基材
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) C09J 183/08 C09J 183/08 5G301 191/00 191/00 197/00 197/00 H01B 1/00 H01B 1/00 C 1/22 1/22 A H05K 3/32 H05K 3/32 B // B22F 1/00 B22F 1/00 L 1/02 1/02 A 7/08 7/08 G (72)発明者 テレジータ・オウ・グレアム アメリカ合衆国10533 ニューヨーク州ア ーヴィングトン センター・ストリート 4 (72)発明者 スン・ケイ・カン アメリカ合衆国10514 ニューヨーク州チ ャパクア メイベリー・ロード 36 (72)発明者 サムパト・プルショタマン アメリカ合衆国10598 ニューヨーク州ヨ ークタウン・ハイツ ラヴォワ・コート 2075 (72)発明者 ジュディス・メアリー・ロルダン アメリカ合衆国10562 ニューヨーク州オ ッシニング ウィロウ・ストリート 15 (72)発明者 ラヴィ・エフ・サラフ アメリカ合衆国10510 ニューヨーク州ブ ライアークリフ・マナー ノース・ステー ト・ロード 333 コプリー・コート エ ル8 Fターム(参考) 4J002 AB011 AB051 AE051 CM041 CP031 CP171 DA076 FB076 FD116 GQ02 HA01 4J040 BA011 BA171 BA231 EH031 EK071 HA066 HC21 JB10 KA23 KA32 KA42 LA07 LA08 LA09 NA19 PA30 4K018 AA05 BA02 BB04 BC22 BD04 DA18 KA22 KA33 5E085 DD05 JJ50 5E319 AA03 AA07 AB01 AB05 AC02 BB12 CC61 CD29 CD31 CD57 GG20 5G301 DA13 DA51 DA60 DD01

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】熱可塑性重合体材料中に、導電性コーティ
    ングを有する粒子が、30〜90重量%埋め込まれたペ
    ーストを生成する工程と、 前記ペーストを第1および第2の導電性表面の間に塗布
    する工程と、 前記ペーストを、隣接する粒子上の前記コーティングを
    溶融させるのに十分な第1の温度に加熱して、間に空間
    を有する相互接続された粒子よりなる網状構造を形成す
    る工程と、 前記ペーストを、前記空間中の前記重合体を硬化させる
    のに十分な第2の温度に加熱する工程とを含む方法。
  2. 【請求項2】前記導電性コーティングが、Sn、In、
    Bi、Sb、およびこれらの組み合わせからなるグルー
    プから選択される、請求項1に記載の方法。
  3. 【請求項3】前記熱可塑性重合体が、ポリイミドシロキ
    サン、ならびに、リグニン、セルロース、木材油、およ
    び穀物油から誘導される生物ベースの重合体樹脂からな
    るグループから選択される、請求項1に記載の方法。
  4. 【請求項4】前記第1の導電性表面がチップ・パッドで
    あり、前記第2の導電性表面が基板上にあり、さらに、 前記チップをバーンインするために加熱し、電力を供給
    する工程と、 前記チップを前記基板から分離する工程とを含むことを
    特徴とする、請求項1に記載の方法。
  5. 【請求項5】前記第1の温度および第2の温度が、15
    0〜250℃であることを特徴とする、請求項1に記載
    の方法。
  6. 【請求項6】前記分離工程を、溶剤の存在下で加熱して
    行うことを特徴とする、請求項4に記載の方法。
JP2001210998A 1994-10-20 2001-07-11 導電性材料の使用方法 Expired - Fee Related JP3454509B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US32662694A 1994-10-20 1994-10-20
US326626 1994-10-20

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP7268101A Division JPH08227613A (ja) 1994-10-20 1995-10-17 導電性材料およびその使用方法

Publications (2)

Publication Number Publication Date
JP2002151170A true JP2002151170A (ja) 2002-05-24
JP3454509B2 JP3454509B2 (ja) 2003-10-06

Family

ID=23273017

Family Applications (2)

Application Number Title Priority Date Filing Date
JP7268101A Pending JPH08227613A (ja) 1994-10-20 1995-10-17 導電性材料およびその使用方法
JP2001210998A Expired - Fee Related JP3454509B2 (ja) 1994-10-20 2001-07-11 導電性材料の使用方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP7268101A Pending JPH08227613A (ja) 1994-10-20 1995-10-17 導電性材料およびその使用方法

Country Status (8)

Country Link
EP (1) EP0708582A1 (ja)
JP (2) JPH08227613A (ja)
KR (1) KR100229581B1 (ja)
CN (1) CN1084917C (ja)
CA (1) CA2159234A1 (ja)
MY (1) MY118121A (ja)
SG (1) SG77619A1 (ja)
TW (1) TW340132B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013064104A (ja) * 2011-08-30 2013-04-11 Hitachi Chemical Co Ltd 接着剤組成物及び回路接続構造体

Families Citing this family (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5948533A (en) * 1990-02-09 1999-09-07 Ormet Corporation Vertically interconnected electronic assemblies and compositions useful therefor
JP3260253B2 (ja) * 1995-01-06 2002-02-25 松下電器産業株式会社 半導体装置の検査方法と検査用導電性接着剤
JPH09331142A (ja) * 1996-06-12 1997-12-22 Matsushita Electric Ind Co Ltd 電子部品の実装方法
DE19640192A1 (de) * 1996-09-30 1998-04-02 Bosch Gmbh Robert Verfahren zur Flip-Chip-Montage
JP3721660B2 (ja) * 1996-10-18 2005-11-30 富士通株式会社 導電材料及び導電性ペースト
JPH10200241A (ja) * 1997-01-06 1998-07-31 Fujitsu Ltd 導電性接着剤およびそれを使用する部品実装方法
JPH1145616A (ja) * 1997-05-28 1999-02-16 Yazaki Corp 導電性フィラー、導電性ペーストおよび回路体の形成方法
TW396471B (en) * 1997-06-04 2000-07-01 Ibm Electrodeposition of low temperature, high conductivity, powder materials for electrically conductive paste formulations
CA2244332C (en) * 1997-07-30 2002-04-02 Becton, Dickinson And Company Bonding agent and method of bonding electrode to printed conductive trace
KR100339183B1 (ko) 1998-07-13 2002-05-31 포만 제프리 엘 접착제 번짐이 감소된 다이 부착법
CN1135611C (zh) 1999-01-27 2004-01-21 时至准钟表股份有限公司 使用各向异性导电粘接剂的半导体装置的安装方法
US6270363B1 (en) 1999-05-18 2001-08-07 International Business Machines Corporation Z-axis compressible polymer with fine metal matrix suspension
JP2003504847A (ja) * 1999-06-30 2003-02-04 インフィネオン テクノロジース アクチエンゲゼルシャフト 電子回路系と支持体との間の電気機械的接続装置およびその製造方法
JP4050865B2 (ja) 1999-12-01 2008-02-20 シャープ株式会社 半導体レーザ装置及びその製造方法及びそれを用いた光ピックアップ
KR100313766B1 (ko) * 1999-12-30 2001-11-15 구자홍 전도성 입자의 제조방법 및 전도성 입자 구조
ATE382954T1 (de) * 2000-04-05 2008-01-15 Bergquist Co Herstellung thermisch leitender stoffe durch flüssigmetallüberbrückte teilchengruppen
US6339120B1 (en) * 2000-04-05 2002-01-15 The Bergquist Company Method of preparing thermally conductive compounds by liquid metal bridged particle clusters
GB2365816B (en) 2000-08-09 2002-11-13 Murata Manufacturing Co Method of bonding conductive adhesive and electrode,and bonded structure
JP4684439B2 (ja) 2001-03-06 2011-05-18 富士通株式会社 伝導性粒子、伝導性組成物および、電子機器の製造方法
KR20030050333A (ko) * 2001-12-18 2003-06-25 태크뱅크 주식회사 전자 패키징 시간 단축용 엠디씨
CN100409423C (zh) * 2003-02-05 2008-08-06 千住金属工业株式会社 端子间的连接方法及半导体装置的安装方法
WO2006073004A1 (ja) * 2005-01-06 2006-07-13 Shieldtechs, Inc. 防錆性および導電性に優れた樹脂組成物並びに樹脂組成物被覆部材
JP5034206B2 (ja) 2005-10-03 2012-09-26 株式会社デンソー 導電性接着剤
KR100781586B1 (ko) * 2006-02-24 2007-12-05 삼성전기주식회사 코어-셀 구조의 금속 나노입자 및 이의 제조방법
JP5212462B2 (ja) 2008-03-07 2013-06-19 富士通株式会社 導電材料、導電ペースト、回路基板、及び半導体装置
JP5018752B2 (ja) * 2008-11-27 2012-09-05 富士通株式会社 導電材料、及び導電材料の製造方法
JP2010238615A (ja) * 2009-03-31 2010-10-21 Sekisui Chem Co Ltd 導電性微粒子、異方性導電材料、及び、接続構造体
WO2010113641A1 (ja) * 2009-03-31 2010-10-07 積水化学工業株式会社 導電性微粒子、異方性導電材料、及び、接続構造体
DE102010028800A1 (de) * 2010-05-10 2011-11-10 Freie Universität Berlin Polymer-Zusammensetzungen auf Basis umweltfreundlicher pflanzlicher und/oder tierischer Öle als wärmeleitfähige Materialien
DE102010030063A1 (de) * 2010-06-15 2011-12-15 Robert Bosch Gmbh Elektrische Verbindungsanordnung
US8912047B2 (en) 2011-05-18 2014-12-16 Infineon Technologies Ag Method for producing a metal layer on a substrate and device
EP2557571B1 (en) * 2011-08-08 2014-07-02 Tyco Electronics Corporation Electrically conductive metal/plastic hybrid comprising a polymer material, a first metal and metal particles of a second metal embedded in the first metal and method of producing such
JP5252050B2 (ja) * 2011-09-09 2013-07-31 富士通株式会社 回路基板、及び回路基板の製造方法
TWI483320B (zh) * 2012-03-22 2015-05-01 Chipmos Technologies Inc 半導體封裝結構及其製作方法
JP5435095B2 (ja) * 2012-09-12 2014-03-05 富士通株式会社 回路基板、及び回路基板の製造方法
JP5257539B2 (ja) * 2012-09-12 2013-08-07 富士通株式会社 回路基板の製造方法
JP5257546B2 (ja) * 2012-10-23 2013-08-07 富士通株式会社 電子機器の製造方法
CN104558699B (zh) 2015-01-06 2017-09-22 苏州大学 一种弹性导电胶体、制备方法及其应用
JP6622971B2 (ja) * 2015-02-24 2019-12-18 古河電気工業株式会社 加熱接合材料、接合構造体、並びに加熱接合材料の製造方法及び該加熱接合材料を用いた接合方法
CN105149714B (zh) * 2015-09-21 2017-07-18 上海交通大学 金属板无压痕胶焊连接方法
WO2018105127A1 (ja) * 2016-12-09 2018-06-14 日立化成株式会社 接合体の製造方法、遷移的液相焼結用組成物、焼結体及び接合体
JP7065576B2 (ja) * 2017-08-29 2022-05-12 積水化学工業株式会社 微粒子及び該微粒子を含む接続材料並びに接続構造体
CN107703662A (zh) * 2017-09-26 2018-02-16 惠科股份有限公司 显示基板及其制作方法
CN108346952B (zh) * 2018-01-25 2020-11-24 番禺得意精密电子工业有限公司 电连接器固持装置
CN110849511A (zh) * 2019-11-13 2020-02-28 苏州市东科电子有限公司 一种厚膜电容压力传感器引线针的安装方法
US11812562B2 (en) 2021-08-30 2023-11-07 International Business Machines Corporation Creating a standoff for a low-profile component without adding a process step

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3800020A (en) * 1972-03-23 1974-03-26 Cramer P Co Method of making a circuit board
JPS5028829A (ja) * 1973-07-17 1975-03-24
GB1555476A (en) * 1976-08-26 1979-11-14 Standard Telephones Cables Ltd Metal coating method
US4290195A (en) * 1978-09-01 1981-09-22 Rippere Ralph E Methods and articles for making electrical circuit connections employing composition material
JPS57113505A (en) * 1981-01-07 1982-07-15 Matsushita Electric Ind Co Ltd Conductive composition
IL69202A (en) * 1982-09-08 1991-08-16 Smith Kline Rit Surface antigen polypeptides of hbv virus produced in yeast and the preparation thereof
EP0265077A3 (en) * 1986-09-25 1989-03-08 Sheldahl, Inc. An anisotropic adhesive for bonding electrical components
US5376403A (en) * 1990-02-09 1994-12-27 Capote; Miguel A. Electrically conductive compositions and methods for the preparation and use thereof
JPH0528829A (ja) * 1991-07-12 1993-02-05 Tokyo Cosmos Electric Co Ltd 導電塗料及びその導電膜形成方法
US5286417A (en) * 1991-12-06 1994-02-15 International Business Machines Corporation Method and composition for making mechanical and electrical contact
JPH065116A (ja) * 1992-06-19 1994-01-14 Shin Etsu Polymer Co Ltd 低融点金属接合型異方導電膜

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013064104A (ja) * 2011-08-30 2013-04-11 Hitachi Chemical Co Ltd 接着剤組成物及び回路接続構造体

Also Published As

Publication number Publication date
JP3454509B2 (ja) 2003-10-06
CA2159234A1 (en) 1996-04-21
CN1129339A (zh) 1996-08-21
EP0708582A1 (en) 1996-04-24
KR100229581B1 (ko) 1999-11-15
CN1084917C (zh) 2002-05-15
JPH08227613A (ja) 1996-09-03
SG77619A1 (en) 2001-01-16
KR960016651A (ko) 1996-05-22
TW340132B (en) 1998-09-11
MY118121A (en) 2004-09-30

Similar Documents

Publication Publication Date Title
JP3454509B2 (ja) 導電性材料の使用方法
US6238599B1 (en) High conductivity, high strength, lead-free, low cost, electrically conducting materials and applications
US20020005247A1 (en) Electrically conductive paste materials and applications
US6297559B1 (en) Structure, materials, and applications of ball grid array interconnections
Yim et al. Review of recent advances in electrically conductive adhesive materials and technologies in electronic packaging
Kang et al. Development of high conductivity lead (Pb)-free conducting adhesives
US6300164B1 (en) Structure, materials, and methods for socketable ball grid
US6802446B2 (en) Conductive adhesive material with metallurgically-bonded conductive particles
US5958590A (en) Dendritic powder materials for high conductivity paste applications
US5837119A (en) Methods of fabricating dendritic powder materials for high conductivity paste applications
US6270363B1 (en) Z-axis compressible polymer with fine metal matrix suspension
Kang et al. Development of conducting adhesive materials for microelectronic applications
Liu et al. Overview of conductive adhesive joining technology in electronics packaging applications
US6197222B1 (en) Lead free conductive composites for electrical interconnections
US6984792B2 (en) Dielectric interposer for chip to substrate soldering
Yim et al. Review of electrically conductive adhesive technologies for electronic packaging
Lu et al. Electrically conductive adhesives (ECAs)
KR100292317B1 (ko) 도전성페이스트배합물을위한저온고도전율의분말물질의전착방법
JP4065264B2 (ja) 中継基板付き基板及びその製造方法
JP4010717B2 (ja) 電気接点の接合方法
Kang et al. Development of low cost, low temperature conductive adhesives
Kang Development of lead (Pb)-free interconnection materials for microelectronics
Lu et al. Electrically conductive adhesives–a lead-free alternative
Kang et al. New high conductivity lead (Pb)-free conducting adhesives
Lu et al. Electrically conductive adhesives (ECAs)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees