JP2001144213A5 - - Google Patents

Download PDF

Info

Publication number
JP2001144213A5
JP2001144213A5 JP1999325159A JP32515999A JP2001144213A5 JP 2001144213 A5 JP2001144213 A5 JP 2001144213A5 JP 1999325159 A JP1999325159 A JP 1999325159A JP 32515999 A JP32515999 A JP 32515999A JP 2001144213 A5 JP2001144213 A5 JP 2001144213A5
Authority
JP
Japan
Prior art keywords
semiconductor
forming
insulating film
semiconductor device
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1999325159A
Other languages
English (en)
Japanese (ja)
Other versions
JP2001144213A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP32515999A priority Critical patent/JP2001144213A/ja
Priority claimed from JP32515999A external-priority patent/JP2001144213A/ja
Publication of JP2001144213A publication Critical patent/JP2001144213A/ja
Publication of JP2001144213A5 publication Critical patent/JP2001144213A5/ja
Pending legal-status Critical Current

Links

JP32515999A 1999-11-16 1999-11-16 半導体装置の製造方法および半導体装置 Pending JP2001144213A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP32515999A JP2001144213A (ja) 1999-11-16 1999-11-16 半導体装置の製造方法および半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32515999A JP2001144213A (ja) 1999-11-16 1999-11-16 半導体装置の製造方法および半導体装置

Publications (2)

Publication Number Publication Date
JP2001144213A JP2001144213A (ja) 2001-05-25
JP2001144213A5 true JP2001144213A5 (enExample) 2005-06-30

Family

ID=18173690

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32515999A Pending JP2001144213A (ja) 1999-11-16 1999-11-16 半導体装置の製造方法および半導体装置

Country Status (1)

Country Link
JP (1) JP2001144213A (enExample)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020091327A (ko) * 2001-05-31 2002-12-06 삼성전자 주식회사 측면 몸체부가 형성되어 있는 웨이퍼 레벨 패키지 및 그제조 방법
JP4529319B2 (ja) * 2001-06-27 2010-08-25 日亜化学工業株式会社 半導体チップとその製造方法
JP2003309228A (ja) 2002-04-18 2003-10-31 Oki Electric Ind Co Ltd 半導体装置及びその製造方法
US7285867B2 (en) 2002-11-08 2007-10-23 Casio Computer Co., Ltd. Wiring structure on semiconductor substrate and method of fabricating the same
JP2005175327A (ja) * 2003-12-15 2005-06-30 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
JP2006019636A (ja) * 2004-07-05 2006-01-19 Renesas Technology Corp 半導体装置
JP2006032598A (ja) * 2004-07-15 2006-02-02 Renesas Technology Corp 半導体装置の製造方法および半導体装置
JP4982948B2 (ja) * 2004-08-19 2012-07-25 富士電機株式会社 半導体装置の製造方法
JP4783906B2 (ja) * 2004-11-30 2011-09-28 国立大学法人九州工業大学 パッケージングされた積層型半導体装置及びその製造方法
US7582556B2 (en) 2005-06-24 2009-09-01 Megica Corporation Circuitry component and method for forming the same
JP4904769B2 (ja) * 2005-10-21 2012-03-28 富士通セミコンダクター株式会社 半導体装置
JP2007234881A (ja) * 2006-03-01 2007-09-13 Oki Electric Ind Co Ltd 半導体チップを積層した半導体装置及びその製造方法
US8749065B2 (en) 2007-01-25 2014-06-10 Tera Probe, Inc. Semiconductor device comprising electromigration prevention film and manufacturing method thereof
JP2008244383A (ja) * 2007-03-29 2008-10-09 Casio Comput Co Ltd 半導体装置およびその製造方法
JP5496445B2 (ja) * 2007-06-08 2014-05-21 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP2009176978A (ja) * 2008-01-25 2009-08-06 Rohm Co Ltd 半導体装置
JP2010062176A (ja) * 2008-09-01 2010-03-18 Casio Comput Co Ltd 半導体装置およびその製造方法
US10141202B2 (en) * 2013-05-20 2018-11-27 Qualcomm Incorporated Semiconductor device comprising mold for top side and sidewall protection
SG11201709671YA (en) * 2015-05-25 2017-12-28 Lintec Corp Semiconductor device manufacturing method

Similar Documents

Publication Publication Date Title
JP2001144213A5 (enExample)
JP3446825B2 (ja) 半導体装置およびその製造方法
JP2809115B2 (ja) 半導体装置とその製造方法
US7170183B1 (en) Wafer level stacked package
JP3142723B2 (ja) 半導体装置及びその製造方法
US8786070B2 (en) Microelectronic package with stacked microelectronic elements and method for manufacture thereof
US6022758A (en) Process for manufacturing solder leads on a semiconductor device package
JP4601892B2 (ja) 半導体装置および半導体チップのバンプ製造方法
US7109065B2 (en) Bumped chip carrier package using lead frame and method for manufacturing the same
CN102163588B (zh) 半导体装置与其制造方法
JP2006507686A5 (enExample)
JP2000208698A5 (enExample)
JP3660918B2 (ja) 半導体装置及びその製造方法
KR100345166B1 (ko) 웨이퍼 레벨 스택 패키지 및 그의 제조 방법
JP4703938B2 (ja) ウェーハレベルパッケージの空気パッドハンダ接合構造及びその製造方法
JP2003197856A (ja) 半導体装置
JP2007115774A (ja) 半導体装置の製造方法
CN110047811A (zh) 线路基板、堆叠式半导体组件及其制作方法
CN110246812A (zh) 一种半导体封装结构及其制作方法
US20050098861A1 (en) Bumped chip carrier package using lead frame and method for manufacturing the same
CN118507445B (zh) 芯片封装结构和芯片封装结构的制备方法
JP4009380B2 (ja) 半導体チップの製造方法
JP2000150557A5 (enExample)
JP3625714B2 (ja) 半導体装置
TWI260078B (en) Chip structure