JP2809115B2 - 半導体装置とその製造方法 - Google Patents

半導体装置とその製造方法

Info

Publication number
JP2809115B2
JP2809115B2 JP24446594A JP24446594A JP2809115B2 JP 2809115 B2 JP2809115 B2 JP 2809115B2 JP 24446594 A JP24446594 A JP 24446594A JP 24446594 A JP24446594 A JP 24446594A JP 2809115 B2 JP2809115 B2 JP 2809115B2
Authority
JP
Japan
Prior art keywords
semiconductor chip
electrode
wafer
semiconductor device
integrated circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP24446594A
Other languages
English (en)
Other versions
JPH07169796A (ja
Inventor
祐吉 小野
勝彦 石田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yamaha Corp
Original Assignee
Yamaha Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yamaha Corp filed Critical Yamaha Corp
Priority to JP24446594A priority Critical patent/JP2809115B2/ja
Priority to US08/321,924 priority patent/US5606198A/en
Publication of JPH07169796A publication Critical patent/JPH07169796A/ja
Application granted granted Critical
Publication of JP2809115B2 publication Critical patent/JP2809115B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • H01L23/53223Additional layers associated with aluminium layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/71Means for bonding not being attached to, or not being formed on, the surface to be connected
    • H01L24/72Detachable connecting means consisting of mechanical auxiliary parts connecting the device, e.g. pressure contacts using springs or clips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02371Disposition of the redistribution layers connecting the bonding area on a surface of the semiconductor or solid-state body with another surface of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • H01L2224/05548Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16153Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48464Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area also being a ball bond, i.e. ball-to-ball
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48599Principal constituent of the connecting portion of the wire connector being Gold (Au)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/98Methods for disconnecting semiconductor or solid-state bodies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00015Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed as prior art
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01065Terbium [Tb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/15165Monolayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は高密度実装に適した半
導体装置に関する。
【0002】
【従来の技術】製造工程が終了し、多数の集積回路が作
り込まれたウェハーが完成すると、このウェハーは個々
の集積回路に対応した半導体チップに分離される。そし
て、各半導体チップは、通常容器兼配線板であるパッケ
ージに収容された状態で装置メーカー等に引き渡され、
プリント回路基板上に実装される。上記パッケージは、
以下の点を目的としている。 半導体チップを化学的、電気的、および機械的に外界
から保護する。 半導体チップから発生した熱を放散させる。 半導体チップの微細配線を拡大して各種基板への接続
を容易ならしめる。
【0003】図12は、上述したパッケージ化のなされ
た半導体装置の実装状態を示す断面図である。この図に
おいて、半導体チップ1は、導電体であるリードフレー
ム2のチップ搭載部上にマウンティングされており、半
導体チップ1の電極部とリードフレーム2のリード部と
が、Au等の金属ワイヤ3によってボンディングされて
いる。そして、これら半導体チップ1、リードフレーム
2、および金属ワイヤ3は、エポキシ、もしくはシリコ
ン等の樹脂4で成形封止されて、パッケージングのなさ
れた1個の半導体装置PGとなっている。このような半
導体装置では、多数の連結したリードフレーム2が用い
られることにより、一度に多数のチップの成形封止が行
われる。そのため、材料にコストがかからず、かつ、量
産性に優れている。
【0004】また、上述したパッケージ化による実装方
法とは別に、半導体チップをベアの状態で実装する方法
がある。図13は、このような方法の一つであるフリッ
プ・チップ方式によって実装された半導体装置を示す断
面図である。このフリップ・チップ方式とは、金属ワイ
ヤ3を用いずにボンディングを行うワイヤレスボンディ
ング法の1種である。この図に示す半導体装置において
は、半導体チップ1の電極部にはんだ等の金属バンプ5
が形成され、プリント回路基板PCB上の導体パターン
面に直接接続されている。このような方式による半導体
装置においては、実装占有面積が半導体チップ1の寸法
と殆ど変わらないため、パッケージ化する方法と比較し
て装置の小型化が実現される。
【0005】
【発明が解決しようとする課題】ところで、図12に示
す半導体装置においては、パッケージPGがプリント回
路基板PCB上で占める面積が大となるため、装置を小
型化および高密度化することが困難であった。また、図
13に示すフリップ・チップ方式による半導体装置にお
いては、半導体チップ1の金属バンプ5がプリント回路
基板PCB上の導体パターンに直接押し付けられて接続
されているため、半導体チップ1の取り外しが容易でな
く、半導体チップ1が不良であった場合の交換が困難で
あるという問題があった。
【0006】この発明は、このような背景の下になされ
たもので、基板上での実装占有面積を小さくすると共
に、不良チップの交換が容易である半導体装置を提供す
ることを目的とする。
【0007】
【課題を解決するための手段】本発明の請求項1に基づ
く半導体装置は、半導体チップの表面に集積回路が形成
されると共に、前記集積回路の電極部から前記半導体チ
ップの少なくとも1つの側面にかけて電極用金属部が形
成され、この半導体チップ側面の電極用金属部が端子電
極を形成してなると共に、前記半導体チップの少なくと
も端子電極を形成した側面が半導体チップ表面に対して
鈍角の傾斜を有してなることを特徴としている。本発明
の請求項3に基づく半導体装置は、ウェハー表面の集積
回路形成領域の周辺のスクライブ領域のうち半導体チッ
プ側面の端子電極を形成するスクライブラインを含む所
定幅領域に、側面が半導体チップ表面に対して鈍角の傾
斜を有する溝部を形成する工程と、前記溝部を形成した
ウェハー上に、前記スクライブライン上のウェハーの厚
さが他の部分よりも薄くなるように、かつ前記溝部側面
の傾斜に沿って導電層を形成する工程と、前記導電層を
エッチングし半導体チップ側面の端子電極と、該端子電
極と集積回路の電極部とを結ぶ配線部を形成する工程
と、スクライブ領域のスクライブラインに沿ってウェハ
ーを切断する工程とを有する請求項2に記載の半導体装
置の製造方法により製造されたことを特徴としている。
本発明の請求項5に基づく半導体装置は、半導体チップ
の表面に集積回路が形成されると共に前記集積回路の電
極部から前記半導体チップの少なくとも1つの側面にか
けて電極用金属部が形成され、この半導体チップ側面の
電極用金属部が端子電極を形成してなる半導体装置の製
造方法であって、ウェハー表面のスクライブラインに包
囲される半導体チップ側面の端子電極を形成する領域
に、側面が半導体チップ表面に対して鈍角の傾斜を有す
ると共に外側面がスクライブラインに接触する凹部を形
成する工程と、前記凹部を形成したウェハー上に、この
凹部におけるウェハーの厚さが他の部分よりも薄くなる
ように導電層を形成する工程と、前記導電層をエッチン
グし半導体チップ側面の端子電極と、該端子電極と集積
回路の電極部とを結ぶ配線部を形成する工程と、前記凹
部の導電層の上に充填用金属材料を充填する工程と、前
記スクライブラインに沿ってウェハーを切断する工程と
を有する請求項4に記載の半導体装置の製造方法により
製造されたことを特徴としている。
【0008】本発明の請求項7に基づく半導体装置は、
ウェハー表面に形成した集積回路の電極部に突起状電極
を形成する工程と、ウェハー表面の集積回路形成領域の
周辺のスクライブ領域のスクライブライン上に溝部を形
成する工程と、絶縁性フィルムの一方の面に断面略L字
状の電極部材を、その一方の片部が前記突起状電極に対
応し、かつ他方の片部が絶縁性フィルムから起立するよ
うに接着する工程と、前記絶縁性フィルムを前記ウェハ
ーに、前記電極部材の絶縁性フィルムに接着した側の片
部が突起状電極と電気的に接触し、他方が前記溝部に沿
うように位置決めし固着する工程とを有する請求項6に
記載の半導体装置の製造方法により製造され、前記電極
部と電気的に接続され半導体チップ側面側に折曲形成さ
れた断面略L字状の電極部材を備えると共に、前記半導
体チップ表面側の前記電極部材に前記半導体チップ表面
を被覆するように絶縁性フィルムが装着されたことを特
徴としている。
【0009】本発明はまた、前記の何れかの半導体チッ
プが2箇以上互いにその側面で連結され、これら半導体
チップのそれぞれの端子電極の少なくとも1つが互いに
電気的に接続されてなる半導体装置を提供する。
【0010】
【作用】上記構成によれば、半導体チップの側面をプリ
ント回路基板の導電体に直接接着させる実装方法をとる
ことが可能となるため、半導体チップの基板上での実装
占有面積を小とすることができると共に、半導体チップ
の交換を容易に行うことができる。
【0011】
【実施例】以下、図面を参照して、この発明の実施例に
ついて説明する。 (実施例1) 図1は、この発明の半導体装置の一実施例における構成
を模式的に示す斜視図である。図1において、この半導
体装置は、半導体チップ1の表面に集積回路4が形成さ
れると共に、集積回路の電極部(図示せず)から前記半
導体チップ1の少なくとも1つの側面SDにかけて、電
極用金属部5が形成され、側面SDの電極用金属部5が
端子電極5aを形成してなっている。この半導体チップ
1の少なくとも端子電極5aを形成した側面SDは、半
導体チップ表面に対して鈍角の傾斜を有している。集積
回路4内の電極部と半導体チップ1の前記端子電極5a
とは、電極用金属部5の半導体チップ1表面上の部分で
ある配線5bによって結ばれている。この電極用金属部
5の材料は、Al、Ni、Cu、W、Au、これらの少
なくとも1種を含む合金、またはこれらの少なくとも1
種を含む積層体のいずれかからなっているが、少なくと
もその表面はその電極をどのように接続するかによって
選ばれる。例えば、半田付けするのであれば表面にAu
メッキを施したCuCoとすることが好ましい。
【0012】この端子電極5aは、図2(a)(b)
(c)に示す方法により形成することができる。まず、
図2(a)に示すように、ウェハー1aの、絶縁膜1b
で被覆されその上に集積回路が形成される面側で、隣接
して形成される半導体チップの周辺のスクライブ領域の
うち半導体チップ側面の端子電極を形成するスクライブ
ラインGを含む所定幅領域Wに、側面SDが半導体チッ
プ表面Sに対して鈍角θの傾斜を有してなる深さDおよ
び幅Wの溝部6を形成する。この溝部6は、ダイサー
(ダイシング・マシーン)等による機械的切削、または
ウエット・エッチングやドライ・エッチング等によっ
て、またはこれらを組み合わせて容易に形成することが
できる。
【0013】次に、図2(b)に示すように、溝部6お
よびウェハーの表面にCVDを用いて酸化膜、窒化膜等
の絶縁膜7を形成し、集積回路の電極部上の絶縁膜をエ
ッチングで除去し電極部を露出し、更にこの上に、半導
体チップ1表面の配線5bおよび端子電極5aを形成す
るために、Al膜8およびNi膜9を蒸着する。蒸着に
際しては、溝部6の側面にも一様に膜が形成されるよう
に、指向性が少ない等方的に膜が形成される方法(装
置)を選ぶことが好ましい。
【0014】次いで、ウェハー1aの表面で、半導体チ
ップ1の配線に必要な部分5b(例えば図1における集
積回路部4と端子電極5aとを結ぶ配線5b)および端
子電極5aを形成すべき部分以外の部分のAl膜8およ
びNi膜9を、公知の写真蝕刻技術を用いてエッチング
除去する。(この実施例ではAl膜8の上にNi膜9を
蒸着したが、Al膜8のみを蒸着し、パターニングした
後にNi膜9をメッキする方法で形成してもよい)。
【0015】次に、端子電極5aとなる部分のNi膜9
の上にCu膜10を所望の厚さだけ無電解メッキにより
形成する。これは例えば、ウェハー1a表面上の配線部
5bをレジストで被覆し、端子電極5aとなる部分のみ
に厚いCu膜10を積層する方法で行うことができる。
更に必要な場合には、Cu膜10上にAu膜をメッキす
れば、得られた半導体チップとプリント回路基板配線と
を電気的に良好に接続することができるようになる。こ
のとき、溝部6を形成するスクライブラインG上のウェ
ハーの厚さがウェハーの他の部分より薄くなるように、
前記の導電層、すなわちAl膜8、Ni膜9、Cu膜1
0及び必要ならAu膜を積層しなければならない。
【0016】次に図2(c)に示すように、ウェハー1
aの表面側または裏面側からスクライブラインGに沿っ
てダイシングにより切断すると、これにより半導体チッ
プ1が分離される。そして、ここに形成された断面が半
導体チップ1の端子電極5aを有する側面SDとなる。
【0017】溝部6の側面に端子電極5aを形成するに
際して、溝部6の側面が垂直に近いときには、写真蝕刻
法により側面のAl膜8およびNi膜9をエッチング除
去する際に露光装置として焦点深度が深く、照射光の指
向性の弱いものを用いる必要がある。しかし本発明にお
いては溝部6の側面SDに、ウェハーの表面Sに対して
鈍角θの傾斜がつけられているので、このような特別の
露光装置を必要とせず、Al膜8やNi膜9も通常のス
パッター装置で形成が可能となる。また、溝部6の側面
SDが鈍角に傾斜しているので、溝部6の側面が垂直と
された場合のように溝部6の深さ/幅比(D/W)を小
さくする必要がなく、溝部幅Wを広くする必要もなく、
例えば溝部幅Wが100μm〜150μmの溝部の側面
に長さ200μm×幅100μ〜150μmの端子電極
5を形成することができるようになる。
【0018】溝部6の側面にウェハーの表面に対して鈍
角の傾斜をつける方法として、例えば溝部6を切り込む
ダイサーの刃先に所望の角度をつけておけば、その角度
に応じた傾斜を持った側面を形成することができる。こ
の場合の端子電極5aの形成例を図3(a)(b)
(c)に示す。図3(a)は、上の方法で溝部6の側面
に傾斜をつけた例であって、この溝部6に絶縁膜7、A
l膜8およびNI膜9を形成し、Cuメッキをする前に
溝部底の中央部分6aのAl膜8、Ni膜9を、例えば
ダイサーの刃の厚さが幅Wより薄いものを用いて、浅く
切り込んで切除し、次いでウェハー1a表面をレジスト
で被覆し、図3(b)に示すように、溝部側面のNi膜
9上のみに厚くCuメッキ10を施し、次に図3(c)
に示すように、ウェハー1aの裏面よりダイサーとシリ
コンエッチングを用いて、形成された端子電極を傷つけ
ないように半導体チップ1を分離する。
【0019】この実施例1の方法は、半導体チップ1の
側面SDに端子電極5aを形成する最も簡単な例であ
る。この場合、端子電極5aを形成するためのスペース
を少し広くとる必要はあるものの、それでもウェハー1
aのスクライブ・ラインG上に約150μm〜200μ
mのスペースを得ることは可能であるから実用上は問題
がない。
【0020】(実施例2) 図4および図5(a)〜図5(d)に、端子電極を形成
する他の方法を示す。図4において、まず絶縁膜1bで
被覆されたウェハー1aのスクライブラインに包囲され
る集積回路4の端子電極が形成される周辺部4aの部分
に、それぞれの端子電極に対応する長さT、幅W、深さ
Lの凹部11を各々エッチングによって形成する。この
各凹部11は、各半導体チップの端子電極が形成される
べき位置に、端子電極の大きさとほぼ等しく、その側面
がウェハー表面に対して鈍角の傾斜をなすように形成さ
れ、その凹部11の外側面はスクライブライン1cと接
触している。この凹部11は、ドライエッチングで所定
の深さLまでエッチングし、次にウエットエッチングを
用いて面形状を平滑にして形成される。
【0021】次の工程を図5(a)〜図5(d)で示
す。図5(a)〜図5(d)は図4のA−A’断面を示
している。まず、図5(a)に示すように、この凹部1
1の内面およびウェハー1aの少なくとも周辺部4a
に、熱酸化またはCVDを用いて絶縁膜12を形成し、
集積回路の電極部上の絶縁膜をエッチングで除去し電極
部を露出し、この上にAl膜およびNi膜の積層膜から
なる導電層13を蒸着またはスパッタリングにより形成
する。次いで図5(b)に示すように、写真蝕刻法を用
いて、周辺部4a上に形成すべき引出し配線部5bおよ
び凹部11の内面以外の全ての部分の導電層13をエッ
チング除去する。
【0022】次にウェハー1aの表面をレジストで被覆
して凹部11の導電層13のみを露出させ、この上にC
u層14をメッキする。Cu層14のメッキの厚さは、
凹部11がCu層14で充填され、ウェハー1aの表面
とほぼ平坦になる程度に行う。この状態を図5(c)に
示す。
【0023】次に図5(d)に示すように、凹部11の
側面に隣接するスクライブライン1cに沿って、ダイサ
ーを用いて凹部11の深さLよりも深い所定の深さLc
までウェハー1aに切込み溝部17を形成し、ウェット
エッチングによって凹部11の側面部のシリコンを除去
して絶縁膜12を露出させ、更にドライまたはウエット
の等方性エッチングによってこの絶縁膜12を除去する
と、電極用金属部が厚みTの端子電極5aとして溝部1
7の側面に露出する。次いでこのスクライブライン1c
に沿って実施例1と同様にウェハー1aを切断すれば、
厚みTの端子電極5aを側面SDに有する半導体装置が
得られる。
【0024】この実施例では、ウェハー1aの、端子電
極を形成すべき位置に予め凹部11を形成し、この凹部
11を金属材料14で充填して端子電極5aとしている
ので、端子電極5aの厚みTを十分に厚くすることがで
き、機械的に補強された端子電極5aが得られる。
【0025】充填用金属材料14としてCuの代わりに
W、WSi等の高融点金属またはシリサイドを用いれ
ば、LSI形成プロセスと端子電極5aの形成プロセス
とを同時並行して行うことも可能である。図6(a)
(b)に、タングステンを選択CVDを用いて埋め込ん
だ例を示す。図6(a)において、凹部11をエッチン
グにより形成し、その表面を熱酸化した後、ポリシリコ
ン膜16をCVDを用いて蒸着し、次にウェハー1a表
面のポリシリコン膜をエッチングで除去し、凹部11の
内面にのみポリシリコン膜16を残す。タングステンC
VDを条件を選んで行うと、ポリシリコン膜上にのみタ
ングステン18が堆積し、図6(b)に示すように凹部
11をタングステン18で充填することができる。以
上、蒸着によって凹部を充填する方法を示したが、銀ペ
ースト、その他の液状導電材料を流し込み、固化させる
方法も可能である。
【0026】(実施例3)図7(a)〜図7(d)に実
施例3の製法を示す。図7(a)に示すように、ウェハ
ー1a上の集積回路4の周辺部4aに表面電極部20を
形成した後に、スクライブライン沿って深さ200〜2
50μmの切込み溝部26を形成する。周辺部4aと切
込み溝部26の面をCVD法により絶縁膜24で被覆
し、次に表面電極部20の部分の絶縁膜を写真蝕刻法で
エッチング除去し、表面電極部20を露出させる。引出
し用配線により集積回路部4と接続された表面電極部2
0に、公知の技術により突起状の電極であるバンプ21
を形成する。
【0027】図7(b)および図7(c)に示すよう
に、ポリイミドフィルム等の絶縁性フィルム23の一方
の面に、Cuまたは、AuまたはSnでメッキされたC
uからなるL字形の金属部材22を、その一方の片部が
絶縁性フィルムから起立するように接着する。この金属
部材22は、絶縁性フィルム23をウェハー1aに重ね
たとき、前記金属部材22の絶縁性フィルム23に接着
した側の片部が前記表面電極部20に設けたバンプ21
と接触し、起立した側の片部が前記溝部26の1つの側
面に沿うように配設される。
【0028】図7(d)に示すように、ウェハー1aと
フィルム23とを、フィルム23上の金属部材22の片
部がそれぞれ表面電極部20と対面するように位置合わ
せして重ね、熱圧着すると、表面電極部20と金属部材
22とがバンプ21を介して電気的および機械的に接続
される。このときL字形金属部材22の他方の片部は溝
部26の側面に沿った端子電極25を形成する。次いで
この溝部26を介してウェハー1aを切断すれば、端子
電極25を有する半導体チップが得られる。
【0029】この方法の優れている点は、結果として半
導体チップの集積回路4がポリイミドフィルム23で機
械的に保護されることである。また、半導体チップの集
積回路4とポリイミドフィルム23との間にエポキシ樹
脂またはシリコーン樹脂等の封止用樹脂を封入すること
も可能であり、この場合には物理的にも化学的にも安定
で耐環境性に優れた高信頼性の半導体チップを実現する
ことができる。
【0030】(実施例4)図8(a)(b)に示すこの
実施例は、上記実施例1ないし実施例3のいずれかの方
法により製造された半導体チップをプリント回路基板に
実装して得られる半導体装置の一例を示している。図8
(a)(b)において、半導体チップ31は実施例1な
いし実施例3のいずれかの方法により製造され、4つの
側面のうち対向する2つの側面SDに端子電極35,3
5,…が形成されたものである。プリント回路基板(以
下単に「基板」という)PCBには、半導体チップ31
を収容する凹部38が形成されている。この凹部38の
深さDは、半導体チップ31の厚さdとほぼ等しくさ
れ、凹部38の縦・横の長さT・Wは収容する半導体チ
ップ31の縦・横の長さt・wより僅かだけ長くされて
いる。凹部38の対向する2辺部には、端子電極35,
35,…と接触するように基板側電極体39,39,…
が基板PCBの表面から凹部38の側面にかけて形成さ
れている。この凹部38の内部に半導体チップ31を、
半導体チップ31の端子電極35,35,…と基板PC
B側の電極片39,39,…とが係合するように収納す
れば、端子電極35と基板側電極体39とが電気的に接
続され、半導体チップ31が基板PCBに実装される。
【0031】この半導体装置は、封止されていない半導
体チップ31が基板PCB上に直接組み込まれているた
め、装置の小型化が可能となる。また、半導体チップ3
1が不良チップである場合に、半導体チップ31を凹部
38から容易に取り出して交換することができる。
【0032】(実施例5)図9(a)(b)に示すこの
実施例は、上記実施例1ないし実施例3のいずれかの方
法により製造された半導体チップがプリント回路基板に
起立して実装された半導体装置の一例を示している。図
9(a)(b)において、半導体チップ41は実施例1
ないし実施例3のいずれかの方法により製造され、4つ
の側面のうち1つの側面SDに端子電極45,45,…
が形成されたものである。この半導体装置においては、
基板PCB上に、半導体チップを起立して固定する固定
手段として、基板側電極体49が形成されている。半導
体チップ41は、その端子電極45を基板側電極体49
に当接して基板面に対して起立され、端子電極45と基
板側電極体49とが半田Hにより接着固定されている。
このように半導体チップ41を基板PCB上に起立させ
ることにより、実施例4の実装形態に比べても実装占有
面積が小となると共に、送風によって半導体チップ41
の放熱効率を大きくすることができる。
【0033】(実施例6)半導体チップをプリント回路
基板に起立して実装するための固定手段は、上記のよう
に基板側電極体49に半導体チップ41を半田付けする
以外に、例えば基板上に設けた、基板側電極体を有する
ソケットであってもよい。この実施例を図10に示す。
図10において、この半導体装置は、半導体チップ51
を起立して固定する固定手段として、基板PCB上にソ
ケット52が設けられている。この半導体チップ51
は、実施例1ないし実施例3のいずれかの方法により製
造され、4つの側面のうち1つの側面SDに端子電極5
5を有するものである。ソケット52は、その本体が合
成樹脂またはセラミクス等の電気絶縁体からなり、半導
体チップ51を側面SD側から挿入したときこれと嵌合
し固定し得る挿入孔53が形成され、この挿入孔53の
底部に、挿入した半導体チップ51の端子電極55と電
気的に接続し得る基板側電極体59を有している。
【0034】このソケット52に半導体チップ51を側
面SD側から挿入すると、その端子電極55が基板側電
極体59と電気的に接続されると共に、半導体チップ5
1自体が基板PCBから起立して固定される。ここに得
られた半導体装置は、半導体チップの実装占有面積が小
さく、送風によって放熱効率を大きくすることができる
と共に、半導体チップ51が不良である場合に、これを
ソケット52から容易に引き抜いて交換できる利点があ
る。
【0035】(実施例7)図11に示す実施例は、上記
実施例1ないし実施例3のいずれかの方法により製造さ
れた半導体チップが直接2以上接続されてなる半導体装
置の一例を示している。図11において、半導体チップ
61および62は実施例1ないし実施例3のいずれかの
方法により製造されたものであり、それぞれの半導体チ
ップの端子電極63a、63a、…、および63b、6
3b、…は、少なくとも半導体チップ61および62が
接触する部分では等間隔に形成され、また、このとき互
いに当接する双方の半導体チップのそれぞれの端子電極
63a−63bは、それらが電気的に接続することによ
って有用な電気回路を形成し得るものである。これらの
対応する端子電極63a−63bは、この実施例では直
接に半田付けにより接続されている。
【0036】この実施例の半導体装置は、最小の面積で
より大きな規模の機能を実現することができるものであ
って、例えば次のような場合に有用である。 (1)デジタルLSIとアナログICとの接続。この場
合、設計ルールおよびプロセスの異なるそれぞれのLS
Iを最適のルールおよびプロセスで製作し、最小の面積
にまとめることができる。また、雑音の問題も生じな
い。 (2)メモリー容量の増加。 (3)外付けメモリーとLSIチップとの直接接続。こ
れにより例えばDSP+ROM(マイクロプログラム)
の一体化半導体装置が得られる。
【0037】
【発明の効果】以上説明したように、この発明によれ
ば、半導体チップの表面に集積回路が形成されると共
に、前記集積回路の電極部から前記半導体チップの少な
くとも1つの側面にかけて電極用金属部が形成され、こ
の半導体チップの側面の電極用金属部が端子電極とされ
るものであるので、基板上での実装占有面積を小さくす
ると共に、不良チップの交換を容易に行うことが可能と
なる。それにより、半導体装置の小型化、および高密度
化を実現することができるという効果がある。
【図面の簡単な説明】
【図1】 本発明の半導体装置の一実施例における半導
体チップの構成を示す斜視図である。
【図2】 (a)〜(c)の順に、上記実施例における
半導体チップの電極用金属部の製法例を説明する断面図
である。
【図3】 (a)〜(c)の順に、上記実施例における
半導体チップの電極用金属部の他の製法例を説明する断
面図である。
【図4】 本発明の半導体装置の他の一実施例における
半導体チップの電極用金属部の製法例を説明する平面図
である。
【図5】 (a)〜(d)の順に、図4に示す半導体チ
ップの電極用金属部の製法例を説明する断面図である。
【図6】 (a)(b)の順に、本発明の半導体装置の
他の一実施例における半導体チップの電極用金属部の製
法例を説明する断面図である。
【図7】 本発明の半導体装置の他の一実施例における
半導体チップの製法例を説明する(a)はウェハー部材
の平面図、(b)は絶縁性フィルム部材の平面図、
(c)は図7(b)の線B−B’で切った断面図、
(d)は図7(a)のウェハー部材と図7(b)の絶縁
性フィルム部材との組み合わせを説明する断面図であ
る。
【図8】 本発明の半導体装置の他の一実施例を説明す
る(a)は断面図、(b)は斜視図である。
【図9】 本発明の半導体装置の他の一実施例を説明す
る(a)は斜視図、(b)は断面図である。
【図10】 本発明の半導体装置の他の一実施例を説明
する断面図である。
【図11】 本発明の半導体装置の他の一実施例を説明
する平面図である。
【図12】 従来のパッケージングによる実装方法によ
って実装された半導体装置を示す断面図である。
【図13】 従来のフリップ・チップ方法によって実装
された半導体装置を示す断面図である。
【符号の説明】
1……半導体チップ、1a……ウェハー、4……集積回
路、5……電極用金属部、5a……端子電極、5b……
配線部、6……溝部、6a……溝部底部。
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H01L 21/3205 H01L 21/60

Claims (8)

    (57)【特許請求の範囲】
  1. 【請求項1】 半導体チップの表面に集積回路が形成さ
    れると共に、前記集積回路の電極部から前記半導体チッ
    プの少なくとも1つの側面にかけて電極用金属部が形成
    され、この半導体チップ側面の電極用金属部が端子電極
    を形成してなると共に、前記半導体チップの少なくとも
    端子電極を形成した側面が半導体チップ表面に対して鈍
    角の傾斜を有してなることを特徴とする半導体装置。
  2. 【請求項2】 前記請求項1に記載の半導体装置を製造
    するに際して、 ウェハー表面の集積回路形成領域の周辺のスクライブ領
    域のうち半導体チップ側面の端子電極を形成するスクラ
    イブラインを含む所定幅領域に、側面が半導体チップ表
    面に対して鈍角の傾斜を有する溝部を形成する工程と、 前記溝部を形成したウェハー上に、前記スクライブライ
    ン上のウェハーの厚さが他の部分よりも薄くなるよう
    に、かつ前記溝部側面の傾斜に沿って導電層を形成する
    工程と、 前記導電層をエッチングし半導体チップ側面の端子電極
    と、該端子電極と集積回路の電極部とを結ぶ配線部を形
    成する工程と、 スクライブ領域のスクライブラインに沿ってウェハーを
    切断する工程とを有することを特徴とする半導体装置の
    製造方法。
  3. 【請求項3】 前記請求項2に記載の半導体装置の製造
    方法により製造されたことを特徴とする半導体装置。
  4. 【請求項4】 半導体チップの表面に集積回路が形成さ
    れると共に前記集積回路の電極部から前記半導体チップ
    の少なくとも1つの側面にかけて電極用金属部が形成さ
    れ、この半導体チップ側面の電極用金属部が端子電極を
    形成してなる半導体装置の製造方法であって、 ウェハー表面のスクライブラインに包囲される半導体チ
    ップ側面の端子電極を形成する領域に、側面が半導体チ
    ップ表面に対して鈍角の傾斜を有すると共に外側面がス
    クライブラインに接触する凹部を形成する工程と、 前記凹部を形成したウェハー上に、この凹部におけるウ
    ェハーの厚さが他の部分よりも薄くなるように導電層を
    形成する工程と、 前記導電層をエッチングし半導体チップ側面の端子電極
    と、該端子電極と集積回路の電極部とを結ぶ配線部を形
    成する工程と、 前記凹部の導電層の上に充填用金属材料を充填する工程
    と、 前記スクライブラインに沿ってウェハーを切断する工程
    とを有することを特徴とする半導体装置の製造方法。
  5. 【請求項5】 前記請求項4に記載の半導体装置の製造
    方法により製造されたことを特徴とする半導体装置。
  6. 【請求項6】 ウェハー表面に形成した集積回路の電極
    部に突起状電極を形成する工程と、 ウェハー表面の集積回路形成領域の周辺のスクライブ領
    域のスクライブライン上に溝部を形成する工程と、 絶縁性フィルムの一方の面に断面略L字状の電極部材
    を、その一方の片部が前記突起状電極に対応し、かつ他
    方の片部が絶縁性フィルムから起立するように接着する
    工程と、 前記絶縁性フィルムを前記ウェハーに、前記電極部材の
    絶縁性フィルムに接着した側の片部が突起状電極と電気
    的に接触し、他方が前記溝部に沿うように位置決めし固
    着する工程とを有することを特徴とする半導体装置の製
    造方法。
  7. 【請求項7】 前記請求項6に記載の半導体装置の製造
    方法により製造され、前記電極部と電気的に接続され半
    導体チップ側面側に折曲形成された断面略L字状の電極
    部材を備えると共に、前記半導体チップ表面側の前記電
    極部材に前記半導体チップ表面を被覆するように絶縁性
    フィルムが装着されたことを特徴とする半導体装置。
  8. 【請求項8】 それぞれ請求項1、請求項3、請求項
    5、及び請求項7の何れか1項に記載された半導体チッ
    プが2箇以上互いにその側面で連結され、これら半導体
    チップのそれぞれの端子電極の少なくとも1つが互いに
    電気的に接続されたことを特徴とする半導体装置。
JP24446594A 1993-10-13 1994-10-07 半導体装置とその製造方法 Expired - Fee Related JP2809115B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP24446594A JP2809115B2 (ja) 1993-10-13 1994-10-07 半導体装置とその製造方法
US08/321,924 US5606198A (en) 1993-10-13 1994-10-12 Semiconductor chip with electrodes on side surface

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP25617093 1993-10-13
JP5-256170 1993-10-13
JP24446594A JP2809115B2 (ja) 1993-10-13 1994-10-07 半導体装置とその製造方法

Publications (2)

Publication Number Publication Date
JPH07169796A JPH07169796A (ja) 1995-07-04
JP2809115B2 true JP2809115B2 (ja) 1998-10-08

Family

ID=26536757

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24446594A Expired - Fee Related JP2809115B2 (ja) 1993-10-13 1994-10-07 半導体装置とその製造方法

Country Status (2)

Country Link
US (1) US5606198A (ja)
JP (1) JP2809115B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10658321B2 (en) 2017-09-15 2020-05-19 Kabushiki Kaisha Toshiba Semiconductor chip, method for manufacturing semiconductor chip, integrated circuit device, and method for manufacturing integrated circuit device

Families Citing this family (61)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW270213B (ja) * 1993-12-08 1996-02-11 Matsushita Electric Ind Co Ltd
US5873751A (en) * 1995-12-07 1999-02-23 Methode Electronics, Inc. Circuitized insulator
KR100232214B1 (ko) * 1996-06-19 1999-12-01 김영환 패키지 양면 실장형 피.씨.비 카드 및 그 제조방법
US5910687A (en) * 1997-01-24 1999-06-08 Chipscale, Inc. Wafer fabrication of die-bottom contacts for electronic devices
US5994648A (en) * 1997-03-27 1999-11-30 Ford Motor Company Three-dimensional molded sockets for mechanical and electrical component attachment
JP3351706B2 (ja) * 1997-05-14 2002-12-03 株式会社東芝 半導体装置およびその製造方法
US6069026A (en) * 1997-08-18 2000-05-30 Texas Instruments Incorporated Semiconductor device and method of fabrication
US6196340B1 (en) * 1997-11-28 2001-03-06 U.S. Synthetic Corporation Surface geometry for non-planar drill inserts
US6235551B1 (en) 1997-12-31 2001-05-22 Micron Technology, Inc. Semiconductor device including edge bond pads and methods
AU2073599A (en) * 1998-01-20 1999-08-02 Citizen Watch Co. Ltd. Semiconductor device and method of production thereof and semiconductor mountingstructure and method
DE19826588C1 (de) * 1998-06-15 1999-11-11 Siemens Ag Steuergerät für ein Kraftfahrzeug
DE19837663C2 (de) * 1998-08-19 2000-06-29 Siemens Ag Aufbau eines Steuergerätes
TW408411B (en) * 1999-03-31 2000-10-11 Huang Jr Gung Semiconductor chip scale package
KR100462980B1 (ko) 1999-09-13 2004-12-23 비쉐이 메저먼츠 그룹, 인코포레이티드 반도체장치용 칩 스케일 표면 장착 패키지 및 그 제조공정
US7211877B1 (en) 1999-09-13 2007-05-01 Vishay-Siliconix Chip scale surface mount package for semiconductor device and process of fabricating the same
US6611050B1 (en) * 2000-03-30 2003-08-26 International Business Machines Corporation Chip edge interconnect apparatus and method
US6319745B1 (en) 2000-05-31 2001-11-20 International Business Machines Corporation Formation of charge-coupled-device with image pick-up array
US6739042B2 (en) * 2000-12-15 2004-05-25 Siemens Vdo Automotive Corporation Method for assembling a mechatronics sensor
US20020117753A1 (en) * 2001-02-23 2002-08-29 Lee Michael G. Three dimensional packaging
US6586683B2 (en) * 2001-04-27 2003-07-01 International Business Machines Corporation Printed circuit board with mixed metallurgy pads and method of fabrication
SG139508A1 (en) * 2001-09-10 2008-02-29 Micron Technology Inc Wafer dicing device and method
SG102639A1 (en) * 2001-10-08 2004-03-26 Micron Technology Inc Apparatus and method for packing circuits
TW584950B (en) 2001-12-31 2004-04-21 Megic Corp Chip packaging structure and process thereof
TW544882B (en) * 2001-12-31 2003-08-01 Megic Corp Chip package structure and process thereof
TW503496B (en) * 2001-12-31 2002-09-21 Megic Corp Chip packaging structure and manufacturing process of the same
US6673698B1 (en) 2002-01-19 2004-01-06 Megic Corporation Thin film semiconductor package utilizing a glass substrate with composite polymer/metal interconnect layers
SG142115A1 (en) * 2002-06-14 2008-05-28 Micron Technology Inc Wafer level packaging
EP1546988B1 (en) * 2002-09-25 2007-02-14 Koninklijke Philips Electronics N.V. Connector for chip-card
JP2004165312A (ja) * 2002-11-12 2004-06-10 Sanyo Electric Co Ltd 半導体集積装置及びその製造方法
JP2004214588A (ja) * 2002-11-15 2004-07-29 Sanyo Electric Co Ltd 半導体装置の製造方法
JP4401066B2 (ja) * 2002-11-19 2010-01-20 三洋電機株式会社 半導体集積装置及びその製造方法
SG119185A1 (en) * 2003-05-06 2006-02-28 Micron Technology Inc Method for packaging circuits and packaged circuits
DE10334634B3 (de) * 2003-07-29 2005-01-13 Infineon Technologies Ag Verfahren zum seitlichen Kontaktieren eines Halbleiterchips
US7612443B1 (en) 2003-09-04 2009-11-03 University Of Notre Dame Du Lac Inter-chip communication
US6972243B2 (en) * 2003-09-30 2005-12-06 International Business Machines Corporation Fabrication of semiconductor dies with micro-pins and structures produced therewith
US7601649B2 (en) * 2004-08-02 2009-10-13 Micron Technology, Inc. Zirconium-doped tantalum oxide films
DE102005004160B4 (de) * 2005-01-28 2010-12-16 Infineon Technologies Ag CSP-Halbleiterbaustein, Halbleiterschaltungsanordnung und Verfahren zum Herstellen des CSP-Halbleiterbausteins
JP4630680B2 (ja) * 2005-01-31 2011-02-09 キヤノン株式会社 半導体素子の製造方法およびインクジェット記録ヘッドの製造方法
EP1764834B1 (en) * 2005-09-15 2009-03-04 Infineon Technologies AG Electromagnetic shielding of packages with a laminate substrate
JP4934053B2 (ja) 2005-12-09 2012-05-16 スパンション エルエルシー 半導体装置およびその製造方法
US7511379B1 (en) 2006-03-23 2009-03-31 National Semiconductor Corporation Surface mountable direct chip attach device and method including integral integrated circuit
US7876577B2 (en) * 2007-03-12 2011-01-25 Tyco Electronics Corporation System for attaching electronic components to molded interconnection devices
EP1998371A1 (en) * 2007-05-31 2008-12-03 Infineon Technologies SensoNor AS Method of manufacturing electrical conductors for a semiconductor device
JP4946693B2 (ja) * 2007-07-24 2012-06-06 ソニー株式会社 半導体装置
US8141786B2 (en) * 2008-01-18 2012-03-27 Texas Instruments Incorporated Thin smart card module having strap on carrier
JP2009188234A (ja) * 2008-02-07 2009-08-20 Minami Kk 半導体のスタック方法及びその方法によりスタックした半導体を用いる半導体パッケージ
KR20090129791A (ko) * 2008-06-13 2009-12-17 가부시키가이샤 교토 소프트웨어 리서치 다치 플래시 메모리
JP2010103300A (ja) * 2008-10-23 2010-05-06 Sanyo Electric Co Ltd 半導体装置及びその製造方法
US8236610B2 (en) * 2009-05-26 2012-08-07 International Business Machines Corporation Forming semiconductor chip connections
DE102009037802B4 (de) * 2009-08-18 2012-04-26 Albert-Ludwigs-Universität Freiburg Mikrostruktur und Verfahren zum Montieren einer solchen
US8344842B1 (en) 2010-01-20 2013-01-01 Vlt, Inc. Vertical PCB surface mount inductors and power converters
EP2499665A4 (en) * 2010-09-25 2013-04-03 Huawei Tech Co Ltd ELECTRICAL DEVICE AND METHOD FOR FASTENING A CHIP ON AN OUTER ELECTRICAL CIRCUIT
DE102011101035B4 (de) * 2011-05-10 2014-07-10 Infineon Technologies Ag Ein Verfahren zum Herstelllen eines Anschlussgebiets an einer Seitenwand eines Halbleiterkörpers
DE102012205268A1 (de) * 2012-03-30 2013-10-02 Robert Bosch Gmbh Verfahren zum Herstellen von zumindest einer Kontaktierungsfläche eines Bauelementes und Sensor zum Aufnehmen einer Richtungskomponente einer gerichteten Messgröße
US20140001622A1 (en) * 2012-06-27 2014-01-02 Infineon Technologies Ag Chip packages, chip arrangements, a circuit board, and methods for manufacturing chip packages
US9620473B1 (en) 2013-01-18 2017-04-11 University Of Notre Dame Du Lac Quilt packaging system with interdigitated interconnecting nodules for inter-chip alignment
KR102105403B1 (ko) * 2013-11-28 2020-04-28 삼성전기주식회사 전자소자 내장 기판 및 그 제조 방법
JP6289063B2 (ja) * 2013-12-09 2018-03-07 三菱電機株式会社 電子部品実装装置及びそれを備える半導体装置
GB2523145A (en) * 2014-02-14 2015-08-19 Nokia Technologies Oy A circuit board and associated apparatus and methods
JP7391465B2 (ja) * 2019-03-26 2023-12-05 株式会社ディスコ パッケージチップの製造方法
FR3104317A1 (fr) * 2019-12-04 2021-06-11 Stmicroelectronics (Tours) Sas Procédé de fabrication de puces électroniques

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4495376A (en) * 1981-07-27 1985-01-22 Texas Instruments Incorporated Carrier for integrated circuit
US4465898A (en) * 1981-07-27 1984-08-14 Texas Instruments Incorporated Carrier for integrated circuit
JPS60241228A (ja) * 1984-05-16 1985-11-30 Hitachi Comput Eng Corp Ltd 半導体チツプ
US4622574A (en) * 1985-07-29 1986-11-11 The Perkin-Elmer Corporation Semiconductor chip with recessed bond pads
FR2590051B1 (fr) * 1985-11-08 1991-05-17 Eurotechnique Sa Carte comportant un composant et micromodule a contacts de flanc
JPS63232342A (ja) * 1987-03-20 1988-09-28 Hitachi Ltd 半導体装置
JPH01319955A (ja) * 1988-06-21 1989-12-26 Nec Yamagata Ltd 半導体装置
JPH02187059A (ja) * 1989-01-13 1990-07-23 Nec Corp 半導体集積回路パッケージ
JP2839941B2 (ja) * 1990-07-26 1998-12-24 株式会社日立製作所 半導体装置
US5126286A (en) * 1990-10-05 1992-06-30 Micron Technology, Inc. Method of manufacturing edge connected semiconductor die
JPH04247632A (ja) * 1991-02-01 1992-09-03 Fujitsu Ltd 半導体装置
KR930011143A (ko) * 1991-11-14 1993-06-23 김광호 반도체장치 및 그 제조방법
JPH05166872A (ja) * 1991-12-16 1993-07-02 Kawasaki Steel Corp 半導体装置のパッド形成方法
US5266833A (en) * 1992-03-30 1993-11-30 Capps David F Integrated circuit bus structure

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10658321B2 (en) 2017-09-15 2020-05-19 Kabushiki Kaisha Toshiba Semiconductor chip, method for manufacturing semiconductor chip, integrated circuit device, and method for manufacturing integrated circuit device

Also Published As

Publication number Publication date
US5606198A (en) 1997-02-25
JPH07169796A (ja) 1995-07-04

Similar Documents

Publication Publication Date Title
JP2809115B2 (ja) 半導体装置とその製造方法
US8105856B2 (en) Method of manufacturing semiconductor device with wiring on side surface thereof
US6562660B1 (en) Method of manufacturing the circuit device and circuit device
US8216934B2 (en) Semiconductor device suitable for a stacked structure
US7029953B2 (en) Semiconductor package for three-dimensional mounting, fabrication method thereof, and semiconductor device
US6624511B2 (en) Hybrid integrated circuit device
US7125798B2 (en) Circuit device and manufacturing method of circuit device
JP3526788B2 (ja) 半導体装置の製造方法
US7812442B2 (en) High-power ball grid array package, heat spreader used in the BGA package and method for manufacturing the same
TWI241700B (en) Packaging assembly with integrated circuits redistribution routing semiconductor die and method for fabrication
US20040136123A1 (en) Circuit devices and method for manufacturing the same
US7364784B2 (en) Thin semiconductor package having stackable lead frame and method of manufacturing the same
US6833986B2 (en) Integrated passive components and package with posts
US6489667B1 (en) Semiconductor device and method of manufacturing such device
KR102619532B1 (ko) 반도체 패키지
JP3269025B2 (ja) 半導体装置とその製造方法
KR100658120B1 (ko) 필름 기판을 사용한 반도체 장치 제조 방법
JPH09326450A (ja) 半導体装置およびその製造方法
JP3912445B2 (ja) 半導体装置
JP7154818B2 (ja) 半導体装置および半導体装置の製造方法
CN110718529A (zh) 半导体装置以及半导体装置的制造方法
JP2005277114A (ja) 半導体装置
JP4817548B2 (ja) 半導体装置およびその接続構造
JP2005223162A (ja) チップ状電子部品、その製造方法及び実装構造
JP2000091496A (ja) 半導体装置及びその製造方法

Legal Events

Date Code Title Description
S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313532

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090731

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090731

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100731

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100731

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110731

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110731

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120731

Year of fee payment: 14

LAPS Cancellation because of no payment of annual fees