FR2549318A1 - Circuit boucle a verrouillage de phase - Google Patents
Circuit boucle a verrouillage de phase Download PDFInfo
- Publication number
- FR2549318A1 FR2549318A1 FR8410967A FR8410967A FR2549318A1 FR 2549318 A1 FR2549318 A1 FR 2549318A1 FR 8410967 A FR8410967 A FR 8410967A FR 8410967 A FR8410967 A FR 8410967A FR 2549318 A1 FR2549318 A1 FR 2549318A1
- Authority
- FR
- France
- Prior art keywords
- oscillator
- frequency
- input
- signal
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004020 conductor Substances 0.000 claims description 8
- 230000011664 signaling Effects 0.000 claims description 5
- 230000010355 oscillation Effects 0.000 claims description 3
- 230000003247 decreasing effect Effects 0.000 claims description 2
- 230000001419 dependent effect Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/10—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
- H03L7/105—Resetting the controlled oscillator when its frequency is outside a predetermined limit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/10—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
- H03L7/12—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a scanning signal
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S331/00—Oscillators
- Y10S331/02—Phase locked loop having lock indicating or detecting means
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
Abstract
CIRCUIT BOUCLE A VERROUILLAGE DE PHASE. CE CIRCUIT COMPREND UN OSCILLATEUR 10, RECEVANT UN SIGNAL V ET TRANSMETTANT DES SIGNAUX A UN DIVISEUR 11, DONT LA SORTIE EST RELIEE A UNE PREMIERE ENTREE D'UN COMPARATEUR 12 QUI COMPORTE UNE SECONDE ENTREE POUR UNE FREQUENCE DE REFERENCE F; SA SORTIE EST RELIEE A L'ENTREE DE L'OSCILLATEUR ET DELIVRE UN SIGNAL DE COMMUTATION QUI EST FONCTION DE LA DIFFERENCE DE PHASE OU DE FREQUENCE DES DEUX SIGNAUX ENTRANTS, DE FACON A VERROUILLER L'OSCILLATEUR SUR LA PHASE DE CE SIGNAL DE REFERENCE. UN DETECTEUR 13 DELIVRE UN SIGNAL DE COMMUTATION SI LA VALEUR DU SIGNAL DE COMMANDE S'ECARTE DE CELLE D'UNE PLAGE PREDETERMINEE ET UN COMMUTATEUR 14 MONTE DANS LA BOUCLE REAGIT A CE SIGNAL EN OUVRANT CETTE BOUCLE. APPLICATION NOTAMMENT COMME OSCILLATEUR LOCAL POUR RECEPTEUR DE RADIODIFFUSION ET DE TELEVISION.
Description
La présente invention se rapporte à un circuit bouclé à verrouillage de
phase qui a une plage de
fonctionnement prédéterminée et qui résiste à l'immobilisation.
Les circuits bouclés à verrouillage de phase dans lesquels un oscillateur à fréquence variable réagit à un signal de commande destiné à verrouiller cet oscillateur sur une fréquence de référence sont susceptibles d'être amenés à un état d'auto-blocage quand il se manifeste une auto10 oscillation La présente invention vise à réaliser un circuit bouclé à verrouillage de phase dans lequel cette tendance est évitée. Un circuit bouclé à verrouillage de phase selon l'invention comprend un oscillateur à fréquence variable 15 ayant une entrée de signaux de commande et une sortie, un diviseur dont l'entrée est connectée à cette sortie de l'oscillateur et dont la sortie est connectée à une première entrée d'un comparateur de phase ou de fréquence, lequel comporte une seconde entrée pour une fréquence de référence 20 et une sortie reliée à l'entrée de signaux de commande de l'oscillateur et destinée à fournir un signal qui est fonction de la différence de phase ou de fréquence des signaux parvenant à ces première et seconde entrées, de façon à verrouiller l'oscillateur en phase sur le signal de référence, 25 un détecteur destiné à émettre un signal de commutation si le signal de commande s'écarte d'une plage prédéterminée et un commutateur monté dans la boucle et réagissant à ce signal de commutation en ouvrant cette boucle Le fait d'ouvrir la boucle lorsque le signal de commande passe à 30 l'extérieur de la plage de fonctionnement prédéterminée empêche le circuit d'être amené à un état d'auto-oscillation
ou d' utlo-bloer(l.
Le signal de commande peut être une tension, auquel cas le détecteur est un capteur de tension monté de manière 35 à émettre un signal de manoeuvre du commutateur si cette
tension passe à l'extérieur d'une plage prédéterminée.
Ce capteur de tension peut être un comparateur de tensions comportant une première entrée connectée à l'entrée des signaux de commande de l'oscillateur, une seconde entrée pour une tension de référence et une sortie délivrant le signal de manoeuvre du commutateur lorsque les tensions d'entrée ont un rapport prédéterminé. Le détecteur de phase ou de fréquence peut être un circuit numérique qui est relié à l'entrée des signaux de commande de l'oscillateur par l'intermédiaire d'une pompe de charge Ce détecteur numérique peut avoir deux conducteurs 10 de sortie reliés à cette pompe de charge, le premier de ces conducteurs étant destiné à transmettre des impulsions signalant qu'il faut augmenter la fréquence pour provoquer le verrouillage et le second étant destiné à transmettre des
impulsions signalant qu'il faut diminuer la fréquence pour 15 provoquer ce verrouillage.
Dans un mode de réalisation amélioré de l'invention, il est possible de monter une bascule ayant des entrées d'armement et de réarmement, dont l'une est reliée à l'entrée des signaux de commande de l'oscillateur et l'autre 20 au premier conducteur menant à la pompe de charge, ainsi qu'une sortie destinée à émettre des signaux de commande du commutateur, de sorte que cette bascule passe à un premier état stable et ouvre le commutateur lorsque le signal de commande représente une fréquence inférieure à 25 celles de la plage prédéterminée et qu'elle passe à son autre état stable en fermant le commutateur s'il se produit des impulsions signalant qu'il faut augmenter la fréquence
pour obtenir le verrouillage.
Le commutateur peut être monté de façon A connecter 30 une source de courant à l'oscillateur lorsque la boucle
est ouverte.
Le diviseur peut avoir un rapport de division variable. L'invention sera décrite plus en détail en regard des dessins annexés à titre d'exemples nullement limitatifs, su T lesquels la figure 1 est un schéma fonctionnel d'un circuit bouclé à verrouillage de phase classique; la figure 2 représente graphiquement la fonction de transfert du circuit de la figure 1; la figure 3 est un schéma fonctionnel représentant l'interconnexion fondamentale des éléments d'un circuit pour obtenir un circuit selon l'invention; et la figure 4 représente une forme de réalisation
améliorée et particulièrement avantageuse de l'invention.
La figure 1 représente le principe de montage d'une 10 boucle à verrouillage de phase du genre dans lequel un ocsillateur 10 est connecté en circuit fermé à un diviseur 11 et à un discriminateur 12 de fréquence ou de phase Ce discriminateur reçoit, non seulement un signal d'entrée F' qui est égal au quotient de la fréquence de sortie F O de l'oscillateur par le rapport de division M du diviseur, mais aussi une fréquence de référence FREF Il compare la cohérence de phase ou de fréquence de ces deux signaux
d'entrée F' et FREF et émet une tension de correction VCO qui est appliquée à un élément de réglage de la fréquence, 20 par exemple un condensateur variable de l'oscillateur 10.
Cet oscillateur est donc verrouillé sur la fréquence de référence, mais a une fréquence qui est FREF x M. La figure 2 montre la caractéristique de transfert du circuit fermé et les variations de VCO en fonction de 25 F' La boucle de commande est destinée à fonctionner dans la zone C à D de la caractéristique, ce qui produit une contre-réaction et un fonctionnement commandé stable Mais si, sous l'effet d'une perturbation, par exemple, de courants transitoires, de surmodulation ou de variation de 30 l'énergie, la tension de commande VCO devient inférieure à V', le circuit est amené à fonctionner en réaction positive dans la région A à B de la caractéristique L'oscillateur 10 cesse d'osciller et la boucle, ou bien le diviseur 11, est soumis à une auto-oscillation et la boucle devient 35 verrouillée sur la fréquence F' Le point V' est mal défini et ne peut être prévu avec précision C'est là un inconvénient majeur des circuits bouclés à verrouillage de phase
et c'est cet inconvénient que l'invention vise à supprimer.
La figure 3 montre comment il est possible de modifier le circuit de base pour éviter l'arrêt et obtenir un circuit bouclé à verrouillage de phase selon l'invention.
L'entrée d'un détecteur 13 est connectée à la sortie du
discriminateur 12 et reçoit la tension de commande VCO.
Ce détecteur est monté de manière à déceler si cette tension VCO tombe à une valeur de l'ordre de V', à laquelle il y a risque d'arrêt, et à ouvrir la boucle en actionnant un 10 commutateur électronique 14 La fréquence F' renvoyée par cette boucle n'est plus appliquée à l'entrée du discriminateur 12, lequel "voit" cela comme la marque d'une tension trop faible dans ladite boucle et émet une tension plus grande constituant pour l'oscillateur 10 un ordre d'augmen15 ter sa fréquence Le détecteur 13 présente une hystérésis et/ou un retard de commutation approprié et lorsque VCO
revient à une valeur convenable, il reconnecte la boucle.
Au lieu de disposer le commutateur 14 entre l'oscillateur et le diviseur 11, il serait possible de le disposer à tout autre endroit approprié de la boucle Ce commutateur pourrait être disposé entre le discriminateur 12 et l'oscillateur 10 et être monté de façon à envoyer un
courant de charge à l'entrée de commiande pour maintenir l'oscillation si la tension de commande V Co tombe à une 25 valeur prédéterminée.
La figure 4 représente une forme de réalisation affinée et particulièrement avantageuse de l'invention, dans laquelle le discriminateur est un appareil numérique 22 qui envoie des signaux par deux conducteurs de sortie 23 et 24 à une pompe de charge 25 Le conducteur 23 transmet des impulsions signalant que F' est trop basse et qu'il faut que la fréquence de l'oscillateur 10 augmente, tandis que le conducteur 24 transmet des impulsions signalant que F' est trop élevée et qu'il faut que la fréquence de cet 35 oscillateur 10 diminue La pompe de charge transforme ces impulsions en une tension analogue VCO, destinée à commander l'oscillateur La tension émise par cette pompe est transmise par l'intermédiaire du commutateur électronique 14 et d'un amplificateur à filtre 26 de la boucle de manière à donner la tension de commande VCO à l'entrée de l'oscillateur 10 Les signaux émis par le discriminateur 22 sur le conducteur 23 sont introduits à une entrée d'une bascule
constituée par un univibrateur 27 à armement et réarmement.
L'autre entrée de cet univibrateur 27 est reliée à la sortie d'un comparateur 28 composé d'un amplificateur différentiel dont une entrée est reliée à une source de tension de réfé10 rence V' et dont l'autre entrée est reliée à l'entrée de commande de l'oscillateur 10 Le fonctionnement du circuit est le suivant: 1 En fonctionnement normal, le commutateur 14 ferme la boucle et l'oscillateur 10 est verrouilla en phase 15 sur la fréquence de référence FREF et émet une fréquence F O qui est égale à FREFX M. 2 Si la tension de commande VCO tombe à la valeur V', la tension de référence, à laquelle il y a risque d'arrêt en raison de l'auto-oscillation de la boucle ou d'oscillation du diviseur, la tension émise par le comparateur change et la bascule est actionnée et envoie une tension de commande au commutateur 14 Celui-ci passe à la position dans laquelle il ouvre la boucle et relie, par l'intermédiaire de l'amplificateur 26, la source de courant 25 29 à l'entrée de commande de l'oscillateur 10 et délivre un courant de charge de façon à faire augmenter la fréquence
de cet oscillateur.
3 Lorsque cette fréquence est revenue à une valeur qui a pour résultat d'envoyer des impulsions dans le conducteur de sortie 23, ce qui indique qu'il faut augmenter la fréquence, l'univibrateur 27 revient à son état initial et le commutateur 14 s'inverse en refermant la boucle et en ramenant le circuit au fonctionnement normal o il y a de nouveau verrouillage de phase et fonctionnement normal. 35 Le diviseur 11 a, de préférence, un rapport de division M variable, de manière qu'il soit possible de choisir pour F O la valeur FREF x M. Le diviseur bouclé à verrouillage de phase convient particulièrement à l'utilisation dans des récepteurs radiophoniques et de télévision comme oscillateur local, mais il a des applications plus générales, par exemple dans les synthétiseurs et les émetteurs radiophoniques. Il va de soi qu'il est possible d'apporter diverses
modifications au circuit bouclé à verrouillage de' phase représenté et décrit, sans s'écarter du domaine de l'invention.
Claims (8)
1 Circuit bouclé à verrouillage de phase, caractérisé ea ce qu'il comprend un oscillateur ( 10) à fréquence variable comportant une entrée de signaux de commande et une sortie, un diviseur ( 11), dont l'entrée est reliée à cette sortie de l'oscillateur et dont la sortie est reliée à une première entrée d'un comparateur ( 12) de phase ou de fréquence, lequel comporte une seconde entrée recevant une fréquence de référence (FREF) et une sortie reliée à l'entrée de commande de l'oscillateur et destinée à émettre un signal qui est fonction de la différence de phase ou de fréquence des signaux appliqués à ces première et seconde entrées, de façon à verrouiller l'oscillateur sur la phase du signal de référence, un détecteur destiné à délivrer 15 un signal de commutation si le signal de commande (Vc O) passe à une valeur différente de celles d'une plage prédéterminée, et un commutateur ( 14) monté dans la boucle et
réagissant au signal de commutation en ouvrant cette boucle.
2 Circuit selon la revendication 1, caractérisé en ce que le signal de commande (Vco) de l'oscillateur est une tension, le détecteur ( 13) étant un capteur de tension
monté de façon à émettre un signal de manoeuvre du commutateur ( 14) si la valeur de cette tension prend une valeur différente de celles des tensions comprises dans une plage 25 prédéterminée.
3 Circuit selon la revendication 2, caractérisé en ce que le capteur de tension est un comparateur de tension comprenant une première entrée reliée à l'entrée de commande de l'oscillateur ( 10), une seconde entrée pour 30 une tension de référence et une sortie destinée à transmettre le signal de manoeuvre du commutateur lorsque les
signaux, aux deux entrées, ont un rapport prédéterminé.
4 Circuit selon l'une quelconque des revendications
précédentes, caractérisé en ce que le discriminateur ( 12) de phase ou de fréquence est numérique et est relié à l'entrée de commande de l'oscillateur par l'intermédiaire d'une
pompe de charge ( 25).
Circuit selon la revendication 4, caractérisé en ce que le discriminateur numérique ( 22) à deux conducteurs de sortie ( 23,24) connectés à la pompe de charge ( 25), dont le premier ( 23) est destiné à transmettre des impulsions signalant qu'il faut augmenter la fréquence pour obtenir le
verrouillage et dont le second ( 24) est destiné à transmettre des impulsions signalant qu'il faut diminuer la fréquence pour obtenir le verrouillage.
6 Circuit selon la revendication 5, caractérisé 10 en ce qu'il comprend une bascule comportant des entrées d'armement et de réarmement, dont l'une est reliée à l'entrée de commande de l'oscillateur et l'autre au premier conducteur ( 23) connecté à la pompe de charge, ainsi qu'une sortie destinée à émettre des signaux de manoeuvre du commu15 tateur ( 14) , de sorte que cette bascule passe à l'une de ses positions stables et ouvre le commutateur si le signal de commande (Fco), représente une fréquence inférieure à celles de la plage prédéterminée et qu'elle passe à son autre position stable et ferme le commutateur s'il se 20 produit des impulsions signalant qu'il faut augmenter la
fréquence pour obtenir 16 verrouillage.
7 Circuit selon l'une quelconque des revendications
précédentes, caractérisé en ce que le commutateur est monté
de manière à relier une source de courant à l'entrée de 25 commande de l'oscillateur lorsque la boucle est ouverte.
8 Circuit selon l'une quelconque des revendications
précédentes, caractérisé en ce que le diviseur a un rapport
de division variable.
9 Circuit d'accord pour récepteur radiophonique 30 ou de télévision, comprenant un circuit selon l'invention, caractérisé en ce que la fréquence émise par l'oscillateur
constitue la fréquence d'oscillation locale du récepteur.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB08318888A GB2143385A (en) | 1983-07-13 | 1983-07-13 | Phase lock loop circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2549318A1 true FR2549318A1 (fr) | 1985-01-18 |
Family
ID=10545631
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8410967A Pending FR2549318A1 (fr) | 1983-07-13 | 1984-07-10 | Circuit boucle a verrouillage de phase |
Country Status (7)
Country | Link |
---|---|
US (1) | US4596963A (fr) |
JP (1) | JPS6039914A (fr) |
CA (1) | CA1215751A (fr) |
DE (1) | DE3424961A1 (fr) |
FR (1) | FR2549318A1 (fr) |
GB (1) | GB2143385A (fr) |
NL (1) | NL8402185A (fr) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3803965A1 (de) * | 1988-02-10 | 1989-08-24 | Bosch Gmbh Robert | Verfahren und schaltungsanordnung zur synchronisierung eines taktgebers |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3679351D1 (de) * | 1985-05-15 | 1991-06-27 | Siemens Ag | Schaltungsanordnung zur rueckgewinnung des taktes eines isochronen binaersignales. |
JPH0761008B2 (ja) * | 1986-02-13 | 1995-06-28 | 横河電機株式会社 | 信号発生回路 |
JPS62188427A (ja) * | 1986-02-13 | 1987-08-18 | Yokogawa Electric Corp | 信号発生回路 |
JPS6342522A (ja) * | 1986-08-08 | 1988-02-23 | Matsushita Electric Ind Co Ltd | 位相同期ル−プ回路 |
US4803704A (en) * | 1986-12-22 | 1989-02-07 | Tandberg Data A/S | Circuit arrangement for the recognition of impermissable phase errors in a phase locked loop |
US4787097A (en) * | 1987-02-11 | 1988-11-22 | International Business Machines Corporation | NRZ phase-locked loop circuit with associated monitor and recovery circuitry |
JPH0719445B2 (ja) * | 1987-12-17 | 1995-03-06 | パイオニア株式会社 | 記録再生用クロック生成回路 |
US4750193A (en) * | 1987-04-20 | 1988-06-07 | International Business Machines Corporation | Phase-locked data detector |
JPS63287216A (ja) * | 1987-05-20 | 1988-11-24 | Mitsubishi Electric Corp | 位相同期発振回路 |
GB8715812D0 (en) * | 1987-07-06 | 1987-08-12 | Cogent Ltd | Detecting rotor bar faults |
US4890072A (en) * | 1988-02-03 | 1989-12-26 | Motorola, Inc. | Phase locked loop having a fast lock current reduction and clamping circuit |
JP2568110B2 (ja) * | 1988-07-15 | 1996-12-25 | パイオニア株式会社 | フェーズロックドループ回路 |
JPH0282835A (ja) * | 1988-09-20 | 1990-03-23 | Sony Corp | ディジタル信号受信装置 |
US4876459A (en) * | 1988-11-14 | 1989-10-24 | Fiock Thomas P | Toggling speakerswitch |
US4935706A (en) * | 1989-06-29 | 1990-06-19 | Itt Corporation | Tuning apparatus for high speed phase locked loops |
DE4008245A1 (de) * | 1990-03-15 | 1991-09-19 | Bosch Gmbh Robert | Einschleifen-pll-schaltung |
US5397928A (en) * | 1992-01-17 | 1995-03-14 | Sipex Corporation | Voltage tripler using a charge pump having a single multiplexed charge transfer capacitor |
US5306954A (en) * | 1992-06-04 | 1994-04-26 | Sipex Corporation | Charge pump with symmetrical +V and -V outputs |
JPH07162300A (ja) * | 1993-12-08 | 1995-06-23 | Nec Corp | Pll発振器 |
WO1996020561A1 (fr) * | 1994-12-23 | 1996-07-04 | Philips Electronics N.V. | Recepteur combine tv/fm |
JP3824172B2 (ja) * | 1995-08-14 | 2006-09-20 | 株式会社ルネサステクノロジ | Pll回路 |
US5760637A (en) * | 1995-12-11 | 1998-06-02 | Sipex Corporation | Programmable charge pump |
JPH10261957A (ja) * | 1997-03-19 | 1998-09-29 | Advantest Corp | Pll回路 |
US7317778B2 (en) * | 2003-01-31 | 2008-01-08 | Hewlett-Packard Development Company, L.P. | Phase-locked loop control circuit |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3639852A (en) * | 1969-06-16 | 1972-02-01 | C I F Compagnie Ind Des Teleco | Control arrangement for narrow band switching filter |
US3714463A (en) * | 1971-01-04 | 1973-01-30 | Motorola Inc | Digital frequency and/or phase detector charge pump |
FR2205790A1 (fr) * | 1972-11-06 | 1974-05-31 | Fujitsu Ltd | |
JPS54154248A (en) * | 1978-05-26 | 1979-12-05 | Fujitsu Ltd | Pll circuit |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3364438A (en) * | 1964-04-24 | 1968-01-16 | Varian Associates | Automatic search sweep for atomic frequency standard |
DE1663145B1 (de) * | 1964-12-12 | 1970-02-12 | Philips Patentverwaltung | Vorrichtung zur selbsttaetigen Scharfabstimmung in einem Funkempfaenger |
US4135166A (en) * | 1978-04-26 | 1979-01-16 | Gte Sylvania Incorporated | Master timing generator |
JPS5953732B2 (ja) * | 1979-11-19 | 1984-12-26 | 沖電気工業株式会社 | 同期はずれ検出回路 |
US4365211A (en) * | 1980-10-31 | 1982-12-21 | Westinghouse Electric Corp. | Phase-locked loop with initialization loop |
US4423390A (en) * | 1981-01-09 | 1983-12-27 | Harris Corporation | Side lock avoidance network for PSK demodulator |
US4484152A (en) * | 1982-05-19 | 1984-11-20 | Westinghouse Electric Corp. | Phase-locked loop having improved locking capabilities |
JPS5966228A (ja) * | 1982-10-07 | 1984-04-14 | Matsushita Electric Ind Co Ltd | 位相ロツクル−プ回路 |
-
1983
- 1983-07-13 GB GB08318888A patent/GB2143385A/en not_active Withdrawn
-
1984
- 1984-07-06 DE DE19843424961 patent/DE3424961A1/de not_active Withdrawn
- 1984-07-09 CA CA000458464A patent/CA1215751A/fr not_active Expired
- 1984-07-10 FR FR8410967A patent/FR2549318A1/fr active Pending
- 1984-07-10 NL NL8402185A patent/NL8402185A/nl not_active Application Discontinuation
- 1984-07-12 JP JP59143411A patent/JPS6039914A/ja active Pending
- 1984-07-13 US US06/630,406 patent/US4596963A/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3639852A (en) * | 1969-06-16 | 1972-02-01 | C I F Compagnie Ind Des Teleco | Control arrangement for narrow band switching filter |
US3714463A (en) * | 1971-01-04 | 1973-01-30 | Motorola Inc | Digital frequency and/or phase detector charge pump |
FR2205790A1 (fr) * | 1972-11-06 | 1974-05-31 | Fujitsu Ltd | |
JPS54154248A (en) * | 1978-05-26 | 1979-12-05 | Fujitsu Ltd | Pll circuit |
Non-Patent Citations (2)
Title |
---|
IBM TECHNICAL DISCLOSURE BULLETIN, vol. 26, no. 4, septembre 1983, pages 2148-2149, IBM Corp., New York, US; H.R. LEE: "Automatic voltage-controlled oscillator center frequency adjustment" * |
PATENTS ABSTRACTS OF JAPAN, vol. 4, no. 14, 31 janvier 1980, page 83E169 & JP-A-54 154 248 (FUJITSU K.K.) 05-12-1979 * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3803965A1 (de) * | 1988-02-10 | 1989-08-24 | Bosch Gmbh Robert | Verfahren und schaltungsanordnung zur synchronisierung eines taktgebers |
Also Published As
Publication number | Publication date |
---|---|
JPS6039914A (ja) | 1985-03-02 |
CA1215751A (fr) | 1986-12-23 |
US4596963A (en) | 1986-06-24 |
GB8318888D0 (en) | 1983-08-17 |
DE3424961A1 (de) | 1985-01-24 |
GB2143385A (en) | 1985-02-06 |
NL8402185A (nl) | 1985-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2549318A1 (fr) | Circuit boucle a verrouillage de phase | |
US5165047A (en) | Driving circuit for vibration wave driven motor | |
FR2645375A1 (fr) | Systeme de telephone mobile avec commande intermittente des composants du recepteur dans un etat d'attente | |
EP0085615A2 (fr) | Circuit pour boucle d'asservissement de phase | |
FR2840470A1 (fr) | Circuit a boucle a phase asservie et dispositif semiconducteur a circuit integre | |
JPS6239848B2 (fr) | ||
JPH07235873A (ja) | クロック発生用回路装置 | |
EP0682304B1 (fr) | Microsystème à faible consommation d'énergie | |
IE902039A1 (en) | "Phase Detector" | |
WO2008100378A1 (fr) | Boucles à verrouillage de phase couvrant de larges plages de fréquence de fonctionnement | |
KR0134180B1 (ko) | 위상동기루프내의 위상검파기용 리세트 게이트 | |
FR2471703A1 (fr) | Circuit a boucle verrouillee en phase | |
US4482869A (en) | PLL Detection circuit having dual bandwidth loop filter | |
FR2465373A1 (fr) | Circuit servant a detecter l'etat d'un contact d'interrupteur isole et installation de reglage de la pression de pneumatiques comportant un tel dispositif | |
EP1025645B1 (fr) | Boucle a verrouillage de phase modifiee de troisieme ordre | |
US6163185A (en) | Phase frequency detector having instantaneous phase difference output | |
US4032858A (en) | Automatic frequency control system | |
US3875517A (en) | Tracking phase detector for surface wave correlators | |
EP0794612B1 (fr) | Procédé de fonctionnement d'au moins un récepteur de signaux radioélectrique placé dans le voisinage d'un organe ou appareillage rayonnant | |
EP0503416B1 (fr) | Démodulateur à boucle de phase | |
US4158175A (en) | Circuit for automatically switching operating modes of feedback-controlled systems | |
EP0550360A1 (fr) | Détecteur de verrouillage d'une boucle à verrouillage de phase | |
US3611147A (en) | Phase-modulated binary data transmission system employing a variable frequency oscillator | |
FR2600848A1 (fr) | Dispositif d'asservissement d'un oscillateur a une source hyperfrequence a tres faible bruit de phase et agile en frequence | |
JPH0756544Y2 (ja) | ビデオ同期検波回路 |