DE69030018D1 - Verfahren zur Herstellung einer Oxidschicht und einer Maske für eine aktive Zone unter Verwendung einer selektiven Ablagerung einer epitaxialen Schicht für einen Isolationsgraben - Google Patents
Verfahren zur Herstellung einer Oxidschicht und einer Maske für eine aktive Zone unter Verwendung einer selektiven Ablagerung einer epitaxialen Schicht für einen IsolationsgrabenInfo
- Publication number
- DE69030018D1 DE69030018D1 DE69030018T DE69030018T DE69030018D1 DE 69030018 D1 DE69030018 D1 DE 69030018D1 DE 69030018 T DE69030018 T DE 69030018T DE 69030018 T DE69030018 T DE 69030018T DE 69030018 D1 DE69030018 D1 DE 69030018D1
- Authority
- DE
- Germany
- Prior art keywords
- mask
- producing
- isolation trench
- active zone
- selective deposition
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/763—Polycrystalline semiconductor regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/74—Making of localized buried regions, e.g. buried collector layers, internal connections substrate contacts
- H01L21/743—Making of internal connections, substrate contacts
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Element Separation (AREA)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US07/342,156 US4900692A (en) | 1989-04-24 | 1989-04-24 | Method of forming an oxide liner and active area mask for selective epitaxial growth in an isolation trench |
Publications (2)
Publication Number | Publication Date |
---|---|
DE69030018D1 true DE69030018D1 (de) | 1997-04-10 |
DE69030018T2 DE69030018T2 (de) | 1997-09-04 |
Family
ID=23340601
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE69030018T Expired - Fee Related DE69030018T2 (de) | 1989-04-24 | 1990-04-23 | Verfahren zur Herstellung einer Oxidschicht und einer Maske für eine aktive Zone unter Verwendung einer selektiven Ablagerung einer epitaxialen Schicht für einen Isolationsgraben |
Country Status (4)
Country | Link |
---|---|
US (1) | US4900692A (de) |
EP (1) | EP0395330B1 (de) |
JP (1) | JP2900503B2 (de) |
DE (1) | DE69030018T2 (de) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5049521A (en) * | 1989-11-30 | 1991-09-17 | Silicon General, Inc. | Method for forming dielectrically isolated semiconductor devices with contact to the wafer substrate |
US5236863A (en) * | 1992-06-01 | 1993-08-17 | National Semiconductor Corporation | Isolation process for VLSI |
EP0635884A1 (de) * | 1993-07-13 | 1995-01-25 | Siemens Aktiengesellschaft | Verfahren zur Herstellung eines Grabens in einem Substrat und dessen Verwendung in der Smart-Power-Technologie |
US5387540A (en) * | 1993-09-30 | 1995-02-07 | Motorola Inc. | Method of forming trench isolation structure in an integrated circuit |
US5681776A (en) * | 1994-03-15 | 1997-10-28 | National Semiconductor Corporation | Planar selective field oxide isolation process using SEG/ELO |
US5643822A (en) * | 1995-01-10 | 1997-07-01 | International Business Machines Corporation | Method for forming trench-isolated FET devices |
US5933746A (en) * | 1996-04-23 | 1999-08-03 | Harris Corporation | Process of forming trench isolation device |
US6239002B1 (en) * | 1998-10-19 | 2001-05-29 | Taiwan Semiconductor Manufacturing Company | Thermal oxidizing method for forming with attenuated surface sensitivity ozone-teos silicon oxide dielectric layer upon a thermally oxidized silicon substrate layer |
US6127215A (en) | 1998-10-29 | 2000-10-03 | International Business Machines Corp. | Deep pivot mask for enhanced buried-channel PFET performance and reliability |
US6071794A (en) * | 1999-06-01 | 2000-06-06 | Mosel Vitelic, Inc. | Method to prevent the formation of a thinner portion of insulating layer at the junction between the side walls and the bottom insulator |
US6420757B1 (en) | 1999-09-14 | 2002-07-16 | Vram Technologies, Llc | Semiconductor diodes having low forward conduction voltage drop, low reverse current leakage, and high avalanche energy capability |
TW439157B (en) * | 1999-12-09 | 2001-06-07 | Mosel Vitelic Inc | Method for forming trench gate oxide layer |
US6433370B1 (en) * | 2000-02-10 | 2002-08-13 | Vram Technologies, Llc | Method and apparatus for cylindrical semiconductor diodes |
US6580150B1 (en) | 2000-11-13 | 2003-06-17 | Vram Technologies, Llc | Vertical junction field effect semiconductor diodes |
DE10110974C2 (de) * | 2001-03-07 | 2003-07-24 | Infineon Technologies Ag | Verfahren zum Verbreitern eines aktiven Halbleitergebiets auf einem Halbleitersubstrat |
US6537921B2 (en) | 2001-05-23 | 2003-03-25 | Vram Technologies, Llc | Vertical metal oxide silicon field effect semiconductor diodes |
US6461887B1 (en) | 2002-01-03 | 2002-10-08 | Chartered Semiconductor Manufacturing Ltd. | Method to form an inverted staircase STI structure by etch-deposition-etch and selective epitaxial growth |
US6958275B2 (en) * | 2003-03-11 | 2005-10-25 | Integrated Discrete Devices, Llc | MOSFET power transistors and methods |
KR100818711B1 (ko) * | 2006-12-07 | 2008-04-01 | 주식회사 하이닉스반도체 | 반도체 소자의 소자분리막 형성방법 |
US8329564B2 (en) * | 2007-10-26 | 2012-12-11 | International Business Machines Corporation | Method for fabricating super-steep retrograde well MOSFET on SOI or bulk silicon substrate, and device fabricated in accordance with the method |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61174738A (ja) * | 1985-01-30 | 1986-08-06 | Nec Corp | 半導体装置の製造方法 |
US4666556A (en) * | 1986-05-12 | 1987-05-19 | International Business Machines Corporation | Trench sidewall isolation by polysilicon oxidation |
US4820654A (en) * | 1987-12-09 | 1989-04-11 | Ncr Corporation | Isolation of regions in a CMOS structure using selective epitaxial growth |
JPH0643843A (ja) * | 1992-04-16 | 1994-02-18 | Victor Co Of Japan Ltd | 情報表示装置 |
JPH0620530A (ja) * | 1992-06-30 | 1994-01-28 | Showa Electric Wire & Cable Co Ltd | 耐水トリー性ケーブル |
-
1989
- 1989-04-24 US US07/342,156 patent/US4900692A/en not_active Expired - Fee Related
-
1990
- 1990-04-23 EP EP90304319A patent/EP0395330B1/de not_active Expired - Lifetime
- 1990-04-23 DE DE69030018T patent/DE69030018T2/de not_active Expired - Fee Related
- 1990-04-24 JP JP2106693A patent/JP2900503B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0395330A3 (de) | 1994-09-14 |
EP0395330B1 (de) | 1997-03-05 |
JP2900503B2 (ja) | 1999-06-02 |
EP0395330A2 (de) | 1990-10-31 |
US4900692A (en) | 1990-02-13 |
DE69030018T2 (de) | 1997-09-04 |
JPH03204952A (ja) | 1991-09-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69030018D1 (de) | Verfahren zur Herstellung einer Oxidschicht und einer Maske für eine aktive Zone unter Verwendung einer selektiven Ablagerung einer epitaxialen Schicht für einen Isolationsgraben | |
DE3789753D1 (de) | Verfahren und Anordnung zur Herstellung einer dünnen Schicht. | |
DE3875992D1 (de) | Verfahren zur herstellung einer epitaxieschicht eines iii-v-verbindungshalbleiters. | |
DE3850843D1 (de) | Verfahren zur Herstellung von epitaxial abgelagertem fehlerfreien Silizium. | |
DE3579621D1 (de) | Verfahren zur herstellung einer duennen schicht aus diamant. | |
DE3777047D1 (de) | Verfahren zur herstellung einer anschlusselektrode einer halbleiteranordnung. | |
DE3854208D1 (de) | Verfahren zur Herstellung einer Schicht aus supraleitendem Oxidmaterial. | |
DE59700843D1 (de) | Verfahren zur Herstellung von Halbleiterscheiben aus Silicium mit geringer Defektdichte | |
DE3787874D1 (de) | Verfahren zur Herstellung eines Bauelementes mit einer tiefen Schicht aus Si02. | |
DE3788678D1 (de) | Vorrichtung und Verfahren zur Herstellung einer Schicht auf einem Substrat. | |
DE69127582D1 (de) | Verfahren zur Herstellung eines Halbleitersubstrates und Verfahren zur Herstellung einer Halbleiteranordnung unter Verwendung dieses Substrates | |
DE3886586D1 (de) | Verfahren zur Herstellung einer dünnen Schicht aus supraleitendem Mischoxid. | |
DE3870900D1 (de) | Matten- und traeger-/substrat-untergruppe und verfahren zur herstellung einer katalytischen reinigungsvorrichtung hiermit. | |
DE3775459D1 (de) | Verfahren zur herstellung einer diamantenschicht. | |
DE68913817D1 (de) | Verfahren zur Herstellung einer dem Kefir ähnlichen Sauermilch. | |
DE69937579D1 (de) | Herstellungsverfahren für siliziumeinkristall und vorrichtung zur herstellung einer siliziumeinkristallstange und behandlungsverfahren für siliziumeinkristallwafer | |
DE3751875D1 (de) | Verfahren zur Herstellung eines Halbleitersubstrats von zusammengesetzter Art | |
DE3861827D1 (de) | Verfahren zur herstellung einer gemusterten plueschware sowie mehrsystemige rundstrickmaschine zu seiner durchfuehrung. | |
DE3888789D1 (de) | Mikroorganismus mit geringer Fähigkeit zur Acetat-Bildung und Verfahren zur Herstellung nützlicher Substrate unter Verwendung dieses Mikroorganismus. | |
DE3877405D1 (de) | Verfahren zur herstellung einer supraleitenden duennen schicht und anordnung zu seiner durchfuehrung. | |
DE3872430D1 (de) | Verfahren zur herstellung einer schicht aus supraleitendem material. | |
DE3784616D1 (de) | Anordnung und verfahren zur herstellung einer polykristallinen schicht. | |
DE3578618D1 (de) | Verfahren zur herstellung von halbleiteranordnungen mit einer ueberlagerten schicht aus polykristallinem silizium. | |
DE69116399D1 (de) | Verfahren zur Herstellung einer Schicht aus supraleitendem Oxyd | |
DE3854828D1 (de) | Verfahren zur Herstellung einer dünnen Schicht aus zusammengesetztem supraleitendem Oxyd |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8364 | No opposition during term of opposition | ||
8320 | Willingness to grant licences declared (paragraph 23) | ||
8339 | Ceased/non-payment of the annual fee |