DE2247975C3 - Verfahren zur Herstellung von Dünnschicht-Schaltungen mit komplementären MOS-Transistoren - Google Patents
Verfahren zur Herstellung von Dünnschicht-Schaltungen mit komplementären MOS-TransistorenInfo
- Publication number
- DE2247975C3 DE2247975C3 DE2247975A DE2247975A DE2247975C3 DE 2247975 C3 DE2247975 C3 DE 2247975C3 DE 2247975 A DE2247975 A DE 2247975A DE 2247975 A DE2247975 A DE 2247975A DE 2247975 C3 DE2247975 C3 DE 2247975C3
- Authority
- DE
- Germany
- Prior art keywords
- type
- semiconductor regions
- layer
- ion
- areas
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H10P95/00—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/03—Manufacture or treatment wherein the substrate comprises sapphire, e.g. silicon-on-sapphire [SOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Thin Film Transistor (AREA)
- Bipolar Transistors (AREA)
Priority Applications (9)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE2247975A DE2247975C3 (de) | 1972-09-29 | 1972-09-29 | Verfahren zur Herstellung von Dünnschicht-Schaltungen mit komplementären MOS-Transistoren |
| GB3819173A GB1417055A (en) | 1972-09-29 | 1973-08-13 | Thin-layer complementary-channel mos circuits |
| US400329A US3859716A (en) | 1972-09-29 | 1973-09-24 | Production of thin layer complementary channel mos circuits |
| JP10830973A JPS5550397B2 (enExample) | 1972-09-29 | 1973-09-26 | |
| FR7334477A FR2201541B1 (enExample) | 1972-09-29 | 1973-09-26 | |
| LU68516A LU68516A1 (enExample) | 1972-09-29 | 1973-09-27 | |
| BE136187A BE805480A (fr) | 1972-09-29 | 1973-09-28 | Procede pour fabriquer des circuits a mos complementaires en couche mince |
| NL7313426A NL7313426A (enExample) | 1972-09-29 | 1973-09-28 | |
| IT29511/73A IT993472B (it) | 1972-09-29 | 1973-09-28 | Procedimento per fabbricare circuiti mos con canali complemen tari a strati sottili |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE2247975A DE2247975C3 (de) | 1972-09-29 | 1972-09-29 | Verfahren zur Herstellung von Dünnschicht-Schaltungen mit komplementären MOS-Transistoren |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| DE2247975A1 DE2247975A1 (de) | 1974-04-04 |
| DE2247975B2 DE2247975B2 (de) | 1979-03-15 |
| DE2247975C3 true DE2247975C3 (de) | 1979-11-15 |
Family
ID=5857826
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE2247975A Expired DE2247975C3 (de) | 1972-09-29 | 1972-09-29 | Verfahren zur Herstellung von Dünnschicht-Schaltungen mit komplementären MOS-Transistoren |
Country Status (9)
| Country | Link |
|---|---|
| US (1) | US3859716A (enExample) |
| JP (1) | JPS5550397B2 (enExample) |
| BE (1) | BE805480A (enExample) |
| DE (1) | DE2247975C3 (enExample) |
| FR (1) | FR2201541B1 (enExample) |
| GB (1) | GB1417055A (enExample) |
| IT (1) | IT993472B (enExample) |
| LU (1) | LU68516A1 (enExample) |
| NL (1) | NL7313426A (enExample) |
Families Citing this family (22)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3920481A (en) * | 1974-06-03 | 1975-11-18 | Fairchild Camera Instr Co | Process for fabricating insulated gate field effect transistor structure |
| JPS5180178A (enExample) * | 1975-01-10 | 1976-07-13 | Hitachi Ltd | |
| US4035829A (en) * | 1975-01-13 | 1977-07-12 | Rca Corporation | Semiconductor device and method of electrically isolating circuit components thereon |
| DE2529951A1 (de) * | 1975-07-04 | 1977-01-27 | Siemens Ag | Lateraler, bipolarer transistor |
| JPS5272184A (en) * | 1975-12-12 | 1977-06-16 | Matsushita Electric Ind Co Ltd | Productuion of mos type transistor |
| US4313768A (en) * | 1978-04-06 | 1982-02-02 | Harris Corporation | Method of fabricating improved radiation hardened self-aligned CMOS having Si doped Al field gate |
| US4402002A (en) * | 1978-04-06 | 1983-08-30 | Harris Corporation | Radiation hardened-self aligned CMOS and method of fabrication |
| US4333224A (en) * | 1978-04-24 | 1982-06-08 | Buchanan Bobby L | Method of fabricating polysilicon/silicon junction field effect transistors |
| JPS54158878A (en) * | 1978-06-05 | 1979-12-15 | Nec Corp | Manufacture of semiconductor device |
| JPS559490A (en) * | 1978-07-07 | 1980-01-23 | Matsushita Electric Ind Co Ltd | Production method of insulating gate type semiconductor device |
| US4348804A (en) * | 1978-07-12 | 1982-09-14 | Vlsi Technology Research Association | Method of fabricating an integrated circuit device utilizing electron beam irradiation and selective oxidation |
| JPS5731907U (enExample) * | 1980-08-01 | 1982-02-19 | ||
| US4554570A (en) * | 1982-06-24 | 1985-11-19 | Rca Corporation | Vertically integrated IGFET device |
| US4825277A (en) * | 1987-11-17 | 1989-04-25 | Motorola Inc. | Trench isolation process and structure |
| US4960727A (en) * | 1987-11-17 | 1990-10-02 | Motorola, Inc. | Method for forming a dielectric filled trench |
| JP2831745B2 (ja) * | 1989-10-31 | 1998-12-02 | 富士通株式会社 | 半導体装置及びその製造方法 |
| JP2525707B2 (ja) * | 1992-04-27 | 1996-08-21 | セイコーエプソン株式会社 | 半導体集積回路 |
| JP2525708B2 (ja) * | 1992-04-27 | 1996-08-21 | セイコーエプソン株式会社 | 薄膜トランジスタの製造方法 |
| JPH07335904A (ja) | 1994-06-14 | 1995-12-22 | Semiconductor Energy Lab Co Ltd | 薄膜半導体集積回路 |
| US6433361B1 (en) | 1994-04-29 | 2002-08-13 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor integrated circuit and method for forming the same |
| JP3312083B2 (ja) | 1994-06-13 | 2002-08-05 | 株式会社半導体エネルギー研究所 | 表示装置 |
| JPH0832039A (ja) * | 1994-07-12 | 1996-02-02 | Nippondenso Co Ltd | 半導体装置およびその製造方法 |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3660735A (en) * | 1969-09-10 | 1972-05-02 | Sprague Electric Co | Complementary metal insulator silicon transistor pairs |
| US3750268A (en) * | 1971-09-10 | 1973-08-07 | Motorola Inc | Poly-silicon electrodes for c-igfets |
-
1972
- 1972-09-29 DE DE2247975A patent/DE2247975C3/de not_active Expired
-
1973
- 1973-08-13 GB GB3819173A patent/GB1417055A/en not_active Expired
- 1973-09-24 US US400329A patent/US3859716A/en not_active Expired - Lifetime
- 1973-09-26 FR FR7334477A patent/FR2201541B1/fr not_active Expired
- 1973-09-26 JP JP10830973A patent/JPS5550397B2/ja not_active Expired
- 1973-09-27 LU LU68516A patent/LU68516A1/xx unknown
- 1973-09-28 BE BE136187A patent/BE805480A/xx unknown
- 1973-09-28 NL NL7313426A patent/NL7313426A/xx unknown
- 1973-09-28 IT IT29511/73A patent/IT993472B/it active
Also Published As
| Publication number | Publication date |
|---|---|
| DE2247975A1 (de) | 1974-04-04 |
| JPS5550397B2 (enExample) | 1980-12-17 |
| FR2201541B1 (enExample) | 1977-09-09 |
| DE2247975B2 (de) | 1979-03-15 |
| LU68516A1 (enExample) | 1973-12-10 |
| US3859716A (en) | 1975-01-14 |
| FR2201541A1 (enExample) | 1974-04-26 |
| NL7313426A (enExample) | 1974-04-02 |
| BE805480A (fr) | 1974-01-16 |
| GB1417055A (en) | 1975-12-10 |
| IT993472B (it) | 1975-09-30 |
| JPS4973983A (enExample) | 1974-07-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE2247975C3 (de) | Verfahren zur Herstellung von Dünnschicht-Schaltungen mit komplementären MOS-Transistoren | |
| DE1764056C2 (de) | Verfahren zum Herstellen einer Halbleiteranordnung | |
| DE69032735T2 (de) | Verfahren zum Herstellen von Hochspannungs- und Niederspannungs-CMOS-Transistoren in einem einzigen integrierten Schaltungs-Chip | |
| DE3019850C2 (enExample) | ||
| DE2212049C2 (de) | Verfahren zur Herstellung einer Halbleiteranordnung und Verfahren zur Herstellung eines Transistors | |
| DE69111929T2 (de) | Halbleiteranordnung auf einem dielektrischen isolierten Substrat. | |
| DE3587231T2 (de) | Verfahren zum herstellen einer dmos-halbleiteranordnung. | |
| DE69012611T2 (de) | Verfahren zum Herstellen bipolarer vertikaler Transistoren und von Hochspannungs-CMOS-Transistoren in einer einzigen integrierten Schaltung. | |
| DE3150222C2 (de) | Verfahren zum Herstellen einer Halbleitervorrichtung | |
| DE2700873C2 (de) | Verfahren zur Herstellung von komplementären Isolierschicht-Feldeffekttransistoren | |
| DE69209678T2 (de) | Halbleiteranordnung für Hochspannungsverwendung und Verfahren zur Herstellung | |
| DE2253702C3 (de) | Verfahren zur Herstellung eines Halbleiterbauelementes | |
| EP0239652B1 (de) | Verfahren zum Herstellen einer monolithisch integrierten Schaltung mit mindestens einem bipolaren Planartransistor | |
| DE69032917T2 (de) | Verfahren zur Herstellung einer Hochspannungs-MIS-integrierten Schaltung | |
| DE69015666T2 (de) | MOSFET-Transistor mit nicht-gleichmässiger Schwellspannung im Kanalbereich. | |
| DE68911715T2 (de) | Dünnfilm-Transistor zum Betrieb für hohe Spannungen und dessen Herstellungsverfahren. | |
| DE3334337A1 (de) | Verfahren zur herstellung einer integrierten halbleitereinrichtung | |
| DE69020708T2 (de) | Verfahren zur Herstellung von biMOS-Halbleiterbauelementen mit verbesserter Schnelligkeit und Zuverlässigkeit. | |
| DE2352762A1 (de) | Verfahren zur herstellung einer halbleiteranordnung mit komplementaeren feldeffekt-transistoren | |
| DE3932621A1 (de) | Halbleitervorrichtung und verfahren zur herstellung derselben | |
| DE2923995A1 (de) | Verfahren zum herstellen von integrierten mos-schaltungen mit und ohne mnos-speichertransistoren in silizium-gate-technologie | |
| DE2718779A1 (de) | Mis-halbleiter-bauelement und verfahren zu dessen herstellung | |
| EP0038994B1 (de) | Kontakt für MIS-Halbleiterbauelement und Verfahren zu seiner Herstellung | |
| DE2916098A1 (de) | Verfahren zur herstellung einer halbleitervorrichtung | |
| DE2441432A1 (de) | Feldeffekt-transistor, damit aufgebaute logikschaltung und verfahren zur herstellung derselben |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| BI | Miscellaneous see part 2 | ||
| C3 | Grant after two publication steps (3rd publication) | ||
| 8339 | Ceased/non-payment of the annual fee |