DE112016006787T5 - Halbleitervorrichtung - Google Patents

Halbleitervorrichtung Download PDF

Info

Publication number
DE112016006787T5
DE112016006787T5 DE112016006787.9T DE112016006787T DE112016006787T5 DE 112016006787 T5 DE112016006787 T5 DE 112016006787T5 DE 112016006787 T DE112016006787 T DE 112016006787T DE 112016006787 T5 DE112016006787 T5 DE 112016006787T5
Authority
DE
Germany
Prior art keywords
layer
type
semiconductor layer
cathode
drift
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE112016006787.9T
Other languages
English (en)
Inventor
Akito Nishii
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of DE112016006787T5 publication Critical patent/DE112016006787T5/de
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/8618Diodes with bulk potential barrier, e.g. Camel diodes, Planar Doped Barrier diodes, Graded bandgap diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • H01L29/0634Multiple reduced surface field (multi-RESURF) structures, e.g. double RESURF, charge compensation, cool, superjunction (SJ), 3D-RESURF, composite buffer (CB) structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • H01L29/0623Buried supplementary region, e.g. buried guard ring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0638Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for preventing surface leakage due to surface inversion layer, e.g. with channel stopper
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/30Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface
    • H01L29/32Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface the imperfections being within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/408Electrodes ; Multistep manufacturing processes therefor with an insulating layer with a particular dielectric or electrostatic property, e.g. with static charges or for controlling trapped charges or moving ions, or with a plate acting on the insulator potential or the insulator charges, e.g. for controlling charges effect or potential distribution in the insulating layer, or with a semi-insulating layer contacting directly the semiconductor surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41766Source or drain electrodes for field effect devices with at least part of the source or drain electrode having contact below the semiconductor surface, e.g. the source or drain electrode formed at least partially in a groove or with inclusions of conductor inside the semiconductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/868PIN diodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Composite Materials (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

Es ist eine Aufgabe der vorliegenden Erfindung, eine Technik vorzusehen, um eine Konzentration elektrischer Felder in einer ersten Halbleiterschicht vom P-Typ während einer Erholungsoperation zu verhindern. Eine Halbleitervorrichtung umfasst eine Driftschicht, eine Halbleiterschicht vom N-Typ, eine erste Halbleiterschicht vom P-Typ, eine zweite Halbleiterschicht vom P-Typ, eine Elektrode und eine Isolierschicht. Die Halbleiterschicht vom N-Typ und die erste Halbleiterschicht vom P-Typ sind unter der Driftschicht angeordnet, während sie in einer lateralen Richtung einander benachbart sind. Die Isolierschicht ist über der ersten Halbleiterschicht vom P-Typ angeordnet, während sie mit der zweiten Halbleiterschicht vom P-Typ und der Elektrode in Kontakt ist.

Description

  • Technisches Gebiet
  • Die vorliegende Erfindung bezieht sich auf Halbleitervorrichtungen wie etwa Dioden.
  • Stand der Technik
  • Eine herkömmliche Halbleitervorrichtung wie etwa eine Diode weist eine Struktur an der rückwärtigen Oberfläche auf, die mit einer Halbleiterschicht vom N-Typ hoher Konzentration auf der Kathodenseite der Vorrichtung versehen ist (worauf im Folgenden als eine „Kathodenschicht vom N-Typ“ verwiesen wird), um einen ohmschen Kontakt zwischen einer Elektrode und einer Driftschicht oder einer Pufferschicht einzurichten. In solch einer Struktur kann ein plötzlicher Spannungsanstieg die Vorrichtung bei der Endphase einer Erholungsoperation der Vorrichtung schädigen. Um dieses Problem zu lösen, schlägt zum Beispiel Patentdokument 1 eine Konfiguration vor, in der eine Halbleiterschicht vom P-Typ auf der Kathodenseite angeordnet ist (worauf im Folgenden als eine „Kathodenschicht vom P-Typ“ verwiesen wird). In solch einer Konfiguration werden Träger von der Kathodenseite aus injiziert. Dies mildert Fluktuationen eines elektrischen Feldes, wodurch der plötzliche Spannungsanstieg verhindert wird.
  • Dokument nach dem Stand der Technik
  • Patentdokument
  • Patentdokument 1: offengelegte japanische Patentanmeldung Nr. 2010-283132
  • Zusammenfassung
  • Durch die Erfindung zu lösendes Problem
  • Unglücklicherweise bildet die Kathodenschicht vom P-Typ zusammen mit einer Halbleiterschicht vom P-Typ auf der Anodenseite der Vorrichtung (worauf im Folgenden als „Anodenschicht vom P-Typ“ verwiesen wird) einen parasitären PNP-Transistor. Bisweilen bewirkt dies, dass der parasitäre PNP-Transistor während der Erholungsoperation tätig ist. Dementsprechend weist ein Kathodenbereich vom P-Typ eine hohe Stromdichte auf, was folglich eine mit Wärme verbundene Stromkonzentration hervorruft. Die Wärme kann die Vorrichtung schädigen.
  • Um das obige Problem zu lösen, ist eine Aufgabe der vorliegenden Erfindung, eine Technik zum Verhindern einer Konzentration eines elektrischen Feldes in einer ersten Halbleiterschicht vom P-Typ, wie etwa einem Kathodenbereich vom P-Typ, während einer Erholungsoperation vorzusehen.
  • Mittel, um das Problem zu lösen
  • Eine Halbleitervorrichtung gemäß einem ersten Aspekt der vorliegenden Erfindung umfasst das Folgende: eine Driftschicht; eine Halbleiterschicht vom N-Typ und eine erste Halbleiterschicht vom P-Typ, die unter der Driftschicht angeordnet sind, während sie in einer lateralen Richtung einander benachbart sind; eine zweite Halbleiterschicht vom P-Typ, die auf der Driftschicht angeordnet ist; eine Elektrode, die auf der zweiten Halbleiterschicht vom P-Typ angeordnet ist; und eine Isolierschicht, die über der ersten Halbleiterschicht vom P-Typ angeordnet ist, während sie mit der zweiten Halbleiterschicht vom P-Typ und der Elektrode in Kontakt ist.
  • Eine Halbleitervorrichtung gemäß einem zweiten Aspekt der vorliegenden Erfindung umfasst das Folgende: eine Driftschicht; eine Halbleiterschicht vom N-Typ und eine erste Halbleiterschicht vom P-Typ, die unter der Driftschicht angeordnet sind, während sie in einer lateralen Richtung einander benachbart sind; eine zweite Halbleiterschicht vom P-Typ, die auf oder über der Driftschicht angeordnet ist; eine Elektrode, die auf der zweiten Halbleiterschicht vom P-Typ angeordnet ist; eine erste Pufferschicht vom N-Typ, die über der Halbleiterschicht vom N-Typ und auf der Driftschicht angeordnet ist oder auf der Halbleiterschicht vom N-Typ und unter der Driftschicht angeordnet ist; und eine zweite Pufferschicht vom N-Typ, die über der ersten Halbleiterschicht vom P-Typ und auf der Driftschicht angeordnet ist oder auf der ersten Halbleiterschicht vom P-Typ und unter der Driftschicht angeordnet ist, während sie in einer lateralen Richtung der ersten Pufferschicht vom N-Typ benachbart ist. Die zweite Pufferschicht vom N-Typ weist eine höhere Verunreinigungskonzentration als eine Verunreinigungskonzentration der ersten Pufferschicht vom N-Typ auf.
  • Effekte der Erfindung
  • Gemäß der vorliegenden Erfindung ist die Isolierschicht oder die zweite Pufferschicht vom N-Typ, welche eine höhere Verunreinigungskonzentration als eine Verunreinigungskonzentration der ersten Pufferschicht vom N-Typ aufweist, über der ersten Halbleiterschicht vom P-Typ angeordnet. Dies verhindert die Konzentration eines elektrischen Feldes in der ersten Halbleiterschicht vom P-Typ während der Erholungsoperation.
  • Diese und andere Aufgaben, Merkmale, Aspekte und Vorteile der vorliegenden Erfindung werden aus der folgenden detaillierten Beschreibung der vorliegenden Erfindung ersichtlicher werden, wenn sie in Verbindung mit den beiliegenden Zeichnungen vorgenommen wird.
  • Figurenliste
    • 1 ist eine Querschnittsansicht der Konfiguration einer verwandten Diode.
    • 2 ist ein Diagramm, das das Ergebnis einer Simulation der Stromverteilung während der Erholungsoperation der verwandten Diode zeigt.
    • 3 ist eine Querschnittsansicht der Konfiguration einer Diode gemäß einer ersten Ausführungsform.
    • 4 ist eine Querschnittsansicht der Konfiguration einer Diode gemäß einer Modifikation der ersten Ausführungsform.
    • 5 ist eine Querschnittsansicht der Konfiguration einer Diode gemäß einer Modifikation der ersten Ausführungsform.
    • 6 ist eine Querschnittsansicht der Konfiguration einer Diode gemäß einer zweiten Ausführungsform.
    • 7 ist eine Querschnittsansicht der Konfiguration einer Diode gemäß einer Modifikation der zweiten Ausführungsform.
    • 8 ist eine Querschnittsansicht der Konfiguration einer Diode gemäß einer Modifikation der zweiten Ausführungsform.
    • 9 ist eine Querschnittsansicht der Konfiguration einer Diode gemäß einer dritten Ausführungsform.
  • Beschreibung der Ausführungsform(en)
  • <Erste Ausführungsform>
  • Das Folgende stellt Halbleitervorrichtungen gemäß der vorliegenden Erfindung im Detail dar, die Dioden von Leistungsmodulen sind, die gegen hohe Spannung widerstandsfähig sind und unter einer Spannung von 600 V oder mehr genutzt werden. Die Halbleitervorrichtungen gemäß der vorliegenden Erfindung sind nicht auf Dioden beschränkt und können eine beliebige Art von Halbleitervorrichtung wie etwa Bipolartransistoren mit isoliertem Gate (IGBTs) sein.
  • Bevor eine Diode gemäß der ersten Ausführungsform der vorliegenden Erfindung beschrieben wird, beschreibt das Folgende eine Diode im Zusammenhang mit der Diode gemäß der ersten Ausführungsform (worauf im Folgenden als „verwandte Diode“ verwiesen wird).
  • 1 ist eine Querschnittsansicht der Konfiguration der verwandten Diode. Es wird besonders erwähnt, dass Richtungen wie etwa Auf- und Ab-Richtungen nur der Zweckmäßigkeit halber spezifiziert sind und somit wie jeweils anwendbar entsprechend einer Richtung einer Vorrichtungsanbringung in 1 und dem Rest der Zeichnungen und deren Beschreibung geändert werden.
  • Die verwandte Diode in 1 umfasst eine Driftschicht 1, eine Kathodenpufferschicht 2 vom N-Typ, eine Kathodenschicht vom N-Typ (Halbleiterschicht vom N-Typ) 3, eine Kathodenschicht vom P-Typ (erste Halbleiterschicht vom P-Typ) 4, eine Kathodenelektrode 5, eine Anodenschicht vom P-Typ (zweite Halbleiterschicht vom P-Typ) 6 und eine Anodenelektrode (Elektrode) 7.
  • Ein Beispiel der Driftschicht 1 ist eine Halbleiterschicht vom N-Typ.
  • Die Kathodenpufferschicht 2 vom N-Typ ist unter der Driftschicht 1 angeordnet. Die Kathodenpufferschicht 2 vom N-Typ weist eine höhere Verunreinigungskonzentration als die Verunreinigungskonzentration der Driftschicht 1 auf.
  • Die Kathodenschicht 3 vom N-Typ und die Kathodenschicht 4 vom P-Typ sind unter der Kathodenpufferschicht 2 vom N-Typ angeordnet, während sie in einer lateralen Richtung einander benachbart sind. Das heißt, die Kathodenschicht 3 vom N-Typ und die Kathodenschicht 4 vom P-Typ sind unter der Driftschicht 1 angeordnet. Die Kathodenpufferschicht 3 vom N-Typ weist eine höhere Verunreinigungskonzentration als die Verunreinigungskonzentration der Kathodenpufferschicht 2 vom N-Typ auf.
  • Die Kathodenelektrode 5 ist unter der Kathodenschicht 3 vom N-Typ und der Kathodenschicht 4 vom P-Typ angeordnet, während sie mit der Kathodenschicht 3 vom N-Typ und der Kathodenschicht 4 vom P-Typ in ohmschem Kontakt ist.
  • Die Anodenschicht 6 vom P-Typ ist auf der Driftschicht 1 angeordnet. Die Anodenschicht 6 vom P-Typ wird über beispielsweise eine Verunreinigungsdiffusion gebildet.
  • Die Anodenelektrode 7 ist auf der Anodenschicht 6 vom P-Typ angeordnet, während sie mit der Anodenschicht 6 vom P-Typ in ohmschem Kontakt ist.
  • Die verwandte Diode mit solch einer Konfiguration weist einen parasitären PNP-Bipolartransistor auf, der von der Kathodenschicht 4 vom P-Typ, der Anodenschicht 6 vom P-Typ und der Halbleiterschicht vom N-Typ dazwischen gebildet wird. Während sich die verwandte Diode erholt, ist hier die verwandte Diode in einem Zustand unter Sperrvorspannung, in welchem eine hohe Spannung an die Kathodenseite der Diode angelegt ist; außerdem dehnt sich eine Verarmungsschicht von einem PN-Übergang auf der Anodenseite der Diode zur Kathodenseite entsprechend einer Spannung aus, die zwischen der Anodenelektrode 7 und der Kathodenelektrode 5 angelegt ist.
  • Die Verarmungsschicht erzeugt, wenn sie die Kathodenschichten 4 vom P-Typ auf der Seite der rückwärtigen Oberfläche der Diode erreicht, einen Durchgreifeffekt bzw. einen Punch-Through-Effekt. In dieser Phase passieren während des EIN-Zustands der verwandten Diode in der Driftschicht 1 gespeicherte Träger einen Bereich des PNP-Bipolartransistors, in welchem der Durchgreifeffekt auftritt. Dementsprechend nimmt die Stromdichte in diesem Bereich zu, was folglich eine Stromkonzentration bewirkt.
  • 2 ist ein Diagramm, das das Ergebnis einer Simulation der Stromverteilung im Innern der verwandten Diode während ihrer Erholung zeigt. 2 veranschaulicht die Stromverteilung auf solch eine Weise, dass der Strom umso höher ist, je mehr die Dichte an Schraffurpunkten zunimmt. Wie aus 2 ersichtlich ist, ist der Strom im Bereich der Kathodenschicht 4 vom P-Typ höher.
  • Ein Wärmeanstieg, der sich aus einer solchen Stromkonzentration ergibt, kann die verwandte Diode schädigen. Die Diode gemäß der ersten Ausführungsform verhindert im Gegensatz dazu einen Anstieg der Wärme aufgrund einer Stromverteilung während ihrer Erholungsoperation.
  • 3 ist eine Querschnittsansicht der Konfiguration der Diode gemäß der ersten Ausführungsform. Die gleichen oder ähnlichen Komponenten zwischen der verwandten Diode und der Diode gemäß der ersten Ausführungsform sind durch die gleichen Bezugszeichen bezeichnet. Vorwiegend werden Komponenten beschrieben, die zwischen diesen Dioden unterschiedlich sind.
  • Die Diode gemäß der ersten Ausführungsform umfasst zusätzlich zu den in der verwandten Diode enthaltenen Komponenten eine Isolierschicht 8. Die Isolierschicht 8 ist über der Kathodenschicht 4 vom P-Typ ausgebildet, während sie mit der Anodenschicht 6 vom P-Typ und der Anodenelektrode 7 in Kontakt ist. In der ersten Ausführungsform ist die Isolierschicht 8 mit der oberen Oberfläche der Anodenschicht 6 vom P-Typ in Kontakt, während sie in der unteren Oberfläche der Anodenschicht 7 vergraben ist.
  • In der Diode gemäß der ersten Ausführungsform verringert die Isolierschicht 8 die Tendenz von Trägern, aus der Kathodenschicht 4 vom P-Typ unter der Isolierschicht 8 auszutreten. Dies verhindert die unnötige Operation des parasitären PNP-Bipolartransistors während der Erholungsoperation; das heißt, dies verhindert die Stromkonzentration im Bereich der Kathodenschicht 4 vom P-Typ, wodurch eine Durchschlagsfestigkeit verbessert wird.
  • Es wird besonders erwähnt, dass die Halbleiterschichten einschließlich der Driftschicht 1 jeweils aus einem Halbleiter mit breiter Bandlücke (der beispielsweise Siliziumcarbid, Galliumnitrid oder Diamant enthält) geschaffen sein können; alternativ dazu können diese Halbleiterschichten jeweils aus irgendeinem anderen Halbleiter (der beispielsweise Silizium enthält) geschaffen sein. Halbleiter mit breiter Bandlücke ermöglichen, wenn sie verwendet werden, um die Halbleiterschichten einschließlich der Driftschicht 1 auszubilden, einen stabilen Betrieb unter einer Hochtemperatur- und Hochgeschwindigkeitsoperation.
  • <Modifikation>
  • Die erste Ausführungsform beschreibt ein Beispiel, in welchem die Isolierschicht 8 mit der oberen Oberfläche der Anodenschicht 6 vom P-Typ in Kontakt ist, während sie in der unteren Oberfläche der Anodenelektrode 7 vergraben ist. Die Konfiguration der Isolierschicht 8 ist nicht auf dieses Beispiel beschränkt.
  • Beispielsweise kann in einer in 4 veranschaulichten ersten Modifikation die Isolierschicht 8 mit der unteren Oberfläche der Anodenelektrode 7 in Kontakt sein, während sie in der oberen Oberfläche der Anodenschicht 6 vom P-Typ vergraben ist. Solch eine Konfiguration erzielt einen Effekt ähnlich demjenigen der ersten Ausführungsform.
  • Beispielsweise kann in einer in 5 veranschaulichten zweiten Modifikation die Isolierschicht 8 mit der oberen Oberfläche der Anodenelektrode 6 vom P-Typ in Kontakt sein, während sie in einem Durchgangsloch 7a der Anodenelektrode 7 vergraben ist, wobei sich das Durchgangsloch 7a in deren Dickenrichtung erstreckt. Solch eine Konfiguration erzielt einen Effekt ähnlich demjenigen der ersten Ausführungsform.
  • <Zweite Ausführungsform>
  • 6 ist eine Querschnittsansicht der Konfiguration einer Diode gemäß der zweiten Ausführungsform der vorliegenden Erfindung. Die gleichen oder ähnlichen Komponenten zwischen den ersten und zweiten Ausführungsformen sind durch die gleichen Bezugszeichen bezeichnet. Vorwiegend werden Komponenten beschrieben, die zwischen diesen Ausführungsformen verschieden sind.
  • In der zweiten Ausführungsform umfasst die Diode anstelle der Isolierschicht 8 Anodenpufferschichten 11 und 12 vom N-Typ. Die Anodenschicht 6 vom P-Typ ist auf den Anodenpufferschichten 11 und 12 vom N-Typ und über der Driftschicht 1 angeordnet.
  • Die Anodenpufferschicht vom N-Typ (erste Pufferschicht vom N-Typ) 11 ist hier über der Kathodenschicht 3 vom N-Typ und auf der Driftschicht 1 angeordnet.
  • Die Anodenpufferschicht vom N-Typ (zweite Pufferschicht vom N-Typ) 12 ist über der Kathodenschicht 4 vom P-Typ und auf der Driftschicht 1 angeordnet, während sie in einer lateralen Richtung der Anodenpufferschicht 11 vom N-Typ benachbart ist. Der Anodenpuffer 12 vom N-Typ hat eine höhere Verunreinigungskonzentration als die Verunreinigungskonzentration des Anodenpuffers 11 vom N-Typ. Beispielsweise weist die Anodenpufferschicht 12 vom N-Typ eine um mehr als eine Größenordnung höhere Verunreinigungskonzentration als die Verunreinigungskonzentration der Anodenpufferschicht 11 vom N-Typ auf. Es wird besonders erwähnt, dass in der zweiten Ausführungsform die folgende Ungleichung der Verunreinigungskonzentration eingerichtet ist: die Verunreinigungskonzentration der Driftschicht 1 < die Verunreinigungskonzentration der Anodenpufferschicht 11 vom N-Typ < die Verunreinigungskonzentration der Anodenpufferschicht 12 vom N-Typ < die Verunreinigungskonzentration der Anodenschicht 6 vom P-Typ.
  • Die Diode gemäß der zweiten Ausführungsform, welche die Anodenpufferschicht 12 vom N-Typ über der Kathodenschicht 4 vom P-Typ mit einer höheren Verunreinigungskonzentration enthält, verringert die Tendenz einer Verarmungsschicht in diesem Bereich, sich zur Kathodenseite auszudehnen. Dies verhindert den Durchgreifeffekt im parasitären PNP-Bipolartransistor während der Erholungsoperation der Diode und verhindert demzufolge die Stromkonzentration im Bereich der Kathodenschicht 4 vom P-Typ, wodurch die Durchschlagsfestigkeit verbessert wird.
  • <Modifikation>
  • Die Konfiguration in der zweiten Ausführungsform kann auf verschiedene Weisen modifiziert werden.
  • Beispielsweise können in einer in 7 veranschaulichten ersten Modifikation anstelle der Kathodenpufferschicht 2 vom N-Typ Kathodenpufferschichten 16 und 17 vom N-Typ enthalten sein.
  • Hier ist die Kathodenpufferschicht vom N-Typ (dritte Pufferschicht vom N-Typ) 16 auf der Kathodenschicht 3 vom N-Typ und unter der Driftschicht 1 angeordnet.
  • Die Kathodenpufferschicht vom N-Typ (vierte Pufferschicht vom N-Typ) 17 ist auf der Kathodenschicht 4 vom P-Typ und unter der Driftschicht 1 angeordnet, während sie in einer lateralen Richtung der Kathodenpufferschicht 16 vom N-Typ benachbart ist. Die Kathodenpufferschicht 17 vom N-Typ hat eine höhere Verunreinigungskonzentration als die Verunreinigungskonzentration der Kathodenpufferschicht 16 vom N-Typ. Beispielsweise weist die Kathodenpufferschicht 17 vom N-Typ eine um mehr als eine Größenordnung höhere Verunreinigungskonzentration als die Verunreinigungskonzentration der Kathodenpufferschicht 16 vom N-Typ auf. Es wird besonders erwähnt, dass in der ersten Modifikation die folgende Ungleichung einer Verunreinigungskonzentration eingerichtet ist: die Verunreinigungskonzentration der Driftschicht 1 < die Verunreinigungskonzentration der Kathodenpufferschicht 16 vom N-Typ < die Verunreinigungskonzentration der Kathodenpufferschicht 17 vom N-Typ. Solch eine Konfiguration erzielt einen Effekt ähnlich demjenigen der zweiten Ausführungsform.
  • Beispielsweise können in einer in 8 veranschaulichten zweiten Modifikation die Anodenpufferschichten 11 und 12 vom N-Typ aus der Konfiguration von 7 herausgenommen werden. Das heißt, die Kathodenpufferschicht vom N-Typ (erste Pufferschicht vom N-Typ) 16 ist auf der Kathodenschicht 3 vom N-Typ und unter der Driftschicht 1 angeordnet; außerdem ist die Kathodenpufferschicht vom N-Typ (zweite Pufferschicht vom N-Typ) 17 auf der Kathodenschicht 4 vom P-Typ und unter der Driftschicht 1 angeordnet, während sie in einer lateralen Richtung der Kathodenpufferschicht 16 vom N-Typ benachbart ist. Die Kathodenpufferschicht 17 vom N-Typ weist eine höhere Verunreinigungskonzentration als die Verunreinigungskonzentration der Kathodenpufferschicht 16 vom N-Typ auf. Solch eine Konfiguration erzielt einen Effekt ähnlich demjenigen der zweiten Ausführungsform.
  • <Dritte Ausführungsform>
  • 9 ist eine Querschnittsansicht der Konfiguration einer Diode gemäß einer dritten Ausführungsform der vorliegenden Erfindung. Die gleichen oder ähnlichen Komponenten zwischen den ersten und dritten Ausführungsformen sind durch die gleichen Bezugszeichen bezeichnet. Vorwiegend werden Komponenten beschrieben, die zwischen diesen Ausführungsformen verschieden sind.
  • Die Diode gemäß der dritten Ausführungsform umfasst anstelle der Isolierschicht 8 eine Anodenschicht vom P-Typ (dritte Halbleiterschicht vom P-Typ) 19. Die Anodenschicht 19 vom P-Typ ist über der Kathodenschicht 4 vom P-Typ angeordnet, während sie mit der Anodenschicht 6 vom P-Typ und der Anodenschicht 7 in Kontakt ist. Die Anodenschicht 19 vom P-Typ hat eine Lebensdauer τ1, die kürzer als die Lebensdauer τ2 der Anodenschicht 6 vom P-Typ ist. Das heißt, die folgende Ungleichung ist eingerichtet: τ1 < τ2. Es wird besonders erwähnt, dass ein Defekt in der Halbleiterschicht, der durch eine Protonenbestrahlung erzeugt wird, die Lebensdauer der Halbleiterschicht verkürzt. Selbstverständlich kann solch eine Lebensdauer-Steuerung nicht nur über eine Protonenbestrahlung, sondern auch über irgendein anderes Verfahren durchgeführt werden.
  • In der Diode gemäß der dritten Ausführungsform eliminiert ein Verkürzen der Lebensdauer der Anodenschicht 19 vom P-Typ über der Kathodenschicht 4 vom P-Typ in einem Bereich der Anodenschicht 19 vom P-Typ einen Teil der Träger, die in die Anodenseite eintreten, wenn ein Durchgreifeffekt im parasitären PNP-Bipolartransistor auftritt. Dies mildert die Stromkonzentration im Bereich der Kathodenschicht 4 vom P-Typ während der Erholungsoperation, wodurch die Durchschlagsfestigkeit verbessert wird.
  • Es wird besonders erwähnt, dass in der vorliegenden Erfindung die einzelnen Ausführungsformen und Modifikationen innerhalb des Umfangs der Erfindung frei kombiniert werden können oder wie jeweils anwendbar modifiziert und weggelassen werden können.
  • Obgleich die Erfindung im Detail dargestellt und beschrieben wurde, ist die vorhergehende Beschreibung in allen Aspekten veranschaulichend und nicht beschränkend. Es versteht sich daher, dass zahlreiche Modifikationen und Varianten entwickelt werden können, ohne vom Umfang der Erfindung abzuweichen.
  • Bezugszeichenliste
  • 1 Driftschicht, 3 Kathodenschicht vom N-Typ, 4 Kathodenschicht vom P-Typ, 6, 19 Anodenschicht vom P-Typ, 7 Anodenelektrode, 7a Durchgangsloch, 8 Isolierschicht, 11, 12 Anodenpufferschicht vom N-Typ, 16, 17 Kathodenpufferschicht vom N-Typ
  • ZITATE ENTHALTEN IN DER BESCHREIBUNG
  • Diese Liste der vom Anmelder aufgeführten Dokumente wurde automatisiert erzeugt und ist ausschließlich zur besseren Information des Lesers aufgenommen. Die Liste ist nicht Bestandteil der deutschen Patent- bzw. Gebrauchsmusteranmeldung. Das DPMA übernimmt keinerlei Haftung für etwaige Fehler oder Auslassungen.
  • Zitierte Patentliteratur
    • JP 2010283132 [0003]

Claims (7)

  1. Halbleitervorrichtung, umfassend: eine Driftschicht (1); eine Halbleiterschicht (3) vom N-Typ und eine erste Halbleiterschicht (4) vom P-Typ, die unter der Driftschicht angeordnet sind, während sie in einer lateralen Richtung einander benachbart sind; eine zweite Halbleiterschicht (6) vom P-Typ, die auf der Driftschicht angeordnet ist; eine Elektrode (7), die auf der zweiten Halbleiterschicht vom P-Typ angeordnet ist; und eine Isolierschicht (8), die über der ersten Halbleiterschicht vom P-Typ angeordnet ist, während sie mit der zweiten Halbleiterschicht vom P-Typ und der Elektrode in Kontakt ist.
  2. Halbleitervorrichtung nach Anspruch 1, wobei die Isolierschicht (8) in einer unteren Oberfläche der Elektrode (7) vergraben ist.
  3. Halbleitervorrichtung nach Anspruch 1, wobei die Isolierschicht (8) in einer oberen Oberfläche der zweiten Halbleiterschicht (6) vom P-Typ vergraben ist.
  4. Halbleitervorrichtung nach Anspruch 1, wobei die Elektrode (7) ein Durchgangsloch (7a) aufweist, und wobei die Isolierschicht (8) im Durchgangsloch vergraben ist.
  5. Halbleitervorrichtung nach Anspruch 1, umfassend, anstelle der Isolierschicht (8), eine dritte Halbleiterschicht (19) vom P-Typ, die über der ersten Halbleiterschicht (4) vom P-Typ angeordnet ist, während sie mit der zweiten Halbleiterschicht (6) vom P-Typ und der Elektrode (7) in Kontakt ist, wobei die dritte Halbleiterschicht vom P-Typ eine kürzere Lebensdauer als eine Lebensdauer der zweiten Halbleiterschicht vom P-Typ hat.
  6. Halbleitervorrichtung, umfassend: eine Driftschicht (1); eine Halbleiterschicht (3) vom N-Typ und eine erste Halbleiterschicht (4) vom P-Typ, die unter der Driftschicht angeordnet sind, während sie in einer lateralen Richtung einander benachbart sind; eine zweite Halbleiterschicht (6) vom P-Typ, die auf oder über der Driftschicht angeordnet ist; eine Elektrode (7), die auf der zweiten Halbleiterschicht vom P-Typ angeordnet ist; eine erste Pufferschicht (11, 16) vom N-Typ, die über der Halbleiterschicht vom N-Typ und auf der Driftschicht angeordnet ist oder auf der Halbleiterschicht vom N-Typ und unter der Driftschicht angeordnet ist; und eine zweite Pufferschicht (12, 17) vom N-Typ, die über der ersten Halbleiterschicht vom P-Typ und auf der Driftschicht angeordnet ist oder auf der ersten Halbleiterschicht vom P-Typ und unter der Driftschicht angeordnet ist, während sie in einer lateralen Richtung der ersten Pufferschicht vom N-Typ benachbart ist, wobei die zweite Pufferschicht vom N-Typ eine höhere Verunreinigungskonzentration als eine Verunreinigungskonzentration der ersten Pufferschicht vom N-Typ aufweist.
  7. Halbleitervorrichtung nach Anspruch 6, wobei die erste Pufferschicht (11) vom N-Typ über der Halbleiterschicht (3) vom N-Typ und auf der Driftschicht (1) angeordnet ist, wobei die zweite Pufferschicht (12) vom N-Typ über der ersten Halbleiterschicht (4) vom P-Typ und auf der Driftschicht angeordnet ist, wobei die Halbleitervorrichtung umfasst: eine dritte Pufferschicht (16) vom N-Typ, die auf der Halbleiterschicht vom N-Typ und unter der Driftschicht angeordnet ist; und eine vierte Pufferschicht (17) vom N-Typ, die auf der ersten Halbleiterschicht vom P-Typ und unter der Driftschicht angeordnet ist, während sie in einer lateralen Richtung der dritten Pufferschicht vom N-Typ benachbart ist, und wobei die vierte Pufferschicht vom N-Typ eine höhere Verunreinigungskonzentration als eine Verunreinigungskonzentration der dritten Pufferschicht vom N-Typ aufweist.
DE112016006787.9T 2016-04-25 2016-04-25 Halbleitervorrichtung Pending DE112016006787T5 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2016/062898 WO2017187477A1 (ja) 2016-04-25 2016-04-25 半導体装置

Publications (1)

Publication Number Publication Date
DE112016006787T5 true DE112016006787T5 (de) 2019-01-17

Family

ID=60160231

Family Applications (1)

Application Number Title Priority Date Filing Date
DE112016006787.9T Pending DE112016006787T5 (de) 2016-04-25 2016-04-25 Halbleitervorrichtung

Country Status (5)

Country Link
US (1) US11004986B2 (de)
JP (1) JP6537711B2 (de)
CN (1) CN109075211B (de)
DE (1) DE112016006787T5 (de)
WO (1) WO2017187477A1 (de)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7412246B2 (ja) * 2020-03-30 2024-01-12 三菱電機株式会社 半導体装置
DE102020119349A1 (de) 2020-07-22 2022-01-27 Infineon Technologies Austria Ag Diode und Verfahren zur Herstellung einer Diode

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010283132A (ja) 2009-06-04 2010-12-16 Mitsubishi Electric Corp 半導体装置

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3321185B2 (ja) * 1990-09-28 2002-09-03 株式会社東芝 高耐圧半導体装置
JPH06151824A (ja) * 1992-11-05 1994-05-31 Fuji Electric Co Ltd 逆導通gtoサイリスタの製造方法
JP3807023B2 (ja) * 1997-05-27 2006-08-09 富士電機デバイステクノロジー株式会社 電力用ダイオード
US6545341B2 (en) * 2000-03-27 2003-04-08 Kabushiki Kaisha Toshiba Power transistor
JP4004357B2 (ja) 2002-08-29 2007-11-07 新電元工業株式会社 ダイオード
JP2005354031A (ja) * 2004-05-13 2005-12-22 Mitsubishi Electric Corp 半導体装置
JP2008244312A (ja) * 2007-03-28 2008-10-09 Sanyo Electric Co Ltd 半導体装置
JP5267036B2 (ja) * 2007-12-05 2013-08-21 株式会社デンソー 半導体装置の製造方法
JP4957840B2 (ja) * 2010-02-05 2012-06-20 株式会社デンソー 絶縁ゲート型半導体装置
JP5361808B2 (ja) * 2010-06-23 2013-12-04 三菱電機株式会社 電力用半導体装置
JP5605073B2 (ja) * 2010-08-17 2014-10-15 株式会社デンソー 半導体装置
JP2012059734A (ja) 2010-09-03 2012-03-22 Panasonic Corp 半導体装置及びその製造方法
JP5634318B2 (ja) * 2011-04-19 2014-12-03 三菱電機株式会社 半導体装置
JP5737102B2 (ja) * 2011-09-19 2015-06-17 株式会社デンソー 半導体装置
JP5724887B2 (ja) * 2012-01-16 2015-05-27 トヨタ自動車株式会社 半導体装置
CN102569067B (zh) * 2012-02-17 2014-11-26 北京时代民芯科技有限公司 一种平面高压超快软恢复二极管的制造方法
JP2013201360A (ja) * 2012-03-26 2013-10-03 Toshiba Corp 半導体装置
JP5875680B2 (ja) * 2012-05-29 2016-03-02 三菱電機株式会社 絶縁ゲート型バイポーラトランジスタ
JP2014075582A (ja) * 2012-09-12 2014-04-24 Fuji Electric Co Ltd 半導体装置および半導体装置の製造方法
CN104871312B (zh) * 2012-12-20 2017-06-16 丰田自动车株式会社 半导体装置
CN105283962B (zh) * 2013-06-12 2018-01-19 三菱电机株式会社 半导体装置
JP2015008235A (ja) * 2013-06-25 2015-01-15 富士電機株式会社 半導体装置の製造方法
JP6750668B2 (ja) 2016-02-29 2020-09-02 三菱電機株式会社 半導体装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010283132A (ja) 2009-06-04 2010-12-16 Mitsubishi Electric Corp 半導体装置

Also Published As

Publication number Publication date
WO2017187477A1 (ja) 2017-11-02
US20190043998A1 (en) 2019-02-07
US11004986B2 (en) 2021-05-11
JP6537711B2 (ja) 2019-07-03
CN109075211B (zh) 2023-04-18
JPWO2017187477A1 (ja) 2018-07-05
CN109075211A (zh) 2018-12-21

Similar Documents

Publication Publication Date Title
DE102015208097B4 (de) Herstellen einer Halbleitervorrichtung durch Epitaxie
DE112015002028B4 (de) Halbleitervorrichtung und Verfahren zur Herstellung der Halbleitervorrichtung
DE102007036147B4 (de) Verfahren zum Herstellen eines Halbleiterkörpers mit einer Rekombinationszone
DE102008040892B4 (de) Halbleitervorrichtung mit einer Diode und einem IGBT
DE102015221061A1 (de) Halbleitervorrichtung
DE102015111371B4 (de) Halbleiterbauelement mit einem schaltbaren und einem nicht schaltbaren Diodengebiet
DE102015102756A1 (de) Halbleitereinrichtung
DE112014005981T5 (de) Halbleitereinrichtung
DE102008000660A1 (de) Siliziumkarbid-Halbleitervorrichtung und Verfahren zu ihrer Herstellung
DE102012210053A1 (de) Halbleitervorrichtung, die einen Bipolartransistor mit isolierter Gate-Elektrode und eine Diode beinhaltet
DE102016112721A1 (de) n-Kanal-Leistungshalbleitervorrichtung mit p-Schicht im Driftvolumen
DE102016219020B4 (de) Leistungshalbleitervorrichtung und Verfahren zum Bearbeiten einer Leistungshalbleitervorrichtung
DE102016105041A1 (de) Diode und Verfahren zum Herstellen einer Diode
DE102011080258A1 (de) Super-Junction-Schottky-Oxid-PiN-Diode
DE102017216923A1 (de) Halbleitervorrichtung
DE102016111844A1 (de) Leistungshalbleitervorrichtung
DE102011089452A1 (de) Halbleitervorrichtung und Verfahren zu ihrer Herstellung
DE102019205227A1 (de) Halbleitervorrichtung und Herstellungsverfahren für Halbleitervorrichtung
DE102005011348B4 (de) Halbleitervorrichtung
DE102015210923A1 (de) Halbleitervorrichtung mit reduzierter Emitter-Effizienz
DE102018131705A1 (de) Halbleitervorrichtung
DE102014109643B4 (de) Bipolartransistor und verfahren zum herstellen eines bipolartransistors
DE102020202820A1 (de) Halbleitervorrichtung und Herstellungsverfahren für eine Halbleitervorrichtung
DE112011105029T5 (de) Halbleitervorrichtung
DE112016006787T5 (de) Halbleitervorrichtung

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R084 Declaration of willingness to licence
R016 Response to examination communication