DE10318284A1 - Verfahren zur Herstellung einer verspannten Schicht auf einem Substrat und Schichtstruktur - Google Patents
Verfahren zur Herstellung einer verspannten Schicht auf einem Substrat und Schichtstruktur Download PDFInfo
- Publication number
- DE10318284A1 DE10318284A1 DE10318284A DE10318284A DE10318284A1 DE 10318284 A1 DE10318284 A1 DE 10318284A1 DE 10318284 A DE10318284 A DE 10318284A DE 10318284 A DE10318284 A DE 10318284A DE 10318284 A1 DE10318284 A1 DE 10318284A1
- Authority
- DE
- Germany
- Prior art keywords
- layer
- strained
- substrate
- layer structure
- silicon
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26506—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02441—Group 14 semiconducting materials
- H01L21/0245—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/791—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/751—Insulated-gate field-effect transistors [IGFET] having composition variations in the channel regions
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- High Energy & Nuclear Physics (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Recrystallisation Techniques (AREA)
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE10318284A DE10318284A1 (de) | 2003-04-22 | 2003-04-22 | Verfahren zur Herstellung einer verspannten Schicht auf einem Substrat und Schichtstruktur |
| US10/553,562 US7416965B2 (en) | 2003-04-22 | 2004-04-15 | Method for producing a strained layer on a substrate and corresponding layer structure |
| PCT/DE2004/000780 WO2004095553A2 (de) | 2003-04-22 | 2004-04-15 | Verfahren zur herstellung einer verspannten schicht auf einem substrat und schichtstruktur |
| EP04727506A EP1616346A2 (de) | 2003-04-22 | 2004-04-15 | Verfahren zur herstellung einer verspannten schicht auf einem substrat und schichtstruktur |
| JP2006504301A JP5065676B2 (ja) | 2003-04-22 | 2004-04-15 | 基板上に歪層を製造する方法及び層構造 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE10318284A DE10318284A1 (de) | 2003-04-22 | 2003-04-22 | Verfahren zur Herstellung einer verspannten Schicht auf einem Substrat und Schichtstruktur |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| DE10318284A1 true DE10318284A1 (de) | 2004-11-25 |
Family
ID=33304880
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE10318284A Withdrawn DE10318284A1 (de) | 2003-04-22 | 2003-04-22 | Verfahren zur Herstellung einer verspannten Schicht auf einem Substrat und Schichtstruktur |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7416965B2 (enExample) |
| EP (1) | EP1616346A2 (enExample) |
| JP (1) | JP5065676B2 (enExample) |
| DE (1) | DE10318284A1 (enExample) |
| WO (1) | WO2004095553A2 (enExample) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102006010273A1 (de) * | 2006-03-02 | 2007-09-13 | Forschungszentrum Jülich GmbH | Verfahren zur Herstellung einer verspannten Schicht auf einem spannungskompensierten Schichtstapel mit geringer Defektdichte und Schichtstapel |
Families Citing this family (24)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102004048096A1 (de) * | 2004-09-30 | 2006-04-27 | Forschungszentrum Jülich GmbH | Verfahren zur Herstellung einer verspannten Schicht auf einem Substrat und Schichtstruktur |
| US7229901B2 (en) * | 2004-12-16 | 2007-06-12 | Wisconsin Alumni Research Foundation | Fabrication of strained heterojunction structures |
| JP4654710B2 (ja) * | 2005-02-24 | 2011-03-23 | 信越半導体株式会社 | 半導体ウェーハの製造方法 |
| FR2891281B1 (fr) * | 2005-09-28 | 2007-12-28 | Commissariat Energie Atomique | Procede de fabrication d'un element en couches minces. |
| FR2892855B1 (fr) | 2005-10-28 | 2008-07-18 | Commissariat Energie Atomique | Procede de fabrication d'une structure en couches minces et structure en couches minces ainsi obtenue |
| KR101455404B1 (ko) * | 2005-12-09 | 2014-10-27 | 세미이큅, 인코포레이티드 | 탄소 클러스터의 주입에 의한 반도체 디바이스의 제조를위한 시스템 및 방법 |
| FR2896255B1 (fr) | 2006-01-17 | 2008-05-09 | Soitec Silicon On Insulator | Procede d'ajustement de la contrainte d'un substrat en un materiau semi-conducteur |
| EP1808886A3 (fr) * | 2006-01-17 | 2009-08-12 | S.O.I.T.E.C. Silicon on Insulator Technologies | Procédé d'ajustement de la contrainte d'un substrat en un matériau semi-conducteur |
| DE102006004870A1 (de) * | 2006-02-02 | 2007-08-16 | Siltronic Ag | Halbleiterschichtstruktur und Verfahren zur Herstellung einer Halbleiterschichtstruktur |
| WO2007094057A1 (ja) * | 2006-02-15 | 2007-08-23 | Fujitsu Limited | 光デバイス |
| US7514726B2 (en) * | 2006-03-21 | 2009-04-07 | The United States Of America As Represented By The Aministrator Of The National Aeronautics And Space Administration | Graded index silicon geranium on lattice matched silicon geranium semiconductor alloy |
| US7888197B2 (en) * | 2007-01-11 | 2011-02-15 | International Business Machines Corporation | Method of forming stressed SOI FET having doped glass box layer using sacrificial stressed layer |
| US7494886B2 (en) | 2007-01-12 | 2009-02-24 | International Business Machines Corporation | Uniaxial strain relaxation of biaxial-strained thin films using ion implantation |
| WO2009051835A1 (en) * | 2007-10-18 | 2009-04-23 | United States Of America As Representated By The Administrator Of The National Aeronautics And Space Administration | X-ray diffraction wafer mapping method for rhombohedral super-hetero-epitaxy |
| US7943414B2 (en) * | 2008-08-01 | 2011-05-17 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing SOI substrate |
| JP2011166129A (ja) * | 2010-01-15 | 2011-08-25 | Sumitomo Chemical Co Ltd | 半導体基板、電子デバイス及び半導体基板の製造方法 |
| US8361889B2 (en) * | 2010-07-06 | 2013-01-29 | International Business Machines Corporation | Strained semiconductor-on-insulator by addition and removal of atoms in a semiconductor-on-insulator |
| DE102010046215B4 (de) * | 2010-09-21 | 2019-01-03 | Infineon Technologies Austria Ag | Halbleiterkörper mit verspanntem Bereich, Elektronisches Bauelement und ein Verfahren zum Erzeugen des Halbleiterkörpers. |
| US8501600B2 (en) * | 2010-09-27 | 2013-08-06 | Applied Materials, Inc. | Methods for depositing germanium-containing layers |
| US10361097B2 (en) * | 2012-12-31 | 2019-07-23 | Globalwafers Co., Ltd. | Apparatus for stressing semiconductor substrates |
| US9614026B2 (en) | 2013-03-13 | 2017-04-04 | The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration | High mobility transport layer structures for rhombohedral Si/Ge/SiGe devices |
| FR3003686B1 (fr) * | 2013-03-20 | 2016-11-04 | St Microelectronics Crolles 2 Sas | Procede de formation d'une couche de silicium contraint |
| US9305781B1 (en) | 2015-04-30 | 2016-04-05 | International Business Machines Corporation | Structure and method to form localized strain relaxed SiGe buffer layer |
| CN111733378B (zh) * | 2020-05-15 | 2022-12-13 | 中国兵器科学研究院宁波分院 | 一种钢表面的涂层结构及其制备方法 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE19802977A1 (de) * | 1998-01-27 | 1999-07-29 | Forschungszentrum Juelich Gmbh | Verfahren zur Herstellung einer einkristallinen Schicht auf einem nicht gitterangepaßten Substrat, sowie eine oder mehrere solcher Schichten enthaltendes Bauelement |
| US6326667B1 (en) * | 1999-09-09 | 2001-12-04 | Kabushiki Kaisha Toshiba | Semiconductor devices and methods for producing semiconductor devices |
| US6429061B1 (en) * | 2000-07-26 | 2002-08-06 | International Business Machines Corporation | Method to fabricate a strained Si CMOS structure using selective epitaxial deposition of Si after device isolation formation |
| JP2002343880A (ja) * | 2001-05-17 | 2002-11-29 | Sharp Corp | 半導体基板及びその製造方法ならびに半導体装置及びその製造方法 |
| DE10218381A1 (de) * | 2002-04-24 | 2004-02-26 | Forschungszentrum Jülich GmbH | Verfahren zur Herstellung einer oder mehrerer einkristalliner Schichten mit jeweils unterschiedlicher Gitterstruktur in einer Ebene einer Schichtenfolge |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5442205A (en) * | 1991-04-24 | 1995-08-15 | At&T Corp. | Semiconductor heterostructure devices with strained semiconductor layers |
| ATE346410T1 (de) * | 2000-08-04 | 2006-12-15 | Amberwave Systems Corp | Siliziumwafer mit monolithischen optoelektronischen komponenten |
| US6573126B2 (en) * | 2000-08-16 | 2003-06-03 | Massachusetts Institute Of Technology | Process for producing semiconductor article using graded epitaxial growth |
| JP2004531054A (ja) | 2001-03-02 | 2004-10-07 | アンバーウェーブ システムズ コーポレイション | 高速cmos電子機器及び高速アナログ回路のための緩和シリコンゲルマニウムプラットフォーム |
| US6593625B2 (en) * | 2001-06-12 | 2003-07-15 | International Business Machines Corporation | Relaxed SiGe layers on Si or silicon-on-insulator substrates by ion implantation and thermal annealing |
| JP2003008022A (ja) * | 2001-06-20 | 2003-01-10 | Mitsubishi Materials Silicon Corp | 半導体基板及び電界効果型トランジスタ並びにこれらの製造方法 |
| JP4854871B2 (ja) * | 2001-06-20 | 2012-01-18 | 株式会社Sumco | 半導体基板及び電界効果型トランジスタ並びにこれらの製造方法 |
| US6562703B1 (en) * | 2002-03-13 | 2003-05-13 | Sharp Laboratories Of America, Inc. | Molecular hydrogen implantation method for forming a relaxed silicon germanium layer with high germanium content |
| US6972245B2 (en) | 2002-05-15 | 2005-12-06 | The Regents Of The University Of California | Method for co-fabricating strained and relaxed crystalline and poly-crystalline structures |
| US6841457B2 (en) * | 2002-07-16 | 2005-01-11 | International Business Machines Corporation | Use of hydrogen implantation to improve material properties of silicon-germanium-on-insulator material made by thermal diffusion |
| DE10310740A1 (de) | 2003-03-10 | 2004-09-30 | Forschungszentrum Jülich GmbH | Verfahren zur Herstellung einer spannungsrelaxierten Schichtstruktur auf einem nicht gitterangepassten Substrat, sowie Verwendung eines solchen Schichtsystems in elektronischen und/oder optoelektronischen Bauelementen |
| JP2004281764A (ja) * | 2003-03-17 | 2004-10-07 | Seiko Epson Corp | 半導体装置およびその製造方法 |
| DE10318283A1 (de) * | 2003-04-22 | 2004-11-25 | Forschungszentrum Jülich GmbH | Verfahren zur Herstellung einer verspannten Schicht auf einem Substrat und Schichtstruktur |
| US7049660B2 (en) * | 2003-05-30 | 2006-05-23 | International Business Machines Corporation | High-quality SGOI by oxidation near the alloy melting temperature |
-
2003
- 2003-04-22 DE DE10318284A patent/DE10318284A1/de not_active Withdrawn
-
2004
- 2004-04-15 US US10/553,562 patent/US7416965B2/en not_active Expired - Fee Related
- 2004-04-15 JP JP2006504301A patent/JP5065676B2/ja not_active Expired - Lifetime
- 2004-04-15 EP EP04727506A patent/EP1616346A2/de not_active Withdrawn
- 2004-04-15 WO PCT/DE2004/000780 patent/WO2004095553A2/de not_active Ceased
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE19802977A1 (de) * | 1998-01-27 | 1999-07-29 | Forschungszentrum Juelich Gmbh | Verfahren zur Herstellung einer einkristallinen Schicht auf einem nicht gitterangepaßten Substrat, sowie eine oder mehrere solcher Schichten enthaltendes Bauelement |
| WO1999038201A1 (de) * | 1998-01-27 | 1999-07-29 | Forschungszentrum Jülich GmbH | Verfahren zur herstellung einer einkristallinen schicht auf einem nicht gitterangepassten substrat, sowie eine oder mehrere solcher schichten enthaltendes bauelement |
| US6326667B1 (en) * | 1999-09-09 | 2001-12-04 | Kabushiki Kaisha Toshiba | Semiconductor devices and methods for producing semiconductor devices |
| US6429061B1 (en) * | 2000-07-26 | 2002-08-06 | International Business Machines Corporation | Method to fabricate a strained Si CMOS structure using selective epitaxial deposition of Si after device isolation formation |
| JP2002343880A (ja) * | 2001-05-17 | 2002-11-29 | Sharp Corp | 半導体基板及びその製造方法ならびに半導体装置及びその製造方法 |
| DE10218381A1 (de) * | 2002-04-24 | 2004-02-26 | Forschungszentrum Jülich GmbH | Verfahren zur Herstellung einer oder mehrerer einkristalliner Schichten mit jeweils unterschiedlicher Gitterstruktur in einer Ebene einer Schichtenfolge |
Non-Patent Citations (3)
| Title |
|---|
| E.A. Fitzgerald et al., Thin Solid Films 294, 3 (1997), S. 115 * |
| F. Schäffler, Semicond. Sci. Technol. 12, 1515 (1997), S. 1515-1549 * |
| Z. Cheng et al., Mat.Res.Soc. Symp. Proc., Vol. 686, 21 (2002), S. 21-26 * |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102006010273A1 (de) * | 2006-03-02 | 2007-09-13 | Forschungszentrum Jülich GmbH | Verfahren zur Herstellung einer verspannten Schicht auf einem spannungskompensierten Schichtstapel mit geringer Defektdichte und Schichtstapel |
| DE102006010273B4 (de) * | 2006-03-02 | 2010-04-15 | Forschungszentrum Jülich GmbH | Verfahren zur Herstellung einer verspannten Schicht auf einem spannungskompensierten Schichtstapel mit geringer Defektdichte, Schichtstapel und dessen Verwendung |
Also Published As
| Publication number | Publication date |
|---|---|
| WO2004095553A3 (de) | 2004-12-23 |
| JP5065676B2 (ja) | 2012-11-07 |
| JP2006524427A (ja) | 2006-10-26 |
| US7416965B2 (en) | 2008-08-26 |
| EP1616346A2 (de) | 2006-01-18 |
| US20060211221A1 (en) | 2006-09-21 |
| WO2004095553A2 (de) | 2004-11-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP1604390B1 (de) | Verfahren zur herstellung einer spannungsrelaxierten schichtstruktur auf einem nicht gitterangepassten substrat sowie verwendung eines solchen schichtsystems in elektronischen und/oder optoelektronischen bauelementen | |
| DE10318284A1 (de) | Verfahren zur Herstellung einer verspannten Schicht auf einem Substrat und Schichtstruktur | |
| WO2004095552A2 (de) | Verfahren zur herstellung einer verspannten schicht auf einem substrat und schichtstruktur | |
| DE112011102840B4 (de) | Halbleiter, der durch elastische Kantenrelaxation eines Stressors in Kombination mit einer vergrabenen Isolierschicht verspannt wird | |
| KR100392166B1 (ko) | 반도체 장치의 제조 방법 및 반도체 장치 | |
| US7348259B2 (en) | Method of fabricating a semiconductor structure that includes transferring one or more material layers to a substrate and smoothing an exposed surface of at least one of the material layers | |
| DE69710031T2 (de) | Verfahren zur Übertragung einer Halbleiterschicht mittels Silizium-auf-Isolator (SOI) Technologie | |
| US7842940B2 (en) | Structure and method to form semiconductor-on-pores (SOP) for high device performance and low manufacturing cost | |
| JP2006522469A5 (enExample) | ||
| WO2011051499A1 (de) | Verfahren zur herstellung von silizium-halbleiterscheiben mit einer schicht zur integration von iii-v halbleiterbauelementen | |
| DE102006060886B4 (de) | SOI-Anordnung mit mehrfachen Kristallorientierungen sowie zugehöriger SOI-Baustein und zugehörige Herstellungsverfahren | |
| SG182855A1 (en) | Semiconductor on insulator apparatus and method | |
| EP1497855B1 (de) | Verfahren zur herstellung einer oder mehrerer einkristalliner schichten mit jeweils unterschiedlicher gitterstruktur in einer ebene einer schichtenfolge | |
| DE10229003B4 (de) | Ein Verfahren zur Herstellung eines SOI-Feldeffekttransistorelements mit einem Rekombinationsgebiet | |
| JP3933405B2 (ja) | 半導体基板、半導体装置及びそれらの製造方法 | |
| DE10145699A1 (de) | Schicht-Anordnung und Verfahren zum Herstellen einer Schicht-Anordnung | |
| WO2006034679A2 (de) | Verfahren zur herstellung einer verspannten schicht auf einem substrat und schichtstruktur |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| OP8 | Request for examination as to paragraph 44 patent law | ||
| R120 | Application withdrawn or ip right abandoned | ||
| R120 | Application withdrawn or ip right abandoned |
Effective date: 20150507 |