DE102018129284A1 - OLED-Anzeigetafel und damit versehene OLED-Anzeigevorrichtung - Google Patents

OLED-Anzeigetafel und damit versehene OLED-Anzeigevorrichtung Download PDF

Info

Publication number
DE102018129284A1
DE102018129284A1 DE102018129284.8A DE102018129284A DE102018129284A1 DE 102018129284 A1 DE102018129284 A1 DE 102018129284A1 DE 102018129284 A DE102018129284 A DE 102018129284A DE 102018129284 A1 DE102018129284 A1 DE 102018129284A1
Authority
DE
Germany
Prior art keywords
node
stage
lines
gip
transmission pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE102018129284.8A
Other languages
English (en)
Inventor
Kyung-min Kim
In-Hyo Han
Hun-Ki SHIN
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of DE102018129284A1 publication Critical patent/DE102018129284A1/de
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/17Passive-matrix OLED displays
    • H10K59/179Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/351Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels comprising more than three subpixels, e.g. red-green-blue-white [RGBW]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

Die vorliegende Erfindung bezieht sich auf eine OLED-Anzeigetafel zum Minimieren der Größe einer Einfassung und enthält: einen aktiven Bereich, der Datenleitungen, Abtastleitungen, die die Datenleitungen kreuzen, und Subpixel, die an jeder Kreuzung angeordnet sind, enthält; und eine Stufe einer GIP-Ansteuerschaltung, die in mehreren Einheitspixelgebieten, die durch m (wobei m eine natürliche Zahl ist) Abtastleitungen in dem aktiven Gebiet angesteuert werden, um Abtastimpulse den entsprechenden Abtastleitungen zuzuführen, verteilt und angeordnet ist, wobei der aktive Bereich ferner m GIP-interne Verbindungsleitungsteile jeweils benachbart den m Abtastleitungen enthält, und mehrere interne Verbindungsleitungen zum Verbinden von Elementen, die jede Stufe bilden, in den m GIP-internen Verbindungsleitungsteilen verteilt und angeordnet sind.

Description

  • Diese Anmeldung beansprucht die Priorität der koreanischen Patentanmeldung Nr. 10-2017-0159650 , eingereicht am 27. November 2017.
  • HINTERGRUND DER ERFINDUNG
  • Gebiet der Erfindung
  • Die vorliegende Erfindung bezieht sich auf eine OLED-Anzeigetafel und damit versehene eine OLED-Anzeigevorrichtung, wobei die OLED-Anzeigetafel Stufen einer GIP-Ansteuerschaltung, die in einem Pixel-Array angeordnet sind, und Signalverbindungsleitungen zum Bilden der GIP-Ansteuerschaltung aufweist.
  • Erörterung des Standes der Technik
  • Mit der Entwicklung der Informationsgesellschaft und verschiedener tragbarer elektronischer Vorrichtungen wie z. B. Mobilkommunikationsendgeräte und Notebook-Computer ist der Bedarf an Flachanzeigevorrichtungen, die für die elektronischen Vorrichtungen anwendbar sind, gestiegen.
  • Eine Flüssigkristallanzeige (LCD) und eine Anzeigevorrichtung mit einer organischen Leuchtdiode (OLED-Anzeigevorrichtung), die eine OLED verwendet, werden als solche Flachanzeigevorrichtungen verwendet.
  • Eine solche Flachanzeigevorrichtung besteht aus einer Anzeigetafel, die mehrere Gate-Leitungen und mehrere Datenleitungen enthält, um Bilder anzuzeigen, und einer Ansteuerschaltung zum Ansteuern der Anzeigetafel.
  • Unter den vorstehend genannten Anzeigevorrichtungen enthält eine Anzeigetafel der LCD ein Dünnschichttransistor-Array-Substrat, das ein Dünnschichttransistor-Array aufweist, das auf einem Glassubstrat gebildet ist, ein Farbfilter-Array-Substrat, das ein Farbfilter-Array aufweist, das auf einem Glassubstrat gebildet ist, und eine Flüssigkristallschicht, die zwischen dem Dünnschichttransistor-Array-Substrat und dem Farbfilter-Array-Substrat eingeschoben ist.
  • Das Dünnschichttransistor-Array-Substrat enthält mehrere Gate-Leitungen GL, die sich in einer ersten Richtung erstrecken, und mehrere Datenleitungen DL, die sich in einer zweiten Richtung senkrecht zu der ersten Richtung erstrecken, und ein Subpixelgebiet (Pixel: P) ist durch jede Gate-Leitung und jede Datenleitung definiert. Ein Dünnschichttransistor und eine Pixelelektrode sind in dem Subpixelgebiet P gebildet.
  • Die Anzeigetafel der LCD zeigt ein Bild an durch Anlegen einer Spannung an Elektroden zur Erzeugung eines elektrischen Felds (eine Pixelelektrode und eine gemeinsame Elektrode), um ein elektrisches Feld in der Flüssigkristallschicht zu erzeugen, und Anpassen des Anordnungszustandes Flüssigkristallmolekülen der Flüssigkristallschicht durch das elektrische Feld, um die Polarisation von einfallendem Licht zu steuern.
  • Zusätzlich enthält unter den vorstehend genannten Anzeigevorrichtungen eine Anzeigetafel der OLED-Anzeigevorrichtung Subpixel, die gemäß der Kreuzung von mehreren Gate-Leitungen und mehreren Datenleitungen definiert sind, und jedes Subpixel enthält eine OLED, die aus einer Anode, einer Kathode und einer organischen Emissionsschicht, die zwischen die Kathode und die Anode eingeschoben ist, zusammengesetzt ist, und eine Pixelschaltung zum unabhängigen Ansteuern der OLED.
  • Die Pixelschaltung ist auf verschiedene Arten konfiguriert und enthält wenigstens einen Schalt-TFT, einen Kondensator und einen Ansteuer-TFT.
  • Der wenigstens eine Schalt-TFT lädt in Reaktion auf einen Abtastimpuls eine Datenspannung in den Kondensator. Der Ansteuer-TFT steuert die Strommenge, die der OLED zugeführt wird, in Reaktion auf die Datenspannung, die an den Kondensator angelegt wird, um die emittierte Lichtmenge der OLED anzupassen.
  • Eine solche Anzeigetafel für Anzeigevorrichtungen ist durch einen aktiven Bereich (AA), durch das ein Bild für einen Anwender angezeigt wird, und einen nicht aktiven Bereich (NA), der ein peripherer Bereich des aktiven Bereichs AA ist, definiert.
  • Zusätzlich enthält die Ansteuerschaltung zum Ansteuern der Anzeigetafel eine Gate-Ansteuerschaltung zum sequenziellen Zuführen von Gate-Impulsen (oder Abtastimpulsen) zu den mehreren Gate-Leitungen (Abtastleitungen), eine Datenansteuerschaltung zum Zuführen einer Datenspannung zu den mehreren Datenleitungen und eine Zeitsteuereinheit zum Zuführen von Bilddaten und verschiedener Steuersignale zu der Gate-Ansteuerschaltung und der Datenansteuerschaltung.
  • Obwohl die Gate-Ansteuerschaltung aus wenigstens einer Gate-Ansteuer-IC bestehen kann, kann die Gate-Ansteuerschaltung in einem Prozess zum Bilden der mehreren Signalleitungen (Gate-Leitungen und Datenleitungen) und Subpixel der Anzeigetafel gleichzeitig auf dem nicht aktiven Bereich der Anzeigetafel gebildet werden.
  • Das heißt, dass ein Gate-in-Panel-Verfahren (GIP-Verfahren) zum Integrieren der Gate-Ansteuerschaltung in die Anzeigetafel angewandt wird.
  • Die vorstehend genannte Gate-Ansteuerschaltung enthält eine größere Anzahl von Stufen als die Anzahl der Gate-Leitungen, um Abtastimpulse sequenziell den Gate-Leitungen zuzuführen. Jede Stufe besteht aus einem Oxidhalbleiter-TFT, um die Ansteuereigenschaften zu verbessern.
  • Das heißt, dass die Gate-Ansteuerschaltung mehrere kaskadierte Stufen enthält. Zusätzlich enthält jede Stufe eine Ausgabeeinheit, die mit jeder Gate-Leitung (Abtastleitung) verbunden ist. Jede Stufe empfängt ein Taktsignal, ein Gate-Startsignal, eine Gate-Hochspannung und eine Gate-Niederspannung von der Zeitsteuereinheit und erzeugt einen Übertragungsimpuls und einen Abtastimpuls.
  • 1 ist ein Blockdiagramm, das Ansteuerschaltungen einer herkömmlichen OLED-Anzeigevorrichtung und eine Beziehung zwischen Ansteuerschaltungen zeigt.
  • Bezugnehmend auf 1 enthält eine OLED-Anzeigevorrichtung 100 eine OLED-Anzeigetafel PNL und Ansteuerschaltungen zum Zuführen von Eingabebilddaten zu einem Pixel-Array 110 der OLED-Anzeigetafel PNL.
  • Die OLED-Anzeigetafel PNL enthält mehrere Gate-Leitungen 149 und mehrere Datenleitungen 139, die auf eine sich kreuzende Art angeordnet sind, und das Pixel-Array 110, in dem Subpixel, die durch die mehreren Gate-Leitungen 149 und die mehreren Datenleitungen 139 definiert sind, als eine Matrix angeordnet sind.
  • Jedes Subpixel enthält eine OLED, die aus einer Anode, einer Kathode und einer organischen Emissionsschicht, die zwischen die Anode und die Kathode eingeschoben ist, besteht, und eine Pixelschaltung zum unabhängigen Ansteuern der OLED.
  • Die Pixelschaltung kann auf verschiedene Arten konfiguriert sein und enthält wenigstens einen Schalt-TFT, einen Kondensator und einen Ansteuer-TFT.
  • Die Ansteuerschaltungen zum Ansteuern der OLED-Anzeigetafel PNL enthalten eine Datenansteuerschaltung 130, die in einem nicht aktiven Bereich gebildet ist und eine Datenspannung den mehreren Datenleitungen 130 zuführt, eine GIP-Ansteuerschaltung 140, die in dem nicht aktiven Bereich gebildet ist und sequenziell ein Gate- (Abtast-) Signal, das mit der Datenspannung synchronisiert ist, den mehreren Gate-Leitungen 149 zuführt, und eine Zeitsteuereinheit (TCON) 120.
  • Die Zeitsteuereinheit 120 ist auf einer Leiterplatte (PCB) angeordnet, gleicht Eingabebilddaten ab, die von einem externen Host-System empfangen werden, und führt die abgeglichenen Eingabebilddaten der Datenansteuerschaltung 130 zu. Zusätzlich empfängt die Zeitsteuereinheit 120 Zeitsignale, wie z. B. ein vertikales Synchronisationssignal, ein horizontales Synchronisationssignal, ein Datenaktivierungssignal und ein Punkttaktsignal synchronisiert mit dem Eingabebild von dem externen Host-System und erzeugt Steuersignale (ein Datentreibersteuersignal DDC und ein Gate-Treibersteuersignal GDC) zum Steuern der Operationszeit der Datenansteuerschaltung 130 und der GIP-Ansteuerschaltung 140.
  • Die Datenansteuerschaltung 130 empfängt die Eingabebilddaten und das Datentreibersteuersignal DDC von der Zeitsteuereinheit 120 und setzt die Eingabebilddaten in eine gammakompensierte Spannung um, um eine Datenspannung zu erzeugen, und gibt die Datenspannung zu den mehreren Datenleitungen 139 aus.
  • Die Datenansteuerschaltung 130 enthält mehrere integrierte Source-Ansteuer-Schaltungen (Source-Ansteuer-ICs), von denen jede in der Form eines Chip-on-Film (COF) konfiguriert ist und von denen jede zwischen einem Kontaktstellenteil der Leiterplatte, auf der die Zeitsteuereinheit 120 montiert ist, und einem Kontaktstellenteil der Anzeigetafel PNL verbunden ist.
  • Die GIP-Ansteuerschaltung 140 kann an einem Rand oder an beiden Rädern der Anzeigetafel PNL angeordnet sein, abhängig von dem Ansteuerverfahren. Die in 1 gezeigte Gate-Ansteuerschaltung 140 ist eine vernetzte GIP-Ansteuerschaltung und enthält eine erste GIP-Ansteuerschaltung 140L, die auf der linken Seite der Anzeigetafel PNL angeordnet ist, und eine zweite GIP-Ansteuerschaltung 140R, die auf der rechten Seite der Anzeigetafel PNL angeordnet ist.
  • Obwohl die GIP-Ansteuerschaltung 140 aus wenigstens einer Gate-Ansteuer-IC bestehen kann, kann die GIP-Ansteuerschaltung 140 gleichzeitig mit den mehreren Signalleitungen (Gate-Leitungen und Datenleitungen) und Subpixeln, die das Pixel-Array 110 der OLED-Anzeigetafel PNL bilden, in dem nicht aktiven Bereich der Anzeigetafel durch einen Prozess zum Bilden der Signalleitungen und Subpixel gebildet werden.
  • Das heißt, dass das Gate-in-Panel-Verfahren (GIP-Verfahren) zum Integrieren der Gate-Ansteuerschaltung in die Anzeigetafel angewandt wird.
  • Die GIP-Ansteuerschaltung 140 führt sequenziell ein Gate- (Abtast-) Signal den Gate-Leitungen 149 in Reaktion auf das Steuersignal GDC, das von der Zeitsteuereinheit 120 gesendet wird, zu.
  • Die vorstehend genannte GIP-Ansteuerschaltung 140 enthält eine größere Anzahl von Stufen (nachstehend „GIP“) als die Anzahl der Gate-Leitungen, um einen Abtastimpuls sequenziell den Gate-Leitungen zuzuführen, und verwendet Oxidhalbleiter-Dünnschichttransistoren, um die Ansteuereigenschaften zu verbessern.
  • Das heißt, dass die GIP-Ansteuerschaltung mehrere kaskadierte GIP-Stufen enthält. Zusätzlich enthält jede GIP-Stufe eine Ausgabeeinheit, die mit jeder Gate-Leitung verbunden ist. Jede GIP-Stufe empfängt ein Taktsignal, ein Gate-Startsignal, eine Gate-Hochspannung und eine Gate-Niederspannung, die von der Zeitsteuereinheit zugeführt werden, und erzeugt einen Übertragungsimpuls und einen Abtastimpuls.
  • 2 ist ein Blockdiagramm einer normalen n-ten GIP-Stufe.
  • Wie in 2 gezeigt ist, enthält jede GIP-Stufe eine Knotensteuereinheit 100, die durch einen Startimpuls oder einen Übertragungsimpuls SET, der von der vorherigen GIP-Stufe ausgegeben wird, eingestellt wird und durch einen Übertragungsimpuls RST, der von der nächsten GIP-Stufe ausgegeben wird, zurückgesetzt wird, um Spannungen erster und zweiter Knoten Q und Qb zu steuern, und eine Ausgabeeinheit 200, die eines aus mehreren Taktsignalen SCCLKs für eine Abtastimpulsausgabe und eines aus mehreren Taktsignalen CRCLKs für eine Übertragungsimpulsausgabe empfängt und einen Abtastimpuls So(n) und einen Übertragungsimpuls Co(n) in Reaktion auf Spannungspegel der ersten und zweiten Knoten Q und Qb ausgibt.
  • In dem Fall einer GIP-Stufe, die durch ein 6-Phasen-Taktsignal angesteuert wird, wird die Knotensteuereinheit 100 durch einen Übertragungsimpuls (n-3), der aus der dritten vorhergehenden GIP-Stufe ausgegeben wird, eingestellt und wird durch einen Übertragungsimpuls (n+3), der von der drittnächsten GIP-Stufe ausgegeben wird, zurückgesetzt, um die Spannungen der ersten und zweiten Knoten Q und Qb zu steuern.
  • Obwohl in der Figur nicht gezeigt enthält die Ausgabeeinheit 200 der GIP-Stufe eine Übertragungsimpulsausgabeeinheit und eine Abtastimpulsausgabeeinheit.
  • Die Übertragungsimpulsausgabeeinheit enthält einen ersten Pull-up-Transistor und einen ersten Pull-down-Transistor, die in Reihe zwischen einem Übertragungsimpulsausgabetaktsignalanschluss, an den eines der mehrere Taktsignale für die Übertragungsimpulsausgabe angelegt ist, und einem ersten Gate-Niederspannungsanschluss VGL1 verbunden sind.
  • Der erste Pull-up-Transistor wird in Reaktion auf den Spannungspegel des ersten Knotens Q ein- /ausgeschaltet, und der erste Pull-down-Transistor wird in Reaktion auf den Spannungspegel des zweiten Knotens Qb ein/ausgeschaltet, um das eingegebene Übertragungsimpulsausgabetaktsignal als einen Übertragungsimpuls Co(n) auszugeben.
  • Die Abtastimpulsausgabeeinheit enthält einen zweiten Pull-up-Transistor und einen zweiten Pull-down-Transistor, die in Reihe zwischen einem Abtastimpulsausgabetaktsignalanschluss, an den eines der mehreren Taktsignale für die Abtastimpulsausgabe angelegt ist, und einem zweiten Gate-Niederspannungsanschluss VGL2 verbunden sind, und einen Bootstrap-Kondensator, der zwischen der Gate-Elektrode und der Source-Elektrode des zweiten Pull-up-Transistors verbunden ist.
  • Der zweite Pull-up-Transistor wird in Reaktion auf den Spannungspegel des ersten Knotens Q ein- /ausgeschaltet, und der zweite Pull-down-Transistor wird in Reaktion auf den Spannungspegel des zweiten Knotens Qb ein/ausgeschaltet, um das eingegebene Abtastimpulsausgabetaktsignal als einen Übertragungsimpuls So(n) auszugeben.
  • 3 ist ein Wellenformdiagramm, das die Operation der in 2 gezeigten n-ten GIP-Stufe zeigt.
  • 3 zeigt, dass die Knotensteuereinheit 100 durch den Übertragungsimpuls Co(n-3), der aus der dritten vorhergehenden GIP-Stufe ausgegeben wird, eingestellt wird und durch den Übertragungsimpuls Co(n+3), der aus der drittnächsten GIP-Stufe ausgegeben wird, zurückgesetzt wird, um die Spannungen des ersten und des zweiten Knotens Q und Qb zu steuern.
  • Die n-te GIP-Stufe(n) wird durch den Übertragungsimpuls Co(n-3), der aus der dritten vorhergehenden GIP-Stufe ausgegeben wird, eingestellt, um den ersten Knoten Q mit einer Gate-Hochspannung VGH zu laden und den zweiten Knoten Qb auf eine Gate-Niederspannung VGL zu entladen. Dementsprechend werden der erste Pull-up-Transistor der Übertragungsimpulsausgabeeinheit und der zweite Pull-up-Transistor der Abtastimpulsausgabeeinheit angeschaltet, und der erste Pull-down-Transistor der Übertragungsimpulsausgabeeinheit und der zweite Pull-down-Transistor der Abtastimpulsausgabeeinheit werden abgeschaltet.
  • Zusätzlich werden die Taktsignale CRCLK und SCCLK, die die gleiche Phase aufweisen, an die Drain-Elektrode des ersten Pull-up-Transistors der Übertragungsimpulsausgabeeinheit und die Drain-Elektrode des zweiten Pull-up-Transistors der Abtastimpulsausgabeeinheit angelegt.
  • Wenn die Taktsignale CRCLK und SCCLK, die einem hohen Pegel entsprechen, an die Drain-Elektrode des ersten Pull-up-Transistors und die Drain-Elektrode des zweiten Pull-up-Transistors angelegt werden, wird die Spannung des schwebenden ersten Knotens Q durch den Bootstrap-Kondensator nachgezogen, so dass sie um 2VGH ansteigt.
  • In einem Zustand, in dem der erste Knoten Q auf diese Weise nachgezogen wird, geben die Übertragungsimpulsausgabeeinheit bzw. die Abtastimpulsausgabeeinheit die eingegebene Taktsignale CRCLK und SCCLK als einen Übertragungsimpuls Co(n) und einen Abtastimpuls So(n) aus.
  • Zusätzlich wird die Stufe durch den Übertragungsimpuls Co(n+3), der aus der drittnächsten GIP-Stufe ausgegeben wird, zurückgesetzt, und somit wird der erste Knoten zu einem niedrigen Zustand und der zweite Knoten Qb wird zu einem hohen Zustand. Dementsprechend werden der erste Pull-up-Transistor der Übertragungsimpulsausgabeeinheit und der zweite Pull-up-Transistor der Abtastimpulsausgabeeinheit ausgeschaltet, und der erste Pull-down-Transistor der Übertragungsimpulsausgabeeinheit und der zweite Pull-down-Transistor der Abtastimpulsausgabeeinheit werden eingeschaltet, um die Gate-Niederspannung VGL als den Übertragungsimpuls Co(n) und den Abtastimpuls So(n) auszugeben.
  • Die GIP-Ansteuerschaltung ist jedoch in den nicht aktiven Bereich der Anzeigetafel in der herkömmlichen OLED-Anzeigetafel integriert, wie vorstehend beschrieben, und somit ist es schwierig, eine Anzeigevorrichtung mit eine schmalen Einfassung zu konstruieren.
  • ZUSAMMENFASSUNG DER ERFINDUNG
  • Eine Aufgabe der vorliegenden Erfindung, die erdacht wurde, um das vorstehend genannte Problem zu lösen, ist die Schaffung einer OLED-Anzeigetafel und einer OLED-Anzeigevorrichtung zum Anordnen der Signalverbindungsleitungen für eine GIP-Ansteuerschaltung in einem aktiven Bereich und zum Minimieren der Anzahl der Signalverbindungsleitungen, um die Größe einer Einfassung zu minimieren.
  • Um die obige Aufgabe zu lösen, enthält eine OLED-Anzeigetafel gemäß der vorliegenden Erfindung: einen aktiven Bereich, der Datenleitungen, Abtastleitungen, die die Datenleitungen kreuzen, und Subpixel, die an jeder Kreuzung angeordnet sind, enthält; und eine Stufe einer GIP-Ansteuerschaltung, die in mehreren Einheitspixelgebieten, die durch m (wobei m eine natürliche Zahl ist) Abtastleitungen in dem aktiven Bereich angesteuert werden, um Abtastimpulse den entsprechenden Abtastleitungen zuzuführen, verteilt und angeordnet ist, wobei der aktive Bereich ferner m GIP-interne Verbindungsleitungsteile jeweils benachbart den m Abtastleitungen enthält und mehrere interne Verbindungsleitungen zum Verbinden von Elementen, die jede Stufe bilden, in den m GIP-internen Verbindungsleitungsteilen verteilt und angeordnet sein können.
  • Hier enthält jede Stufe: eine Logikeinheit zum Steuern von Spannungspegeln eines ersten Knotens und eines zweiten Knotens unter Verwendung eines Übertragungsimpulses der vorhergehenden Stufe und eines Übertragungsimpulses der nächsten Stufe; eine Übertragungsimpulsausgabeeinheit zum Ausgeben eines eingegebenen Übertragungsimpulsausgabetaktsignals als einen Übertragungsimpuls in Reaktion auf die Spannungspegel des ersten Knotens und des zweiten Knotens; und m Abtastimpulsausgabeeinheiten zum jeweiligen Ausgeben eingegebener Abtastimpulsausgabetaktsignale zu den m Abtastleitungen als Abtastimpulse in Reaktion auf die Spannungspegel des ersten Knotens und des zweiten Knotens.
  • Um die obige Aufgabe zu lösen, enthält eine OLED-Anzeigevorrichtung gemäß der Erfindung eine OLED-Anzeigetafel, die ihrerseits enthält: einen aktiven Bereich, der Datenleitungen, Abtastleitungen, die die Datenleitungen kreuzen, und Subpixel, die an jeder Kreuzung angeordnet sind, enthält; und eine Stufe einer GIP-Ansteuerschaltung, die in mehreren Einheitspixelgebieten, die durch m (wobei m eine natürliche Zahl ist) Abtastleitungen in dem aktiven Bereich angesteuert werden, um Abtastimpulse den entsprechenden Abtastleitungen zuzuführen, verteilt und angeordnet ist, wobei der aktive Bereich ferner m GIP-interne Verbindungsleitungsteile jeweils benachbart den m Abtastleitungen enthält und mehrere interne Verbindungsleitungen zum Verbinden von Elementen, die jede Stufe bilden, in den m GIP-internen Verbindungsleitungsteilen verteilt und angeordnet sein können. In einer bevorzugten Ausführungsform kann jedes der Einheitspixelgebiete wenigstens drei Subpixel, einen GIP-Teil, in dem ein Element, das jede Stufe der GIP-Ansteuerschaltung bildet, angeordnet ist, enthalten, und die mehreren internen Verbindungsleitungen, die in den m GIP-internen Verbindungsleitungssteilen angeordnet sind, erstrecken sich zu dem GIP-Teil und sind mit den Elementen, die jede Stufe bilden, elektrisch verbunden.
  • In einer bevorzugten Ausführungsform sind die m GIP-internen Verbindungsleitungsteile in Bereichen enthalten, die jeweils den m Abtastleitungen benachbart sind, und ein Knoten Q, ein Knoten Qb, ein Knoten Qh, ein Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe und ein Übertragungsimpulsausgabeanschluss der nächsten Stufe zum Verbinden der Einheitselemente, die jede Stufe bilden, sind in den m GIP-internen Verbindungsleitungsteilen verteilt und angeordnet.
  • In einer bevorzugten Ausführungsform enthält eine OLED-Anzeigetafel: einen aktiven Bereich, der Datenleitungen, Abtastleitungen, die die Datenleitungen kreuzen, und Subpixel, die an jeder Kreuzung angeordnet sind, enthält; und eine Stufe einer GIP-Ansteuerschaltung, die in mehreren Einheitspixelgebieten, die durch fünf Abtastleitungen in dem aktiven Bereich angesteuert werden, verteilt und angeordnet sind, um Abtastimpulse den entsprechenden Abtastleitungen zuzuführen,
  • Vorzugsweise kann jede Stufe enthalten: eine Logikeinheit zum Steuern von Spannungspegeln eines ersten Knotens und eines zweiten Knotens unter Verwendung eines Übertragungsimpulses der vorhergehenden Stufe und eines Übertragungsimpulses der nächsten Stufe; eine Übertragungsimpulsausgabeeinheit zum Ausgeben eines eingegebenen Übertragungsimpulsausgabetaktsignals als einen Übertragungsimpuls in Reaktion auf die Spannungspegel des ersten Knotens und des zweiten Knotens; und erste bis fünfte Abtastimpulsausgabeeinheiten zum jeweiligen Ausgeben erster bis fünfter eingegebener Abtastimpulsausgabetaktsignale zu den fünf Abtastleitungen als Abtastimpulse in Reaktion auf die Spannungspegel des ersten Knotens und des zweiten Knotens.
  • In einer bevorzugten Ausführungsform können fünf GIP-interne Verbindungsleitungsteile in Bereichen enthalten sein, die jeweils den fünf Abtastleitungen benachbart sind, und ein Knoten Q, ein Knoten Qb, ein Knoten Qh, ein Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe und ein Übertragungsimpulsausgabeanschluss der nächsten Stufe zum Verbinden der Einheitselemente, die jede Stufe bilden, sind in jedem GIP-internen Verbindungsleitungsteil verteilt und angeordnet.
  • In einer bevorzugten Ausführungsform kann jedes der Einheitspixelgebiete wenigstens drei Subpixel und einen GIP-Teil enthalten, in dem ein Element, das jede Stufe der GIP-Ansteuerschaltung bildet, angeordnet ist, und der Knoten Q, der Knoten Qb, der Knoten Qh, der Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe und der Übertragungsimpulsausgabeanschluss der nächsten Stufe, die in den fünf GIP-internen Verbindungsleitungsteilen angeordnet sind, erstrecken sich zu dem GIP-Teil und sind mit den Einheitselementen, die jede Stufe bilden, elektrisch verbunden.
  • In einer bevorzugten Ausführungsform kann eine OLED-Anzeigetafel einen aktiven Bereich , der Datenleitungen, Abtastleitungen, die die Datenleitungen kreuzen, und Subpixel, die an jeder Kreuzung angeordnet sind, enthält; und eine Stufe einer GIP-Ansteuerschaltung, die in mehreren Einheitspixelgebieten, die durch zwei Abtastleitungen in dem aktiven Gebiet angesteuert werden, verteilt und angeordnet sind, um Abtastimpulse den entsprechenden Abtastleitungen zuzuführen, umfassen, wobei jede Stufe enthält: eine Logikeinheit zum Steuern von Spannungspegeln eines ersten Knotens und eines zweiten Knotens unter Verwendung eines Übertragungsimpulses der vorhergehenden Stufe und eines Übertragungsimpulses der nächsten Stufe; eine Übertragungsimpulsausgabeeinheit zum Ausgeben eines eingegebenen Übertragungsimpulsausgabetaktsignals als einen Übertragungsimpuls in Reaktion auf die Spannungspegel des ersten Knotens und des zweiten Knotens; und erste und zweite Abtastimpulsausgabeeinheiten zum jeweiligen Ausgeben erster und zweiter eingegebener Abtastimpulsausgabetaktsignale zu den zwei Abtastleitungen als Abtastimpulse in Reaktion auf die Spannungspegel des ersten Knotens und des zweiten Knotens.
  • In einer bevorzugten Ausführungsform kann der aktive Bereich ferner zwei GIP-interne Verbindungsleitungsteile enthalten, die jeweils den m Abtastleitungen benachbart sind, ein Knoten Q, ein Knoten Qb, ein Knoten Qh, ein Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe und ein Übertragungsimpulsausgabeanschluss der nächsten Stufe zum Verbinden von Einheitselementen, die jede Stufe bilden, sind in den zwei GIP-internen Verbindungsleitungsteilen verteilt und angeordnet.
  • In einer bevorzugten Ausführungsform kann eine OLED-Anzeigetafel einen aktiven Bereich , der Datenleitungen, Abtastleitungen, die die Datenleitungen kreuzen, und Subpixel, die an jeder Kreuzung angeordnet sind, enthält; und eine Stufe einer GIP-Ansteuerschaltung, die in mehreren Einheitspixelgebieten, die durch drei Abtastleitungen in dem aktiven Bereich angesteuert werden, verteilt und angeordnet sind, um Abtastimpulse den entsprechenden Abtastleitungen zuzuführen, umfassen; wobei die Stufe enthält: eine Logikeinheit zum Steuern von Spannungspegeln eines ersten Knotens und eines zweiten Knotens unter Verwendung eines Übertragungsimpulses der vorhergehenden Stufe und eines Übertragungsimpulses der nächsten Stufe; eine Übertragungsimpulsausgabeeinheit zum Ausgeben eines eingegebenen Übertragungsimpulsausgabetaktsignals als einen Übertragungsimpuls in Reaktion auf die Spannungspegel des ersten Knotens und des zweiten Knotens; und erste bis dritte Abtastimpulsausgabeeinheiten zum jeweiligen Ausgeben erster bis dritter eingegebener Abtastimpulsausgabetaktsignale zu den drei Abtastleitungen als Abtastimpulse in Reaktion auf die Spannungspegel des ersten Knotens und des zweiten Knotens.
  • In einem bevorzugten Aspekt kann eine OLED-Anzeigevorrichtung eine OLED-Anzeigetafel gemäß einer der Ausführungsformen, wie sie vorstehend beschrieben sind, enthalten.
  • Jedes der Einheitspixelgebiete kann wenigstens drei Subpixel, einen GIP-Teil, in dem ein Element, das jede Stufe der GIP-Ansteuerschaltung bildet, angeordnet ist, enthalten, und die mehreren internen Verbindungsleitungen, die in den m GIP-internen Verbindungsleitungsteilen angeordnet sind, können sich zu dem GIP-Teil erstrecken und mit den Elementen, die jede Stufe bilden, elektrisch verbunden sein.
  • Die OLED-Anzeigetafel, die die vorstehend genannten Eigenschaften gemäß der vorliegenden Erfindung aufweist, weist die folgenden Vorteile auf.
  • Das heißt, dass eine OLED-Anzeigetafel gemäß einer ersten Ausführungsform der vorliegenden Erfindung die internen Verbindungsleitungen in den GIP-internen Verbindungsleitungsteilen in dem aktiven Bereich angeordnet sein können.
  • Außerdem kann eine OLED-Anzeigetafel gemäß einer zweiten Ausführungsform der vorliegenden Erfindung die Anzahl interner Verbindungsleitungen, die in GIP-internen Verbindungsleitungsteilen angeordnet sind, reduzieren, weil ein Ausgabepuffer mehrere Abtastimpulsausgabeeinheiten enthält, GIP-Elemente in Einheitspixeln, die durch so viele Abtastleitungen wie die Anzahl von Abtastimpulsausgabeeinheiten angesteuert werden, verteilt und angeordnet sind, und interne Verbindungsleitungen (der Knoten Q, der Knoten Qb, der Knoten Qh, Verbindungsleitungen, die mit dem Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe und dem Übertragungsimpulsausgabeanschluss der nächsten Stufe verbunden sind) in GIP-internen Verbindungsleitungsteilen benachbart den Abtastleitungen verteilt und angeordnet sind.
  • Dementsprechend kann eine Größe einer Einfassung der OLED-Anzeigetafel gemäß der ersten Ausführungsform der vorliegenden Erfindung reduziert sein.
  • Dementsprechend kann das Öffnungsverhältnis der OLED-Anzeigetafel gemäß der zweiten Ausführungsform der vorliegenden Erfindung zunehmen, und der Bereich, der durch die GIP-internen Verbindungsleitungsteile besetzt wird, kann reduziert sein, und somit kann eine hochauflösende Anzeigetafel bereitgestellt sein.
  • Figurenliste
    • 1 ist ein Blockdiagramm, das Ansteuerschaltungen einer herkömmlichen OLED-Anzeigevorrichtung und eine Beziehung zwischen Ansteuerschaltungen zeigt.
    • 2 ist ein Blockdiagramm einer normalen n-ten GIP-Stufe.
    • 3 ist ein Wellenformdiagramm, das die Operation der in 2 gezeigten n-ten GIP-Stufe zeigt.
    • 4 ist ein Schaltplan eines Subpixels in der OLED-Anzeigetafel gemäß einer Ausführungsform der vorliegenden Erfindung.
    • 5 ist ein Schaltplan einer k-ten Stufe einer GIP-Ansteuerschaltung gemäß einer Ausführungsform der vorliegenden Erfindung.
    • 6 ist ein Diagramm, das eine Konfiguration eines aktiven Bereichs einer OLED-Anzeigetafel gemäß einer ersten Ausführungsform der vorliegenden Erfindung zeigt.
    • 7 ist ein Diagramm, das eine detaillierte Konfiguration von zwei benachbarten Einheitspixelgebieten zeigt, die in dem aktiven Bereich der OLED-Anzeigetafel von 6 angeordnet sind.
    • 8 ist ein Diagramm zum Beschreiben interner Verbindungsleitungen, die in einem GIP-internen Verbindungsleitungsteil angeordnet sind, gemäß der ersten Ausführungsform der vorliegenden Erfindung.
    • 9 ist ein Blockdiagramm einer n-ten GIP-Stufe gemäß einer zweiten Ausführungsform der vorliegenden Erfindung.
    • 10 ist ein Diagramm zum Beschreiben interner Verbindungsleitungen, die in einem GIP-internen Verbindungsleitungsteil angeordnet sind, gemäß der zweiten Ausführungsform der vorliegenden Erfindung.
  • AUSFÜHRLICHE BESCHREIBUNG DER ERFINDUNG
  • Der Anmelder wendete die Technologie zum Verteilen und Anordnen von GIP-Ansteuerschaltungen in einem aktiven Bereich einer Anzeigetafel an, um die Größe einer Einfassung der Anzeigetafel zu reduzieren ( koreanische Patentanmeldung Nr. 10-2017-0125355 (Datum der Einreichung: 27. Oktober 2017)).
  • Die Erfindung der koreanischen Patentanmeldung (10-2017-0125355 ) wird wie folgt kurz beschrieben.
  • 4 ist ein Schaltplan eines Subpixels in der OLED-Anzeigetafel gemäß der vorliegenden Erfindung, und 5 ist ein Schaltplan einer k-ten Stufe einer GIP-Ansteuerschaltung gemäß einer Ausführungsform der vorliegenden Erfindung.
  • Wie in 4 gezeigt ist, enthält jedes Subpixel der OLED-Anzeigetafel gemäß einer Ausführungsform der vorliegenden Erfindung eine OLED und eine Pixelschaltung zum Ansteuern der OLED.
  • Die Pixelschaltung enthält einen ersten und einen zweiten Schalt-TFT T1 und T2, einen Speicherkondensator Cst und einen Ansteuer-TFT DT.
  • Der erste Schalt-TFT T1 ändert eine Datenspannung DATA in dem Speicherkondensator Cst in Reaktion auf ein Abtastimpulssignal. Der Ansteuer-TFT DT steuert die Strommenge, die der OLED zugeführt wird, gemäß der Datenspannung, die in den Speicherkondensator Cst geladen ist, um die emittierte Lichtmenge der OLED anzupassen. Der zweite Schalt-TFT T2 erfasst die Schwellenspannung und Mobilität des Ansteuer-TFT DT in Reaktion auf ein Erfassungssignal.
  • Die OLED kann aus einer ersten Elektrode (z. B. Anode oder Kathode), einer organischen Emissionsschicht und einer zweiten Elektrode (z. B. Kathode oder Anode) bestehen.
  • Der Speicherkondensator Cst ist zwischen dem Gate und der Source des Ansteuer-TFT DT elektrisch verbunden, um eine Datenspannung, die einer Bildsignalspannung oder einer ihr entsprechenden Spannung entspricht, für eine Rahmenzeitspanne aufrecht erhält.
  • Obwohl 4 eine 3T1C-Subpixelkonfiguration zeigt, die aus drei TFTs T1, T2 und DT und einem Speicherkondensator Cst besteht, ist die vorliegende Erfindung nicht darauf beschränkt, und jedes Subpixel der OLED-Anzeigetafel gemäß der vorliegenden Erfindung kann eine 4T1C-, 4T2C-, 5T1C- oder 5T2C-Subpixelkonfiguration aufweisen.
  • Indessen, wie in 5 gezeigt ist, enthält die Schaltung der k-ten Stufe der GIP-Ansteuerschaltung gemäß einer Ausführungsform der vorliegenden Erfindung: eine erste und eine zweite Wartezeit-Knotensteuereinheit 21 und 26, die die Transistoren TA, TB, T3qA, T1B, T1C, T5A und T5B und einen Kondensator C1 enthalten, selektiv ein Einstellsignal CP(k) gemäß einem Leitungsauswahlimpuls (LSP) speichern, einen ersten Knoten Q der entsprechenden Stufe mit einer ersten konstanten Spannung GVDD laden und einen zweiten Knoten Qb auf eine zweite konstante Spannung GVSS2 entladen gemäß einem vertikalen Echtzeit-Signal (VRT-Signal) in einer Wartezeit; eine erste bis dritte Ansteuerzeit-Knotensteuereinheit 23 und 25, die die T1, T1A, T3n, T3nA, T3q, T3, T3A und T5 enthalten, den ersten Knoten Q der entsprechenden Stufe mit der Spannung des Übertragungsimpulses CP(k-3) der dritten vorhergehenden Stufe gemäß dem Übertragungsimpuls CP(k-3) laden, den ersten Knoten Q und den dritten Knoten Qh auf eine zweite konstante Spannung GVSS2 gemäß dem Übertragungsimpuls CP(k+3) der drittnächsten Stufe entladen und den dritten Knoten Qh mit der ersten konstanten Spannung GVDD gemäß der Spannung des ersten Knotens in einer Ansteuerzeit laden; einen Inverter 24, der die Transistoren T4, T4l, T4q und T5q und einen Kondensator C2 enthält, die Spannung des ersten Knotens Q invertiert und die invertierte Spannung an den zweiten Knoten Qb anlegt; einen Ausgabepuffer 27, der die Pull-up-Transistoren T6cr und T6, die Pull-down-Transistoren T7cr und T7 und einen Bootstrapping-Kondensator C3 enthält, ein Taktsignal CRCLK(k) aus mehreren Taktsignalen für die Übertragungsimpulsausgabe und ein Taktsignal SCCLK(k) aus mehreren Taktsignalen für Abtastimpulsausgabe empfängt und einen Übertragungsimpuls CP(k) und einen Abtastimpuls SP(k) gemäß den Spannungen des ersten Knotens Q und des zweiten Knotens Qb ausgibt; und eine Rücksetzeinheit 22, die die Transistoren T3nB und T3nC enthält und den ersten Knoten auf die zweite konstante Spannung GVSS2 entlädt gemäß einem Rücksetzsignal RST, das aus der Zeitsteuereinheit in der Wartezeit ausgegeben wird.
  • Die Transistoren TB, TA und T3q in der ersten und der zweiten Wartezeit-Knotensteuereinheit 21 und 26 werden eingeschaltet, um das Einstellsignal CP(k) in dem Kondensator C1 zu speichern, wenn der LSP an einem hohen Pegel ist.
  • Zusätzlich werden die Transistoren T1C und T5B eingeschaltet, um den ersten Knoten Q mit der ersten konstanten Spannung GVDD zu laden und den zweiten Knoten Qb auf die zweite konstante Spannung GVSS2 zu entladen, wenn das VRT-Signal an einem hohen Pegel in der Wartezeit ist.
  • Die Transistoren T1, T1A und T5 in der ersten bis dritten Ansteuerzeit-Knotensteuereinheit 23 und 25 werden eingeschaltet, um den ersten Knoten Q mit dem Übertragungsimpuls CP(k-3) der dritten vorhergehenden Stufe zu laden und den zweiten Knoten Qb auf die zweite konstante Spannung GVSS2 zu entladen, wenn der Übertragungsimpuls CP(k-3) der dritten vorhergehenden Stufe ein hoher Pegel in der Ansteuerzeit ist. Wenn auf diese Weise der erste Knoten Q geladen ist und der zweite Knoten Qb entladen ist, wird der Transistor T3q eingeschaltet, um den dritten Knoten Qh mit der ersten konstanten Spannung GVDD zu laden.
  • Wenn der Übertragungsimpuls CP(k+3) der drittnächsten Stufe an einem hohen Pegel ist, werden die Transistoren T3n und T3nA eingeschaltet, um den ersten Knoten Q und den dritten Knoten Qh auf die zweite konstante Spannung GVSS2 zu entladen.
  • Der Inverter 24 invertiert die Spannung des ersten Knotens Q und legt die invertierte Spannung an den zweiten Knoten Qb an.
  • In dem Ausgabepuffer 27 wird der Pull-up-Transistor T6cr eingeschaltet und der Pull-down-Transistor T7cr wird ausgeschaltet, um ein Taktsignal CRCLK(k) aus den mehreren Taktsignalen für die Übertragungsimpulsausgabe als einen Übertragungsimpuls CP(k) auszugeben, wenn der erste Knoten Q an einem hohen Pegel ist und der zweite Knoten Qb an einem niedrigen Pegel ist. Ferner wird der Pull-up-Transistor T6 eingeschaltet und der Pull-down-Transistor T7 wird ausgeschaltet, um ein Taktsignal SCCLK(k) aus den mehreren Taktsignalen für die Abtastimpulsausgabe als einen Abtastimpuls SP(k) auszugeben, wenn der erste Knoten Q an einem hohen Pegel ist und der zweite Knoten Qb an einem niedrigen Pegel ist.
  • Hier zieht, wenn das Taktsignal SCCLK(k) für die Abtastimpulsausgabe an einem hohen Pegel angelegt wird, der Bootstrapping-Kondensator C3 des Ausgabepuffers 27 den ersten Knoten Q nach (koppelt ihn), und somit weist der erste Knoten Q ein höheres Potential auf.
  • Auf diese Weise gibt der Ausgabepuffer 27 das Taktsignal CRCLK(k) für die Übertragungsimpulsausgabe und das Taktsignal SCCLK(k) für die Abtastimpulsausgabe, die in ihn eingegeben werden, als einen Übertragungsimpuls CL(k) und einen Abtastimpuls SP(k) aus in einem Zustand, in dem der erste Knoten Q nachgezogen wird, und somit kann ein Ausgabeverlust vermieden werden.
  • In der Rücksetzeinheit 22 werden die Transistoren T3nB und T3nC eingeschaltet, um den ersten Knoten Q auf die zweite konstante Spannung GVSS2 zu entladen, wenn das Rücksetzsignal RST, das aus der Zeitsteuereinheit ausgegeben wird, an einem hohen Pegel in der Wartezeit ist.
  • Obwohl 5 eine Stufe der GIP-Ansteuerschaltung zeigt, die mit 6 Phasen angesteuert wird, ist die vorliegenden Erfindung nicht darauf beschränkt, und Stufen der GIP-Ansteuerschaltung können auf verschiedene Arten konfiguriert sein.
  • Wie in 5 gezeigt ist, enthält jede Stufe der GIP-Ansteuerschaltung 25 Transistoren und 3 Kondensatoren.
  • Dementsprechend kann, wenn ein Element (Transistor oder Kondensator), das die Stufe der GIP-Ansteuerschaltung bildet, in einem Einheitspixelgebiet verteilt und angeordnet ist, die Schaltung einer Stufe zum Ansteuern einer Gate-Leitung (Abtastleitung) angeordnet sein.
  • 6 ist ein Diagramm, das eine Konfiguration des aktiven Bereichs der OLED-Anzeigetafel gemäß einer ersten Ausführungsform der vorliegenden Erfindung zeigt, und 7 ist ein Diagramm, das eine detaillierte Konfiguration von zwei benachbarten Einheitspixeln zeigt, die in dem aktiven Bereich der in 6 gezeigten OLED-Anzeigetafel 6 angeordnet sind.
  • Wie in den 6 und 7 gezeigt ist, ist in der Anordnung der GIP-Ansteuerschaltung in dem aktiven Bereich der OLED-Anzeigetafel ein Einheitspixelgebiet des aktiven Bereichs in wenigstens drei Subpixel R, G, B und W, einen GIP-Teil 31 und einen GIP-internen Zusammenschaltungsleitungsteil 32 unterteilt.
  • Die wenigstens drei Subpixel (R, G, B und W) 33 sind auf eine solche Weise konfiguriert, dass mehrere Datenleitungen DL1 bis DL8, mehrere Referenzspannungsleitungen Vref und erste und zweite Leitungen mit konstanter Spannung EVDD und EVSS in der vertikalen Richtung angeordnet sind und mehrere Gate-Leitungen (Abtastleitungen) SCAN in der horizontalen Richtung angeordnet sind.
  • Der GIP-Teil 31 entspricht wenigstens einem Element (Transistor(en) oder Kondensator(en)) einer Stufe der GIP-Ansteuerschaltung. Das heißt, das wenigstens eine Element (Transistor oder Kondensator), das die Stufe der GIP-Ansteuerschaltung bildet, ist in einem Einheitspixelgebiet, das aus roten, grünen, blauen und weißen Subpixeln R, G, B und W besteht, verteilt und angeordnet.
  • Das heißt, wenigstens eine Stufe ST der GIP-Ansteuerschaltung zum Ansteuern einer Gate-Leitung (Abtastleitung) ist in mehreren Einheitspixelgebieten, die durch eine Gate-Leitung (Abtastleitung) angesteuert werden, verteilt und angeordnet.
  • Der GIP-interne Zusammenschaltungsleitungsteil 32 ist ein Bereich, in dem Verbindungsleitungen (ein Knoten Q, ein Knoten QB, ein Knoten Qh, ein Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe, ein Übertragungsimpulsausgabeanschluss der nächsten Stufe usw.) zum Verbinden von Elementen in einer Stufe der GIP-Ansteuerschaltung angeordnet sind.
  • Wie vorstehend beschrieben sind, da die GIP-Ansteuerschaltung in dem aktiven Bereich angeordnet ist, die mehreren Datenleitungen DL1 bis DL8 und die Referenzspannungsleitungen Vref zum Ansteuern der Subpixel R, G, B und W in der vertikalen Richtung angeordnet, wie in 7 gezeigt ist.
  • Zusätzlich wird, da der GIP-Teil 31 wenigstens einem Element (Transistor oder Kondensator) entspricht, das eine Stufe der GIP-Ansteuerschaltung bildet, eines der Signale LSP, VRT, GVDD, GVSS0, GVSS1, GVSS2, VST, CRCLK und SCCLK, die in 5 gezeigt sind, an den GIP-Teil 31 angelegt.
  • Darüber hinaus ist in der OLED-Anzeigetafel gemäß der ersten Ausführungsform der vorliegenden Erfindung die Schaltung einer Stufe zum Ansteuern einer Gate-Leitung (Abtastleitung) in Einheitspixelgebieten, die durch die Gate-Leitung (Abtastleitung) angesteuert werden, verteilt und angeordnet, und somit müssen alle Verbindungsleitungen (der Knoten Q, der Knoten Qb, der Knoten Qh, der Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe, der Übertragungsimpulsausgabeanschluss der nächsten Stufe, Verbindungsleitungen zwischen Elementen usw.) zum Verbinden von Elementen in der Stufe der GIP-Ansteuerschaltung in dem GIP-internen Verbindungsleitungsteil 32, der der Gate-Leitung (Abtastleitung) entspricht, angeordnet sein.
  • 8 zeigt interne Verbindungsleitungen, die in dem GIP-internen Verbindungsleitungsteil 32 angeordnet sind, gemäß der ersten Ausführungsform der vorliegenden Erfindung.
  • In 5 ist beispielsweise eine Signalleitung CP(k+3), an die der Übertragungsimpuls, der aus der drittnächsten Stufe ausgegeben wird, angelegt ist, mit der Gate-Elektrode des Transistors T3n verbunden, der Knoten Q ist mit der Source-Elektrode des Transistors T3n verbunden, und der Knoten Qh ist mit der Drain-Elektrode des Transistors T3n verbunden.
  • Dementsprechend müssen, wenn angenommen ist, dass der Transistor T3n, der in 5 gezeigt ist, in einem GIP-Teil 31 angeordnet ist, wenigstens die Signalleitung CP(k+3), an die der Übertragungsimpuls, der aus der drittnächsten Stufe ausgegeben wird, angelegt ist, der Knoten Q und der Knoten Qb in dem GIP-internen Verbindungsleitungsteil 32 angeordnet sein.
  • Auf diese Weise ist in der OLED-Anzeigetafel gemäß der ersten Ausführungsform der vorliegenden Erfindung die Schaltung einer Stufe zum Ansteuern einer Gate-Leitung (Abtastleitung) in Einheitspixelgebieten, die durch die Gate-Leitung (Abtastleitung) angesteuert werden, angeordnet, und somit sind maximal vier GIP-interne Verbindungsleitungen (der Knoten Q, der Knoten Qb, der Knoten Qh, der Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe, der Übertragungsimpulsausgabeanschluss der nächsten Stufe, Verbindungsleitungen zwischen Elementen usw.) in dem GIP-internen Verbindungsleitungsteil 32 jeder Leitung angeordnet. Beispielsweise entspricht eine Verbindungsleitung zwischen Elementen einer Verbindungsleitung zwischen der Gate-Elektrode des Transistors T4 und der Drain-Elektrode des Transistors T4l in 5.
  • Dementsprechend nimmt das Öffnungsverhältnis der OLED-Anzeigetafel gemäß der ersten Ausführungsform der vorliegenden Erfindung ab, und der Bereich, der durch die GIP-internen Verbindungsleitungsteile 32 besetzt ist, nimmt zu, und somit ist die OLED-Anzeigetafel für eine hohe Auflösung nicht geeignet.
  • Um dieses Problem zu lösen, sind in einer OLED-Anzeigetafel und einer OLED-Anzeigevorrichtung gemäß einer zweiten Ausführungsform der vorliegenden Erfindung die Stufen der GIP-Ansteuerschaltung in dem Pixel-Array angeordnet, um das Öffnungsverhältnis der OLED-Anzeigetafel zu vergrößern, während eine schmale Einfassung bereitgestellt wird, und um den Bereich, der durch die GIP-internen Verbindungsleitungsteile besetzt wird, zu reduzieren, was hohe Auflösung realisiert.
  • 9 ist ein Blockdiagramm der n-ten GIP-Stufe gemäß der zweiten Ausführungsform der vorliegenden Erfindung.
  • In der OLED-Anzeigetafel gemäß der zweiten Ausführungsform der vorliegenden Erfindung sind die Stufen der GIP-Ansteuerschaltung in dem Pixel-Array auf eine solche Weise angeordnet, dass eine Stufe, die mehrere Abtastimpulsausgabeeinheiten enthält, für Einheitspixel konfiguriert ist, die durch mehrere Abtastleitungen angesteuert werden.
  • Das heißt, die Schaltung der k-ten Stufe der GIP-Ansteuerschaltung gemäß einer Ausführungsform der vorliegenden Erfindung enthält die erste und die zweite Wartezeit-Knotensteuereinheit 21 und 26, die erste bis dritte Ansteuerzeit-Knotensteuereinheit 23 und 25, den Inverter 24, den Ausgabepuffer 27 und die Rücksetzeinheit 22, wie vorstehend mit Bezug auf 5 beschrieben ist.
  • Die OLED-Anzeigetafel gemäß der zweite Ausführungsform der vorliegenden Erfindung weist jedoch die Stufen der GIP-Ansteuerschaltung auf, die in dem Pixel-Array angeordnet sind, wobei die erste und die zweite Wartezeit-Knotensteuereinheit 21 und 26, die erste bis dritte Ansteuerzeit-Knotensteuereinheit 23 und 25, der Inverter 24 und die Rücksetzeinheit 22, die vorstehend mit Bezug auf 5 beschrieben sind, und der Ausgabepuffer 27, der eine Übertragungsimpulsausgabeeinheit und mehrere Abtastimpulsausgabeeinheiten enthält, in Einheitspixeln angeordnet sind, die durch mehrere Abtastleitungen angesteuert werden, wie in 9 gezeigt ist.
  • In 9 sind die erste und die zweite Wartezeit-Knotensteuereinheit 21 und 26, die erste bis dritte Ansteuerzeit-Knotensteuereinheit 23 und 25, der Inverter 24 und die Rücksetzeinheit 22, die vorstehend mit Bezug auf 5 beschrieben sind, durch eine Logikeinheit S/R1 repräsentiert.
  • Die Logikeinheit S/R1 steuert die Spannungspegel des ersten Knotens Q und des zweiten Knotens Qb unter Verwendung des Leitungsauswahlsignals LSP, des Einstellsignals CP(k), des vertikalen Echtzeitsignals VRT, des Übertragungsimpulses CP(k-3) der m-ten vorhergehenden Stufe, des Übertragungsimpulses CP(K+3) der m-ten nächsten Stufe und des Rücksetzsignals RST, wie in 5 beschrieben ist.
  • Zusätzlich enthält der Ausgabepuffer 27 eine Übertragungsimpulsausgabeeinheit und mehrere Abtastimpulsausgabeeinheiten.
  • Das heißt, der Ausgabepuffer 27 enthält: eine Übertragungsimpulsausgabeeinheit, die aus einem Pull-up-Transistor T6cr und einem Pull-down-Transistor T7cr besteht und auf eine solche Weise konfiguriert ist, dass der Pull-up-Transistor T6cr eingeschaltet wird und der Pull-down-Transistor T7cr ausgeschaltet wird, um ein Taktsignal CRCLK1 aus den mehreren Übertragungsimpulsausgabetaktsignalen als einen Übertragungsimpuls CP(1) auszugeben, wenn der erste Knoten Q an einem hohen Pegel ist und der zweite Knoten Qb an einem niedrigen Pegel ist; eine erste Abtastimpulsausgabeeinheit, die aus einem ersten Pull-up-Transistor T6-1, einem ersten Pull-down-Transistor T7-1 und einem ersten Bootstrapping-Kondensator Cq1 besteht und auf eine solche Weise konfiguriert ist, dass der erste Pull-up-Transistor T6-1 eingeschaltet wird und der erste Pull-down-Transistor T7-1 ausgeschaltet wird, um ein Taktsignal SCCLK(1) aus den mehreren Abtastimpulsausgabetaktsignalen als einen Abtastimpuls SP(1) auszugeben, wenn der erste Knoten Q an einem hohen Pegel ist und der zweite Knoten Qb an einem niedrigen Pegel ist; eine zweite Abtastimpulsausgabeeinheit, die aus einem zweiten Pull-up-Transistor T6-2, einem zweiten Pull-down-Transistor T7-2 und einem zweiten Bootstrapping-Kondensator Cq2 besteht und auf eine solche Weise konfiguriert ist, dass der zweite Pull-up-Transistor T6-2 eingeschaltet wird und der zweite Pull-down-Transistor T7-2 ausgeschaltet wird, um ein Taktsignal SCCLK(2) aus den mehreren Abtastimpulsausgabetaktsignalen als einen Abtastimpuls SP(2) auszugeben, wenn der erste Knoten Q ein hoher Pegel ist und der zweite Knoten Qb ein niedriger Pegel ist; eine dritte Abtastimpulsausgabeeinheit, die aus einem dritten Pull-up-Transistor T6-3, einem dritten Pull-down-Transistor T7-3 und einem dritten Bootstrapping-Kondensator Cq3 besteht und auf eine solche Weise konfiguriert ist, dass der erste Pull-up-Transistor T6-3 eingeschaltet wird und der erste Pull-down-Transistor T7-3 ausgeschaltet wird, um ein Taktsignal SCCLK(3) aus den mehreren Abtastimpulsausgabetaktsignalen als einen Abtastimpuls SP(3) auszugeben, wenn der erste Knoten Q an einem hohen Pegel ist und der zweite Knoten Qb an einem niedrigen Pegel ist; eine vierte Abtastimpulsausgabeeinheit, die aus einem vierten Pull-up-Transistor T6-4, einem vierten Pull-down-Transistor T7-4 und einem vierten Bootstrapping-Kondensator Cq4 besteht und auf eine solche Weise konfiguriert ist, dass der vierte Pull-up-Transistor T6-4 eingeschaltet wird und der vierte Pull-down-Transistor T7-4 ausgeschaltet wird, um ein Taktsignal SCCLK(4) aus den mehreren Abtastimpulsausgabetaktsignalen als einen Abtastimpuls SP(4) auszugeben, wenn der erste Knoten Q an einem hohen Pegel ist und der zweite Knoten Qb an einem niedrigen Pegel ist; und eine fünfte Abtastimpulsausgabeeinheit, die aus einem fünften Pull-up-Transistor T6-5, einem fünften Pull-down-Transistor T7-5 und einem fünften Bootstrapping-Kondensator Cq5 besteht und auf eine solche Weise konfiguriert ist, dass der fünfte Pull-up-Transistor T6-5 eingeschaltet wird und der fünfte Pull-down-Transistor T7-5 ausgeschaltet wird, um ein Taktsignal SCCLK(5) aus den mehreren Abtastimpulsausgabetaktsignalen als einen Abtastimpuls SP(5) auszugeben, wenn der erste Knoten Q an einem hohen Pegel ist und der zweite Knoten Qb an einem niedrigen Pegel ist.
  • Wenn der Ausgabepuffer 27 eine Übertragungsimpulsausgabeeinheit und fünf Abtastimpulsausgabeeinheiten enthält, wie in 9 gezeigt ist, sind in der OLED-Anzeigetafel gemäß der zweiten Ausführungsform der vorliegenden Erfindung Elemente, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 27 aufweist, die in 9 gezeigt sind, in Einheitspixeln verteilt und angeordnet, die durch fünf Abtastleitungen angesteuert werden.
  • Obwohl der Ausgabepuffer 27 eine Übertragungsimpulsausgabeeinheit und fünf Abtastimpulsausgabeeinheiten in 9 enthält, ist die vorliegende Erfindung nicht darauf beschränkt, und der Ausgabepuffer 27 kann eine Übertragungsimpulsausgabeeinheit und wenigstens zwei Abtastimpulsausgabeeinheiten enthalten.
  • Falls der Ausgabepuffer 27 eine Übertragungsimpulsausgabeeinheit und zwei Abtastimpulsausgabeeinheiten enthält, sind in der OLED-Anzeigetafel gemäß der zweiten Ausführungsform der vorliegenden Erfindung die Elemente, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 27 aufweist, die in 9 gezeigt sind, in Einheitspixeln verteilt und angeordnet, die durch zwei Abtastleitungen angesteuert werden.
  • Ferner sind in der OLED-Anzeigetafel gemäß der zweiten Ausführungsform der vorliegenden Erfindung, wenn der Ausgabepuffer 27 eine Übertragungsimpulsausgabeeinheit und drei Abtastimpulsausgabeeinheiten enthält, die Elemente, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 27 aufweist, die in 9 gezeigt sind, in Einheitspixeln verteilt und angeordnet, die durch drei Abtastleitungen angesteuert werden.
  • Das heißt, in der OLED-Anzeigetafel gemäß der zweiten Ausführungsform der vorliegenden Erfindung sind die Elemente, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 27 aufweist, die in 9 gezeigt sind, in Einheitspixeln verteilt und angeordnet, die durch so viele Abtastleitungen wie die Anzahl der Abtastimpulsausgabeeinheiten angesteuert werden.
  • Die Leitungsanordnung der GIP-internen Verbindungsleitungsteile, wenn die Stufe, die die vorstehend genannte Konfiguration aufweist, in dem entsprechenden Bereich angeordnet ist, wird nachstehend beschrieben.
  • 10 ist ein Diagramm zum Beschreiben interner Verbindungsleitungen, die in den GIP-internen Verbindungsleitungsteilen angeordnet sind, gemäß der zweiten Ausführungsform der vorliegenden Erfindung.
  • 10 stellt interne Verbindungsleitungen dar, wenn der Ausgabepuffer 27 eine Übertragungsimpulsausgabeeinheit und fünf Abtastimpulsausgabeeinheiten enthält, wie in 9 gezeigt ist.
  • Das heißt, die Elemente, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 27 enthält, die in 9 gezeigt sind, sind in beliebigen Einheitspixeln unter den Einheitspixeln, die durch die erste bis fünfte Abtastleitung SCAN1 bis SCAN5 angesteuert werden, verteilt und angeordnet.
  • Zusätzlich ist eine der internen Verbindungsleitungen (der Knoten Q, der Knoten Qb, der Knoten Qh, der Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe, der Übertragungsimpulsausgabeanschluss der nächsten Stufe, Verbindungsleitungen zwischen Elementen usw.) in jedem GIP-internen Verbindungsleitungsteil 32 benachbart jeder Abtastleitung SCAN1 bis SCAN5 angeordnet.
  • Das heißt, der Knoten Q ist in dem GIP-internen Verbindungsleitungsteil 32 benachbart der ersten Abtastleitung SCAN1 angeordnet, der Knoten Qb ist in dem GIP-internen Verbindungsleitungsteil 32 benachbart der zweiten Abtastleitung SCAN2 angeordnet, die Verbindungsleitung CP(K+3), die mit dem Übertragungsimpulsausgabeanschluss der nächsten Stufe verbunden ist, ist in dem GIP-internen Verbindungsleitungsteil 32 benachbart der dritten Abtastleitung SCAN3 angeordnet, der Knoten Qb ist in dem GIP-internen Verbindungsleitungsteil 32 benachbart der vierten Abtastleitung SCAN4 angeordnet, und die Verbindungsleitung CP(k-3), die mit dem Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe verbunden ist, ist in dem GIP-internen Verbindungsleitungsteil 32 benachbart der fünften Abtastleitung SCAN5 angeordnet.
  • Zusätzlich sind die Elemente, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 27 enthält, die in 9 gezeigt sind, in beliebigen Einheitspixeln unter den Einheitspixeln, die durch die erste bis fünfte Abtastleitung SCAN1 bis SCAN5 angesteuert werden, verteilt und angeordnet, wie vorstehend beschrieben ist.
  • Beispielsweise ist die Signalleitung CP(k+3), an die der Übertragungsimpuls, der aus der drittnächsten Stufe ausgegeben wird, angelegt wird, mit der Gate-Elektrode des Transistors T3n (siehe 5) unter den Elementen, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 27 aufweist, die in 9 gezeigt sind, verbunden, der Knoten Q ist mit der Source-Elektrode des Transistors T3n verbunden, und der Knoten Qh ist mit der Drain-Elektrode des Transistors T3n verbunden.
  • Dementsprechend sind, falls der in 5 gezeigte Transistor T3n in dem GIP-Teil 31 angeordnet ist, der Knoten Q, der in dem GIP-internen Verbindungsleitungsteil 32 benachbart der ersten Abtastleitung SCAN1 angeordnet ist, die Verbindungsleitung CP(k+3), die mit dem Übertragungsimpulsausgabeanschluss der nächsten Stufe verbunden ist, der in dem GIP-internen Verbindungsleitungsteil 32 benachbart der dritten Abtastleitung SCNA3 angeordnet ist, und der Knoten Qh, der in dem GIP-internen Verbindungsleitungsteil 32 benachbart der vierten Abtastleitung SCAN4 angeordnet ist, mit dem Transistors T3n verbunden, wie in 10 gezeigt ist.
  • Zusätzlich ist die Signalleitung CP(k-3), an die der Übertragungsimpuls, der aus der dritten vorhergehenden Stufe ausgegeben wird, angelegt ist, mit der Gate-Elektrode und der Source-Elektrode des Transistors T1 (siehe 5) unter den Elementen, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 27 aufweist, die in 9 gezeigt sind, verbunden, und der Knoten Qh ist mit der Source-Elektrode des Transistors T1 verbunden.
  • Dementsprechend sind, falls der in 5 gezeigte Transistor T1 in dem GIP-Teil 31 angeordnet ist, der Knoten Qh, der in dem GIP-internen Verbindungsleitungsteil 32 benachbart der vierten Abtastleitung SCAN4 angeordnet ist, und die Verbindungsleitung CP(k-3), die mit dem Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe verbunden ist, der in dem GIP-internen Verbindungsleitungsteil 32 benachbart der fünften Abtastleitung SCAN4 angeordnet ist, mit dem Transistor T1 verbunden, wie in 10 gezeigt ist.
  • Da die Elemente, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 27 aufweist, die in 9 gezeigt sind, in beliebigen Einheitspixeln unter den Einheitspixeln, die durch die erste bis fünfte Abtastleitungen SCAN1 bis SCAN5 angesteuert werden, verteilt und angeordnet sind, wie vorstehend beschrieben, sind GIP-Elemente nicht in den GIP-Teilen 31 aller Einheitspixel angeordnet. Dementsprechend können Signalleitungen, die sich zu den GIP-Teilen 31 erstrecken und in den GIP-internen Verbindungsleitungsteilen 32 angeordnet sind, mit den GIP-Elementen verbunden sein.
  • Obwohl 10 darstellt, dass die Einheitselemente, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 27 aufweist, die in 9 gezeigt sind, in beliebigen Einheitspixeln unter den Einheitspixeln, die durch die erste bis fünfte Abtastleitung SCAN1 bis SCAN5 angesteuert werden, verteilt und angeordnet sind, ist die vorliegende Erfindung nicht darauf beschränkt, und die Einheitselemente, die die Stufe bilden, können in beliebigen Einheitspixeln unter Einheitspixeln, die durch wenigstens zwei Abtastleitungen angesteuert werden, verteilt und angeordnet sein.
  • Falls der in 9 gezeigte Ausgabepuffer 27 eine Übertragungsimpulsausgabeeinheit und zwei Abtastimpulsausgabeeinheiten enthält, sind in der OLED-Anzeigetafel gemäß der zweiten Ausführungsform der vorliegenden Erfindung die Elemente, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 2 aufweist, die in 9 gezeigt sind, in Einheitspixeln, die durch die erste und die zweite Abtastleitung SCAN1 und SCAN2 angesteuert werden, verteilt und angeordnet. Zusätzlich sind die internen Verbindungsleitungen (der Knoten Q, der Knoten Qb, der Knoten Qh, der Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe, der Übertragungsimpulsausgabeanschluss der nächsten Stufe, Verbindungsleitungen zwischen Elementen usw.) in zwei GIP-internen Verbindungsleitungsteilen 32 benachbart der ersten und der zweiten Abtastleitung SCAN1 bis SCAN2 verteilt und angeordnet.
  • Falls der in 9 gezeigte Ausgabepuffer 27 eine Übertragungsimpulsausgabeeinheit und drei Abtastimpulsausgabeeinheiten enthält, sind in der OLED-Anzeigetafel gemäß der zweiten Ausführungsform der vorliegenden Erfindung die Elemente, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 27 aufweist, die in 9 gezeigt sind, in Einheitspixeln, die durch die erste bis dritte Abtastleitung SCAN1 bis SCAN3 angesteuert werden, verteilt und angeordnet. Zusätzlich sind die internen Verbindungsleitungen (der Knoten Q, der Knoten Qb, der Knoten Qh, der Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe, der Übertragungsimpulsausgabeanschluss der nächsten Stufe, Verbindungsleitungen zwischen Elementen usw.) in drei GIP-internen Verbindungsleitungsteilen 32 benachbart der ersten bis dritten Abtastleitung SCAN1 bis SCAN3 verteilt und angeordnet.
  • Das heißt, in der OLED-Anzeigetafel gemäß der zweiten Ausführungsform der vorliegenden Erfindung sind die Elemente, die die Stufe bilden, die die Logikeinheit S/R1 und den Ausgabepuffer 27 aufweist, die in 9 gezeigt sind, in Einheitspixeln, die durch so viele Abtastleitungen wie die Anzahl von Abtastimpulsausgabeeinheiten, die in dem Ausgabepuffer 27 enthalten sind, angesteuert werden, verteilt und angeordnet, und die internen Verbindungsleitungen (der Knoten Q, der Knoten Qb, der Knoten Qh, der Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe, der Übertragungsimpulsausgabeanschluss der nächsten Stufe, Verbindungsleitungen zwischen Elementen usw.) sind in GIP-internen Verbindungsleitungsteilen 32 benachbart den entsprechenden Abtastleitungen verteilt und angeordnet.
  • Wie vorstehend beschrieben enthält in der OLED-Anzeigetafel gemäß der zweiten Ausführungsform der vorliegenden Erfindung der in 9 dargestellte Ausgabepuffer mehrere Abtastimpulsausgabeeinheiten, GIP-Elemente sind in Einheitspixeln, die durch so viele Abtastleitungen wie die Anzahl von Abtastimpulsausgabeeinheiten angesteuert werden, verteilt und angeordnet, und die internen Verbindungsleitungen (der Knoten Q, der Knoten Qb, der Knoten Qh, der Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe, der Übertragungsimpulsausgabeanschluss der nächsten Stufe, Verbindungsleitungen zwischen Elementen usw.) sind in GIP-internen Verbindungsleitungsteilen 32 benachbart den entsprechenden Abtastleitungen verteilt und angeordnet, und somit kann die Anzahl interner Verbindungsleitungen, die in den GIP-internen Verbindungsleitungsteilen 32 angeordnet sind, reduziert sein.
  • Dementsprechend kann das Öffnungsverhältnis der OLED-Anzeigetafel gemäß der zweiten Ausführungsform der vorliegenden Erfindung zunehmen, und der Bereich, der durch die GIP-internen Verbindungsleitungen 32 besetzt wird, kann reduziert sein, und somit kann eine hochauflösende Anzeigetafel realisiert sein.
  • Fachleute werden erkennen, dass verschiedene Modifikationen und Variationen an der vorliegenden Erfindung vorgenommen werden können, ohne von dem Schutzbereich der vorliegenden Erfindung durch die vorstehende Beschreibung abzuweichen. Dementsprechend sollte der Schutzbereich der Erfindung durch die beigefügten Ansprüche und ihre rechtlichen Äquivalente und nicht durch die vorstehende Beschreibung bestimmt sein.
  • ZITATE ENTHALTEN IN DER BESCHREIBUNG
  • Diese Liste der vom Anmelder aufgeführten Dokumente wurde automatisiert erzeugt und ist ausschließlich zur besseren Information des Lesers aufgenommen. Die Liste ist nicht Bestandteil der deutschen Patent- bzw. Gebrauchsmusteranmeldung. Das DPMA übernimmt keinerlei Haftung für etwaige Fehler oder Auslassungen.
  • Zitierte Patentliteratur
    • KR 1020170159650 [0001]
    • KR 1020170125355 [0068, 0069]

Claims (13)

  1. OLED-Anzeigetafel, die Folgendes umfasst: einen aktiven Bereich (AA), der Datenleitungen (139), Abtastleitungen (149), die die Datenleitungen kreuzen, und Subpixel, die an jeder Kreuzung angeordnet sind, enthält; und eine Stufe einer GIP-Ansteuerschaltung, die in mehreren Einheitspixelgebieten, die durch m (wobei m eine natürliche Zahl ist) Abtastleitungen (149) in dem aktiven Bereich (AA) angesteuert werden, um Abtastimpulse den entsprechenden Abtastleitungen (149) zuzuführen, verteilt und angeordnet ist, wobei der aktive Bereich (AA) ferner m GIP-interne Verbindungsleitungsteile (32) jeweils benachbart den m Abtastleitungen (149) enthält.
  2. OLED-Anzeigetafel nach Anspruch 1, wobei ein interner GIP-Verbindungsleitungsteil (32) mehrere interne Verbindungsleitungen (Q, Qb; CP(k+3), Qh, CP(k-3)) zum Verbinden von Elementen (31), die jede Stufe bilden, enthält, wobei die mehreren internen Verbindungsleitungen (Q, Qb; CP(k+3), Qh, CP(k-3)) in den m GIP-internen Verbindungsleitungsteilen (32) verteilt und angeordnet sind.
  3. OLED-Anzeigetafel nach Anspruch 1 oder 2, wobei jede Stufe enthält: eine Logikeinheit (S/R1) zum Steuern von Spannungspegeln eines ersten Knotens (Q) und eines zweiten Knotens (Qb) unter Verwendung eines Übertragungsimpulses der vorhergehenden Stufe (CP(k-3)) und eines Übertragungsimpulses der nächsten Stufe (CP(k+3)) und einen Ausgabepuffer (27).
  4. OLED-Anzeigetafel nach Anspruch 3, wobei der Ausgabepuffer (27) eine Übertragungsimpulsausgabeeinheit zum Ausgeben eines eingegebenen Übertragungsimpulsausgabetaktsignals als einen Übertragungsimpuls in Reaktion auf die Spannungspegel des ersten Knotens (Q) und des zweiten Knotens (Qb); und m Abtastimpulsausgabeeinheiten zum jeweiligen Ausgeben eingegebener Abtastimpulsausgabetaktsignale zu den m Abtastleitungen als Abtastimpulse in Reaktion auf die Spannungspegel des ersten Knotens und des zweiten Knotens enthält.
  5. OLED-Anzeigetafel nach einem der Ansprüche 1-4, wobei jedes der Einheitspixelgebiete wenigstens eine drei Subpixel (33) und einen GIP-Teil (31) enthält, in dem wenigstens ein Element, das jede Stufe der GIP-Ansteuerschaltung bildet, angeordnet ist, und sich die mehreren internen Verbindungsleitungen (Q, Qb; CP(k+3), Qh, CP(k-3)) die in den m GIP-internen Verbindungsleitungsteilen (32) angeordnet sind, zu dem GIP-Teil (31) erstrecken und mit den Elementen, die jede Stufe bilden, elektrisch verbunden sind.
  6. OLED-Anzeigetafel nach einem der vorhergehenden Ansprüche, wobei m GIP-interne Verbindungsleitungsteile (32) benachbart den m Abtastleitungen angeordnet sind und ein Knoten Q, ein Knoten Qb, ein Knoten Qh, ein Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe und ein Übertragungsimpulsausgabeanschluss der nächsten Stufe zum Verbinden der Elemente, die jede Stufe bilden, in den m GIP-internen Verbindungsleitungsteilen verteilt und angeordnet sind.
  7. OLED-Anzeigetafel nach einem der vorhergehenden Ansprüche, wobei ein GIP-interner Verbindungsleitungsteil (32) m interne Verbindungsleitungen enthält, während eine aus den m internen Verbindungsleitungen parallel zu einer Abtastleitung aus den m Abtastleitungen angeordnet ist.
  8. OLED-Anzeigetafel, die Folgendes umfasst: einen aktiven Bereich (AA), der Datenleitungen (139), Abtastleitungen (149), die die Datenleitungen kreuzen, und Subpixel, die an jeder Kreuzung angeordnet sind, enthält; und eine Stufe einer GIP-Ansteuerschaltung, die in mehreren Einheitspixelgebieten, die durch fünf Abtastleitungen (SCAN1-SCAN5) in dem aktiven Bereich (AA) angesteuert werden, um Abtastimpulse den entsprechenden Abtastleitungen zuzuführen, verteilt und angeordnet ist, wobei jede Stufe enthält: eine Logikeinheit (S/R1) zum Steuern von Spannungspegeln eines ersten Knotens (Q) und eines zweiten Knotens (Qb) unter Verwendung eines Übertragungsimpulses der vorhergehenden Stufe und eines Übertragungsimpulses der nächsten Stufe; eine Übertragungsimpulsausgabeeinheit zum Ausgeben eines eingegebenen Übertragungsimpulsausgabetaktsignals (CRCLK1) als einen Übertragungsimpuls in Reaktion auf die Spannungspegel des ersten Knotens (Q) und des zweiten Knotens (Qb); und erste bis fünfte Abtastimpulsausgabeeinheiten zum jeweiligen Ausgeben erster bis fünfter eingegebener Abtastimpulsausgabetaktsignale (SCCLK1-SCCLK5) zu den fünf Abtastleitungen (SCAN1-SCAN5) als Abtastimpulse in Reaktion auf die Spannungspegel des ersten Knotens (Q) und des zweiten Knotens (Qb).
  9. OLED-Anzeigetafel nach Anspruch 8, wobei fünf GIP-interne Verbindungsleitungsteile in Bereichen enthalten sind, die jeweils den m Abtastleitungen benachbart sind, und ein Knoten Q, ein Knoten Qb, ein Knoten Qh, ein Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe und ein Übertragungsimpulsausgabeanschluss der nächsten Stufe zum Verbinden der Elemente (31), die jede Stufe bilden, in jedem GIP-internen Verbindungsleitungsteil (32) verteilt und angeordnet sind.
  10. OLED-Anzeigetafel, die Folgendes umfasst: einen aktiven Bereich (AA), der Datenleitungen (139), Abtastleitungen (149), die die Datenleitungen kreuzen, und Subpixel, die an jeder Kreuzung angeordnet sind, enthält; und eine Stufe einer GIP-Ansteuerschaltung, die in mehreren Einheitspixelgebieten, die durch zwei Abtastleitungen (SCAN1, SCAN2) in dem aktiven Bereich (AA) angesteuert werden, um Abtastimpulse den entsprechenden Abtastleitungen zuzuführen, verteilt und angeordnet ist, wobei jede Stufe enthält: eine Logikeinheit (S/R1) zum Steuern von Spannungspegeln eines ersten Knotens (Q) und eines zweiten Knotens (Qb) unter Verwendung eines Übertragungsimpulses der vorhergehenden Stufe und eines Übertragungsimpulses der nächsten Stufe; eine Übertragungsimpulsausgabeeinheit zum Ausgeben eines eingegebenen Übertragungsimpulsausgabetaktsignals (CRCLK1) als einen Übertragungsimpuls in Reaktion auf die Spannungspegel des ersten Knotens und des zweiten Knotens; und erste und zweite Abtastimpulsausgabeeinheiten zum jeweiligen Ausgeben erster und zweiter eingegebener Abtastimpulsausgabetaktsignale (SCCLK1-SCCLK2) zu den zwei Abtastleitungen (SCAN1, SCAN2) als Abtastimpulse in Reaktion auf die Spannungspegel des ersten Knotens (Q) und des zweiten Knotens (Qb).
  11. OLED-Anzeigetafel nach Anspruch 10, wobei der aktive Bereich (AA) ferner zwei GIP-interne Verbindungsleitungsteile (32) enthält, die jeweils den zwei Abtastleitungen (SCAN1, SCAN2) benachbart sind, ein Knoten Q, ein Knoten Qb, ein Knoten Qh, ein Übertragungsimpulsausgabeanschluss der vorhergehenden Stufe und ein Übertragungsimpulsausgabeanschluss der nächsten Stufe zum Verbinden von Elementen, die jede Stufe bilden, in den zwei GIP-internen Verbindungsleitungsteilen (32) verteilt und angeordnet sind.
  12. OLED-Anzeigetafel, die Folgendes umfasst: einen aktiven Bereich (AA), der Datenleitungen (139), Abtastleitungen (149), die die Datenleitungen kreuzen, und Subpixel, die an jeder Kreuzung angeordnet sind, enthält; und eine Stufe einer GIP-Ansteuerschaltung, die in mehreren Einheitspixelgebieten, die durch drei Abtastleitungen (SCAN1, SCAN2, SCAN3) in dem aktiven Bereich (AA) angesteuert werden, um Abtastimpulse den entsprechenden Abtastleitungen zuzuführen, verteilt und angeordnet ist, wobei die Stufe enthält: eine Logikeinheit (S/R1) zum Steuern von Spannungspegeln eines ersten Knotens (Q) und eines zweiten Knotens (Qb) unter Verwendung eines Übertragungsimpulses der vorhergehenden Stufe und eines Übertragungsimpulses der nächsten Stufe; eine Übertragungsimpulsausgabeeinheit zum Ausgeben eines eingegebenen Übertragungsimpulsausgabetaktsignals (CRCLK1) als einen Übertragungsimpuls in Reaktion auf die Spannungspegel des ersten Knotens (Q) und des zweiten Knotens (Qb); und erste bis dritte Abtastimpulsausgabeeinheiten zum jeweiligen Ausgeben erster bis dritter eingegebener Abtastimpulsausgabetaktsignale (SCCLK1-SCCLK3) zu den drei Abtastleitungen (SCAN1, SCAN2, SCAN3) als Abtastimpulse in Reaktion auf die Spannungspegel des ersten Knotens (Q) und des zweiten Knotens (Qb).
  13. OLED-Anzeigevorrichtung, die eine OLED-Anzeigetafel nach einem der Ansprüche 1-12 umfasst.
DE102018129284.8A 2017-11-27 2018-11-21 OLED-Anzeigetafel und damit versehene OLED-Anzeigevorrichtung Pending DE102018129284A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2017-0159650 2017-11-27
KR1020170159650A KR102505897B1 (ko) 2017-11-27 2017-11-27 Oled 표시패널

Publications (1)

Publication Number Publication Date
DE102018129284A1 true DE102018129284A1 (de) 2019-05-29

Family

ID=66442679

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102018129284.8A Pending DE102018129284A1 (de) 2017-11-27 2018-11-21 OLED-Anzeigetafel und damit versehene OLED-Anzeigevorrichtung

Country Status (5)

Country Link
US (1) US11308872B2 (de)
KR (1) KR102505897B1 (de)
CN (1) CN109841193B (de)
DE (1) DE102018129284A1 (de)
TW (1) TWI716757B (de)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109935208B (zh) * 2018-02-14 2021-03-02 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN109935187B (zh) * 2019-01-18 2020-08-18 合肥京东方卓印科技有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN112424856B (zh) * 2019-06-03 2023-03-14 京东方科技集团股份有限公司 像素电路、像素电路的驱动方法、显示装置及其驱动方法
CN112419952B (zh) * 2019-08-21 2022-04-26 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路
EP3987508A1 (de) 2019-11-08 2022-04-27 Google LLC Anzeige mit diskreter gate-in-panel-schaltung
KR20210085990A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 표시패널과 이를 이용한 표시장치
TWI726564B (zh) 2019-12-31 2021-05-01 財團法人工業技術研究院 具備閘極驅動器的畫素陣列及矩陣式感測器陣列
KR20210086289A (ko) 2019-12-31 2021-07-08 엘지디스플레이 주식회사 표시 장치와 이를 이용한 멀티 표시 장치
CN111081180B (zh) * 2020-01-17 2022-06-14 合肥鑫晟光电科技有限公司 一种阵列基板、其检测方法及显示装置
US11244996B2 (en) 2020-04-27 2022-02-08 Facebook Technologies, Llc Micro OLEDs having narrow bezel
CN114365213B (zh) 2020-06-18 2023-12-08 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
CN114503273A (zh) * 2020-06-18 2022-05-13 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
KR20220092206A (ko) * 2020-12-24 2022-07-01 엘지디스플레이 주식회사 게이트 구동 회로 및 게이트 구동회로를 포함하는 표시 장치
CN113053307B (zh) * 2021-03-12 2022-08-09 京东方科技集团股份有限公司 一种显示基板及其控制方法、可穿戴显示设备
KR20230033376A (ko) * 2021-09-01 2023-03-08 엘지디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR20230035180A (ko) * 2021-09-03 2023-03-13 삼성디스플레이 주식회사 표시 장치
KR20230087168A (ko) * 2021-12-09 2023-06-16 엘지디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 표시 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170125355A (ko) 2015-02-26 2017-11-14 코닝 인코포레이티드 강화된 음향 성능을 갖춘 얇은 적층 구조

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101373979B1 (ko) * 2010-05-07 2014-03-14 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 이용한 표시장치
KR101296910B1 (ko) * 2010-10-20 2013-08-14 엘지디스플레이 주식회사 게이트 드라이버 및 이를 포함한 유기발광다이오드 표시장치
US8576187B2 (en) * 2010-11-08 2013-11-05 Au Optronics Corporation Touch sensing device having a plurality of gate drivers on array adjacent to each of a plurality of touch modules
KR101296904B1 (ko) * 2010-12-24 2013-08-20 엘지디스플레이 주식회사 입체영상 표시장치 및 그 구동방법
KR102022698B1 (ko) * 2012-05-31 2019-11-05 삼성디스플레이 주식회사 표시 패널
CN104756177B (zh) * 2012-10-30 2017-10-13 夏普株式会社 有源矩阵基板、显示面板以及具备该显示面板的显示装置
JP6225511B2 (ja) * 2013-07-02 2017-11-08 セイコーエプソン株式会社 表示装置及び電子機器
KR102120070B1 (ko) * 2013-12-31 2020-06-08 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR102169169B1 (ko) * 2014-01-20 2020-10-26 삼성디스플레이 주식회사 표시장치와 그 구동방법
KR102277411B1 (ko) * 2014-10-10 2021-07-16 삼성디스플레이 주식회사 유기전계발광 표시장치
KR102314071B1 (ko) * 2014-12-26 2021-10-19 삼성디스플레이 주식회사 게이트 구동부 및 그것을 포함하는 표시 장치
CN104505049B (zh) * 2014-12-31 2017-04-19 深圳市华星光电技术有限公司 一种栅极驱动电路
CN104517564B (zh) * 2015-01-04 2017-10-27 京东方科技集团股份有限公司 阵列基板和显示装置
CN104485085B (zh) * 2015-01-04 2017-07-21 京东方科技集团股份有限公司 一种阵列基板及显示装置
KR102276247B1 (ko) * 2015-01-28 2021-07-12 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 이용한 액정표시장치
KR102274460B1 (ko) * 2015-01-30 2021-07-07 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 이용한 표시장치
KR102316983B1 (ko) * 2015-04-30 2021-10-25 엘지디스플레이 주식회사 표시장치
KR102552583B1 (ko) * 2015-07-22 2023-07-06 삼성디스플레이 주식회사 표시 장치
KR102444173B1 (ko) * 2015-08-12 2022-09-19 삼성디스플레이 주식회사 표시 장치
CN105139806B (zh) * 2015-10-21 2018-05-01 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置
KR102597752B1 (ko) * 2015-12-01 2023-11-07 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR102485374B1 (ko) * 2015-12-31 2023-01-04 엘지디스플레이 주식회사 디스플레이 장치
KR102499314B1 (ko) * 2015-12-31 2023-02-10 엘지디스플레이 주식회사 게이트 드라이버 및 이를 포함하는 디스플레이 장치
KR102443832B1 (ko) * 2015-12-31 2022-09-19 엘지디스플레이 주식회사 유기발광표시패널 및 이를 포함하는 유기발광표시장치
CN105405385B (zh) * 2015-12-31 2019-06-07 京东方科技集团股份有限公司 Goa电路、goa电路扫描方法、显示面板和显示装置
CN107293259B (zh) 2016-03-29 2019-07-12 乐金显示有限公司 有机发光二极管显示器
KR102479918B1 (ko) * 2016-04-05 2022-12-22 삼성디스플레이 주식회사 표시 장치
KR20170133579A (ko) * 2016-05-25 2017-12-06 삼성디스플레이 주식회사 표시 장치
KR102566296B1 (ko) * 2016-09-07 2023-08-16 삼성디스플레이 주식회사 표시장치
CN107045850A (zh) * 2017-04-05 2017-08-15 京东方科技集团股份有限公司 阵列基板、显示面板以及显示装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170125355A (ko) 2015-02-26 2017-11-14 코닝 인코포레이티드 강화된 음향 성능을 갖춘 얇은 적층 구조

Also Published As

Publication number Publication date
TWI716757B (zh) 2021-01-21
CN109841193B (zh) 2022-04-15
KR20190061356A (ko) 2019-06-05
TW201926305A (zh) 2019-07-01
KR102505897B1 (ko) 2023-03-03
CN109841193A (zh) 2019-06-04
US20190164478A1 (en) 2019-05-30
US11308872B2 (en) 2022-04-19

Similar Documents

Publication Publication Date Title
DE102018129284A1 (de) OLED-Anzeigetafel und damit versehene OLED-Anzeigevorrichtung
DE10329088B4 (de) Flachdisplay zur Anwendung bei einem kleinen Modul
DE102020116090A1 (de) Elektrolumineszenzanzeigefeld mit einer Pixelansteuerschaltung
JP5341537B2 (ja) 液晶表示装置
DE102009034412B4 (de) Flüssigkristallanzeigevorrichtung
US6229516B1 (en) Display a driving circuit and a driving method thereof
DE102012111634B4 (de) Organische Lichtemittierende Anzeigevorrichtung
DE102016125731A1 (de) Gate-Treiber und eine denselben aufweisende Anzeigevorrichtung
DE102017116265B4 (de) Leistungsversorgungseinheit und damit ausgerüstete Anzeigevorrichtung
JP5483517B2 (ja) 液晶表示装置
DE102005029995B4 (de) Anzeigevorrichtung und Ansteuerungsverfahren derselben
TW200537417A (en) Display driving device and display device comprises of the display driving device
DE102013106086A1 (de) Flüssigkristallanzeigevorrichtung und verfahren zum betreiben derselben
DE102006054510A1 (de) Display mit organischen Leuchtdioden und Verfahren zu dessen Ansteuerung
DE102020132136A1 (de) Pixelansteuerschaltung und Elektrolumineszenz-Anzeigevorrichtung, die sie enthält
DE102020125417A1 (de) Anzeigevorrichtung und verfahren zu ihrer ansteuerung
KR20080106640A (ko) 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
US4816819A (en) Display panel
DE102017127415A1 (de) Datentreiber und anzeigeeinrichtung verwendend diesen
JP2016143056A (ja) 表示装置
DE102006057583B4 (de) Flüssigkristallanzeigevorrichtung und Ansteuerungsverfahren
US8310471B2 (en) Display apparatus and method for driving the same
KR20200020328A (ko) Oled 표시패널과 이를 이용한 oled 표시 장치
DE102021119562A1 (de) Anzeigevorrichtung
US20070216618A1 (en) Display device

Legal Events

Date Code Title Description
R012 Request for examination validly filed