JP2016143056A - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP2016143056A
JP2016143056A JP2016000271A JP2016000271A JP2016143056A JP 2016143056 A JP2016143056 A JP 2016143056A JP 2016000271 A JP2016000271 A JP 2016000271A JP 2016000271 A JP2016000271 A JP 2016000271A JP 2016143056 A JP2016143056 A JP 2016143056A
Authority
JP
Japan
Prior art keywords
data
pixel
voltage
inversion
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2016000271A
Other languages
English (en)
Inventor
猷 官 金
Yu-Kwan Kim
猷 官 金
在 鉉 高
Jae-Hyeon Ko
在 鉉 高
成 宰 朴
Sung Jae Park
成 宰 朴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of JP2016143056A publication Critical patent/JP2016143056A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/028Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/06Colour space transformation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】共通電圧のリップルを防止して表示品質を向上させることができる表示装置を提供する。【解決手段】本発明の実施形態による表示装置は、第1方向に延長され、ゲート信号を受信する複数のゲートライン、前記第1方向と交差する第2方向に延長され、データ電圧を受信する複数のデータライン、前記ゲートライン及び前記データラインに連結された複数の画素、及び前記第2方向に延長され、前記データ電圧の極性と反対極性を有する反転電圧を受信する複数の反転ラインを含む。【選択図】図1

Description

本発明は表示装置に関し、より詳細には共通電圧のリップルを防止できる表示装置に関する。
一般的な表示装置はレッド、グリーン、及びブルーの3原色を利用して色を表現する。したがって、このような表示装置に使用される表示パネルはレッド、グリーン、及びブルーカラーに対応する画素を含む。
最近、レッド、グリーン、ブルー、及び主要色を利用して色を表示する表示装置が開発されている。主要色はマゼンタ、シアン、イエロー、及びホワイトの中でいずれか1つであってもよく、2つ以上の色であってもよい。また、表示映像の輝度を向上させるためにレッド、グリーン、ブルー、及びホワイト画素を含む表示装置が開発されている。このような表示装置はレッド、グリーン、及びブルー映像信号を受信してレッド、グリーン、ブルー、及びホワイトデータ信号に変換する。
変換されたレッド、グリーン、ブルー、及びホワイトデータ信号はレッド、グリーン、ブルー、及びホワイト画素に提供される。その結果、レッド、グリーン、ブルー、及びホワイト画素によって映像が表示される。
米国特許第7,583,279号公報 米国特許第8,199,102号公報 米国特許公開第2014/0118657号明細書 米国特許公開第2014/0125644号明細書 韓国特許第10−1441395号公報
本発明の目的は、共通電圧のリップルを防止して表示品質を向上させることができる表示装置を提供することにある。
本発明の実施形態による表示装置は、第1方向に延長され、ゲート信号を受信する複数のゲートライン、前記第1方向と交差する第2方向に延長され、データ電圧を受信する複数のデータライン、前記ゲートライン及び前記データラインに連結された複数の画素、及び前記第2方向に延長され、前記データ電圧の極性と反対極性を有する反転電圧を受信する複数の反転ラインを含む。
前記反転ラインの各々は、対応する前記データラインに隣接するように配置される。
前記ゲートラインに前記ゲート信号を印加するゲート駆動部及び前記データラインに前記データ電圧を印加するデータ駆動部をさらに含む。
前記データラインから前記データ電圧を受信し、前記データ電圧の極性を反転させて前記反転電圧として出力する反転駆動部をさらに含む。
前記反転駆動部は、前記表示パネルを介して前記データ駆動部と対向するように配置される。
前記反転駆動部は、前記反転ラインに対応するように配置され、前記データ電圧の極性を反転させて前記反転電圧として出力する複数の反転ユニットを含む。
前記データラインの一端は、前記データ駆動部に連結され、前記反転ユニットの各々の入力端は、対応する前記データラインの他端に連結され、前記反転ユニットの各々の出力端は、対応する前記反転ラインに連結される。
前記反転駆動部は、前記表示パネルとデータ駆動部との間に配置される。
前記反転駆動部は、前記データ電圧の極性を反転させて前記反転電圧を出力する複数の反転ユニットを含み、前記データラインの一端は、前記データ駆動部に連結され、前記反転ユニットの各々の入力端は、対応する前記データラインの一端に連結され、前記反転ユニットの各々の出力端は、対応する前記反転ラインに連結される。
前記ゲート信号を生成するゲート駆動部及び前記データ電圧及び前記データ電圧の極性を反転させて前記反転電圧を出力するデータ駆動部をさらに含む。
前記データ駆動部は、前記反転電圧を生成する反転駆動部を含む。
前記各画素は、レッド、グリーン、ブルー、ホワイト、イエロー、シアン、及びマゼンタの中でいずれか1つの色を表示する。
前記画素は、第1画素グループ及び第2画素グループにグルーピングされ、前記第1画素グループ及び前記第2画素グループは、前記第1方向及び前記第2方向に交互に配置される。
前記h(hは自然数)番目の行の第1及び第2画素グループ及び前記h+1番目の行の第1及び第2画素グループは、互に異なる極性のデータ電圧を受信する。
前記第1画素グループ及び前記第2画素グループは、各々2k(kは自然数)個の画素を含む。
前記各々の第1画素グループは、レッド画素、グリーン画素、ブルー画素、及びホワイト画素の中で2つを含み、前記各々の第2画素グループは、前記レッド画素、前記グリーン画素、前記ブルー画素、及び前記ホワイト画素の中で、第1画素グループに含まれない残る2つを含む。
本発明の表示装置は共通電圧のリップルを防止して表示品質を向上させることができる。
本発明の第1実施形態による表示装置のブロック図である。 図1に示された1つの画素の等価回路図である。 図1に示された第1反転ユニットの構成を示す図面である。 図1に示された表示パネルの一部を示した平面図である。 単色で駆動される比較表示パネルの一部領域を示した図面である。 本発明の第2実施形態による表示装置のブロック図である。 本発明の第3実施形態による表示装置のブロック図である。 本発明の多様な実施形態による表示パネルの一部を示した平面図である。 本発明の多様な実施形態による表示パネルの一部を示した平面図である。 本発明の多様な実施形態による表示パネルの一部を示した平面図である。 本発明の多様な実施形態による表示パネルの一部を示した平面図である。 本発明の多様な実施形態による表示パネルの一部を示した平面図である。 本発明の多様な実施形態による表示パネルの一部を示した平面図である。 本発明の多様な実施形態による表示パネルの一部を示した平面図である。 本発明の多様な実施形態による表示パネルの一部を示した平面図である。 本発明の多様な実施形態による表示パネルの一部を示した平面図である。 本発明の多様な実施形態による表示パネルの一部を示した平面図である。 本発明の多様な実施形態による表示パネルの一部を示した平面図である。 本発明の多様な実施形態による表示パネルの一部を示した平面図である。 本発明の実施形態による表示パネルの一部を示した平面図である。 図20に示された1つの画素の等価回路図である。 図20に示された1つの画素の他の等価回路図である。
本発明の長所及び特徴、そしてそれらを達成する方法は添付される図面と共に詳細に後述されている実施形態を参照すれば、明確になる。しかし、本発明は以下で開示される実施形態に限定されることではなく、互に異なる多様な形態に具現され得、単なる本実施形態は本発明の開示が完全になるようにし、本発明が属する技術分野で通常の知識を有する者に発明の範疇を完全に知らせるために提供されることであり、本発明は請求項の範疇によって定義されるだけである。明細書の全体に亘って同一参照符号は同一構成要素を称する。
素子(elements)又は層が他の素子又は層の“上(on)”又は“うえ(on)“と指称されることは他の素子又は層の直ちに上のみならず、中間に他の層又は他の素子を介在した場合を全て含む。反面、素子が“直接的に上(directly on)”又は“直上”と指称されることは中間に他の素子又は層を介在しないことを示す。“及び/又は”は言及されたアイテムの各々及び1つ以上の全ての組み合わせを含む。
空間的に相対的な用語である“下(below)”、“下方(beneath)”、“下部(lower)”、“上(above)”、“上部(upper)”等は図面に示されているように1つの素子又は構成要素と異なる素子又は構成要素との相関関係を容易に説明するために使用される。空間的に相対的な用語は図面に示されている方向に加えて使用の時又は動作の時、素子の互に異なる方向を含む用語に理解しなければならない。明細書の全体に亘って同一参照符号は同一構成要素を称する。
たとえ第1、第2等が多様な素子、構成要素、及び/又はセクションを叙述するために使用されるが、これら素子、構成要素、及び/又はセクションはこれらの用語によって制限されないことは勿論である。これらの用語は単なる1つの素子、構成要素、又はセクションを他の素子、構成要素、又はセクションと区別するために使用するものである。したがって、以下で言及される第1素子、第1構成要素、又は第1セクションは本発明の技術的思想内で第2素子、第2構成要素、又は第2セクションであってもよいことは勿論である。
本明細書で記述する実施形態は本発明の理想的な例示図である断面図及び/又は平面図を参照して説明される。したがって、製造技術及び/又は許容誤差等によって例示図の形態が変形され得る。したがって、本発明の実施形態は図示された特定形態に制限されることではなく、製造工程によって生成される形態の変化も含むことである。したがって、図面で例示された領域は概略的な属性を有し、図面で例示された領域の模様は素子の領域の特定形態を例示するためのことであり発明の範疇を制限するためのものではない。
以下、添付された図面を参照して本発明の望ましい実施形態をより詳細に説明する。
図1は本発明の第1実施形態による表示装置のブロック図である。
図1を参照すれば、本発明の第1実施形態による表示装置100Aは表示パネル110、タイミングコントローラ120、ゲート駆動部130、データ駆動部140、及び反転駆動部150を含む。
表示パネル110は互いに対向する2つの基板の間に配置された液晶層を含む液晶表示パネルである。表示パネル110は複数のゲートラインGL1〜GLm、複数のデータラインDL1〜DLn、複数の反転ラインIL1〜ILn、及び複数の画素PXを含む。m及びnは自然数である。
ゲートラインGL1〜GLmは第1方向DR1に延長されてゲート駆動部130に連結される。データラインDL1〜DLnは第1方向DR1と交差する第2方向DR2に延長される。データラインDL1〜DLnの一端はデータ駆動部140に連結される。データラインDL1〜DLnの他端は反転駆動部150に連結される。
反転ラインIL1〜ILnは第2方向DR2に延長されて反転駆動部150に連結される。反転ラインIL1〜ILnの数はデータラインDL1〜DLnの数と同数である。反転ラインIL1〜ILnは各々データラインDL1〜DLnの中で対応するデータラインに隣接するように配置される。即ち、反転ラインIL1〜ILnはデータラインDL1〜DLnと1:1対応するように配置される。
画素PXは互いに交差するゲートラインGL1〜GLm及びデータラインDL1〜DLnによって区画された領域に配置される。したがって、画素PXはマトリックス状に配列される。
画素PXはゲートラインGL1〜GLm及びデータラインDL1〜DLnに連結される。画素PXとゲートラインGL1〜GLm及びデータラインDL1〜DLnとの具体的な連結構成は以下、図3を参照して詳細に説明される。
各画素PXは主要色(primary color)の中で1つを表示する。主要色はレッド、グリーン、ブルー、及びホワイト色を含む。しかし、これに限定されなく、主要色はイエロー、シアン、及びマゼンタ等多様な色をさらに含んでもよい。
タイミングコントローラ120は集積回路チップの形態にプリント基板上に実装されてゲート駆動部130及びデータ駆動部140に連結される。タイミングコントローラ120は外部(例えば、システムボード)から画像信号RGB及び制御信号CSを受信する。
制御信号CSはフレーム区別信号である垂直同期信号、行区別信号である水平同期信号、データが入ってくる区域を表示するためにデータが出力される区間の間のみにハイレベルであるデータイネーブル信号、及びメーンクロック信号を含む。
タイミングコントローラ120はデータ駆動部140とのインターフェイス仕様に合うように映像信号RGBのデータフォーマットを変換する。タイミングコントローラ120はデータフォーマットが変換された映像データDATAをデータ駆動部140に提供する。
タイミングコントローラ120は制御信号CSに応答してゲート制御信号GCS及びデータ制御信号DCSを生成する。ゲート制御信号GCSはゲート駆動部130の動作タイミングを制御するための制御信号である。データ制御信号DCSはデータ駆動部140の動作タイミングを制御するための制御信号である。
ゲート制御信号GCSは走査開始を指示する走査開始信号、ゲートオン電圧の出力周期を制御する少なくとも1つのクロック信号、及びゲートオン電圧の持続時間を限定する出力イネーブル信号を含む。
データ制御信号DCSは映像データDATAがデータ駆動部140に伝送される開始を知らせる水平開始信号、データラインDL1〜DLnにデータ電圧を印加するように命令信号であるロード信号、及び共通電圧に対してデータ電圧の極性を決定する極性制御信号を含む。
タイミングコントローラ120はゲート制御信号GCSをゲート駆動部130に提供し、データ制御信号DCSをデータ駆動部140に提供する。
ゲート駆動部130はゲート制御信号GCSに応答してゲート信号を生成する。ゲート信号は順次的に出力される。ゲート信号はゲートラインGL1〜GLmを通じて行単位に画素PXに提供される。
データ駆動部140はデータ制御信号DCSに応答して映像データDATAに対応するアナログ形態のデータ電圧を生成して出力する。データ電圧はデータラインDL1〜DLnを通じて画素PXに提供される。
ゲート駆動部130及びデータ駆動部140は複数の駆動チップで形成されて可撓性印刷回路基板上に実装され、テープキャリヤーパッケージ(TCP:Tape Carrier Package)方式に表示パネル110に連結される。
しかし、これに限定されなく、ゲート駆動部130及びデータ駆動部140は複数の駆動チップで形成されて表示パネル110にチップオンガラス(COG:Chip on Glass)方式に実装されてもよい。また、ゲート駆動部130は画素PXのトランジスタと共に同時に形成されてASG(Amorphous Silicon TFT Gate driver circuit)形態に表示パネル110に実装される。
各画素PXに印加されるデータ電圧の極性は液晶の劣化を防止するためにフレーム毎に反転される。例えば、データ駆動部140は極性制御信号に応答してフレーム毎にデータ電圧の極性を反転させて出力する。また、1フレームの画像が表示される時、画質向上のために1つのデータライン単位に互に異なる極性のデータ電圧が出力されて画素PXに提供されてもよい。
画素PXはゲートラインGL1〜GLmを通じて受信されたゲート信号に応答してデータラインDL1〜DLnを通じてデータ電圧を受信する。画素PXはデータ電圧に対応する階調を表示することによって、映像が表示される。
反転駆動部150は表示パネル110を介してデータ駆動部140と対向するように配置されている。反転駆動部150はデータラインDL1〜DLnを反転ラインIL1〜ILnに連結する。反転駆動部150はデータラインDL1〜DLnを通じて受信されたデータ電圧の極性を反転させて反転ラインIL1〜ILnに印加する。
反転駆動部150は反転ラインIL1〜ILnに対応するように配置される複数の反転ユニットINV1〜INVnを含む。データラインDL1〜DLnの各々の他端は反転ユニットINV1〜INVnの中で対応する反転ユニットの入力端に連結される。
反転ラインIL1〜ILnは各々反転ユニットINV1〜INVnの中で対応する反転ユニットの出力端に連結される。即ち、反転ユニットINV1〜INVnによってデータラインDL1〜DLnは各々反転ラインIL1〜ILnの中で対応する反転ラインに連結される。
反転ユニットINV1〜INVnはデータラインDL1〜DLnを通じて受信されたデータ電圧の極性を反転させて反転ラインIL1〜ILnを通じて出力する。以下、データ電圧と反対極性を有し、反転ラインIL1〜ILnに印加される電圧は反転電圧であると称する。反転電圧はデータ電圧と反対極性を有するので、反転電圧によってデータ電圧と反転電圧との極性の合計が相殺される。
図2は図1に示された1つの画素の等価回路図である。
説明を簡単にするために、図2には第2ゲートラインGL2及び第1データラインDL1に連結された1つの画素PXが図示されている。図示しないが、表示パネル110の他の画素PXの構成は実質的に、図2に示された画素PXと同一である。
図2を参照すれば、表示パネル110は第1基板111、第1基板111と対向する第2基板112、及び第1基板111と第2基板112との間に配置された液晶層LCを含む。
画素PXは第2ゲートラインGL2及び第1データラインDL1に連結されたトランジスタTR、トランジスタTRに連結された液晶キャパシターClc、及び液晶キャパシターClcに並列に連結されたストレージキャパシターCstを含む。ストレージキャパシターCstは省略されてもよい。
トランジスタTRは第1基板111に配置されてもよい。トランジスタTRは第2ゲートラインGL2に連結されたゲート電極、第1データラインDL1に連結されたソース電極、及び液晶キャパシターClc及びストレージキャパシターCstに連結されたドレーン電極を含む。
液晶キャパシターClcは第1基板111に配置された画素電極PE、第2基板112に配置された共通電極CE、及び画素電極PEと共通電極CEとの間に配置された液晶層LCを含む。液晶層LCは誘電体としての役割を果たす。画素電極PEはトランジスタTRのドレーン電極に連結される。
図2で画素電極PEは非スリット構造であるが、これに限定されなく、画素電極PEは十字形状の幹部及び幹部から放射形に延長された複数の枝部を含むスリット構造を有してもよい。
共通電極CEは第2基板112に全体的に形成される。しかし、これに限定されなく、共通電極CEは第1基板111に配置されてもよい。このような場合、画素電極PE及び共通電極CEの中で少なくとも1つはスリットを含んでもよい。
ストレージキャパシターCstは画素電極PE、ストレージライン(図示せず)から分岐されたストレージ電極(図示せず)、及び画素電極PEとストレージ電極との間に配置された絶縁層を含む。ストレージラインは第1基板111に配置され、ゲートラインGL1〜GLmと同一層に同時に形成される。ストレージ電極は画素電極PEと部分的にオーバーラップされる。
画素PXは主要色の中で1つを示すカラーフィルターCFをさらに含む。例示的な実施形態としてカラーフィルターCFは図2に示したように、第2基板112に配置される。しかし、これに限定されなく、カラーフィルターCFは第1基板111に配置されてもよい。
トランジスタTRは第2ゲートラインGL2を通じて受信したゲート信号に応答してターンオンされる。第1データラインDL1を通じて受信されたデータ電圧はターンオンされたトランジスタTRを通じて液晶キャパシターClcの画素電極PEに提供される。共通電極CEには共通電圧が印加される。
データ電圧及び共通電圧の電圧レベルの差によって画素電極PEと共通電極CEとの間に電界が形成される。画素電極PEと共通電極CEとの間に形成された電界によって液晶層LCの液晶分子が駆動される。電界によって駆動された液晶分子によって光透過率が調節されて映像が表示される。
図示しないが、表示パネル110に光を提供するためのバックライトが表示パネル110の後方に配置されている。
ストレージラインには一定な電圧レベルを有するストレージ電圧が印加される。しかし、これに限定されなく、ストレージラインは共通電圧を受信してもよい。ストレージキャパシターCstは液晶キャパシターに充電された電圧を補完する役割を果たす。
図3は図1に示された第1反転ユニットの構成を示す図面である。
図3には第1反転ユニットINV1の構成が図示されたが、実質的に、図1に示された他の反転ユニットも図3に示された第1反転ユニットINV1と同一の構成を有する。
図3を参照すれば、第1反転ユニットINV1は演算増幅器AMP、第1抵抗R1、及び第2抵抗R2を含む。演算増幅器AMPは正極性入力端子(+)、負極性入力端子(−)、及び出力端子を含む。
演算増幅器AMPの正極性入力端子(+)は接地端子に連結される。第1抵抗R1は演算増幅器AMPの負極性入力端子(−)に連結される。第2抵抗R2は演算増幅器AMPの負極性入力端子(−)と演算増幅器AMPの出力端子とに連結される。
演算増幅器AMPの負極性入力端子(−)は第1抵抗R1を通じてデータ電圧Vdを受信する。データ電圧Vdは第1データラインDL1に印加されるデータ電圧である。演算増幅器AMPの出力端子はデータ電圧Vdと反対極性を有する反転電圧Vinvを出力する。
図3に示された回路構成は反転増幅器であるとも称される。反転増幅器は入力された信号の極性を反転及び増幅させて出力する。
具体的に、演算増幅器AMPの正極性入力端子(+)と負極性入力端子(−)との入力電流は0である。演算増幅器AMPの正極性入力端子(+)の電圧と負極性入力端子(−)の電圧とは同一である。したがって、第1抵抗R1と第2抵抗R2とに流れる電流は同一である。
第1抵抗R1と第2抵抗R2との接点での電流関係はキルヒホフの電流法則(KCL、Kirchhoff’s Current Law)方程式によって次のような数式1として整理される。
Figure 2016143056
数学式1は利得Gに対する方程式として次のような数式2として整理される。
Figure 2016143056
演算増幅器AMPの入力端子に流れる電流は理想的な場合、0である。しかし、実際に素子によって異なるが、極めて少ない量の電流が流れるので、演算増幅器AMPの入力端子に流れる電流は厳密に0ではない。したがって、利得Gは端子に流れる電流の大きさにしたがって誤差を有する近似値である。
利得Gが近似値であるので、数学式2で反転電圧Vinvは次のような数式3として整理される。
Figure 2016143056
したがって、第1反転ユニットINV1はデータ電圧Vdを受信し、データ電圧Vdの極性を反転させてデータ電圧Vdと反対極性を有する反転電圧Vinvとを出力する。
図4は図1に示された表示パネルの一部を示した平面図である。図5は単色に駆動される比較表示パネルの一部領域を示した図面である。
例示的な実施形態として、図4には第1乃至第5ゲートラインGL1〜GL5、第1乃至9データラインDL1〜DL9、及び第1乃至9反転ラインIL1〜IL9に連結された画素PXが示された。図4には説明を簡単にするために、レッド画素はR、グリーン画素はG、ブルー画素はB、及びホワイト画素はWとして示されている。
図4で現在フレームの間に正極性(+)のデータ電圧が印加される画素PXはR+、G+、B+、及びW+として示されている。また、現在フレームの間に負極性(−)のデータ電圧を印加された画素PXはR−、G−、B−、及びW−として図示された。
図4を参照すれば、画素PXはレッド色を表示する複数のレッド画素R、グリーン色を表示する複数のグリーン画素G、ブルー色を表示する複数のブルー画素B、及びホワイト色を表示する複数のホワイト画素Wを含む。しかし、これに限定されなく、画素PXはイエロー、シアン、及びマゼンタ色を表示するイエロー画素、シアン画素、及びマゼンタ画素をさらに含んでもよい。
画素PXは第1画素グループPG1及び第2画素グループPG2にグルーピングされる。第1画素グループPG1及び第2画素グループPG2は第1方向DR1と第2方向DR2とに交互に配置されている。しかし、第1及び第2画素グループPG1、PG2の配置構成は図3に示された第1及び第2画素グループPG1、PG2の配置構成に限定されなく、多様に設定されてもよい。
例えば、同一行に同一の画素グループが配置され、第2方向DR2に第1画素グループPG1及び第2画素グループPG2が繰り返して交互に配置されてもよい。また、同一列に同一の画素グループが配置され、第1方向DR1に第1画素グループPG1及び第2画素グループPG2が繰り返して交互に配置されてもよい。
第1画素グループPG1及び第2画素グループPG2は各々2k個の画素PXを含む。kは自然数である。即ち、第1画素グループPG1及び第2画素グループPG2は各々の偶数個の画素PXを含む。例示的な実施形態として、kは1であり、このような場合、図4に示したように、第1画素グループPG1及び第2画素グループPG2は各々2つの画素PXを含む。
第1画素グループPG1は各々レッド画素R、グリーン画素G、ブルー画素B、及びホワイト画素Wの中で2つを含み、第2画素グループPG2は各々レッド画素R、グリーン画素G、ブルー画素B、及びホワイト画素Wの中で、第1画素グループに含まれない残る2つを含む。即ち、第1画素グループPG1及び第2画素グループPG2は互に異なる色を表示する。
例えば、図4に示したように、第1画素グループPG1は各々レッド画素R及びグリーン画素Gを含む。第2画素グループPG2は各々ブルー画素B及びホワイト画素Wを含む。しかし、画素PXの配置構成は図4に示された画素PXの配置構成に限定されなく、多様に設定されてもよい。
例えば、第1画素グループPG1は各々レッド画素R及びブルー画素Bを含み、第2画素グループPG2は各々グリーン画素G及びホワイト画素Wを含んでもよい。また、第1画素グループPG1は各々レッド画素R及びホワイト画素Wを含み、第2画素グループPG2は各々グリーン画素G及びブルー画素Bを含んでもよい。
データラインDL1〜DL9の中でj番目のデータライン及びj+1番目のデータラインの間に配置されたc番目の列の画素はj番目のデータライン及びj+1番目のデータラインに少なくとも1つの画素PX単位に交互に連結される。j及びcは自然数である。以下、例示的に、j及びcは1である場合の画素PXとデータラインとの連結構成が説明される。
第1データラインDL1と第2データラインDL2との間に配置された第1番目の列の画素PXは第1データラインDL1と第2データラインDL2とに1つの画素PX単位に交互に連結される。即ち、各列に配置された画素PXは各列の左側及び右側に隣接するデータラインに1つの画素PX単位に交互に連結される。
例えば、第1番目の列で第1画素グループPG1のレッド画素R+は第1データラインDL1に連結され、第2画素グループPG2のブルー画素B−は第2データラインDL2に連結される。
2c−1番目の列の画素の中で2i番目のゲートラインを介して第2方向DR2に互いに隣接する2つの画素PXは2i番目のゲートラインを互いに共有して接続される。iは自然数である。また、2c番目の列の画素の中で2i−1番目のゲートラインを介して第2方向DR2に互いに隣接する2つの画素PXは2i−1番目のゲートラインを互いに共有して接続される。
具体的に、第1番目の列の画素PXの中で第2ゲートラインGL2を介して第2方向DR2に互いに隣接するレッド画素R+及びブルー画素B−は第2ゲートラインGL2を互いに共有して接続される。また、第3番目の列の画素PXの中で第2ゲートラインGL2を介して第2方向DR2に互いに隣接するブルー画素B+及びレッド画素R−は第2ゲートラインGL2を互いに共有して接続される。
したがって、第2ゲートラインGL2に連結された第1番目の列のレッド画素R+及びブルー画素B−は第2ゲートラインGL2を通じて受信されたゲート信号によって同時に駆動される。また、第2ゲートラインGL2に連結された第3番目の列のブルー画素B+及びレッド画素R−は第2ゲートラインGL2を通じて受信されたゲート信号によって同時に駆動される。
第2番目の列の画素PXの中で第3ゲートラインGL3を介して第2方向DR2に互いに隣接するホワイト画素W+及びグリーン画素G−は第3ゲートラインGL3を互いに共有して接続される。第4番目の列の画素PXの中で第3ゲートラインGL3を介して第2方向DR2に互いに隣接するグリーン画素G+及びホワイト画素W−は第3ゲートラインGL3を互いに共有して接続される。
したがって、第3ゲートラインGL3に連結された第2番目の列のホワイト画素W+及びグリーン画素G−は第3ゲートラインGL3を通じて受信されたゲート信号によって同時に駆動される。また、第3ゲートラインGL3に連結された第4番目の列のグリーン画素G+及びホワイト画素W−は第3ゲートラインGL3を通じて受信されたゲート信号によって同時に駆動される。
画素PXとゲートラインとの連結構成は前述した構成に制限されない。例えば、2c−1番目の列の画素PXの中で2i−1番目のゲートラインを介して第2方向DR2に互いに隣接する2つの画素PXは2i−1番目のゲートラインを互いに共有して接続されてもよい。また、2c番目の列の画素PXの中で2i番目のゲートラインを介して第2方向DR2に互いに隣接する2つの画素PXは2i番目のゲートラインを互いに共有して接続される。
データラインDL1〜DL9に印加されるデータ電圧の極性は1つのデータライン単位に反転される。例えば、図4に示したように、奇数番目のデータラインDL1、DL3、DL5、DL7、DL9に正極性(+)のデータ電圧が印加される。偶数番目のデータラインDL2、DL4、DL6、DL8に負極性(−)のデータ電圧が印加される。
したがって、図4に示したように、h番目の行の第1及び第2画素グループPG1、PG2とh+1番目の行の第1及び第2画素グループPG1、PG2は互に異なる極性のデータ電圧を受信する。hは自然数である。
例えば、hが1である場合、第1番目の行の第1画素グループPG1のレッド画素R+は正極性(+)のデータ電圧を受信し、グリーン画素G−は負極性(−)のデータ電圧を受信する。第2番目の行の第1画素グループPG1のレッド画素R−は負極性(−)のデータ電圧を受信し、グリーン画素G+は正極性(+)のデータ電圧を受信する。
また、第1番目の行の第2画素グループPG2のブルー画素B+は正極性(+)のデータ電圧を受信し、ホワイト画素W−は負極性(−)のデータ電圧を受信する。第2番目の行の第2画素グループPG2のブルー画素B−は負極性(−)のデータ電圧を受信し、ホワイト画素W+は正極性(+)のデータ電圧を受信する。
図4に示された表示パネル110の画素PXに提供されるデータ電圧の極性は現在フレームの極性を示したものである。前述したように、データ駆動部140はフレーム毎にデータ電圧の極性を反転させて出力する。したがって、次のフレームで画素PXに提供されるデータ電圧の極性は反転される。
即ち、反転ラインIL1〜IL9はデータラインDL1〜DL9と1:1対応するように配置される。反転ラインIL1〜IL9は各々データラインDL1〜DLnの中で対応するデータラインに隣接するように配置される。反転ラインIL1〜IL9は各々対応するデータラインに印加されるデータ電圧と反対極性を有する反転電圧を受信する。前述したように、反転ラインIL1〜IL9は反転駆動部150を通じて反転電圧を受信する。
図5を参照すれば、比較表示パネル10は反転ラインIL1〜ILn及び反転駆動部150を含まない。反転ラインIL1〜ILn及び反転駆動部150をふくまないことを除外すれば、比較表示パネル10の他の構成は実質的に図4に示された表示パネル110と同一の構成を有する。
比較表示パネル10は単色で駆動される。例えば、図5に示したように、レッド画素Rが駆動される。同一行に配置され、同一の色を表示する画素(以下、同一画素と称する)に印加されるデータ電圧の極性は同一である。
即ち、同一行のレッド画素Rは同一の極性のデータ電圧を受信して駆動される。例えば、第1番目の行に配置され、第1及び第5データラインDL1、DL5に連結されたレッド画素R+は正極性(+)のデータ電圧を受信する。また、第2番目の行に配置され、第4及び第8データラインDL4、DL8に連結されたレッド画素R−は負極性(−)のデータ電圧を受信する。
同一行に配置されたレッド画素Rに印加されるデータ電圧の極性が同一である場合、データラインと共通電極のカップリング現象によって共通電圧にリップルが発生する。データ電圧の極性が正極性(+)である場合、共通電圧に正の方向にリップルが発生する。データ電圧の極性が負極性(−)である場合、共通電圧に負の方向にリップルが発生する。
このような共通電圧のリップルによって行単位に輝度差が視認される水平クロストーク現象が発生される。水平クロストーク現象によって表示品質が低下される。レッド画素Rの駆動の時、水平クロストークが例示的に説明されたが、他の画素の駆動の時にも水平クロストーク現象が発生されることがあり得る。
再び図4を参照すれば、本発明の実施形態で、各々のデータラインDL1〜DL9に隣接するように配置された反転ラインIL1〜IL9に反転電圧が印加される。前述したように、反転電圧はデータラインDL1〜DL9に印加されるデータ電圧と反対極性を有する。
したがって、データラインDL1〜DL9に提供されるデータ電圧と反転ラインIL1〜IL9に提供される反転電圧との極性の合計が相殺されて共通電圧のリップルが防止されることができる。
結果的に、本発明の実施形態による表示装置100Aは共通電圧のリップルを防止して表示品質を向上させることができる。
図6は本発明の第2実施形態による表示装置のブロック図である。
反転駆動部160の配置構成を除外すれば、図6に示された表示装置100Bは実質的に、図1に示された表示装置100Aと同一の構成を有する。したがって、同一の構成は同一の符号を使用して図示され、以下、図1に示された表示装置100Aと異なる構成が説明される。
図6を参照すれば、本発明の第2実施形態による反転駆動部160は表示パネル110とデータ駆動部140との間に配置されている。反転ラインIL1〜ILnは第2方向DR2に延長されて反転駆動部160に連結される。反転ラインIL1〜ILnは各々データラインDL1〜DLnの中で対応するデータラインに隣接するように配置される。
反転駆動部160は反転ラインIL1〜ILnに対応するように配置される複数の反転ユニットINV1〜INVnを含む。データラインDL1〜DLnの一端はデータ駆動部140に連結される。反転ユニットINV1〜INVnの各々の入力端はデータラインDL1〜DLnの中で対応するデータラインの一端に連結される。反転ユニットINV1〜INVnの各々の出力端は反転ラインIL1〜ILnの中で対応する反転ラインに連結される。
反転ユニットINV1〜INVnはデータラインDL1〜DLnを通じて受信されたデータ電圧の極性を反転させる。反転ユニットINV1〜INVnはデータ電圧の極性を反転させた反転電圧を反転ラインIL1〜ILnに印加する。
したがって、データラインDL1〜DLnに提供されるデータ電圧と反転ラインIL1〜ILnに提供される反転電圧との極性の合計が相殺されて共通電圧のリップルが防止されることができる。
結果的に、本発明の第2実施形態による表示装置100Bは共通電圧のリップルを防止して表示品質を向上させることができる。
図7は本発明の第3実施形態による表示装置のブロック図である。
図7を参照すれば、データラインDL1〜DLn及び反転ラインIL1〜ILnは第2方向DR2に延長されてデータ駆動部140に連結される。反転ラインIL1〜ILnは各々データラインDL1〜DLnの中で対応するデータラインに隣接するように配置される。
データ駆動部140はデータ電圧及び反転電圧を生成する。例えば、データ駆動部140はデータ電圧を生成し、データ電圧の極性を反転して反転電圧を生成する。
データ駆動部140は反転電圧を生成するための反転駆動部を含む。即ち、図1に示された反転駆動部150又は図6に示された反転駆動部160がデータ駆動部140の内部に配置され、データ電圧の極性を反転させて反転電圧を生成する。データラインDL1〜DLnはデータ電圧を受信して画素PXに提供する。反転ラインIL1〜ILnは反転電圧を受信する。
したがって、データラインDL1〜DLnに提供されるデータ電圧と反転ラインIL1〜ILnに提供される反転電圧との極性の合計が相殺されて共通電圧のリップルが防止されることができる。
結果的に、本発明の第3実施形態による表示装置100Cは共通電圧のリップルを防止して表示品質を向上させることができる。
図8乃至図19は本発明の多様な実施形態による表示パネルの一部を示した平面図である。
図8乃至図19に示された表示パネル100A〜100Lは図1、図6、及び図7に示された表示装置100A、100B、100Cの表示パネルとして使用されることができる。
以下、図8乃至図19を参照して本発明の多様な実施形態による表示パネルの構成が説明される。図8乃至図19に示された多様な実施形態による表示パネルは図4に示された表示パネルとの差異点を中心に説明し、説明されなかった部分は図4と関連された説明にしたがう。
図8を参照すれば、表示パネル110Aは複数の画素PXを含む。奇数番目の行の画素PXはレッド画素R、グリーン画素G、ブルー画素B、及びホワイト画素Wの順に配置される。偶数番目の行の画素PXはブルー画素B、ホワイト画素W、レッド画素R、及びグリーン画素Gの順に配置される。
同一の行に配置された画素PXはゲートラインGL1〜GL4の中で対応するゲートラインに連結される。同一の列に配置された画素PXはデータラインDL1〜DL8の中で対応するデータラインに連結される。したがって、各々の画素PXは下部のゲートライン及び左側のデータラインに連結される。
データラインDL1〜DL8に印加されるデータ電圧の極性は+−−++−−+である。即ち、4つのデータライン単位に正極性、負極性、負極性、及び正極性のデータ電圧がデータラインに印加される。
以下の実施形態で、データラインに印加されるデータ電圧の極性は2つのデータライン単位に反転される。したがって、図9乃至図19で、データラインに印加されるデータ電圧の極性は++−−++−−順序であることを一例として示した。即ち、データ電圧の極性は2つのデータライン単位に反転される。
図9を参照すれば、画素PXとゲートラインGL1〜GL5との連結構成は実質的に図4と同一である。表示パネル110Bのj番目のデータラインとj+1番目のデータラインとの間に配置されたc番目の列の画素PXはj番目のデータラインとj+1番目のデータラインとに2つの画素単位に交互に連結される。
j及びcが1である場合、第1データラインDL1と第2データラインDL2との間に配置された第1番目の列の画素PXは第1データラインDL1と前記第2データラインDL2とに2つの画素単位に交互に連結される。例えば、第1番目の列の画素PXの中で第1番目の行のレッド画素R+と第2番目の行のブルー画素B+とは第1データラインDL1に連結され、第3番目の行のレッド画素R+と第4番目の行のブルー画素B+とは第2データラインDL2に連結される。
図10を参照すれば、画素PXとデータラインDL1〜DL9との連結構成は実質的に図9と同一である。表示パネル110Cのi番目のゲートラインとi+1番目のゲートラインとの間に配置されたh番目の行の画素PXはi番目のゲートラインとi+1番目のゲートラインとに2つの画素PX単位に交互に連結される。
iとhとが1である場合、第1番目の行の画素PXの中でレッド画素R+及びグリーン画素G+は第1ゲートラインGL1に連結され、ブルー画素B−及びホワイト画素W−は第2ゲートラインGL2に連結される。
図11を参照すれば、画素PXとデータラインDL1〜DL9との連結構成は実質的に図9と同一である。表示パネル110Dのi番目のゲートラインとi+1番目のゲートラインとの間に配置されたh番目の行の画素PXはi番目のゲートラインとi+1番目のゲートラインとに4つの画素PX単位に交互に連結される。
iとhとが1である場合、第1番目の行の画素PXの中で最初の4つの画素PXは第1ゲートラインGL1に連結され、次の4つの画素PXは第2ゲートラインGL2に連結される。
図12を参照すれば、画素PXとデータラインDL1〜DL9との連結構成は実質的に図9と同一である。
表示パネル110Eのi番目のゲートラインとi+1番目のゲートラインとの間に配置されたh番目の行の画素はi番目のゲートラインとi+1番目のゲートラインとに4つの画素単位に反転されて連結される。また、4つ単位の画素PXはi番目のゲートラインとi+1番目のゲートラインに1つの画素単位に交互に連結される。
iとhが1である場合、第1番目の行の画素の中で最初の4つの画素は第2ゲートラインGL2、第1ゲートラインGL1、第2ゲートラインGL2、及び第1ゲートラインGL1に順に連結され、次の4つの画素は第1ゲートラインGL1、第2ゲートラインGL2、第1ゲートラインGL1、及び第2ゲートラインGL2に順に連結される。
図13乃至図16に示された表示パネル110F〜110Iの各々は図9乃至図12の表示パネル110B〜110Eの各々と比較して画素PXとデータラインDL1〜DL9との連結構成を除外すれば、同一の連結構成を有する。
図13乃至図16を参照すれば、j番目のデータラインとj+1番目のデータラインとの間に配置されたc番目の列の画素PXはj番目のデータラインとj+1番目のデータラインとに4つの画素単位に交互に連結される。
j及びcが1である場合、第1データラインDL1と第2データラインDL2との間に配置された第1番目の列の画素は第1データラインDL1と第2データラインDL2とに4つの画素単位に交互に連結される。
例えば、第1番目の列の画素の中で第1番目の行のレッド画素R+、第2番目の行のブルー画素B+、第3番目の行のレッド画素R+、及び第4番目の行のブルー画素B+は第1データラインDL1に連結され、第5番目の行のレッド画素R+、第6番目の行のブルー画素B+、第7番目の行のレッド画素R+、及び第8番目の行のブルー画素B+は第2データラインDL2に連結される。
図17乃至図19に示された表示パネル110J〜110Lの各々は図10乃至図12の表示パネル110C〜110Eの各々と比較して画素PXとデータラインDL1〜DL9との連結構成を除外すれば、同一の連結構成を有する。
図17乃至図19を参照すれば、j番目のデータラインとj+1番目のデータラインとの間に配置されたc番目の列の画素PXはj番目のデータラインとj+1番目のデータラインとに1つの画素単位に交互に連結される。
j及びcが1である場合、第1データラインDL1と第2データラインDL2との間に配置された第1番目の列の画素は第1データラインDL1と第2データラインDL2とに1つの画素単位に交互に連結される。
例えば、第1番目の列の画素の中で第1番目の行のレッド画素R+は第1データラインDL1に連結され、第2番目の行のブルー画素B+は第2データラインDL2に連結され、第3番目の行のレッド画素R+は第1データラインDL1に連結され、第4番目の行のブルー画素B+は第2データラインDL2に連結される。
図8乃至図19に示された表示パネル110A〜110Lで、同一行に配置された同一画素に印加されるデータ電圧の極性は同一である。データラインDL1〜DL9に隣接するように配置された反転ラインIL1〜IL9に反転電圧が印加される。
データラインDL1〜DL9に提供されるデータ電圧と反転ラインIL1〜IL9に提供される反転電圧との極性の合計が相殺されて共通電圧のリップルが防止されることができる。したがって、図8乃至図19に示された表示パネル110A〜110Lの駆動の時に共通電圧のリップルが防止されることができる。
図20は本発明の実施形態による表示パネルの一部を示した平面図である。
図20を参照すれば、表示パネル210は複数の画素PXを含む。各画素PXは互に異なる階調の映像を表示する第1サブ画素PX1及び第2サブ画素PX2を含む。第1サブ画素PX1及び第2サブ画素PX2は互いに同一のゲートライン及び同一のデータラインに連結される。
第1サブ画素PX1及び第2サブ画素PX2は互いに同一の極性のデータ電圧を受信し、互に異なるレベルの画素電圧を充電する。このような場合、表示装置を見る人の目は2つの画素電圧の中間値を認識する。
したがって、中間階調以下でガンマカーブの歪曲によって発生される側面視野角の低下が防止されることができる。即ち、第1及び第2サブ画素PX1、PX2が互に異なる画素電圧を有するように充電されることによって、表示装置の視認性が改善されることができる。
図20に示された第1サブ画素PX1及び第2サブ画素PX2を含む画素PXの構造は視認性構造として定義されることができる。
図20に示された視認性構造は実質的に、図4に示された画素PXに適用された構造である。しかし、これに限定されなく、このような視認性構造は図8乃至19に示された表示パネル110A〜110Lの画素PXに適用されることができる。
図21は図20に示された1つの画素の等価回路図である。
図21には1つの画素PXの等価回路図が示されたが、実質的に、図20に示された他の画素PXも図21に示された画素PXと同一の構成を有する。
図21を参照すれば、画素PXは第1画素電圧を充電する第1サブ画素PX1及び第1画素電圧と異なるレベルを有する第2画素電圧を充電する第2サブ画素PX2を含む。第1サブ画素PX1は第1トランジスタTR1、第1液晶キャパシターClc1、及び第1ストレージキャパシターCst1を含む。第2サブ画素PX2は第2トランジスタTR2、第3トランジスタTR3、第2液晶キャパシターClc2、及び第2ストレージキャパシターCst2を含む。
第1トランジスタTR1はi番目のゲートラインGLiに連結されたゲート電極、j番目のデータラインDLjに連結されたソース電極、及び第1液晶キャパシターClc1及び第1ストレージキャパシターCst1に連結されたドレーン電極を含む。
第1液晶キャパシターClc1の第1電極は第1トランジスタTR1のドレーン電極に連結され、第2電極は共通電圧Vcomを受信する。第1ストレージキャパシターCst1の第1電極は第1トランジスタTR1のドレーン電極に連結され、第2電極はストレージ電圧Vcstを受信する。
第2トランジスタTR2はi番目のゲートラインGLiに連結されたゲート電極、j番目のデータラインDLjに連結されたソース電極、及び第2液晶キャパシターClc2及び第2ストレージキャパシターCst2に連結されたドレーン電極を含む。
第2液晶キャパシターClc2の第1電極は第2トランジスタTR2のドレーン電極に連結され、第2電極は共通電圧Vcomを受信する。第2ストレージキャパシターCst2の第1電極は第2トランジスタTR2のドレーン電極に連結され、第2電極はストレージ電圧Vcstを受信する。
第3トランジスタTR3はi番目のゲートラインGLiに連結されたゲート電極、ストレージ電圧Vcstを受信するソース電極、及び第2トランジスタTR2のドレーン電極に連結されたドレーン電極を含む。即ち、第3トランジスタTR3のドレーン電極は第2液晶キャパシターClc2の第1電極に連結される。
第1乃至第3トランジスタTR1〜TR3はi番目のゲートラインGLiを通じて受信されたゲート信号に応答してターンオンされる。j番目のデータラインDLjを通じて受信されたデータ電圧はターンオンされた第1トランジスタTR1を通じて第1サブ画素PX1に提供される。したがって、データ電圧と共通電圧Vcomとのレベル差に対応される第1画素電圧が第1液晶キャパシターClc1に充電される。
j番目のデータラインDLjを通じて受信されたデータ電圧はターンオンされた第2トランジスタTR2を通じて第2サブ画素PX2に提供される。即ち、j番目のデータラインDLjを通じて受信されたデータ電圧は第2トランジスタTR2を通じて第2液晶キャパシターClc2に提供される。
ターンオンされた第3トランジスタTR3はストレージ電圧Vcstを受信して第2サブ画素PX2に提供する。即ち、ストレージ電圧Vcstは第3トランジスタTR3を通じて第2液晶キャパシターClc2に提供される。
データ電圧は正極性及び負極性の中でいずれか1つの極性を有する。共通電圧Vcomはストレージ電圧Vcstと実質的に同一の電圧を有する。
第2トランジスタTR2のドレーン電極及び第3トランジスタTR3のドレーン電極が連結された接点ノードCNの電圧は第2トランジスタTR2及び第3トランジスタTR3のターンオンの時に抵抗状態の抵抗値によって分配された電圧である。
即ち、接点ノードCNの電圧はターンオンされた第2トランジスタTR2を通じて提供されるデータ電圧より小さく、ターンオンされた第3トランジスタTR3を通じて提供されるストレージ電圧Vcstより大きい値を有する。接点ノードCNの電圧と共通電圧Vcomとのレベル差に対応する第2画素電圧が第2液晶キャパシターClc2に充電される。
第2画素電圧は接点ノードCNの電圧と共通電圧Vcomとのレベル差に対応する画素電圧であるので、第1液晶キャパシターClc1に充電された第1画素電圧は第2液晶キャパシターClc2に充電された第2画素電圧より大きい。その結果、第1サブ画素PX1に充電された第1画素電圧と第2サブ画素PX2に充電された第2画素電圧とが互いに異なるので、表示装置の視認性が改善されることができる。
図22は図20に示された1つの画素の他の等価回路図である。
図22を参照すれば、画素PXは第1サブ画素PX1及び第2サブ画素PX2を含む。第1サブ画素PX1は第1トランジスタTR1、第1液晶キャパシターClc1、及び第1ストレージキャパシターCst1を含む。第2サブ画素PX2は第2トランジスタTR2、第3トランジスタTR3、第2液晶キャパシターClc2、第2ストレージキャパシターCst2、及びカップリングキャパシターCcpを含む。
第1トランジスタTR1はi番目のゲートラインGLiに連結されたゲート電極、j番目のデータラインDLjに連結されたソース電極、及び第1液晶キャパシターClc1及び第1ストレージキャパシターCst1に連結されたドレーン電極を含む。
第1液晶キャパシターClc1の第1電極は第1トランジスタTR1のドレーン電極に連結され、第2電極は共通電圧Vcomを受信する。第1ストレージキャパシターCst1の第1電極は第1トランジスタTR1のドレーン電極に連結され、第2電極はストレージ電圧Vcstを受信する。
第2トランジスタTR2はi番目のゲートラインGLiに連結されたゲート電極、j番目のデータラインDLjに連結されたソース電極、及び第2液晶キャパシターClc2及び第2ストレージキャパシターCst2に連結されたドレーン電極を含む。
第2液晶キャパシターClc2の第1電極は第2トランジスタTR2のドレーン電極に連結され、第2電極は共通電圧Vcomを受信する。第2ストレージキャパシターCst2の第1電極は第2トランジスタTR2のドレーン電極に連結され、第2電極はストレージ電圧Vcstを受信する。
第3トランジスタTR3はi+1番目のゲートラインGLi+1に連結されたゲート電極、カップリングキャパシターCcpに連結されたソース電極、及び第2トランジスタTR2のドレーン電極に連結されたドレーン電極を含む。カップリングキャパシターCcpの第1電極は第3トランジスタTR3のソース電極に連結され、第2電極はストレージ電圧Vcstを受信する。
図20には示していないが、図22の画素PX構造が図20に示された画素PXに適用される場合、第2サブ画素PX2の第3トランジスタTR3はi+1番目のゲートラインGLi+1に連結されてもよい。
第1及び第2トランジスタTR1、TR2はi番目のゲートラインGLiを通じて受信されたゲート信号に応答してターンオンされる。j番目のデータラインDLjを通じて受信されたデータ電圧はターンオンされた第1及び第2トランジスタTR1、TR2を通じて第1及び第2サブ画素PX1、PX2に提供される。したがって、データ電圧と共通電圧Vcomとのレベル差に対応される第1画素電圧が第1及び第2液晶キャパシターClc1、Clc2に充電される。
以後、第3トランジスタTR3がi+1番目のゲートラインGLi+1を通じて受信されたゲート信号に応答してターンオンされる。ターンオンされた前記第3トランジスタTR3によって第2液晶キャパシターClc2とカップリングキャパシターCcpとの間に電圧分配が行われる。
第2トランジスタTR2のドレーン電極及び第3トランジスタTR3のドレーン電極が連結された接点ノードCNの電圧は第2液晶キャパシターClc2、第2ストレージキャパシターCst2、及びカップリングキャパシターCcpに格納された電荷が共有(charge sharing)されることによって、分配された電圧である。即ち、i+1番目のゲートラインGLi+1を通じてゲート信号が印加された以後の時点で、第2液晶キャパシターClc2に充電された電圧がダウンされる。
したがって、第1液晶キャパシターClc1に充電された第1画素電圧は第2液晶キャパシターClc2に充電された第2画素電圧より大きい。その結果、第1サブ画素PX1に充電された第1画素電圧と第2サブ画素PX2に充電された第2画素電圧とが互いに異なるので、表示装置の視認性が改善されることができる。
以上実施形態を参照して説明したが、該当技術分野の熟練された当業者は下記の特許請求の範囲に記載された本発明の思想及び領域から逸脱しない範囲内で本発明を多様に修正及び変更させ得ることを理解できる。また、本発明に開示された実施形態は本発明の技術思想を限定するためものでなく、下記の特許請求の範囲及びそれと同等な範囲内にある全て技術思想は本発明の権利範囲に含まれることと解釈されなければならない。
100A、100B、100C 表示装置
110、110A〜110L 表示パネル
120 タイミングコントローラ
130 ゲート駆動部
140 データ駆動部
150、160 反転駆動部
111 第1基板
112 第2基板
PX 画素
PX1、PX2 第1及び第2サブ画素
PG1、PG2 第1及び第2画素グループ
INV1〜INVn 反転ユニット

Claims (16)

  1. 第1方向に延長され、ゲート信号を受信する複数のゲートラインと、
    前記第1方向と交差する第2方向に延長され、データ電圧を受信する複数のデータラインと、
    前記ゲートライン及び前記データラインに連結された複数の画素と、
    前記第2方向に延長され、前記データ電圧の極性と反対極性を有する反転電圧を受信する複数の反転ラインと、を含む表示装置。
  2. 前記反転ラインの各々は、対応する前記データラインに隣接するように配置される請求項1に記載の表示装置。
  3. 前記ゲートラインに前記ゲート信号を印加するゲート駆動部と、
    前記データラインに前記データ電圧を印加するデータ駆動部と、をさらに含む請求項1に記載の表示装置。
  4. 前記データラインから前記データ電圧を受信し、前記データ電圧の極性を反転させて前記反転電圧として出力する反転駆動部をさらに含む請求項3に記載の表示装置。
  5. 前記反転駆動部は、表示パネルを介して前記データ駆動部と対向するように配置される請求項4に記載の表示装置。
  6. 前記反転駆動部は、前記反転ラインに対応するように配置され、前記データ電圧の極性を反転させて前記反転電圧として出力する複数の反転ユニットを含む請求項4に記載の表示装置。
  7. 前記データラインの一端は、前記データ駆動部に連結され、前記反転ユニットの各々の入力端は、対応する前記データラインの他端に連結され、前記反転ユニットの各々の出力端は、対応する前記反転ラインに連結される請求項6に記載の表示装置。
  8. 前記反転駆動部は、表示パネルと前記データ駆動部との間に配置される請求項4に記載の表示装置。
  9. 前記反転駆動部は、前記データ電圧の極性を反転させて前記反転電圧を出力する複数の反転ユニットを含み、
    前記データラインの一端は、前記データ駆動部に連結され、前記反転ユニットの各々の入力端は、対応する前記データラインの他端に連結され、前記反転ユニットの各々の出力端は、対応する前記反転ラインに連結される請求項8に記載の表示装置。
  10. 前記ゲート信号を生成するゲート駆動部と、
    前記データ電圧及び前記データ電圧の極性を反転させて前記反転電圧を出力するデータ駆動部と、をさらに含む請求項1に記載の表示装置。
  11. 前記データ駆動部は、前記反転電圧を生成する反転駆動部を含む請求項10に記載の表示装置。
  12. 前記各画素は、レッド、グリーン、ブルー、ホワイト、イエロー、シアン、及びマゼンタの中でいずれか1つの色を表示する請求項1に記載の表示装置。
  13. 前記画素は、第1画素グループ及び第2画素グループにグルーピングされ、前記第1画素グループ及び前記第2画素グループは、前記第1方向及び前記第2方向に交互に配置される請求項1に記載の表示装置。
  14. h(hは自然数)番目の行の第1及び第2画素グループ及びh+1番目の行の第1及び第2画素グループは、互に異なる極性のデータ電圧を受信する請求項13に記載の表示装置。
  15. 前記第1画素グループ及び前記第2画素グループは、各々2k(kは自然数)個の画素を含む請求項13に記載の表示装置。
  16. 前記各々の第1画素グループは、レッド画素、グリーン画素、ブルー画素、及びホワイト画素の中で2つを含み、
    前記各々の第2画素グループは、前記レッド画素、前記グリーン画素、前記ブルー画素、及び前記ホワイト画素の中で、前記第1画素グループに含まれない残る2つを含む請求項13に記載の表示装置。
JP2016000271A 2015-02-05 2016-01-04 表示装置 Pending JP2016143056A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020150018114A KR20160096778A (ko) 2015-02-05 2015-02-05 표시 장치
KR10-2015-0018114 2015-02-05

Publications (1)

Publication Number Publication Date
JP2016143056A true JP2016143056A (ja) 2016-08-08

Family

ID=54396783

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016000271A Pending JP2016143056A (ja) 2015-02-05 2016-01-04 表示装置

Country Status (5)

Country Link
US (1) US20160232862A1 (ja)
EP (1) EP3054443A1 (ja)
JP (1) JP2016143056A (ja)
KR (1) KR20160096778A (ja)
CN (1) CN105869584A (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102239581B1 (ko) * 2015-01-26 2021-04-14 삼성디스플레이 주식회사 표시 장치
KR102342685B1 (ko) * 2015-03-05 2021-12-24 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
CN105137689A (zh) * 2015-10-16 2015-12-09 深圳市华星光电技术有限公司 用于改善水平亮暗线的阵列基板及液晶显示面板
CN106023819B (zh) * 2016-05-27 2019-08-30 京东方科技集团股份有限公司 像素结构、阵列基板、显示装置和显示装置的驱动方法
CN108962021A (zh) * 2017-05-23 2018-12-07 群创光电股份有限公司 显示面板
KR102401648B1 (ko) 2017-06-07 2022-05-26 삼성디스플레이 주식회사 액정 표시 장치
CN113470584B (zh) * 2020-03-31 2023-04-18 咸阳彩虹光电科技有限公司 显示面板及显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3202450B2 (ja) * 1993-10-20 2001-08-27 日本電気株式会社 液晶表示装置
KR100363540B1 (ko) * 2000-12-21 2002-12-05 삼성전자 주식회사 고속으로 구동되는 액정 디스플레이 장치 및 그것을 위한계조전압 발생회로
KR101654834B1 (ko) * 2009-11-05 2016-09-07 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법

Also Published As

Publication number Publication date
EP3054443A1 (en) 2016-08-10
KR20160096778A (ko) 2016-08-17
CN105869584A (zh) 2016-08-17
US20160232862A1 (en) 2016-08-11

Similar Documents

Publication Publication Date Title
US10535313B2 (en) Display device and method of driving the same
US9905152B2 (en) Liquid crystal display
KR102306598B1 (ko) 표시 장치
JP2020115215A (ja) 表示装置及びその駆動方法
US9934736B2 (en) Liquid crystal display and method for driving the same
KR101319345B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
JP2016143056A (ja) 表示装置
US20150379947A1 (en) Display device
KR20070059340A (ko) 액정 표시 장치
JP2014157345A (ja) 表示装置
KR101906182B1 (ko) 표시장치
KR20160066654A (ko) 표시 장치
US9734778B2 (en) Display apparatus having increased lateral image quality
EP2991070A1 (en) Display apparatus
KR20170077940A (ko) 표시 장치
US20150187292A1 (en) Thin film transistor array panel and display device
KR101074381B1 (ko) 횡전계방식 액정표시장치
KR100947771B1 (ko) 액정표시패널 및 그 구동장치
KR20120090888A (ko) 액정 표시 장치
KR101686093B1 (ko) 시야각 제어 액정 표시 장치 및 이의 구동 방법
KR20170020107A (ko) 액정표시장치
KR20160072368A (ko) 표시장치 및 그 구동 방법
KR100885018B1 (ko) 액정 표시 장치 및 그 구동 방법
KR102437757B1 (ko) 액정 표시패널 및 액정 표시장치
KR102118925B1 (ko) 액정표시장치의 구동장치 및 그 구동방법

Legal Events

Date Code Title Description
RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20180810

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20181102