KR20170020107A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20170020107A
KR20170020107A KR1020150114849A KR20150114849A KR20170020107A KR 20170020107 A KR20170020107 A KR 20170020107A KR 1020150114849 A KR1020150114849 A KR 1020150114849A KR 20150114849 A KR20150114849 A KR 20150114849A KR 20170020107 A KR20170020107 A KR 20170020107A
Authority
KR
South Korea
Prior art keywords
sub
pixels
lines
gate
line
Prior art date
Application number
KR1020150114849A
Other languages
English (en)
Other versions
KR102358535B1 (ko
Inventor
민병삼
황이연
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150114849A priority Critical patent/KR102358535B1/ko
Publication of KR20170020107A publication Critical patent/KR20170020107A/ko
Application granted granted Critical
Publication of KR102358535B1 publication Critical patent/KR102358535B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 공통전압 리플현상을 줄여 화질을 개선하고, 공통전압 보상회로를 생략할 수 있는 액정표시장치에 관한 것으로서, 본 발명에 따른 액정표시장치는 각각 2개의 서브서브픽셀들로 구성된 R, G, B서브픽셀들과 게이트 라인들 및 상기 게이트 라인들과 교차되는 데이터 라인들로 구성되는 액정표시패널을 포함하며, 상기 각 서브픽셀을 구성하는 상기 2개의 서브서브픽셀들은 극성이 서로 다르고 크기가 동일한 데이터 전압으로 동시에 충전됨으로서 반전 구동시 특정 패턴에서 공통전압이 한쪽 극성으로 치우치게 않게 한다.

Description

액정표시장치{Liquid Crystal Display}
본 발명은 액정표시장치에 관한 것으로, 특히 공통전압 리플현상을 줄여 화질을 개선할 수 있는 액정표시장치에 대한 것이다.
액정표시장치는 서브픽셀마다 박막트랜지스터(Thin Film Transistor; 이하 "TFT"라 함)으로 이루어진 스위칭소자를 구비하고 있다.
이러한 액정표시장치는 서로 교차하는 다수의 게이트 라인들과, 다수의 데이터 라인들과, 상기 다수의 게이트 라인들 및 데이터 라인들에 의해 정의된 서브픽셀영역마다 배열된 서브픽셀들을 포함한다.
액정표시장치의 액정에 동일한 극성으로 동일한 크기의 직류 전압을 계속 인가하면, 상기 액정이 극성을 따라 액정표시패널의 한쪽에 몰려서 작동을 하지 않게 되는 액정의 열화현상이 발생한다.
따라서 액정의 열화를 방지하기 위해, 액정표시장치는 프레임 반전, 라인 반전, 컬럼 반전 및 도트 반전과 같은 다양한 반전 구동으로 구동된다.
일반적으로 하나의 표시라인 상에 위치한 화소들은 하나의 공통전압라인에 연결되어 있어, 반전 구동시 특정 패턴에서 공통전압이 한쪽 극성으로 치우치게 된다. 상기와 같이 공통전압이 한쪽 극성으로 치우치게 되는 공통전압 리플현상으로 인하여 수평 CrossTalk, Smear 등 화질에 문제가 발생한다. 상기 공통전압 리플현상을 방지하기 위해 공통전압 보상회로를 추가하여도 공통전압 리플현상을 완벽하게 개선을 할 수 없다는 문제가 있다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로, 반전 구동 시 특정 패턴에서 공통전압이 한쪽 극성으로 치우치게 되는 공통전압 리플현상을 방지하여 화질을 개선하고, 공통전압 보상회로를 생략할 수 있는 액정표시장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는 각각 2개의 서브서브픽셀들로 구성된 R, G, B 서브픽셀들을 포함하고, 상기 각 R, G, B 서브픽셀을 구성하는 상기 2개의 서브서브픽셀들은 극성이 서로 다르고 크기가 동일한 데이터 전압으로 동시에 충전됨으로써, 반전 구동시 특정 패턴에서 공통전압이 한쪽 극성으로 치우치는 것을 방지한다.
본 발명에 따른 액정표시장치는 다음과 같은 효과가 있다.
각 서브픽셀을 구성하는 2개의 서브서브픽셀들을 극성이 서로 다르고 크기가 동일한 데이터 전압으로 동시에 구동함으로써 공통전압의 리플 현상을 방지하여 화 질을 개선할 수 있다. 또한, 공통전압라인에 걸리는 전압이 상쇄되어 공통전압라인 폭을 줄일 수 있고, 공통전압 보상회로를 생략할 수 있다. 또한, 게이트 구동주파수를 분할되지 않은 서브픽셀들을 구동하기 위한 게이트 주파수의 2배로 증가시켜, 데이터 라인 수를 분할되지 않은 서브픽셀을 구동하기 위한 데이터 라인 수와 동일하게 유지할 수 있다.
도 1a는 본 발명의 실시예에 따른 액정표시장치의 구성도이다.
도 1b는 본 발명의 실시예에 따른 액정표시장치의 화소구조를 설명하기 위한 화소구조의 배치도이다
도 2는 본 발명의 제1 실시예에 따른 액정표시장치에서 액정표시패널의 게이트 라인들, 데이터 라인들 및 서브서브픽셀들의 배치도이다.
도 3은 본 발명의 제2 실시예에 따른 액정표시장치에서 액정표시패널의 게이트 라인들, 데이터 라인들 및 서브서브픽셀들의 배치도이다.
도 4는 본 발명의 제3 실시예에 따른 액정표시장치에서 액정표시패널의 게이트 라인들, 데이터 라인들 및 서브서브픽셀들의 배치도이다.
도 5는 본 발명의 제4 실시예에 따른 액정표시장치에서 액정표시패널의 게이트 라인들, 데이터 라인들 및 서브서브픽셀들의 배치도이다.
도 6은 본 발명의 제5 실시예에 따른 액정표시장치에서 액정표시패널의 게이트 라인들, 데이터 라인들 및 서브서브픽셀들의 배치도이다.
도 7은 본 발명의 제6 실시예에 따른 액정표시장치에서 액정표시패널의 게이트 라인들, 데이터 라인들 및 서브서브픽셀들의 배치도이다.
도 1a은 본 발명의 실시예에 따른 액정표시장치의 구성도이고, 도 1b는 본 발명의 실시예에 따른 액정표시장치의 화소구조를 설명하기 위한 화소구조의 배치도이다.
도 1a 및 1b에 도시된 바와 같이, 본 발명의 실시예에 따른 액정표시장치는, 각각 2개의 서브서브픽셀들로 구성되는 R, G, B서브픽셀들, 게이트 라인들(GL) 및 상기 게이트 라인들과 교차되는 데이터 라인들(DL)을 포함하는 액정표시패널(PN), 상기 게이트 라인들에 게이트신호를 공급하는 게이트 드라이버(GD), 상기 데이터 라인들에 영상데이터를 공급하는 데이터 드라이버(DD), 상기 게이트 드라이버(GD)와 상기 데이터 드라이버(DD)를 제어하기 위한 타이밍 컨트롤러(TC), 각 서브서브픽셀에 공통전압라인(CL)을 통해 공통전압을 공급하는 공통전압 공급부(CV)를 포함한다.
상기 타이밍 컨트롤러(TC)는 수평동기신호(Hsync), 수직동기신호(Vsync) 및 클럭신호(CLK)를 이용하여 데이터 제어신호(DCS)와 게이트 제어신호(GCS)를 발생시킨다. 상기 타이밍 컨트롤러(TC)는 상기 게이트 제어신호(GCS)를 상기 게이트 드라이버(GD)에 공급하고, 외부 시스템에서 입력되는 영상데이터(R, G, B Data)를 액정표시패널(PN)의 구성에 맞게 정렬하여, 상기 정렬된 영상데이터(R, G, B Data)를 상기 데이터 제어신호(DCS)와 함께 상기 데이터 드라이버(DD)에 공급한다. 상기 게이트 제어신호(GCS)는 게이트 스타트 펄스, 게이트 쉬프트클럭, 게이트 출력인에이블 등을 포함하며, 상기 데이터 제어신호(DCS)는 도트클럭, 소스 쉬프트클럭, 소스 인에이블신호, 극성반전신호 등을 포함한다.
상기 데이터 드라이버(DD)는 상기 타이밍컨트롤러(TC)로부터 입력받은 영상데이터(RGB Data)를 상기 데이터 제어신호(DCS)에 따라 정극성/ 부극성의 데이터 전압으로 변환하여 상기 데이터 라인들(DL)에 공급한다.
상기 게이트 드라이버(GD)는 상기 타이밍 컨트롤러(TC)부터 입력받은 상기 게이트 스타트 펄스에 응답하여 스캔펄스를 발생하는 쉬프트 레지스터와, 상기 스캔펄스의 전압을 픽셀들의 구동에 적합한 전압레벨로 쉬프트시키기 위한 레벨쉬프터를 포함한다. 상기 타이밍 컨트롤러(TC)로부터 입력받은 상기 게이트 제어 신호(GCS)에 따라 게이트 라인(GL)에 게이트 펄스를 공급한다.
상기 액정표시패널(PN)은 액정층을 포함하고, 화상데이터를 표시하기 위한 복수개의 R, G, B 서브픽셀들을 포함한다. 도 1b를 참조하면, 도 1b의 좌측에 위치한 화소구조는 R, G, B서브픽셀들로만 이루어진 종래의 화소 구조이고, 도 1b의 우측 상단 및 우측 하단에 위치한 화소구조는 본 발명의 실시예에 따른 각각의 R, G, B서브픽셀이 각각 2개의 서브서브픽셀들로 구성되는 화소구조를 나타낸다. 도 1b의 우측 상단에 위치한 화소구조는 각각의 R, G, B서브픽셀들이 좌우로 분할되어 각각의 서브픽셀이 2개의 서브서브픽셀들로 구성된 형태이고, 도 1b의 우측 하단에 위치한 화소구조는 각각의 R, G, B서브픽셀들이 상하로 분할되어 각각의 서브픽셀이 2개의 서브서브픽셀들로 구성된 형태이다. 본 발명의 실시예에 따른 화소구조는 각각의 R, G, B서브픽셀들이 좌우로 분할되거나, 상하로 분할되어, 상기 각각의 R, G, B서브픽셀이 2개씩의 R, G, B서브서브픽셀들로 구성된다.
상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 서로 같은 게이트 라인에 연결되어 있거나, 동시에 구동되는 게이트 라인에 연결되어 있어서, 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 데이터 전압이 동시에 충전된다. 그리고 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 극성이 서로 다른 서로 인접한 데이터 라인에 각각 연결된다. 따라서, 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 극성이 서로 다르고 크기가 동일한 데이터 전압으로 동시에 충전된다.
상기 공통전압 공급부(CV)는 공통전압라인들(CL)을 통하여 상기 서브서브픽셀들에 공통전압을 공급한다. 상기 공통전압라인은 각 수직표시라인마다 배열되어 각 서브서브픽셀에 공통전압을 공급하거나, 각 수평표시라인마다 배열되어 각 서브서브픽셀에 공통전압을 공급하거나, 또는 각 수직표시라인 및 각 수평표시라인을 따라 그물모양으로 구비되어 상기 각 서브서브픽셀에 공통전압을 공급한다. 그리고, 상기 공통전압라인(CL)들은 전기적으로 서로 연결된 구성이다. 여기서, 상기 각 수직표시라인 및 상기 각 수평표시라인은 상기 서브서브픽셀을 기준으로 하지 않고, 상기 각 서브픽셀을 기준으로 한다. 따라서, 수평으로 한 줄로 나열된 서브픽셀들이 하나의 수평표시라인을 구성하며, 수직으로 한 줄로 나열된 서브픽셀들이 하나의 수직표시라인을 구성한다. 또한, 상기 공통전압라인은 서브서브픽셀마다 수직으로 배열되거나, 서브서브픽셀마다 수평으로 배열되거나, 또는 서브서브픽셀마다 수직 및 수평으로 배열되고, 전기적으로 서로 연결되어 각 서브서브픽셀에 공통전압을 공급할 수도 있다.
본 발명의 실시예에 따른 액정표시장치에서 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 극성이 반대이고 크기가 동일한 데이터 전압으로 동시에 충전되기 때문에, 상기 공통전압라인(CL)에서 볼 때에 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들에 걸리는 데이터 전압이 상쇄되어 보인다. 따라서, 각 서브픽셀을 구성하는 2개의 서브서브픽셀들에 충전되는 데이터 전압에 의해 공통전압이 어느 한쪽 극성으로 치우치지 않게 되어, 공통전압 리플현상을 방지할 수 있으므로 화질을 개선할 수 있으며, 공통전압라인(CL)의 폭을 줄일 수 있다. 또한, 공통전압 보상회로가 필요가 없으므로 공통전압 보상회로를 생략할 수 있다.
또한, 상기 각 서브픽셀이 2개의 서브서브픽셀들로 분할되면, 각 서브서브픽셀들을 구동하기 위해, 각 서브픽셀이 분할되기 전보다 2배의 데이터 라인수가 필요하지만, 분할되지 않은 서브픽셀을 구동하는 데에 필요한 게이트 구동주파수를 2배로 증가시켜 상기 데이터 라인 수를 상기 데이터 라인수가 분할되지 않은 서브픽셀들을 구동하는 데에 필요한 데이터 라인수를 2배로 증가시키지 않을 수도 있다.
도2는 본 발명의 제1 실시예에 따른 액정표시장치에서 액정표시패널의 평면도이다.
본 발명의 제1 실시예에 따른 액정표시장치는 도1a에서 설명한 타이밍 컨트롤러, 데이터 드라이버, 게이트 드라이버, 공통전압 공급부와 동일한 구성을 갖는다. 따라서 중복된 설명은 생략한다.
상기 액정표시패널(PN)은 액정층을 포함하고, 화상데이터를 표시하기 위한 복수개의 R, G, B 서브픽셀들을 포함한다. 또한, 상기 각 R, G, B서브픽셀은 좌우로 분할된 2개의 서브서브픽셀들로 구성된다. 예를 들면, R서브픽셀(100)은 상기 R서브픽셀(100)이 좌우로 분할된 2개의 R서브서브픽셀(101,102)들로 구성된다.
상기 액정표시패널의 데이터 라인(DL)수는 수평으로 배열된 서브서브픽셀의 갯수인 m개보다 2개가 많은 m+2개이고, 게이트 라인(GL)수는 수직으로 배열된 서브서브픽셀의 갯수인 n개보다 2배가 많은 2n개이고, 수평표시라인은 n개가 된다. 상기 서로 인접한 데이터 라인들(DL)에 인가된 데이터 전압의 극성은 서로 다르고, 상기 데이터 드라이버(DD)는 각 프레임마다 또는 각 게이트 라인(GL)마다 데이터 전압의 극성을 반전시킨다.
상기 액정표시패널의 수평표시라인(LINE 1 내지 LINE n)마다 상기 수평표시라인(LINE 1 내지 LINE n)을 사이에 두고 상기 수평표시라인 상의 서브서브픽셀들을 구동하는 한 쌍의 게이트 라인들(GL1과 GL2, GL3와 GL4, ..., GL2n-1과 GL2n)이 수평으로 배열된다.
예를 들면, 첫번째 수평표시라인(LINE 1)을 중심으로 첫번째 수평표시라인(LINE 1)의 상측에 첫번째 게이트 라인(GL1)이 배열되고, 첫번째 수평표시라인(LINE 1)의 하측에 두번째 게이트 라인(GL2)이 배열되며, 상기 게이트 라인(GL1 및 GL2)들은 첫번째 수평표시라인(LINE 1)상의 서브서브픽셀들을 구동한다.
데이터 라인의 구조는 다음과 같다.
가장 좌측에 위치한 서브서브픽셀들의 좌측에 데이터 라인(DL1)이 수직으로 배열되고, 가장 우측에 위치한 서브서브픽셀들의 우측에 데이터 라인(DLm+2)가 수직으로 배열되고, 상기 각 서브픽셀을 구성하는 서브서브픽셀들 사이에 데이터 라인들(DL2 내지 DLm +1)이 수직으로 배열된다.
서로 인접한 서브픽셀들은 서로 다른 게이트 라인(GL)에 연결되며, 상기 각 서브픽셀을 구성하는 서브서브픽셀들은 서로 같은 게이트 라인(GL)에 연결된다.
홀수번째 수평표시라인 상에 위치한 서브서브픽셀들은 일방향으로 인접한 데이터 라인(DL)에 연결되고, 짝수번째 수평표시라인 상의 서브서브픽셀들은 타방향으로 인접한 데이터 라인(DL)에 연결된다. 또한, 서로 인접한 데이터 라인들에 인가된 데이터 전압의 극성이 서로 다르다.
예를 들면, 도 2에 도시된 바와 같이, 첫번째 수평표시라인(LINE 1) 상에서 2번째 데이터 라인(DL2)의 좌측 및 우측에 위치하는, 하나의 R서브픽셀(100)을 구성하는 상기 R서브서브픽셀들(101,102)은 서로 같은 첫번째 게이트 라인(GL1)에 연결되어 있고, 상기 R서브픽셀(100)의 우측에 인접한 G서브픽셀을 구성하는 2개의 G서브서브픽셀들은 모두 두번째 게이트 라인(GL2)에 연결되어 있다. 즉, 인접하는 서브픽셀끼리는 서로 다른 게이트 라인(GL)에 연결되어 있고, 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 서로 같은 게이트 라인(GL)에 연결되어 있다. 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 서로 같은 게이트 라인에 연결되어 있기 때문에 데이터 전압이 동시에 충전된다.
서로 인접하는 데이터 라인의 극성은 서로 반대이다. 각 서브픽셀은 데이터 라인(DL)을 사이에 두고 데이터 라인(DL)의 좌측 및 우측으로 분할된 2개의 서브서브픽셀들로 구성된다. 따라서 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들이 어느 한쪽 방향으로 인접하는 데이터 라인에 연결되면, 데이터 전압의 극성이 서로 다른 데이터 라인에 각각 연결되는 구성이 된다.
결국, 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 극성이 서로 반대이며, 크기가 동일한 데이터 전압으로 동시에 충전된다. 따라서, 공통전압라인(CL)에서 볼 때에, 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들에 인가되는 데이터 전압이 상쇄가 되는 것처럼 보이기 때문에, 공통전압이 상기 데이터 전압에 의해 어느 한쪽의 극성으로 치우치지 않게 된다. 따라서, 공통전압 리플현상을 방지할 수 있어서 화질을 개선할 수 있으며, 공통전압 보상회로가 필요가 없어 생략할 수 있고, 공통전압라인(CL)의 폭을 줄일 수 있게 된다.
도2에 도시된 바와 같이, 상기 데이터 드라이버(DD)가 소비전력을 가장 저감할 수 있는 컬럼반전 구동방식으로 구동되는 경우, 상기 액정표시패널 상에서는 수평방향으로 2도트반전, 수직방향으로 1도트반전으로 구동된다. 또한, 데이터 드라이버(DD)가 1도트반전 구동방식으로 구동되는 경우, 상기 액정표시패널 상에서는 수평방향으로 1도트반전, 수직방향으로는 1도트반전으로 구동된다. 상기와 같이, 상기 데이터 드라이버(DD)는 다양한 도트반전형식(1도트, 2도트, 3도트, 4도트..)으로 구동될 수 있다.
또한, 상기 각 서브픽셀이 2개의 서브서브픽셀로 분할되면서 분할되지 않은 서브픽셀을 구동할 때보다 2배의 데이터 라인이 필요하지만, 본 발명의 제1 실시예에 따른 액정표시장치는 분할되지 않은 서브픽셀들을 구동하기 데에 필요한 게이트 주파수를 2배로 증가시켜서, 상기 분할되지 않은 서브픽셀을 구동하는 데에 필요한 데이터 라인수의 2배로 증가시킬 필요가 없게 된다.
도 3는 본 발명의 제2 실시예에 따른 액정표시장치에서 액정표시패널의 게이트 라인들, 데이터 라인들 및 서브서브픽셀들의 배치도이다.
본 발명의 제2 실시예에 따른 액정표시장치는 제1 실시예의 구성에서 게이트 라인들, 게이트 라인들 및 서브서브픽셀들을 제외한 나머지 구성은 동일하다. 따라서 중복된 설명은 생략한다.
상기 액정표시패널(PN)은 액정층을 포함하고, 화상데이터를 표시하기 위한 복수개의 R, G, B 서브픽셀들을 포함한다. 또한, 상기 각 R, G, B서브픽셀은 좌우로 분할된 2개의 서브서브픽셀들로 구성된다. 예를 들면, R서브픽셀(100)은 상기 R서브픽셀(100)이 좌우로 분할된 2개의 R서브서브픽셀(101,102)들로 구성된다.
상기 액정표시패널의 데이터 라인(DL)수는 수평으로 배열된 서브픽셀의 갯수인 m개보다 1개가 많은 m+1개이고, 게이트 라인(GL)수는 수직으로 배열된 서브서브픽셀의 갯수인 n개보다 2배가 많은 2n개이고, 수평표시라인은 n개가 된다.
상기 액정표시패널의 수평표시라인(LINE 1 내지 LINE n)마다 상기 수평표시라인(LINE 1 내지 LINE n)을 사이에 두고 상기 수평표시라인(LINE 1 내지 LINE n)상의 서브서브픽셀들을 구동하는 한 쌍의 게이트 라인들(GL1과 GL2, GL3와 GL4, ..., GL2n-1과 GL2n)이 수평으로 배열된다. 그리고 서로 인접한 서브픽셀들은 서로 다른 게이트 라인에 연결되며, 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 서로 같은 게이트 라인에 연결된다. 예를 들면, 상기 R서브픽셀(100) 및 상기 R서브픽셀(100)의 우측에 인접한 G서브픽셀은 서로 다른 게이트 라인(GL 1, GL 2)에 각각 연결되어 있지만, 상기 R서브픽셀(100)을 구성하는 R서브서브픽셀들(101, 102)은 서로 같은 첫번째 게이트 라인에 연결되어 있다.
상기 데이터 라인들은 가장 일방향에 위치한 서브서브픽셀들의 상기 일방향측 및 상기 각 서브픽셀을 이루는 2개의 서브서브픽셀들 사이마다 수직으로 배열된다. 그리고, 상기 각 서브서브픽셀들은 일방향으로 인접한 데이터 라인에 각각 연결된다. 상기 각 서브픽셀은 상기 데이터 라인을 중심으로 좌측과 우측의 서브서브픽셀들로 분할되어 있으므로, 상기 각 서브서브픽셀들이 일방향으로 인접한 데이터 라인은 서로 다른 데이터 라인이며, 서로 인접하고 있는 데이터 라인이다. 서로 인접하고 있는 데이터 라인들에는 서로 극성이 다르고 크기가 동일한 데이터 전압이 인가된다.
도 3에 도시된 바와 같이, 상기 일방향을 오른쪽으로 가정하면, 상기 데이터 라인들은 가장 우측(DLm+1) 및 상기 각 서브픽셀을 이루는 서브서브픽셀들의 사이(DL 1 내지 DLm)마다 수직으로 배열된다. 그리고, 상기 각 서브서브픽셀들은 오른쪽으로 인접한 데이터 라인에 연결된다.
상기와 다르게, 상기 일방향을 왼쪽으로 가정하면, 상기 데이터 라인들은 가장 좌측(DL 1) 및 상기 각 서브픽셀을 이루는 서브서브픽셀들의 사이(DL 2 내지 DLm+1)마다 수직으로 배열된다. 그리고, 상기 각 서브서브픽셀들은 좌측으로 인접한 데이터 라인에 연결된다.
따라서, 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 데이터 전압의 극성이 서로 다르고, 데이터 전압의 크기가 동일한 데이터 라인에 각각 연결된다. 따라서, 공통전압 리플현상을 방지하여 화질을 개선할 수 있고, 공통전압 보상회로를 생략할 수 있으며, 상기 공통전압라인(CL)의 폭을 줄일 수 있다.
도 3에 도시된 바와 같이, 상기 데이터 드라이버(DD)가 2도트반전 형식으로 구동되면, 상기 액정표시패널(PN) 상에서 수평으로 2도트반전, 수직으로 1도트반전으로 구동된다. 또한, 상기 데이터 드라이버(DD)는 다양한 도트반전형식(1도트, 2도트, 3도트, 4도트...)으로 구동될 수 있다.
또한, 상기 각 서브픽셀이 2개의 서브서브픽셀로 분할되면서 분할되지 않은 서브픽셀을 구동할 때보다 2배의 데이터 라인이 필요하지만, 본 발명의 제2 실시예에 따른 액정표시장치는 분할되지 않은 서브픽셀들을 구동하기 데에 필요한 게이트 주파수를 2배로 증가시켜서, 상기 분할되지 않은 서브픽셀을 구동하는 데에 필요한 데이터 라인수의 2배로 증가시킬 필요가 없게 된다.
도 4는 본 발명의 제3 실시예에 따른 액정표시장치에서 액정표시패널의 게이트 라인들, 데이터 라인들 및 서브서브픽셀들의 배치도이다.
본 발명의 제3 실시예에 따른 액정표시장치는 제1 실시예의 구성에서 게이트 라인들, 게이트 라인들 및 서브서브픽셀들을 제외한 나머지 구성은 동일하다. 따라서 중복된 설명은 생략한다.
상기 액정표시패널(PN)은 액정층을 포함하고, 화상데이터를 표시하기 위한 복수개의 R, G, B 서브픽셀들을 포함한다. 또한, 상기 각 R, G, B서브픽셀은 좌우로 분할된 2개의 서브서브픽셀들로 구성된다. 예를 들면, R서브픽셀(100)은 상기 R서브픽셀(100)이 좌우로 분할된 2개의 R서브서브픽셀(101,102)들로 구성된다.
상기 액정표시패널의 데이터 라인(DL)수는 수평으로 배열된 서브픽셀의 갯수인 m개보다 1개가 많은 m+1개이고, 게이트 라인(GL)수는 수직으로 배열된 서브서브픽셀의 갯수인 n개보다 2배가 많은 2n개이고, 수평표시라인은 n개가 된다.
상기 액정표시패널의 수평표시라인(LINE 1 내지 LINE n)마다 상기 수평표시라인(LINE 1, LINE 2, LINE 3...LINE n)을 사이에 두고 상기 수평표시라인 상의 서브서브픽셀들을 구동하는 한 쌍의 게이트 라인들(GL1과 GL2, GL3와 GL4,..,GL2n-1과 GL2n)이 수평으로 배열된다.
즉 첫번째 수평표시라인(LINE1)을 중심으로 상기 첫번째 수평표시라인(LINE 1)의 상측에 첫번째 게이트 라인(GL1)이 배열되고, 상기 첫번째 수평표시라인(LINE 1)의 하측에 두번째 게이트 라인(GL2)이 배열되며, 상기 게이트 라인(GL1 및 GL2)들은 첫번째 수평표시라인(LINE1) 상의 서브서브픽셀들을 구동한다.
즉, 서로 인접한 서브픽셀들은 서로 다른 게이트 라인에 연결되며, 상기 각 서브픽셀을 이루는 2개의 서브서브픽셀들은 서로 같은 게이트 라인에 연결된다.
따라서, 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 동시에 데이터 전압이 충전된다.
상기 데이터 라인의 구조는 다음과 같다.
가장 좌측에 위치한 서브서브픽셀들의 좌측에 데이터 라인(DL1)이 수직으로 배열되고, 가장 우측에 위치한 서브서브픽셀들의 우측에 데이터 라인(DLm+1)가 수직으로 배열되고, 상기 각 서브픽셀의 경계마다 데이터 라인들(DL2 ~ DLm)이 수직으로 배열된다. 서로 인접한 데이터 라인들에 인가된 데이터 전압의 극성은 서로 다르고, 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 상기 서브서브픽셀들에 인접하는 서로 다른 데이터 라인에 각각 연결된다. 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 상기 각 서브픽셀이 좌우로 분할된 서브서브픽셀들로서, 상대적으로 좌측에 위치하는 서브서브픽셀은 상기 서브서브픽셀의 좌측에 인접한 데이터 라인에 연결되고, 상대적으로 우측에 위치하는 서브서브픽셀은 상기 서브서브픽셀의 우측에 인접한 데이터 라인에 연결된다. 즉, 극성이 다른 서로 인접하는 데이터 라인에 연결되었기 때문에, 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 서로 다른 극성의 데이터 전압으로 충전된다.
따라서, 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 극성이 서로 다르고, 크기가 서로 같은 데이터 전압으로 동시에 충전된다. 따라서, 상기 각 서브서브픽셀에 연결되는 공통전압이 어느 한쪽 극성으로 치우치게 되는 공통전압 리플현상을 방지할 수 있어서 화질을 개선할 수 있고, 공통전압 보상회로를 생략할 수 있으며, 공통전압라인(CL)의 폭을 줄일 수 있다.
도 4에 도시된 바와 같이, 상기 데이터 드라이버(DD)가 2도트반전 형식으로 구동되면, 상기 액정표시패널(PN)상에서 수평으로 2도트반전, 수직으로 1도트반전으로 구동된다. 또한, 상기 데이터 드라이버(DD)는 다양한 도트반전형식(1도트, 2도트, 3도트, 4도트...)으로 구동될 수 있다.
또한, 상기 각 서브픽셀이 2개의 서브서브픽셀로 분할되면서 분할되지 않은 서브픽셀을 구동할 때보다 2배의 데이터 라인이 필요하지만, 본 발명의 제3 실시예에 따른 액정표시장치는 분할되지 않은 서브픽셀들을 구동하기 데에 필요한 게이트 주파수를 2배로 증가시켜서, 상기 분할되지 않은 서브픽셀을 구동하는 데에 필요한 데이터 라인수의 2배로 증가시킬 필요가 없게 된다.
도 5는 본 발명의 제4 실시예에 따른 액정표시장치에서 액정표시패널의 게이트 라인들, 데이터 라인들 및 서브서브픽셀들의 배치도이다.
본 발명의 제4 실시예에 따른 액정표시장치는 제1 실시예의 구성에서 게이트 라인들, 게이트 라인들 및 서브서브픽셀들을 제외한 나머지 구성은 동일하다. 따라서 중복된 설명은 생략한다.
상기 액정표시패널(PN)은 액정층을 포함하고, 화상데이터를 표시하기 위한 복수개의 R, G, B 서브픽셀들을 포함한다. 또한, 상기 각 R, G, B서브픽셀은 좌우로 분할된 2개의 서브서브픽셀들로 구성된다. 예를 들면, R서브픽셀(100)은 상기 R서브픽셀(100)이 좌우로 분할된 2개의 R서브서브픽셀(101,102)들로 구성된다.
상기 각 서브픽셀마다 상기 각 서브픽셀을 이루는 2개의 서브서브픽셀에 데이터 전압을 각각 공급하는 한 쌍의 데이터 라인들이 배열된다. 즉, 상기 데이터 라인(DL)은, 각 서브픽셀을 이루는 2개의 서브서브픽셀 사이에 한 쌍(DL1과 DL1', DL2와 DL2', DL3와 DL3',, DLn과 DLn')으로 배열될 수 있고, 상기 서브픽셀을 사이에 두고 양측으로 배열될 수 있고, 각 서브서브픽셀의 좌측마다 또는 우측마다 배열될 수 있다. 상기 한 쌍의 데이터 라인들은 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들에 각각 데이터 전압을 공급한다. 서로 인접하고 있는 한 쌍의 데이터 라인에는 극성이 서로 다른 데이터 전압이 인가되므로, 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 극성이 서로 다른 데이터 전압으로 충전된다.
상기 게이트 라인들(GL1 내지 GLn)은 수평표시라인마다 배열되고, 상기 수평표시라인 상의 모든 서브서브픽셀들에 연결된다. 즉, 상기 게이트 라인(GL)은 각 수평표시라인의 상측마다 또는 하측마다 배열될 수 있다.
따라서, 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 극성이 서로 다르고 크기가 동일한 데이터 전압으로 동시에 충전되므로, 상기 각 서브서브픽셀에 공급되는 공통전압이 어느 한쪽으로 치우치게 되는 공통전압 리플현상을 방지하여 화질을 개선할 수 있고, 공통전압 보상회로를 생략할 수 있으며, 공통전압라인(CL)의 폭을 줄일 수 있다.
상기 데이터 드라이버(DD)가 1도트반전 형식으로 구동되면, 상기 액정표시패널(PN)상에서 수평으로 1도트반전, 수직으로 1도트반전으로 구동된다. 또한, 상기 데이터 드라이버(DD)는 다양한 도트반전형식(1도트, 2도트, 3도트, 4도트...)으로 구동될 수 있다.
또한, 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들을 구동하기 위해, 분할되지 않은 서브픽셀을 구동하는 데에 필요한 데이터 라인수를 2배로 증가시킨 구성이다.
도 6은 본 발명의 제5 실시예에 따른 액정표시장치에서 액정표시패널의 게이트 라인들, 데이터 라인들 및 서브서브픽셀들의 배치도이다.
본 발명의 제5 실시예에 따른 액정표시장치는 제1 실시예의 구성에서 게이트 라인들, 게이트 라인들 및 서브서브픽셀들을 제외한 나머지 구성은 동일하다. 따라서 중복된 설명은 생략한다.
상기 액정표시패널(PN)은 액정층을 포함하고, 화상데이터를 표시하기 위한 복수개의 R, G, B 서브픽셀들을 포함한다. 또한, 상기 각 R, G, B서브픽셀은 상하로 분할된 2개의 서브서브픽셀들로 구성된다. 예를 들면, R서브픽셀(200)은 상기 R서브픽셀(200)이 상하로 분할된 2개의 R서브서브픽셀(201,202)들로 구성된다.
그리고 각 수평표시라인은 수평으로 나열된 한 줄의 서브픽셀로 구성되므로, 상기 각 수평표시라인은 수평으로 나열된 두 줄의 서브서브픽셀들을 포함한다
상기 데이터 라인들(DL)은 가장 좌측에 위치한 서브픽셀들의 좌측에 수직으로 배열(DL1)되고, 가장 우측에 위치한 서브픽셀들의 우측에 수직으로 배열(DLm+1)되고, 상기 서브픽셀의 경계마다 수직으로 배열된다.
3n-2번째(n은 자연수) 게이트 라인 및 3n-1번째 게이트 라인 사이에 위치하는 서브서브픽셀들은 일방향으로 인접한 데이터 라인에 연결되고, 3n-1번째 게이트 라인 및 3n번째 게이트 라인 사이에 위치하는 서브서브픽셀들은 타방향으로 인접한 데이터 라인에 연결된다. 즉, 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 서로 다른 데이터 라인에 연결된다. 서로 인접하는 데이터 라인들에 인가되는 데이터 전압의 극성이 서로 달라서, 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들에 충전되는 데이터 전압의 극성은 서로 다르게 된다.
상기 게이트 라인들(GL)은 각 서브픽셀의 상측, 하측 및 상기 각 서브픽셀을 이루는 서브서브픽셀들의 사이에 수평으로 배열되고, 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들을 구동한다. 예를 들면, 첫번째, 두번째, 세번째 게이트 라인들(GL1, GL2, GL3)은 첫번째와 세번째 게이트 라인 사이에 있는 서브서브픽셀들을 구동한다.
서로 마주보는 방향으로 인접한 게이트 라인에 같이 연결되는 2개의 서브서브픽셀들로 구성되는 서브픽셀 및 서로 멀어지는 방향으로 인접한 게이트 라인들에 연결되는 2개의 서브서브픽셀들로 구성되는 서브픽셀들은 교대로 배열되는데, 특히 수평방향으로 또는 수직 및 수평방향으로 교대로 배열될 수 있다.
예를 들면, 도 6에 도시된 바와 같이, 첫번째 데이터 라인(DL1)과 두번째 데이터 라인(DL2) 사이 및 첫번째 게이트 라인(GL1)과 세번째 게이트 라인(GL3) 사이에 위치한 R+서브서브픽셀(201)과 R-서브서브픽셀(202)은 서로 멀어지는 방향으로 인접한 첫번째 게이트 라인(GL1)과 세번째 게이트 라인(GL3)에 각각 연결되어 있다. 또한, 상기 R+서브서브픽셀(201)과 R-서브서브픽셀(202)을 포함하는 R서브픽셀(200)의 우측에 인접한 G서브픽셀은 서로 마주보는 방향으로 인접한 두번째 게이트 라인(GL2)에 같이 연결된 G+서브서브픽셀과 G-서브서브픽셀로 구성된다.
상기 각 서브픽셀을 구성하는 상하로 분할된 2개의 서브서브픽셀들을 동시에 구동하기 위해서, 3n-2번째 게이트 라인과 3n번째 게이트 라인을 동시에 구동한다. 이후 3n-1번째 게이트 라인을 구동하여 각 서브픽셀을 구성하는 2개의 서브서브픽셀들을 동시에 구동한다.
따라서, 하나의 서브픽셀을 구성하는 서브서브픽셀들은 극성이 다르고 크기가 동일한 데이터 전압으로 동시에 충전된다. 따라서, 공통전압이 어느 한쪽으로 치우치게 되는 공통전압 리플현상을 방지할 수 있고, 공통전압 보상회로를 생략할 수 있으며, 공통전압라인(CL)의 폭을 줄일 수 있다.
또한, 분할되지 않은 서브픽셀들을 구동하는 데에 필요한 게이트 주파수를 2배로 증가시켜서, 상기 분할되지 않은 서브픽셀을 구동하는 데에 필요한 데이터 라인수를 2배로 증가시킬 필요가 없다.
도 7은 본 발명의 제6 실시예에 따른 액정표시장치에서 액정표시패널의 게이트 라인들, 데이터 라인들 및 서브서브픽셀들의 배치도이다.
본 발명의 제6 실시예에 따른 액정표시장치는 제1 실시예의 구성에서 게이트 라인들, 게이트 라인들 및 서브서브픽셀들을 제외한 나머지 구성은 동일하다. 따라서 중복된 설명은 생략한다.
상기 액정표시패널(PN)은 액정층을 포함하고, 화상데이터를 표시하기 위한 복수개의 R, G, B 서브픽셀들을 포함한다. 또한, 상기 각 R, G, B서브픽셀은 상하로 분할된 2개의 서브서브픽셀들로 구성된다. 예를 들면, R서브픽셀(200)은 상기 R서브픽셀(200)이 상하로 분할된 2개의 R서브서브픽셀(201,202)들로 구성된다.
상기 각각의 서브픽셀마다 상기 서브픽셀을 사이에 두고 한 쌍의 데이터 라인(DL1과 DL1', DL2와 DL2',,,DLm과 DLm')이 수직으로 배열된다. 수평표시라인은 수평으로 배열된 한 줄의 서브픽셀로 구성되므로, 본 발명의 제6 실시예에서의 각 서브픽셀은 상하로 분할된 서브서브픽셀들로 구성되므로, 2줄의 서브서브픽셀이 수평으로 배열되어 한 줄의 수평표시라인을 구성한다. 상기 서브서브픽셀에 데이터 전압을 공급하고, 상기 각 게이트 라인은 각각의 수평표시라인마다 배열되어 상기 수평표시라인 상의 서브픽셀을 구동한다. 상기 서로 인접한 데이터 라인들에 인가된 데이터 전압의 극성이 서로 다르다.
각 서브픽셀을 구성하는 서브서브픽셀들이 극성이 다르고 크기가 동일한 데이터 전압으로 동시에 충전된다. 따라서, 공통전압이 어느 한쪽으로 치우치게 되는 공통전압 리플현상을 방지할 수 있어 화질을 개선할 수 있고, 공통전압 보상회로를 생략할 수 있으며, 공통전압라인(CL)의 폭을 줄일 수 있다.
또한, 각 서브픽셀을 구성하는 2개의 서브서브픽셀들을 구동하기 위해, 데이터 라인(DL)수를 분할되지 않은 서브픽셀을 구동하기 위한 데이터 라인수의 2배로 증가시킨 구성이다.
상기 데이터 드라이버(DD)가 소비전력을 가장 저감할 수 있는 컬럼반전 형식으로 구동되면, 상기 액정표시패널(PN)상에서 수평으로 1도트반전, 수직으로 1도트반전으로 구동된다. 또한, 상기 데이터 드라이버(DD)는 다양한 도트반전형식(1도트, 2도트, 3도트, 4도트...)으로 구동될 수 있다.
이상의 설명은 본 발명을 예시적으로 설명한 것에 불과하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 본 발명의 기술적 사상에서 벗어나지 않는 범위에서 다양한 변형이 가능할 것이다. 따라서 본 발명의 명세서에 개시된 실시예들은 본 발명을 한정하는 것이 아니다. 본 발명의 범위는 특허청구범위에 의해 해석되어야 하며, 그와 균등한 범위 내에 있는 모든 기술도 본 발명의 범위에 포함되는 것으로 해석해야 할 것이다.
TC: 타이밍 컨트롤러 DD: 데이터 드라이버
GD: 게이트 드라이버 PN: 액정표시패널
CV: 공통전압 발생부 CL: 공통전압라인
DL: 데이터 라인 GL: 게이트 라인

Claims (11)

  1. 각각 2개의 서브서브픽셀들로 구성된 R, G, B서브픽셀들, 게이트 라인들 및 상기 게이트 라인들과 교차되는 데이터 라인들을 포함하는 액정표시패널;
    상기 게이트 라인들에 게이트신호를 공급하는 게이트 드라이버; 및,
    상기 데이터 라인들에 영상데이터를 공급하는 데이터 드라이버를 포함하고,
    상기 각 서브픽셀을 구성하는 상기 2개의 서브서브픽셀들은 극성이 서로 다르고 크기가 동일한 데이터 전압으로 동시에 충전되는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 서브서브픽셀들을 구동하기 위한 게이트 구동주파수는 상기 서브서브픽셀들로 분할되지 않은 서브픽셀들을 구동하기 위한 게이트 구동주파수의 2배인 액정표시장치.
  3. 제 1 항에 있어서,
    공통전압라인을 통해 상기 각 서브서브픽셀들에 공통전압을 공급하는 공통전압 공급부를 더 포함하고,
    상기 공통전압라인은 각 수직표시라인마다, 각 수평표시라인마다, 또는 각 수직표시라인 및 각 수평표시라인을 따라 그물모양으로 배열되고,
    상기 공통전압라인은 전기적으로 서로 연결된 액정표시장치.
  4. 제 1 항에 있어서,
    상기 각 서브픽셀을 구성하는 상기 2개의 서브서브픽셀들은 상기 각 서브픽셀이 좌우로 분할된 서브서브픽셀들인 액정표시장치.
  5. 제 4 항에 있어서,
    상기 액정표시패널의 수평표시라인마다 상기 수평표시라인을 사이에 두고 상기 수평표시라인상의 서브서브픽셀들을 구동하는 한 쌍의 게이트 라인들이 수평으로 배열되고,
    상기 데이터 라인들은 가장 좌측에 위치한 서브서브픽셀들의 좌측과, 가장 우측에 위치한 서브서브픽셀들의 우측과, 상기 각 서브픽셀을 이루는 2개의 서브서브픽셀들 사이마다 수직으로 배열되고,
    서로 인접한 서브픽셀들은 서로 다른 게이트 라인에 연결되며, 상기 각 서브픽셀을 이루는 서브서브픽셀들은 서로 같은 게이트 라인에 연결되고,
    홀수번째 수평표시라인 상에 위치한 서브서브픽셀들은 일방향으로 인접한 데이터 라인에 연결되고, 짝수번째 수평표시라인 상의 서브서브픽셀들은 타방향으로 인접한 데이터 라인에 연결되고,
    서로 인접한 데이터 라인들에 인가되는 데이터 전압의 극성이 서로 다른 액정표시장치.
  6. 제 4 항에 있어서,
    상기 액정표시패널의 수평표시라인마다 상기 수평표시라인을 사이에 두고 상기 수평표시라인상의 서브서브픽셀들을 구동하는 한 쌍의 게이트 라인들이 수평으로 배열되고,
    상기 데이터 라인들은 가장 일방향에 위치한 서브서브픽셀들의 상기 일방향측 및 상기 각 서브픽셀을 이루는 서브서브픽셀들의 사이마다 수직으로 배열되고,
    서로 인접한 서브픽셀들은 서로 다른 게이트 라인에 연결되며, 상기 각 서브픽셀을 구성하는 서브서브픽셀들은 서로 같은 게이트 라인에 연결되고,
    상기 각 서브서브픽셀들은 일방향으로 인접한 데이터 라인에 연결되고,
    서로 인접한 데이터 라인들에 인가되는 데이터 전압의 극성이 서로 다른 액정표시장치.
  7. 제 4 항에 있어서,
    상기 액정표시패널의 수평표시라인마다 상기 수평표시라인을 사이에 두고 상기 수평표시라인상의 서브서브픽셀들을 구동하는 한 쌍의 게이트 라인들이 수평으로 배열되고,
    상기 데이터 라인들은 가장 좌측에 위치한 서브서브픽셀들의 좌측과, 가장 우측에 위치한 서브서브픽셀들의 우측과, 상기 서브픽셀의 경계마다 수직으로 배열되고,
    서로 인접한 서브픽셀들은 서로 다른 게이트 라인에 연결되며, 상기 각 서브픽셀을 구성하는 서브서브픽셀들은 서로 같은 게이트 라인에 연결되고,
    상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들은 상기 각 서브서브픽셀에 인접하는 데이터 라인에 각각 연결되고,
    서로 인접한 데이터 라인들에 인가되는 데이터 전압의 극성이 서로 다른 액정표시장치.
  8. 제 4 항에 있어서,
    상기 서브픽셀마다 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들에 데이터 전압을 공급하는 한 쌍의 데이터 라인이 수직으로 배열되고,
    서로 인접한 데이터 라인들에 인가된 데이터 전압의 극성이 서로 다르고,
    상기 게이트 라인은 수평표시라인마다 배열되고, 상기 수평표시라인 상의 모든 서브서브픽셀들에 연결되는 액정표시장치.
  9. 제 1 항에 있어서,
    상기 각 서브픽셀을 구성하는 상기 2개의 서브서브픽셀들은 상기 각 서브픽셀이 상하로 분할된 서브서브픽셀들인 액정표시장치.
  10. 제 9 항에 있어서,
    상기 데이터 라인들은 가장 좌측에 위치한 서브픽셀들의 좌측과, 가장 우측에 위치한 서브픽셀들의 우측과, 상기 서브픽셀의 경계마다 수직으로 배열되고,
    상기 게이트 라인들은 각 서브픽셀의 상측, 하측 및 상기 각 서브픽셀을 구성하는 2개의 서브서브픽셀들의 사이마다 수평으로 배열되고,
    서로 마주보는 방향으로 인접한 게이트 라인에 같이 연결되는 2개의 서브서브픽셀들로 구성되는 서브픽셀들 및 서로 멀어지는 방향으로 인접한 게이트 라인들에 연결되는 2개의 서브서브픽셀들로 구성되는 서브픽셀들은 교대로 배열되며,
    3n-2번째(n은 자연수) 게이트 라인 및 3n-1번째 게이트 라인 사이에 위치하는 서브서브픽셀들은 일방향으로 인접한 데이터 라인에 연결되고, 상기 3n-1번째 게이트 라인 및 3n번째 게이트 라인 사이에 위치하는 서브서브픽셀들은 타방향으로 인접한 데이터 라인에 연결되고,
    상기 3n-2번째 게이트 라인 및 상기 3n번째 게이트 라인이 게이트펄스를 동시에 공급하고, 이후에 상기 3n-1번째 게이트 라인이 게이트펄스를 공급하고,
    서로 인접한 데이터 라인들에 인가되는 데이터 전압의 극성은 서로 다른 액정표시장치.
  11. 제 9 항에 있어서,
    상기 각 서브픽셀마다 상기 각 서브픽셀을 사이에 두고 한 쌍의 데이터 라인들이 수직으로 배열되고, 상기 한 쌍의 데이터 라인 사이에 위치한 서브서브픽셀들에 데이터 전압을 공급하고,
    상기 각 게이트 라인은 각각의 수평표시라인마다 배열되어 상기 수평표시라인 상의 서브픽셀을 구동하고,
    서로 인접한 데이터 라인들에 인가되는 데이터 전압의 극성이 서로 다른 액정표시장치.
KR1020150114849A 2015-08-13 2015-08-13 액정표시장치 KR102358535B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150114849A KR102358535B1 (ko) 2015-08-13 2015-08-13 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150114849A KR102358535B1 (ko) 2015-08-13 2015-08-13 액정표시장치

Publications (2)

Publication Number Publication Date
KR20170020107A true KR20170020107A (ko) 2017-02-22
KR102358535B1 KR102358535B1 (ko) 2022-02-04

Family

ID=58315220

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150114849A KR102358535B1 (ko) 2015-08-13 2015-08-13 액정표시장치

Country Status (1)

Country Link
KR (1) KR102358535B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021032199A1 (zh) * 2019-08-22 2021-02-25 京东方科技集团股份有限公司 像素架构、阵列基板及显示装置
US11715419B2 (en) 2020-07-24 2023-08-01 Samsung Display Co., Ltd. Display device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110062619A (ko) * 2009-12-03 2011-06-10 엘지디스플레이 주식회사 액정표시장치
KR101289652B1 (ko) * 2010-12-10 2013-07-25 엘지디스플레이 주식회사 액정표시장치
KR20130120821A (ko) * 2012-04-26 2013-11-05 엘지디스플레이 주식회사 액정표시장치
KR20150000027A (ko) * 2013-06-20 2015-01-02 엘지디스플레이 주식회사 액정표시장치와 이의 제조방법
KR20150078820A (ko) * 2013-12-31 2015-07-08 엘지디스플레이 주식회사 표시장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110062619A (ko) * 2009-12-03 2011-06-10 엘지디스플레이 주식회사 액정표시장치
KR101289652B1 (ko) * 2010-12-10 2013-07-25 엘지디스플레이 주식회사 액정표시장치
KR20130120821A (ko) * 2012-04-26 2013-11-05 엘지디스플레이 주식회사 액정표시장치
KR20150000027A (ko) * 2013-06-20 2015-01-02 엘지디스플레이 주식회사 액정표시장치와 이의 제조방법
KR20150078820A (ko) * 2013-12-31 2015-07-08 엘지디스플레이 주식회사 표시장치

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021032199A1 (zh) * 2019-08-22 2021-02-25 京东方科技集团股份有限公司 像素架构、阵列基板及显示装置
US11586086B2 (en) 2019-08-22 2023-02-21 Beijing Boe Display Technology Co., Ltd. Pixel architecture, array substrate and display apparatus
US11715419B2 (en) 2020-07-24 2023-08-01 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
KR102358535B1 (ko) 2022-02-04

Similar Documents

Publication Publication Date Title
US9905152B2 (en) Liquid crystal display
KR101189277B1 (ko) 액정 표시 장치
TWI637378B (zh) 液晶顯示器
US8970564B2 (en) Apparatus and method for driving liquid crystal display
TWI485677B (zh) 液晶顯示器
KR102279353B1 (ko) 표시패널
KR101563265B1 (ko) 표시장치 및 그 구동 방법
KR101127593B1 (ko) 액정 표시 장치
KR101904013B1 (ko) 액정표시장치
KR101354386B1 (ko) 액정표시장치
JP2014157345A (ja) 表示装置
KR20140058252A (ko) 액정 표시 장치 및 그의 구동 방법
KR20110014016A (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20080057501A (ko) 액정표시장치 및 이의 구동방법
KR20110067227A (ko) 액정표시장치 및 그 구동방법
KR102169032B1 (ko) 표시장치
KR102562943B1 (ko) 표시 장치
KR102184043B1 (ko) 표시장치
KR102134320B1 (ko) 액정표시장치
KR101272338B1 (ko) 액정 표시 장치
KR20090065110A (ko) 액정표시장치
KR100947771B1 (ko) 액정표시패널 및 그 구동장치
KR102358535B1 (ko) 액정표시장치
KR101577830B1 (ko) 액정표시장치
KR101985245B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant