DE10006212B4 - Phasenregelschaltkreis, Ablenkkorrekturschaltkreis und Anzeigevorrichtung - Google Patents

Phasenregelschaltkreis, Ablenkkorrekturschaltkreis und Anzeigevorrichtung Download PDF

Info

Publication number
DE10006212B4
DE10006212B4 DE10006212A DE10006212A DE10006212B4 DE 10006212 B4 DE10006212 B4 DE 10006212B4 DE 10006212 A DE10006212 A DE 10006212A DE 10006212 A DE10006212 A DE 10006212A DE 10006212 B4 DE10006212 B4 DE 10006212B4
Authority
DE
Germany
Prior art keywords
circuit
signal
deflection correction
period
correction circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE10006212A
Other languages
English (en)
Other versions
DE10006212A1 (de
Inventor
Takafumi Kawasaki Esaki
Yoshiyuki Kawasaki Uto
Hiroshi Kawasaki Furukawa
Yasuhiro Kawasaki Fukuda
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Electronics Corp
Original Assignee
NEC Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Electronics Corp filed Critical NEC Electronics Corp
Publication of DE10006212A1 publication Critical patent/DE10006212A1/de
Application granted granted Critical
Publication of DE10006212B4 publication Critical patent/DE10006212B4/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/197Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F28HEAT EXCHANGE IN GENERAL
    • F28DHEAT-EXCHANGE APPARATUS, NOT PROVIDED FOR IN ANOTHER SUBCLASS, IN WHICH THE HEAT-EXCHANGE MEDIA DO NOT COME INTO DIRECT CONTACT
    • F28D21/00Heat-exchange apparatus not covered by any of the groups F28D1/00 - F28D20/00
    • F28D21/0001Recuperative heat exchangers
    • F28D21/0003Recuperative heat exchangers the heat being recuperated from exhaust gases
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/04Deflection circuits ; Constructional details not otherwise provided for
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F28HEAT EXCHANGE IN GENERAL
    • F28DHEAT-EXCHANGE APPARATUS, NOT PROVIDED FOR IN ANOTHER SUBCLASS, IN WHICH THE HEAT-EXCHANGE MEDIA DO NOT COME INTO DIRECT CONTACT
    • F28D21/00Heat-exchange apparatus not covered by any of the groups F28D1/00 - F28D20/00
    • F28D2021/0019Other heat exchangers for particular applications; Heat exchange systems not otherwise provided for
    • F28D2021/0024Other heat exchangers for particular applications; Heat exchange systems not otherwise provided for for combustion apparatus, e.g. for boilers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Remote Sensing (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Thermal Sciences (AREA)
  • Mechanical Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Synchronizing For Television (AREA)
  • Details Of Television Scanning (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Ablenkkorrekturschaltkreis aufweisend einen Phasenregelschaltkreis zur Rückkopplung eines Ausgabesignals eines spannungsgesteuerten Oszillators an eine vorhergehende Schaltkreisebene, wobei der Ablenkkorrekturschaltkreis ein Verzerrungskorrektursignal erzeugt zur Korrektur von Verzerrungen auf einem Sichtbildschirm einer Anzeigevorrichtung und zur Erzeugung eines horizontalen Treibersignals zur Steuerung eines Scans über den Sichtbildschirm als Reaktion auf ein von außen angelegtes horizontal synchronisierendes Signal, wobei der Ablenkkorrekturschaltkreis umfaßt:
einen periodenerkennenden Schaltkreis zum Erkennen einer Periode des horizontal synchronisierenden Signals; und ferner gekennzeichnet ist durch:
einen Übertragungsverhaltenschaltkreis zur Teilung der durch den periodenerkennenden Schaltkreis erkannten Periode in Subperioden, wobei jede eine vorbestimmte Zeit aufweist, und zur Lieferung der Subperioden in regulären Intervallen;
einen Frequenzteilerschaltkreis zur Unterteilung der Frequenz des Ausgabesignals des spannungsgesteuerten Oszillators gemäß der vom Übertragungsverhaltenschaltkreis gelieferten Subperioden; und
einen digitalen Signalprozessor zur Erzeugung des Verzerrungskorrektursignals gemäß des Ausgabesignals des spannungsgesteuerten Oszillators.

Description

  • Die vorliegende Erfindung bezieht sich auf eine Anzeigevorrichtung zur Anzeige von Bildern und im besonderen auf einen Ablenkkorrekturschaltkreis, der in einer Anzeigevorrichtung benutzt wird, und auf einen Phasenregelschaltkreis, der in dem Ablenkkorrekturschaltkreis benutzt wird.
  • In jüngster Zeit tendieren die sich im Gebrauch befindlichen Anzeigevorrichtungen, die an Computer gekoppelt sind, dazu, breite Sichtbildschirme mit flachen Flächen zu haben. Zusätzlich ist es ein neuester Trend, daß Anzeigevorrichtungen viele Arten von feinen Korrekturen auf dem Sichtbildschirm erfordern. Der Ablenkkorrekurschaltkreis nach dem Stand der Technik ist jedoch unfähig, diese Erfordernisse zu befriedigen, weil ein komplexes Verarbeiten solch feiner Korrekturen nötig ist.
  • Ein aus dem Stand der Technik bekannter Ablenkkorrekturschaltkreis wird mit Bezug auf 1 beschrieben. In dem Ablenkkorrekturschaltkreis nach dem Stand der Technik, der durch die Numerierung 600 angezeigt wird, erzeugt ein analoger Rechenschaltkreis 601 ein Verzerrungskorrektursignal 106 zur Korrektur einer Verzerrung eines Bildes auf dem Sichtbildschirm. Im praktischen werden Addition und Multiplikation durch Benutzung elektrischer Ströme im analogen Rechenschaltkreis 106 durchgeführt, um das Verzerrungskorrektursignal zu erzeugen. Mit dieser Struktur kann der Verzerrungskorrekturschaltkreis 600 keine komplexen Wellenformen verarbeiten wie beispielsweise Rechteckwellen und biquadratische Wellen, trotz der Tatsache, daß die feine Korrektur auf einem breiten Bildschirm komplexes Verarbeiten erfordert. Des weiteren werden die Verarbeitungsergebnisse auf einfache Art und Weise von äußeren Faktoren beeinträchtigt, und deshalb ist es schwierig, die Verzerrungen auf dem Sichtbildschirm genau zu korrigieren.
  • Aus EP 0 821 489 A2 ist ein Phasenregelschaltkreis bekannt, bei dem ein Ausgabesignal eines spannungsgesteuerten Oszillators zu einer Phasenvergleichsschaltung zurückgekoppelt wird und ein Perioden erkennender Schaltkreis zum Erkennen einer Periode des Eingabesignals und ein Frequenzteilerschaltkreis zur Teilung der Frequenz des Ausgabesignals des spannungsgesteuerten Oszillators gemäß der durch den Perioden erkennenden Schaltkreis erkannte Periode in ein frequenzgeteiltes Signal vorgesehen sind, um das frequenzgeteilte Signal an den spannungsgesteuerten Oszillator zurückzukoppeln. Daneben wird auch ein Ablenkkorrekturschaltkreis beschrieben, bei dem ein Verzerrungskorrektursignal zur Korrektur von Verzerrungen erzeugt wird.
  • Aus US 5,777,520 ist ein Schaltkreis bekannt, dem die Aufgabe zugrundeliegt, schnelle Frequenzänderungen im horizontalen Treibersignal zu vermeiden. Hierzu wird ein PLL-Schaltkreis mit einem Phasenvergleichen, einem Filter, einem VCO und einem Frequenzteiler verwendet. Der VCO kann in verschiedenen Oszillationsmodi arbeiten, wobei jeder Modus einem definierten schmalen Frequenzbereich entspricht. Ein Frequenzdetektor mißt die Frequenz des Eingangssignals und gibt ein entsprechendes Ausgangssignal an den VCO weiter. Mit Hilfe dieses Signals kann ein Modus des VCO selektiert werden, welcher der Frequenz des horizontalen Synchronisationssignals entspricht. Innerhalb eines Modus ändert sich die Oszillationsfrequenz des VCO in Abhängigkeit von der Kontrollspannung nur in einem relativ schmalen Bereich. Dadurch werden rapide Frequenzänderungen des VCO-Ausgangssignals bei einem eingestellten Modus vermieden und zwischen den Modi findet ein weicher Übergang statt.
  • Vor diesem Hintergrund ist es eine Aufgabe der vorliegenden Erfindung, einen Ablenkkorrekturschaltkreis bereitzustellen, mit dem Ziel, eine rapide Reaktion des Phasenregelschaltkreises auf Frequenzschwankungen des angelegten horizontal synchronisierenden Signals zu vermeiden, wobei jedoch die Beschränkung auf die unterschiedlichen Modi des VCO gemäß US 5,777,520 vermieden wird.
  • Um diese Aufgabe zu lösen, stellt die vorliegende Erfindung einen Ablenkkorrekturschaltkreis und eine folgende Ablenkvorrichtung gemäß Anspruch 1 bzw. 5 bereit.
  • Gemäß einem Ausführungsbeispiel stellt die vorliegende Erfindung einen Ablenkkorrekturschaltkreis zur Verfügung, der mit einem Phasenregelschaltkreis ausgerüstet ist, um die Ausgabe eines spannungsgesteuerten Oszillators an einem Phasenvergleichsschaltkreis zurückzukoppeln, wobei der Ablenkkorrekturschaltkreis sich so verhält, daß er ein Verzerrungskorrektursignal zur Korrektur von Verzerrungen auf dem Sichtbildschirm einer Anzeigevorrichtung und ein horizontales Treibersignal zur Steuerung eines Scans über den Sichtbildschirm als Reaktion auf ein von außen angelegtes horizontal synchronisierendes Signal erzeugt werden. Dieser Ablenkkorrekturschaltkreis umfaßt einen periodenerkennenden Schaltkreis zum Erkennen der Periode des horizontal synchronisierenden Signals, einen Übertragungsverhalenschaltkreis zur Teilung der Periode, die durch den periodenerkennenden Schaltkreis erkannt wird, in Subperioden, wobei jede eine vorbestimmte Zeit aufweist, und zur Erzeugung solcher Subperioden in regulären Zeitintervallen, einen Frequenzteilerschaltkreis zur Unterteilung der Frequenz der Ausgabe des spannungsgesteuerten Oszillators gemäß der Subperioden, die vom Übertragungsverhalenschaltkreis geliefert werden, und einen digitalen Signalprozessor zur Erzeugung eines Verzerrungskorrektursignals gemäß der Ausgabe des spannungsgesteuerten Oszillators.
  • Gemäß einem weiteren Ausführungsbeispiel stellt die vorliegende Erfindung einen Ablenkkorrekturschaltkreis zur Verfügung, der mit einem Phasenregelschaltkreis ausgestattet ist, um die Ausgabe eines spannungsgesteuerten Oszillators an einen Phasenvergleichsschaltkreis rückzukoppeln, wobei der Ablenkkorrekturschaltkreis sich so verhält, daß ein Verzerrungskorrektursignal zur Korrektur von Verzerrungen auf dem Sichtbildschirm einer Anzeigevorrichtung und ein horizontales Treibersignal zur Steuerung eines Scans über den Sichtbildschirm als Reaktion auf ein von außen angelegtes horizontal synchronisierendes Signal erzeugt werden. Dieser Ablenkkorrekturschaltkreis umfaßt einen periodenerkennenden Schaltkreis zum Erkennen der Periode des horizontal synchronisierenden Signals, einen digitalen Signalprozessor zur Erzeugung eines Verzerrungskorrektursignals gemäß der Ausgabe des spannungsgesteuerten Oszillators, zur Unterteilung der durch den periodenerkennenden Schaltkreis erkannten Periode in Subperioden, wobei jede eine vorbestimmte Zeit aufweist, und zur Erzeugung der Subperioden in regulären Zeitintervallen, und einen Frequenzteilerschaltkreis zur Unterteilung der Frequenz der Ausgabe des spannungsgesteuerten Oszillators gemäß den durch den digitalen Signalprozessor gelieferten Subperioden.
  • Vorzugsweise werden diese Ablenkkorrekturschaltkreise des weiteren ausgerüstet mit einem Phasensteuerschaltkreis zur Erzeugung eines horizontalen Treibersignals gemäß der Ausgabe des spannungsgesteuerten Oszillators und gemäß der Ausgabe des Frequenzteilerschaltkreises.
  • Des weiteren stellt die Erfindung eine Anzeigevorrichtung zur Verfügung, die mit jeder der oben beschriebenen Ablenkkorrekturschaltkreise ausgerüstet ist.
  • Andere Aufgaben und Merkmale der Erfindung werden im Verlauf der Beschreibung der gleichen auftauchen, die folgt.
  • 1 ist ein funktionelles Blockdiagramm eines Ablenkkorrekturschaltkreises 600 nach dem Stand der Technik;
  • 2 ist ein funktionelles Blockdiagramm eines digitalen Ablenkkorrekturschaltkreises 100 gemäß einer ersten Ausführungsform der vorliegenden Erfindung;
  • 3 ist ein Graph, in dem ein horizontales Treibersignal 105, welches vom digitalen Ablenkkorrekturschaltkreis 100 erzeugt wird, gegen ein horizontal synchronisierendes Signal 101 aufgetragen ist;
  • 4 ist ein Graph, in dem ein horizontales Treibersignal, welches durch den digitalen Ablenkkorrekturschaltkreis 600 erzeugt wird, gegen ein horizontal synchronisierendes Signal 101 aufgetragen ist;
  • 5 ist ein funktionelles Blockdiagramm eines digitalen Ablenkkorrekturschaltkreises 300 gemäß einer zweiten Ausführungsform der Erfindung;
  • 6 ist ein Graph, in dem ein horizontales Treibersignal 105, welches durch den digitalen Ablenkkorrekturschaltkreis 300 erzeugt wird, gegen ein horizontal synchronisierendes Signal 101 aufgetragen ist; und
  • 7 ist ein funktionelles Blockdiagramm eines digitalen Ablenkkorrekturschaltkreises 500 gemäß einer dritten Ausführungsform der Erfindung.
  • Zuerst wird das Konzept dieser Erfindung beschrieben werden. Ein digitaler Ablenkkorrekturschaltkreis gemäß der vorliegenden Erfindung korrigiert eine Bildverzerrung auf einem Sichtbildschirm einer Anzeigevorrichtung, die an einen Computer gekoppelt ist. Dieser digitale Ablenkkorrekturschaltkreis beinhaltet einen Phasenregelschaltkreis (PLL) zur Erzeugung einer Sequenz von Referenztaktpulsen, die eine Frequenz haben, die von Schwankungen befreit ist, und einen Schaltkreis zur Linderung von Frequenzschwankungen, die in einem horizontalen Treibersignal auftreten, die verursacht werden, falls die Frequenz des angelegten horizontal synchronisierenden Signals variiert.
  • Die Periode des von außen angelegten horizontal synchronisierenden Signals wird durch einen periodenerkennenden Schaltkreis erkannt. Ein Frequenzteilerschaltkreis wird auf einen Frequenzteilungsfaktor eingestellt, der der Periode des angelegten horizontal synchronisierenden Signals entspricht. Diese Struktur ermöglicht es, die Ansprechreichweite des spannungsgesteuerten Oszillators (VCO) zu verengen und als Ergebnis dessen Schwankungen der Taktfrequenz zu unterdrücken. Die schwankungsunterdrückte Taktfrequenz wird an einen digitalen Signalprozessor (DSP) geliefert, um verarbeitet zu werden. Auf jeden Fall wird die Genauigkeit der Verarbeitung verbessert, die von dem digitalen Signalprozessor (DSP) durchgeführt wird.
  • Um eine rapide Reaktion des Phasenregelschaltkreises auf die Frequenzschwankungen des angelegten horizontal synchronisierenden Signals zu vermeiden, wird der Frequenzteilungsfaktor langsam durch den Übertragungsverhalenschaltkreis variiert. Eine solche langsame Variation des Frequenzteilungsfaktors ist wirksam, um schnelle Wechsel der Frequenz des horizontalen Treiberpulses vorzubeugen.
  • Ein digitaler Ablenkkorrekturschaltkreis 100 gemäß einer ersten Ausführungsform der vorliegenden Erfindung wird mit Bezug auf 2 beschrieben. Dieser dargestellte digitale Ablenkkorrekturschaltkreis 100 besteht aus einem PLL-Schaltkreis 10, einem DSP 4, einem periodenerkennenden Schaltkreis 6 und einem Phasensteuerschaltkreis 7.
  • Der PLL-Schaltkreis 10 umfaßt einen Phasenvergleicher 1, einen Filter 2, einen spannungsgesteuerten Oszillator (VCO) 3 und einen Frequenzteilerschaltkreis 5. Der Phasenvergleicher 1 vergleicht ein horizontal synchronisierendes Signal 101 mit einer Ausgabe 103, die von dem Frequenzteilerschaltkreis 5 gesendet wird, und erzeugt ein Fehlersignal, das der Phasendifferenz zwischen diesen entspricht. Der Filter 2 filtert die höheren Frequenzen des Fehlersignals heraus und versorgt mit diesem Signal den VCO 3. Der periodenerkennende Schaltkreis 6 mißt die Periode des horizontal synchronisierenden Signals 101. Der Frequenzteilerschaltkreis 5 wird auf einen Frequenzteilungsfaktor 104 eingestellt, der der gemessenen Periode entspricht. Der Frequenzteilerschaltkreis 5 teilt die Frequenz der Ausgabe 102 des VCO 3 mit diesem Frequenzteilungsfaktor in ein frequenzgeteiltes Signal, das als die Ausgabe 103 erzeugt wird. Auf diese Weise wird der PLL-Schaltkreis phasengeregelt, so daß das von außen angelegte horizontal synchronisierende Signal 101 in Phase mit der Ausgabe 103 des Frequenzteilerschaltkreises gebracht wird.
  • Der DSP 4 erzeugt ein Verzerrungskorrektursignal 106, das von der Anzeigevorrichtung benötigt wird, wobei das Ausgabetaktsignal 102 des VCO 3 als Referenztaktsignal benutzt wird. Der Phasensteuerschaltkreis 7 steuert die Phase und den Tastgrad des Ausgabesignals 103 des Frequenzteilerschaltkreises 5 relativ zu dem horizontal synchronisierenden Signal 101, und erzeugt ein horizontales Treibersignal 105.
  • Der Betrieb des digitalen Ablenkkorrekturschaltkreises 100 wird als nächstes im Detail beschrieben. Der DSP 4 erzeugt das Verzerrungskorrektursignal 106 als Reaktion auf das durch den VCO 3 gegebenen Ausgabetaktsignal 102. Es wird angenommen, daß das horizontal synchronisierende Signal 101 eine Periode hat, die durch a(s) dargestellt wird, und daß der Meßfehler des periodenerkennenden Schaltkreises eine maximale Periode hat, die durch b(s) dargestellt wird. Das Verhältnis aus dem maximalen Wert des Meßfehlers und dem in den periodenerkennenden Schaltkreis eingegebenen horizontal synchronisierenden Signal 101 wird durch b/a repräsentiert.
  • Im besonderen ist es nur notwendig, daß der PLL-Schaltkreis 10 auf die eingegebene Frequenz bei einem Verhältnis b/a reagiert. Falls der VCO 3 eine Ansprechreichweite hat, die diesem Verhältnis entspricht, kann der PLL-Schaltkreis phasenregeln. Der PLL-Schaltkreis 10 nach dem Stand der Technik, der in 1 veranschaulicht ist, hat eine Ansprechreichweite im Zehnerprozentbereich. Bei der vorliegenden Erfindung kann die Ansprechreichweite auf eine Reichweite um 1 % verengt werden. Ähnlich kann die Ansprechreichweite des VCO 3 auf 1 % oder weniger reduziert werden. Dementsprechend können Taktpulse, die weniger Frequenzschwankungen aufweisen, an den DSP 4 geliefert werden, der durch Gebrauch des Taktsignals des VCO 3 Berechnungen durchführt. Eine gewünschte Wellenform kann genauestens erzeugt werden.
  • In dem zuvor erwähnten digitalen Ablenkkorrekturschaltkreis 100 aktualisiert der periodenerkennende Schaltkreis 6 sofort auf den Frequenzteilungsfaktor, auf den der Frequenzteilerschaltkreis 5 eingestellt ist, falls die Periode des eingegebenen horizontal synchronisierenden Signals 101 variiert. Deshalb folgt die Frequenz der Ausgabe 103 des Frequenzteilerschaltkreises 5 dem horizontal synchronisierenden Signal und variiert schnell. Dementsprechend, wie in 3 gezeigt, variiert die Frequenz des horizontalen Treibersignals 105 ebenfalls schnell, welches durch Gebrauch des schnell variierenden horizontal synchronisierenden Signals erzeugt wird. Obige Schnelligkeit ist offensichtlich im Vergleich zu 3 und 4, die das horizontale Treibersignal eines Ablenkkorrekturschaltkreises 600 gemäß dem Stand der Technik zeigen.
  • In der Anzeigevorrichtung wird ein hochspannungsresonanter Schaltkreis durch Gebrauch des horizontalen Treibersignals 105 betrieben, um den Scan über den Sichtbildschirm zu steuern. Wenn die Frequenz des horizontalen Treibersignals schnell variiert, d.h. wenn die Kontinuität zwischen den H- und den L-Perioden des horizontalen Treibersignals unterbrochen wird, erzeugt deshalb der hochspannungsresonante Schaltkreis eine abnormale Spannung. Im schlimmsten Fall wird die Anzeigevorrichtung zerstört.
  • Ein digitaler Ablenkkorrekturschaltkreis 300, wie in 5 gezeigt und der gemäß einer zweiten Ausführungsform der Erfindung gebildet wird, löst dieses Problem. In dem digitalen Ablenkkorrekturschaltkreis 100 (2) wird die Ausgabe 104 des periodenerkennenden Schaltkreises 6 direkt an den Frequenzteilerschaltkreis 5 angelegt. Auf der anderen Seite ist der digitale Ablenkkorrekturschaltkreis 300, wie in 5 veranschaulicht, mit einem Übertragungsverhalenschaltkreis 8 ausgerüstet, an den die Ausgabe 104 angelegt wird. Die Ausgabe 107 des Übertragungsverhalenschaltkreises 8 wird an den Frequenzteilerschaltkreis 5 angelegt.
  • Falls die Ausgabe 104 des periodenerkennenden Schaltkreises 6, der das Ergebnis der Erkennung anzeigt, schnell variiert, stellt der Übertragungsverhalenschaltkreis 8 den Frequenzteilungsfaktor, auf den der Frequenzteilerschaltkreis 5 eingestellt ist, fein ein.
  • Ein Beispiel des Übertragungsverhaltens des Frequenzteilungsfaktors auf Frequenzschwankungen des horizontal synchronisierenden Signals wird unten angegeben. A ist der gegenwärtige Frequenzteilungsfaktor, B ist der angestrebte Frequenzteilungsfaktor nach Frequenzschwankungen und C ist der Variationsbetrag des Frequenzteilungsfaktors, der durch das sofort variierende horizontale Treibersignal toleriert wird.
  • Bezüglich 6 wird, falls die Frequenz des eingegebenen horizontal synchronisierenden Signals 101 nach unten variiert (d.h. der Frequenzteilungsfaktor variiert von einem kleineren Wert zu einem höheren Wert), die Relation A = A + C festgelegt, falls die Bedingung B – A > C erfüllt ist. Nach dem Ablauf einer vorgegebenen Wartezeit wird der zuvor erwähnte Vergleich wiederholt. Auf diese Weise werden Wiederholungsberechnungen durchgeführt. Die Beziehung A = B wird festgelegt, falls die Bedingung B – A ≤ C gültig ist. Berechnungen werden solange durchgeführt, bis der angestrebte Frequenzteilungsfaktor erreicht ist. Der Variationsbetrag der Frequenz kann durch zweckmäßiges Einstellen der Wartezeit und des Wertes C gesteuert werden. Der Frequenzteilungsfaktor kann also langsam, reagierend auf die Frequenz des horizontal synchronisierenden Signals 101, variiert werden.
  • Falls die Frequenz des horizontal synchronisierenden Signals 101 von einem niedrigeren Wert zu einem höheren variiert, kann der Frequenzteilungsfaktor auf ähnliche Art und Weise langsam variiert werden.
  • Die dritte Ausführungsform ist auf die gleiche Weise wie die zweite Ausführungsform so gestaltet, daß schnelle Variationen des horizontalen Treibersignals, das in der ersten Ausführungsform benutzt wird, unterdrückt werden. In der zweiten Ausführungsform wird der Frequenzteilungsfaktor auf den der Frequenzteilerschaltkreis 5 eingestellt ist, auf eine schrittweise Art variiert. Um dies durchzuführen, wird der Übertragungsverhalenschaltkreis 8 zwischen dem periodenerkennenden Schaltkreis 6 und dem Frequenzteilerschaltkreis 5 angeordnet. Im digitalen Ablenkkorrekturschaltkreis 500 gemäß der dritten Ausführungsform führt der DSP 4 diese Verarbeitung durch Zeitmultiplextechniken aus, wie in 7 veranschaulicht, anstelle eines bereitgestellten Übertragungsverhalenschaltkreises 8.
  • Der Betrieb des Übertragungsverhalenschaltkreises 8 kann mit einem allgemein gebräuchlichen DSP durchgeführt werden. Mit anderen Worten, der DSP kann auf eine ähnliche Art und Weise wie der Übertragungsverhalenschaltkreis 8 betrieben werden, wobei die Korrektursignale berechnet werden. Es ist also möglich, schnelle Variationen des durch den periodenerkennenden Schaltkreis 6 bestimmten Frequenzteilungsfaktor wie in der zweiten Ausführungsform dieser Erfindung zu verhindern.
  • Ein erster Vorteil ist, daß es möglich ist, die Frequenzansprechreichweite des VCO 3 zu verengen, indem die Genauigkeit des Frequenzerkennungsschaltkreises 6 verstärkt wird. Wenn die Reichweite eng wird, variiert das Ausgabetaktsignal des VCO 3 weniger. Der DSP führt die Verarbeitung durch Benutzung des Ausgabetaktsignals durch. Daraufhin kann der Ablenkkorrekturschaltkreis dieser Erfindung genaue Berechnungen durchführen.
  • Ein zweiter Vorteil ist, daß das horizontale Treibersignal 105 nicht schnell variiert, selbst wenn die Frequenz des horizontal synchronisierenden Signals 101 schnell wechselt. Dies ist so, weil der DSP, der als Übertragungsverhalenschaltkreis betrieben werden kann, auf einen zweckmäßigen Variationsbetrag C des Frequenzteilungsfaktors und auf die Wartezeit eingestellt werden kann. Als Ergebnis kann der Schaltkreis gemäß der dritten Ausführungsform der vorliegenden Erfindung Schwankungen des horizontalen Treibersignals innerhalb der Toleranzgrenzen jeder mit dem Schaltkreis verbundenen Anzeigevorrichtung steuern.

Claims (8)

  1. Ablenkkorrekturschaltkreis aufweisend einen Phasenregelschaltkreis zur Rückkopplung eines Ausgabesignals eines spannungsgesteuerten Oszillators an eine vorhergehende Schaltkreisebene, wobei der Ablenkkorrekturschaltkreis ein Verzerrungskorrektursignal erzeugt zur Korrektur von Verzerrungen auf einem Sichtbildschirm einer Anzeigevorrichtung und zur Erzeugung eines horizontalen Treibersignals zur Steuerung eines Scans über den Sichtbildschirm als Reaktion auf ein von außen angelegtes horizontal synchronisierendes Signal, wobei der Ablenkkorrekturschaltkreis umfaßt: einen periodenerkennenden Schaltkreis zum Erkennen einer Periode des horizontal synchronisierenden Signals; und ferner gekennzeichnet ist durch: einen Übertragungsverhaltenschaltkreis zur Teilung der durch den periodenerkennenden Schaltkreis erkannten Periode in Subperioden, wobei jede eine vorbestimmte Zeit aufweist, und zur Lieferung der Subperioden in regulären Intervallen; einen Frequenzteilerschaltkreis zur Unterteilung der Frequenz des Ausgabesignals des spannungsgesteuerten Oszillators gemäß der vom Übertragungsverhaltenschaltkreis gelieferten Subperioden; und einen digitalen Signalprozessor zur Erzeugung des Verzerrungskorrektursignals gemäß des Ausgabesignals des spannungsgesteuerten Oszillators.
  2. Ablenkkorrekturschaltkreis nach Anspruch 1, wobei dieser des weiteren einen Phasensteuerschaltkreis aufweist zur Erzeugung des horizontalen Treibersignals gemäß des Ausgabesignals des spannungsgesteuerten Oszillatorschaltkreises und gemäß des Ausgabesignals des Frequenzteilerschaltkreises.
  3. Anzeigevorrichtung, die mit dem Ablenkkorrekturschaltkreis nach Anspruch 1 ausgerüstet ist.
  4. Anzeigevorrichtung, die mit dem Ablenkkorrekturschaltkreis nach Anspruch 2 ausgerüstet ist.
  5. Ablenkkorrekturschaltkreis, der einen Phasenregelschaltkreis aufweist zur Rückkopplung eines Ausgabesignals eines spannungsgesteuerten Oszillators an eine vorhergehende Schaltkreisebene, wobei der Ablenkkorrekturschaltkreis ein Verzerrungskorrektursignal erzeugt zur Korrektur von Verzerrungen auf einem Sichtbildschirm einer Anzeigevorrichtung, und der Ablenkkorrekturschaltkreis erzeugt ein horizontales Treibersignal zur Steuerung eines Scans über den Sichtbildschirm als Reaktion auf ein von außen angelegtes horizontal synchronisierendes Signal, wobei der Ablenkkorrekturschaltkreis aufweist: einen periodenerkennenden Schaltkreis zum Erkennen einer Periode des horizontal synchronisierenden Signals; und ferner gekennzeichnet ist durch: einen digitalen Signalprozessor zur Erzeugung des Verzerrungskorrektursignals gemäß des Ausgabesignals des spannungsgesteuerten Oszillators, zur Teilung der durch den periodenerkennenden Schaltkreis erkannten Periode in Subperioden, wobei jede eine vorbestimmte Zeit aufweist, und zur Lieferung der Subperioden in regulären Intervallen; und einen Frequenzteilerschaltkreis zur Unterteilung der Frequenz des Ausgabesignals des spannungsgesteuerten Oszillators gemäß der durch den digitalen Signalprozessor gelieferten Subperioden.
  6. Ablenkkorrekturschaltkreis nach Anspruch 5, wobei dieser des weiteren einen Phasensteuerschaltkreis aufweist zur Erzeugung des horizontalen Treibersignals gemäß dem Ausgabesignal des spannungsgesteuerten Oszillatorschaltkreises und gemäß dem Ausgabesignal des Frequenzteilerschaltkreises.
  7. Anzeigevorrichtung, die mit dem Ablenkkorrekturschaltkreis nach Anspruch 5 ausgerüstet ist.
  8. Anzeigevorrichtung, die mit dem Ablenkkorrekturschaltkreis nach Anspruch 6 ausgerüstet ist.
DE10006212A 1999-02-12 2000-02-11 Phasenregelschaltkreis, Ablenkkorrekturschaltkreis und Anzeigevorrichtung Expired - Fee Related DE10006212B4 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP11034272A JP3112898B2 (ja) 1999-02-12 1999-02-12 位相同期回路、偏向補正回路及びディスプレイ装置
JP34272/99 1999-02-12

Publications (2)

Publication Number Publication Date
DE10006212A1 DE10006212A1 (de) 2000-10-05
DE10006212B4 true DE10006212B4 (de) 2004-03-18

Family

ID=12409536

Family Applications (1)

Application Number Title Priority Date Filing Date
DE10006212A Expired - Fee Related DE10006212B4 (de) 1999-02-12 2000-02-11 Phasenregelschaltkreis, Ablenkkorrekturschaltkreis und Anzeigevorrichtung

Country Status (5)

Country Link
US (1) US6486857B1 (de)
JP (1) JP3112898B2 (de)
KR (1) KR100335457B1 (de)
DE (1) DE10006212B4 (de)
TW (1) TW569170B (de)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1342320B1 (de) * 2000-11-23 2005-05-04 Koninklijke Philips Electronics N.V. Takterzeugungsschaltung und integrierte schaltung zur wiedergabe eines audiosignals mit einer solchen takterzeugungsschaltung
US7439812B1 (en) * 2005-09-30 2008-10-21 Cypress Semiconductor Corporation Auto-ranging phase-locked loop
DE102017113730A1 (de) * 2017-06-21 2018-12-27 Infineon Technologies Ag Radar-frontend mit hf-oszillator-überwachung

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0821489A2 (de) * 1996-07-25 1998-01-28 Matsushita Electric Industrial Co., Ltd. Phasenregelkreisschaltung eines Anzeigemonitors
US5777520A (en) * 1995-09-28 1998-07-07 Kabushiki Kaisha Toshiba Horizontal oscillation circuit capable of changing frequency

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6196874A (ja) 1984-10-17 1986-05-15 Sony Corp マルチ走査形テレビジヨン受像機
JPH1049120A (ja) 1989-11-07 1998-02-20 Hitachi Ltd 画像表示装置
JPH04282917A (ja) 1991-03-12 1992-10-08 Matsushita Electric Ind Co Ltd クロック発生装置
JP3327397B2 (ja) 1991-03-12 2002-09-24 ソニー株式会社 偏向補正波形発生回路
JPH0514760A (ja) 1991-06-28 1993-01-22 Matsushita Electric Ind Co Ltd クロツク再生装置
JPH0548926A (ja) 1991-08-09 1993-02-26 Sony Corp 水平位相補正回路
JPH06233147A (ja) 1993-02-05 1994-08-19 Sony Corp デジタル垂直偏向波形発生装置
JP3360886B2 (ja) 1993-03-02 2003-01-07 エヌイーシー三菱電機ビジュアルシステムズ株式会社 ラスタの左右歪補正装置
JP3308642B2 (ja) 1993-04-20 2002-07-29 エヌイーシー三菱電機ビジュアルシステムズ株式会社 垂直偏向波形発生装置
JP3329088B2 (ja) * 1994-02-16 2002-09-30 株式会社デンソー パルス発生装置,周波数可変発振装置及びpll装置
JPH08125884A (ja) * 1994-10-20 1996-05-17 Fujitsu General Ltd Pll回路
JPH08274629A (ja) * 1995-03-31 1996-10-18 Seiko Epson Corp ディジタルpll回路
JP3399740B2 (ja) 1995-06-26 2003-04-21 エヌイーシー三菱電機ビジュアルシステムズ株式会社 水平ラスタ幅ディジタル制御装置
JPH09130237A (ja) * 1995-10-26 1997-05-16 Hitachi Ltd Pll回路及び転送データ信号処理装置
JPH09214798A (ja) 1996-02-08 1997-08-15 Fujitsu Ltd Pll回路
JP3291198B2 (ja) * 1996-05-08 2002-06-10 富士通株式会社 半導体集積回路
JPH1070671A (ja) 1996-08-27 1998-03-10 Sanyo Electric Co Ltd 偏向信号発生回路
JPH10200781A (ja) 1996-12-26 1998-07-31 Motorola Inc モニタ形状補正回路および方法
US6104222A (en) * 1997-12-17 2000-08-15 Sony Corporation Flexible phase locked loop system
JP2944607B2 (ja) 1998-02-12 1999-09-06 日本電気アイシーマイコンシステム株式会社 ディジタルpll回路とクロックの生成方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5777520A (en) * 1995-09-28 1998-07-07 Kabushiki Kaisha Toshiba Horizontal oscillation circuit capable of changing frequency
EP0821489A2 (de) * 1996-07-25 1998-01-28 Matsushita Electric Industrial Co., Ltd. Phasenregelkreisschaltung eines Anzeigemonitors

Also Published As

Publication number Publication date
JP2000231356A (ja) 2000-08-22
US6486857B1 (en) 2002-11-26
TW569170B (en) 2004-01-01
DE10006212A1 (de) 2000-10-05
JP3112898B2 (ja) 2000-11-27
KR20000071344A (ko) 2000-11-25
KR100335457B1 (ko) 2002-05-04

Similar Documents

Publication Publication Date Title
DE60313751T2 (de) Frequenzumsetzer und verfahren dazu
DE69023450T2 (de) Generator für Topologie-unhabhängige Referenzsignale.
DE69112477T2 (de) Frequenzsynthetisierer mit Phasenregelschleife.
DE102008008050A1 (de) Auf digitaler Verzögerungsleitung basierender Frequenz-Synthesizer
DE2435782C3 (de) Sägezahn-Funktionsgenerator
DE1964912C3 (de) Frequenz-Synthesizer
DE102005049219A1 (de) Phasendifferenz-Erfassungsvorrichtung
DE102006011126B4 (de) Verfahren und Schaltung zum zeilenverkoppelten Erzeugen eines Taktes
EP1271173A2 (de) Verfahren zum Betrieb eines NMR-Spektrometers mit einem DDS-Generator
DE4004195C2 (de) Schaltungsanordnung zur Erzeugung eines mit einem Referenzsignal verkoppelten Signals
DE69935753T2 (de) Takterzeugungsschaltung für eine Anzeigevorrichtung, die ein Bild unabhängig von der Punktzahl in einer Horizontalperiode eines Eingangssignals anzeigen kann
DE69021675T2 (de) Schaltung zur Unterdrückung eines Taktflatterns.
DE2751021B2 (de) Synchronisierschaltung für eine Oszillatorschaltung
DE69108501T2 (de) Steuerbare Bandpass-Filterschaltung.
DE102013005055A1 (de) Erzeugen einer abgestimmten Frequenzausgabe aus einem Signalgenerator
DE60002233T2 (de) Phasenregelkreis und Frequenzmodulationsverfahren zu dessen Nutzung
EP1525662B1 (de) Digital gesteuerter oszillator
DE60303985T2 (de) Phasenregelkreis zum Reduzieren des Phasenfehlers im stationären Zustand
DE1959162A1 (de) Digital arbeitender Frequenzgenerator
DE10006212B4 (de) Phasenregelschaltkreis, Ablenkkorrekturschaltkreis und Anzeigevorrichtung
DE69026284T2 (de) Digitale Phasenregelschleife
WO1999038284A1 (de) Digital gesteuerte schaltung zur verringerung der phasenmodulation eines signals
DE68910603T2 (de) Vorrichtung zur Erzeugung eines Rasterablenksignals.
EP1512133B1 (de) Verfahren und vorrichtung zur bestimmung einer frequenz für die abtastung eines analogen signals
DE102004033105B4 (de) Festfrequenztaktausgangssignal mit einem variablen Hochfrequenzeingangstakt und einem unzusammenhängenden Festfrequenzreferenzsignal

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8127 New person/name/address of the applicant

Owner name: NEC ELECTRONICS CORP., KAWASAKI, KANAGAWA, JP

8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee