CN1734551A - 显示器驱动装置 - Google Patents
显示器驱动装置 Download PDFInfo
- Publication number
- CN1734551A CN1734551A CNA2005100981696A CN200510098169A CN1734551A CN 1734551 A CN1734551 A CN 1734551A CN A2005100981696 A CNA2005100981696 A CN A2005100981696A CN 200510098169 A CN200510098169 A CN 200510098169A CN 1734551 A CN1734551 A CN 1734551A
- Authority
- CN
- China
- Prior art keywords
- field
- signal
- display
- video signal
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/005—Adapting incoming signals to the display format of the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0421—Horizontal resolution change
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Transforming Electric Information Into Light Information (AREA)
Abstract
本发明提供一种显示器驱动装置,其能够在按比例缩放变换中,降低传送到显示器的数字图像信号的频率,并且能够减小电路规模。液晶面板(20)作为动作时钟在接收的Φ2的同时,接收来自选择电路(14)的数字图像信号(D或者E)。数字图像信号(D或者E)一起以Φ2周期的1/2周期进行输出。面板(20)的动作时钟是Φ2。因此,图像信号的相同像素数据(图像信号中的同一位置的信号值)被连续提供给液晶面板(20)水平行的相邻的两个像素。在第1半帧中,输入数字图像信号(B)不延迟,并作为数字图像信号(D)提供给液晶面板(20)。在第2半帧中,输入数字图像信号(B)被延迟,作为1个时钟延迟(E)提供给液晶面板(20)。
Description
技术领域
本发明涉及能够利用于按比例变换图像信号后驱动显示器的显示器驱动装置。
背景技术
例如,液晶面板的像素数,存在VGA、XGA、WXGA等规格。VGA面板的分辨率是垂直480线/水平640点,XGA是垂直768线/水平1024点。对此,例如NTSC、PAL的水平像素数是720点,在NTSC中垂直像素数是240/半帧(分量信号的编码参数:ITU-R Rec.601),因此有必要通过定标电路(scaling circuit)在水平方向和垂直方向上进行按比例缩放处理来改变各种各样面板的水平/垂直分辨率(参考专利文献1)。
在将输入图像信号的取样频率设为13.5MHz的情况下,输出到各种面板的数字图像信号(基本上为RGB信号)的时钟频率如下:
VGA→(640/720)×(480/240)×13.5MHz=24MHz
XGA→(1024/720)×(768/240)×13.5MHz=61.44MHz
WXGA→(1280/720)×(768/240)×13.5MHz=76.8MHz
图5是表示现有的水平定标电路50的框图,图6是该电路50简单的动作示意图。输入的数字图像信号(B)与时钟Φ1(A)的上升沿同步并被输入到D型触发器51中。在该例子中,水平定标时钟Φ2可以通过在2倍增电路52中将时钟Φ1进行2倍增来产生。此外,为了简单起见,在该实例中,假设输入数字图像信号的水平像素数是640点,面板60的水平像素数是1280点。
数字图像信号(D)就是输入数字图像信号(B)。通过Φ2的1个时钟的延迟(E)是D型触发电路51的输出,并成为在水平定标时钟Φ2的上升沿使输入到水平定标电路50的数字图像信号(D)延迟1个时钟的信号。例如,在图6中水平定标时钟Φ2的第2个上升定时内,保持输出数字图像信号(D)的[A0],并成为Φ2的一个时钟延迟(E)的输出,在水平定标时钟Φ2的第3上升定时内,数字图像信号(D)尚未成为[A1],Φ2的1个时钟延迟(E)的输出就是[A0],并且根据水平定标时钟Φ2的第四上升定时,Φ2的1个时钟的延迟(E)的输出切换为[A1]。
通过使用上述的1时钟延迟(E)和数字图像信号(D)来实施水平方向的插补处理,从而生成1280点的图像信号(F)。具体地,该插补处理将在加法器55中将乘法器53的输出(数字图像信号(D)乘以0.5倍的值)和乘法器54的输出(1个时钟延迟(E)乘以0.5倍的值)相加得到的水平插补输出(F)供给到面板60。图7示出了水平定标电路50的面板显示概念。在面板60的各个像素a、b、c、d、e、f……中显示的图像数据和图像信号的第1半帧及第2半帧一起顺序地变为A0、(A0+A1)/2、A1、(A1+A2)/2……。
【特许文献1】特开2002-244629号公报
【特许文献2】特开2003-152522号公报
因此,在现有技术中,向面板60传送的数字图像信号的频率非常高。尤其是在高分辨率的面板中更是显著,TTL电平的数据传送不可靠,要求按照称为LVDS(低压差动信号)的传送规格来传送(参考专利文献2)。此外,需要水平定标电路(乘法器53、乘法器54、加法器55)50,因此电路变大。
发明内容
本发明鉴于上述实情,其目的在于提供一种可以降低向显示器传送的数字图像信号的频率,并且可以缩小电路规模的显示器驱动装置。
为了解决上述问题,本发明的显示器驱动装置是一种通过按比例缩放变换图像信号后驱动显示器的显示器驱动装置,其特征在于,具备:将上述图像信号的同一位置信号值连续提供给显示器水平行的多个相邻像素的机构;判断图像信号的第1半帧和第2半帧的机构;和错开图像信号的第1半帧和第2半帧中、相对于上述显示器像素的图像信号的写入相位的机构。
根据上述结构,由于将上述图像信号的同一位置的信号值连续提供给显示器水平行的多个相邻像素,所以传送到显示器的数字图像信号的频率变低。由于在图像信号的第1半帧和第2半帧中,将相对于上述显示器的像素的图像信号的写入相位错开,所以可以在视觉上实现水平点数增加,并且可以不需要水平定标电路。
在上述结构的显示器驱动装置中,也可以通过使图像信号的第1半帧和第2半帧中的一个相对于另一个延迟来错开上述写入相位。此外,上述显示器也可以是液晶面板等保持(hold)型显示器。
根据本发明,能够起到这样的效果:在按比例缩放变换中,可以降低向图像显示面板传送的数字图像信号的频率,可以缩小电路规模。
附图说明
图1是表示本发明实施方式的显示器驱动装置的框图;
图2是表示图像信号的处理内容的时间图;
图3是说明各半帧中的图像显示的示意图;
图4(a)是示出第1半帧的输入数字图像信号(B)的示意图、图4(b)是示出第2半帧的输入数字图像信号(B)的示意图、图4(c)和4(d)是示出显示相位错开的显示实例的示意图、图4(e)是将没有错开像素的情况作为参考示出的示意图;
图5是表示现有技术的显示器驱动装置(水平定标)的框图;
图6是表示现有技术的图像信号处理内容的时间图;
图7是说明现有技术的各半帧中的图像显示的示意图。
图中:10-显示器驱动装置,11-D型触发器,12-2倍增电路,13-半帧判别电路,14-选择电路,15-液晶面板。
具体实施方式
下面根据图1到图4对本发明的实施方式进行说明。
图1是表示了显示器驱动装置10和液晶面板20的框图,图2是显示器驱动装置10的简单动作示意图。输入数字图像信号(B)与时钟Φ1(A)的上升沿同步,并被输入到D型触发器11中。在这个例子中,水平定标时钟Φ2可以通过在2倍增电路12中将时钟Φ1进行2倍增来产生。此外,为了简单起见,在该实例中,将输入数字图像信号的水平像素数设为640点,将面板的水平像素设为1280点。
数字图像信号(D)就是输入数字图像信号(B)。Φ2的1个时钟延迟(E)是D型触发器11的输出,并成为在水平定标时钟Φ2的上升沿,使输入到显示器驱动装置10的数字图像信号(B)延迟了1个时钟的信号。例如,在图2的水平定标时钟Φ2的第2上升定时内,通过保持输出数字图像信号(B)[A0],[A0]变为Φ2的1个时钟延迟(E)的输出,在水平定标时钟Φ2的第3上升定时内,数字图像信号(B)尚未变为[A1],Φ2的1个时钟延迟(E)的输出就是[A0],并且通过水平定标时钟Φ2的第4上升定时内,Φ2的1个时钟延迟(E)的输出切换到[A1]。数字图像信号(D)和1个时钟延迟(E)一起被以Φ2周期的1/2周期输出。
半帧判别电路13输入水平同步信号和垂直同步信号,并且向选择电路14提供表示当前时刻是第1半帧还是第2半帧的切换信号(例如,第1半帧的情况下是高信号,第2半帧的情况下是低信号)。
例如在上述切换信号是高信号时,选择电路14选择作为端子A的输入的数字图像信号(D),在上述切换信号是低信号时,选择电路14选择作为端子B的输入的1个时钟延迟(E)。
液晶面板20作为动作时钟在接收Φ2的同时,接收由上述选择电路14选择的数字图像信号(D或者E)。虽然图中没有示出,但是在使能信号为高的时候,被选择的数字图像信号被液晶面板20的移位寄存器顺序移位。因此,在1行份图像信号的移位结束的时刻,根据锁存脉冲将各数据读取到锁存电路。此时,如果由没有图示的栅极驱动行选择电路选择的行编号是0,那么可以在行0中写入D/A转换过的图像信号。同样地,行选择顺次移位到1、2、3,并在面板20上显示画像。
在此,数字图像信号(D或者E)一起以Φ2周期的1/2周期进行输出。面板20的动作时钟是Φ2。因此,图像信号的相同像素数据(图像信号中的同一位置的信号值)被连续提供给液晶面板20的水平行的相邻两个像素。
在图像信号的第1半帧中,该半帧的输入数字图像信号(B)未被延迟,而是作为数字图像信号(D)提供给液晶面板20。根据图3所示的例子,在液晶面板20最边上紧邻的像素a、b中写入像素数据A0,在接下来两个相邻的像素c、d中写入像素数据A1。另一方面,在第2半帧中,该半帧的输入数字图像信号(B)被延迟,并作为1个时钟延迟(E)提供给液晶面板20。因此,如图3所示的那样,在第2半帧中,没有相对于像素a的像素数据(xx),在液晶面板20的相邻像素b、c中写入像素数据A0,在接下来两个相邻的像素d、e中写入像素数据A1。
在图4中示出上述面板驱动处理的图像显示实例。图4(a)示出了第1半帧的输入数字图像信号(B),图4(b)示出了第2半帧的输入数字图像信号(B)。图4(c)示出了通过上述面板驱动处理,相对于第1半帧图像,第2半帧图像向右错开1个时钟(Φ1)的一半。也就是说,通过第1半帧图像和第2半帧图像视觉上的累积效果,用户能够识别到上述图4(c)的图像。此外,如图4(d)所示,也可以进行相对于第1半帧图像,将第2半帧图像向左错开1个时钟(Φ1)的一半的处理。此外,为了参考,在图4(e)中示出了不进行像素错开的情况下的图像显示。
如上所述,在本发明的显示器驱动装置中,不需要现有结构的水平定标电路。也就是说,不在水平定标电路中将水平点数增加到1280点,而是通过在显示的每半帧中,将面板20上的显示相位(写入相位)错开180度(错开时钟Φ1的1/2周期),而在视觉上实现了水平点数增加。这样,由于在不需要水平定标电路,故可以在降低成本的同时,还可以降低传送到面板20的数字图像信号的频率(在实施例中,与现有技术相比是一半),并且不通过LVDS也能进行数据传送。
此外,在上述实例中,在第2半帧中,虽然没有相对于像素a的像素数据,但是也可以采取下列方法,例如,可以预先从输入数字图像信号(B)中取出第2半帧中的像素数据A0,在第2半帧的1个时钟延迟(E)的选择输出之前,将上述像素数据A0以Φ2的1/2周期提供给液晶面板20。进而,在上面的说明中,虽然示出了驱动液晶面板的实例,但是不限于此。本发明的显示器驱动装置,在用于液晶面板等所谓保持型显示元件的驱动的情况下尤其可以谋求画面质量的提高。
Claims (3)
1.一种显示器驱动装置,其中按比例缩放变换图像信号并驱动显示器,其特征在于,具备:
将上述图像信号的同一位置的信号值连续提供给显示器水平行的相邻多个像素的机构;
判别图像信号的第1半帧和第2半帧的机构;和
在图像信号的第1半帧和第2半帧中,错开相对于上述显示器像素的图像信号的写入相位的机构。
2.根据权利要求1所述的显示器驱动装置,其特征在于,通过使图像信号的第1半帧和第2半帧中的一个相对于另一个延迟来错开上述写入相位。
3.根据权利要求1或2所述的显示器驱动装置,其特征在于,上述显示器是液晶面板等保持型显示器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004187642A JP4646556B2 (ja) | 2004-06-25 | 2004-06-25 | ディスプレイ駆動装置 |
JP2004187642 | 2004-06-25 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1734551A true CN1734551A (zh) | 2006-02-15 |
CN100449602C CN100449602C (zh) | 2009-01-07 |
Family
ID=34982604
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005100981696A Expired - Fee Related CN100449602C (zh) | 2004-06-25 | 2005-06-23 | 显示器驱动装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20060001633A1 (zh) |
EP (1) | EP1612759A3 (zh) |
JP (1) | JP4646556B2 (zh) |
CN (1) | CN100449602C (zh) |
TW (1) | TW200606780A (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010008598A (ja) * | 2008-06-25 | 2010-01-14 | Funai Electric Co Ltd | 映像表示装置 |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2742261B2 (ja) * | 1987-12-07 | 1998-04-22 | 富士通株式会社 | マトリクス型表示装置 |
JP2000020014A (ja) * | 1998-07-06 | 2000-01-21 | Furontekku:Kk | 画像表示装置 |
JP3529617B2 (ja) * | 1998-04-07 | 2004-05-24 | アルプス電気株式会社 | 画像表示装置の駆動回路および駆動方法 |
GB9012326D0 (en) * | 1990-06-01 | 1990-07-18 | Thomson Consumer Electronics | Wide screen television |
JP2659900B2 (ja) * | 1993-10-14 | 1997-09-30 | インターナショナル・ビジネス・マシーンズ・コーポレイション | 画像表示装置の表示方法 |
JP3219640B2 (ja) * | 1994-06-06 | 2001-10-15 | キヤノン株式会社 | ディスプレイ装置 |
JP2869006B2 (ja) * | 1994-10-13 | 1999-03-10 | インターナショナル・ビジネス・マシーンズ・コーポレイション | 映像信号処理装置及び映像信号処理方法 |
JPH09204160A (ja) * | 1996-01-29 | 1997-08-05 | Matsushita Electric Ind Co Ltd | 液晶表示装置 |
JP2923906B2 (ja) * | 1996-06-07 | 1999-07-26 | 日本電気株式会社 | 液晶表示装置の駆動回路 |
US6380979B1 (en) * | 1996-07-02 | 2002-04-30 | Matsushita Electric Industrial Co., Ltd. | Scanning line converting circuit and interpolation coefficient generating circuit |
JPH1069253A (ja) * | 1996-08-26 | 1998-03-10 | Sanyo Electric Co Ltd | 液晶表示装置 |
US6356314B1 (en) * | 1997-03-10 | 2002-03-12 | Komatsu Ltd. | Image synthesizing device and image conversion device for synthesizing and displaying an NTSC or other interlaced image in any region of a VCA or other non-interlaced image |
JP3625145B2 (ja) * | 1999-01-26 | 2005-03-02 | シャープ株式会社 | 画像拡大装置 |
KR100304899B1 (ko) * | 1999-07-31 | 2001-09-29 | 구자홍 | 모니터의 허용범위 초과 영상 표시장치 및 방법 |
JP2002006790A (ja) * | 2000-06-20 | 2002-01-11 | Sanyo Electric Co Ltd | デジタル表示信号処理回路及びデジタル表示信号処理方法 |
KR100442304B1 (ko) * | 2000-07-07 | 2004-08-04 | 가부시끼가이샤 도시바 | 액정 표시 방법 |
CN1162011C (zh) * | 2000-11-08 | 2004-08-11 | Tcl王牌电子(深圳)有限公司 | 带有分时立体图像功能的电视机 |
KR100408393B1 (ko) | 2001-01-15 | 2003-12-06 | 삼성전자주식회사 | 액정 표시 장치의 패널 구동 장치 및 패널 구동 시스템 |
JP2002215082A (ja) * | 2001-01-23 | 2002-07-31 | Matsushita Electric Ind Co Ltd | 画像表示パネルおよびその駆動方法 |
JP2002323876A (ja) * | 2001-04-24 | 2002-11-08 | Nec Corp | 液晶表示装置における画像表示方法及び液晶表示装置 |
JP3625195B2 (ja) * | 2001-07-13 | 2005-03-02 | 日本ビクター株式会社 | 画素数変換装置 |
US6580292B2 (en) | 2001-08-02 | 2003-06-17 | Koninklijke Philips Electronics N.V. | Universal PECL/LVDS output structure |
JP4009174B2 (ja) * | 2001-11-09 | 2007-11-14 | シャープ株式会社 | 液晶表示装置 |
JP2004093717A (ja) * | 2002-08-30 | 2004-03-25 | Hitachi Ltd | 液晶表示装置 |
-
2004
- 2004-06-25 JP JP2004187642A patent/JP4646556B2/ja not_active Expired - Fee Related
-
2005
- 2005-06-22 EP EP05253872A patent/EP1612759A3/en not_active Withdrawn
- 2005-06-23 CN CNB2005100981696A patent/CN100449602C/zh not_active Expired - Fee Related
- 2005-06-23 US US11/159,407 patent/US20060001633A1/en not_active Abandoned
- 2005-06-24 TW TW094121121A patent/TW200606780A/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
US20060001633A1 (en) | 2006-01-05 |
TW200606780A (en) | 2006-02-16 |
EP1612759A3 (en) | 2009-09-30 |
EP1612759A2 (en) | 2006-01-04 |
CN100449602C (zh) | 2009-01-07 |
JP2006011015A (ja) | 2006-01-12 |
JP4646556B2 (ja) | 2011-03-09 |
TWI310168B (zh) | 2009-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6593939B2 (en) | Image display device and driver circuit therefor | |
JP4294973B2 (ja) | 液晶表示装置及びその駆動方法 | |
US6320619B1 (en) | Flicker filter circuit | |
JP4496738B2 (ja) | 画像表示装置 | |
EP1837845B1 (en) | Display driving signal processor, display apparatus and a method of processing display driving signal | |
KR100372847B1 (ko) | 반도체장치 및 표시장치모듈 | |
JP3839460B2 (ja) | ホールド型表示装置並びにその部品 | |
CN1160691C (zh) | 为数字显示器提供快速时钟的系统和方法 | |
JP7379194B2 (ja) | 表示装置及びソースドライバ | |
KR100386732B1 (ko) | 효율적으로 데이타를 표시할 수 있는 액티브 매트릭스 디스플레이 장치 | |
KR100227293B1 (ko) | 주사 회로 및 화상 표시 장치 | |
US5894299A (en) | Drive system for a flat type display device | |
CN100449602C (zh) | 显示器驱动装置 | |
CN113963650B (zh) | 驱动装置以及显示设备 | |
JP5138839B2 (ja) | 液晶ディスプレイの駆動方法、その回路及び画像表示装置 | |
JP2010091968A (ja) | 走査線駆動回路および電気光学装置 | |
JP2874187B2 (ja) | 液晶ディスプレイ装置 | |
JP3015544B2 (ja) | 液晶表示装置 | |
CN220691688U (zh) | 一种屏幕控制装置 | |
US7408589B2 (en) | Video signal processing circuit, video display, and display driving device | |
JP3339438B2 (ja) | 表示装置および方法 | |
CN100409682C (zh) | 图像信号处理电路、图像显示装置和显示器驱动装置 | |
KR100415620B1 (ko) | 액정표시장치 및 그 구동방법 | |
KR970002886Y1 (ko) | 액정표시장치의 수평구동회로 | |
CN115909988A (zh) | 一种oled时序转换方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20090107 Termination date: 20100623 |