CN1319170C - 具有高品质因子的电感及其制造方法 - Google Patents
具有高品质因子的电感及其制造方法 Download PDFInfo
- Publication number
- CN1319170C CN1319170C CNB2004100709654A CN200410070965A CN1319170C CN 1319170 C CN1319170 C CN 1319170C CN B2004100709654 A CNB2004100709654 A CN B2004100709654A CN 200410070965 A CN200410070965 A CN 200410070965A CN 1319170 C CN1319170 C CN 1319170C
- Authority
- CN
- China
- Prior art keywords
- mentioned
- layer
- inductor
- inductance
- quality
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 claims abstract description 34
- 239000010410 layer Substances 0.000 claims description 322
- 239000011241 protective layer Substances 0.000 claims description 54
- 229910052751 metal Inorganic materials 0.000 claims description 32
- 239000002184 metal Substances 0.000 claims description 32
- 238000000034 method Methods 0.000 claims description 28
- 239000000463 material Substances 0.000 claims description 23
- 239000010949 copper Substances 0.000 claims description 18
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 17
- 229910052802 copper Inorganic materials 0.000 claims description 17
- 238000004519 manufacturing process Methods 0.000 claims description 17
- 239000004411 aluminium Substances 0.000 claims description 13
- 229910052782 aluminium Inorganic materials 0.000 claims description 13
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 13
- 150000004767 nitrides Chemical class 0.000 claims description 11
- 230000015572 biosynthetic process Effects 0.000 claims description 9
- 239000003989 dielectric material Substances 0.000 claims description 6
- 238000000059 patterning Methods 0.000 claims description 5
- 239000004020 conductor Substances 0.000 abstract 5
- 239000004065 semiconductor Substances 0.000 description 14
- 238000005516 engineering process Methods 0.000 description 8
- 238000005240 physical vapour deposition Methods 0.000 description 6
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 230000005518 electrochemistry Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 239000005380 borophosphosilicate glass Substances 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 230000001939 inductive effect Effects 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- RZVAJINKPMORJF-UHFFFAOYSA-N Acetaminophen Chemical compound CC(=O)NC1=CC=C(O)C=C1 RZVAJINKPMORJF-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- AYHOQSGNVUZKJA-UHFFFAOYSA-N [B+3].[B+3].[B+3].[B+3].[O-][Si]([O-])([O-])[O-].[O-][Si]([O-])([O-])[O-].[O-][Si]([O-])([O-])[O-] Chemical compound [B+3].[B+3].[B+3].[B+3].[O-][Si]([O-])([O-])[O-].[O-][Si]([O-])([O-])[O-].[O-][Si]([O-])([O-])[O-] AYHOQSGNVUZKJA-UHFFFAOYSA-N 0.000 description 1
- 239000011469 building brick Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- BGOFCVIGEYGEOF-UJPOAAIJSA-N helicin Chemical compound O[C@@H]1[C@@H](O)[C@H](O)[C@@H](CO)O[C@H]1OC1=CC=CC=C1C=O BGOFCVIGEYGEOF-UJPOAAIJSA-N 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 239000005297 pyrex Substances 0.000 description 1
- NHDHVHZZCFYRSB-UHFFFAOYSA-N pyriproxyfen Chemical compound C=1C=CC=NC=1OC(C)COC(C=C1)=CC=C1OC1=CC=CC=C1 NHDHVHZZCFYRSB-UHFFFAOYSA-N 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 239000005368 silicate glass Substances 0.000 description 1
- SBEQWOXEGHQIMW-UHFFFAOYSA-N silicon Chemical compound [Si].[Si] SBEQWOXEGHQIMW-UHFFFAOYSA-N 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5227—Inductive arrangements or effects of, or between, wiring layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F17/00—Fixed inductances of the signal type
- H01F17/0006—Printed inductances
- H01F17/0013—Printed inductances with stacked layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F17/00—Fixed inductances of the signal type
- H01F17/0006—Printed inductances
- H01F2017/008—Electric or magnetic shielding of printed inductances
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Coils Or Transformers For Communication (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明揭露一种具有高品质因子的电感及其制造方法。该电感包括:一基底、一内层电感层、一保护层、一顶部电感层以及一焊接区电感层。其中,介电层覆盖于基底表面,且具有至少一介电层开口,另外,内层电感层设置于介电层内。顶部电感层填满介电层开口,且与内层电感层电性连接。还有,保护层设置于介电层表面,且具有一保护层开口,以露出顶部电感层。此外,焊接区电感层填满保护层开口,且与顶部电感层电性连接。将一部分电感制作于介电层内部,另一部分的电感于制作组件区的焊接区的同时以铜铝合金材质制作于保护层表面,如此一来,可以大幅增加介电层内的电感部分,又可降低阻值(Rs)。因此可增高品质因子,又可扩大其适用的频率范围。
Description
技术领域
本发明是有关于一种集成电路工艺,特别是有关于一种具有高品质因子(简称Q值)的电感及其制造方法。
背景技术
电感器一般均由缠绕成螺旋状的导线所构成,其在通讯设备的射频(radio frequency;RF)电路上的应用相当广泛,例如可应用在移动电话、无线电路、无线调制解调器、以及其它的通讯器材。
在集成电路技术的进步下,使得电感器可以利用集成电路技术来制造,且可将电感与其它组件整合于单一芯片上,以降低制造电路所需耗费的成本。目前,常见整合于集成电路工艺的电感器的结构为回旋状金属层。
Maeda等人于公元2003年4月1日公告的美国专利第6,541,841号揭露一种具有高频电路电感的半导体组件”semiconductor device includinghigh frequency circuit with inductor”,便揭示一种将电感整合于半导体组件的技术。
一般说来,品质因子Q是电感性质好坏的一大关键,而增加品质因子Q的方法有二:一为增加厚度、二为降低阻值。目前电感的制作是与金属互连线的制作整合于同一程序,较为常见的方法是利用电化学电镀法(Electrochemical Plating;ECP)制作。
然而,电化学电镀法在厚度上有所限制,无法制作厚度过的大电感。所以,增加电感厚度以期提高品质因子Q的方法将遇到瓶颈。因此,急需寻求其它的方法以改善品质因子Q,以因应目趋复杂的电子组件,且扩大其使用频率范围。
发明内容
有鉴于此,为了解决上述问题,本发明主要目的在于提供一种具有高品质因子的电感及其制造方法,可适用于与半导体金属化的技术整合。
本发明的目的之一在于提供一种具有高品质因子的电感,可大幅增加电感的厚度。
本发明的目的之二在于提供一种具有高品质因子的电感,以增加电感的适用频率范围。
本发明的主要特征在于将电感分为三部分。第一部分电感(内层电感层)制作于介电层内部,第二部分的电感(顶部电感层)制作于顶部互连线的相对应位置。第三部分(焊接区电感层)制作于组件区的焊接区(bonding pad)的相对应位置。如此一来,可以大幅增加介电层内的电感部分,又可降低阻值(Rs),因此不但可增高品质因子,又可扩大其适用的频率范围。
为获致上述的目的,本发明提出一种具有高品质因子的电感,主要是包括:一基底、一内层电感层、一保护层一顶部电感层以及一焊接区电感层。其中上述介电层覆盖于上述基底表面,且上述介电层表面具有至少一介电层开口。上述内层电感层设置于上述介电层内。并且,顶部电感层填满上述介电层开口,且与上述内层电感层电性连接。此外,上述保护层设置于上述介电层表面,且具有一保护层开口,以露出上述顶部电感层。还有,焊接区电感层,填满上述保护层开口,且与上述顶部电感层电性连接。
如前所述,上述介电层是以低介电材料构成。另外,上述保护层的材质包括氧化物、氮化物或堆栈氧化物/氮化物的组合。
如前所述,上述内层电感层是呈回旋状,其材质可包括铜、铝或铜铝合金,其厚度可约为20~40μm。
如前所述,上述顶部电感层是呈回旋状,其材质可包括铜、铝或铜铝合金,其厚度可约为10~20μm。
根据本发明,上述顶部电感层与上述焊接区电感层可以呈图案相同且重迭的回旋状。其中,上述顶部电感层与上述焊接区电感层的图案是矩形、正方形、八角形、圆形或任意多边形。
根据本发明,上述内层电感层可以是一延伸导线,也可以呈现回旋状。
并且,为获致上述的目的,本发明又提出一种具有高品质因子的电感,主要是包括:一基底、一延伸导线、一顶部电感层、一保护层以及一焊接区电感层。
其中,上述介电层覆盖于上述基底表面,且上述介电层表面具有至少一介电层开口。此外,上述延伸导线设置于上述介电层内。上述顶部电感层填满上述介电层开口,且与上述延伸导线电性连接。另外,上述保护层设置于上述介电层表面,且具有一保护层开口,以露出上述顶部电感层。接着,上述焊接区电感层,填满上述保护层开口,且与上述顶部电感层电性连接。
再者,本发明更提出一种具有高品质因子的电感,主要是包括:一基底、一金属层、一顶部电感层、一顶部互连线层、一保护层、一焊接区电感层以及一焊接区。其中,上述介电层覆盖于上述基底表面,上述基底包括一组件区与一电感区,且上述介电层表面分别于上述组件区与上述电感区皆具有至少一介电层开口。并且,上述金属层,设置于上述电感区的上述介电层内。此外,上述互连线层设置于上述组件区的上述介电层内。上述顶部电感层,填满上述电感区的上述介电层开口,且与上述金属层电性连接。并且,上述顶部互连线层,填满上述组件区的上述介电层开口,且与上述互连线层电性连接。还有,上述保护层设置于上述介电层表面,且分别于上述组件区与上述电感区皆具有多个保护层开口,以分别露出上述顶部电感层与上述顶部互连线层。上述焊接区电感层,填满上述电感区的上述保护层开口,且与上述顶部电感层电性连接。最后,上述焊接区填满上述组件区的上述保护层开口,且与上述顶部互连线层电性连接。
根据本发明,上述金属层可以是一延伸导线,也可以呈回旋状。
另外,为获致上述的目的,本发明另提出一种具有高品质因子的电感的制造方法,其主要步骤包括:
首先,提供一基底。接着,形成具有一介电层开口的一介电层于上述基底表面。接着,形成一内层电感层于上述介电层内。接着,形成一顶部电感层于上述介电层开口内。然后,形成具有一保护层开口的一图案化保护层于上述介电层表面,使上述顶部电感层表面自上述开口中暴露出来。最后,形成一焊接区电感层,以填满上述保护层开口。
再者,为获致上述的目的,本发明更提出一种具有高品质因子的电感的制造方法,其主要步骤包括:
首先,提供一基底,其中上述基底,具有一介电层覆盖于上述基底表面,上述基底包括一组件区与一电感区,且上述介电层表面分别于上述组件区与上述电感区皆具有至少一介电层开口。接着,同时形成一内层电感层于上述电感区的上述介电层内以及一互连线层于上述组件区的上述介电层内。接着,同时形成一顶部电感层于上述电感区的上述介电层开口内以及一顶部互连线层于上述组件区的上述介电层开口内,其中上述顶部电感层与上述内层电感层电性连接,且上述顶部互连线层与上述内层互连线层电性连接。接着,形成具有分别位于上述组件区与上述电感区的多个保护层开口的一图案化保护层于上述介电层表面,使上述顶部电感层表面与上述顶部互连线层表面分别自上述组件区与上述电感区的上述保护层开口中暴露出来。最后,同时形成一焊接区电感层于上述电感区的上述保护层开口内以及一焊接区于上述组件区的上述保护层开口内。
附图说明
图1A至图1E是显示根据本发明的电感制作的一较佳实施例的工艺剖面图。
图2A与图2B是显示根据本发明的一较佳实施例的电感层俯视图。
符号说明:
200~基底; 202~介电层202;
204d~内层电感层; 206、208~金属插塞;
212~顶部电感层; 210~顶部互连线层;
214~保护层; 218~焊接区电感层;
216~焊接区; 10~组件区;
20~电感区; I、II~开口;
204a、204b、204c~多重互连线。
具体实施方式
为使本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附图式,作详细说明如下:
以下请配合参考图1A至图1E的工艺剖面图与图2A、图2B的俯视图,说明根据本发明的一较佳实施例。
首先,请先参照图1E,说明本发明的具高品质因子的电感的结构。该结构主要包括:一基底200、一介电层202、多重互连线204a、204b、204c、一金属插塞206、208、一内层电感层204d、一顶部互连线层210、一顶部电感层212、一保护层214、一焊接区电感层218以及一焊接区216。其中,基底200,例如为半导体硅基底,可包括一组件区10与一电感区20,半导体基底200的组件区10表面可能具有任何所需的半导体组件。基底200具有一介电层202覆盖于其表面。且,介电层202内具有单层或多层互连线204a、204b、204c,并且以金属插塞206电性连接。内层电感层204d设置于电感区20的介电层202内。并且,顶部互连线层210设置于组件区10的上述介电层202表层的介电层开口内,且以金属插塞208与内层互连线层204c电性连接。顶部电感层212设置于电感区10的上述介电层202表层的介电层开口内,且以金属插塞208与内层电感层204d电性连接。另外,保护层214设置于介电层202表面,且具有多个保护层开口,以分别露出顶层电感层212与顶部互连线层210表面。再者,焊接区电感层218填满电感区20的保护层开口。另外,焊接区216填满组件区10的保护层开口,且与顶部互连线层210电性连接。焊接区电感层218填满电感区20的保护层开口,且与顶部电感层212电性连接。值得注意的是,内层电感层204d可以呈现回旋状,也可只是一延伸导线,若为延伸导线则不具电感功效。
以下说明根据本发明的电感的制作方法的一较佳实施例。
首先,请先参照图1A,提供一半导体基底200,例如:硅(silicon)基底。半导体基底200包括一组件区10与一电感区20。半导体基底200的组件区10表面可能具有任何所需的半导体组件,例如:晶体管、二极管以及任何公知的半导体组件,此处为求简化图示起见,图中并未绘示。
接着,请参照图1B,利用传统方法,进行后续的组件(未绘示)的形成与多重互连线以及内层电感层的工艺。简单举例说明,先全面性形成一介电层于半导体基底200表面,包括组件区10与电感区20的半导体基底200表面,介电层可由单层或数层由氧化硅(SiO2)、氮化硅(Si3N4)、硼硅玻璃(boron-silicate glass;BSG)、硼磷硅玻璃(boro-phospho silicate glass;BPSG)或是其它低介电系数材料所构成的结构,但在此处仅以标号202简单表示之。然后,可依据电路布局(layout)的需求,利用公知多重互连线工艺形成多个单层或多层互连线204a、204b、204c于介电层内,多重互连线工艺的较佳实施例为公知的双镶嵌工艺(dual damascence process),其中在电感区20同时制作一金属层以做为一内层电感层204d或是仅做成一延伸导线,作为后续制作的电感区的延伸导线,用以连接电感区与其它电路。其中,当金属层为内层电感层204d时,呈现回旋状,如图2A所示。并且,可制作金属插塞(plug)206以连接各层互连线204a、204b、204c。
接着,请参照图1C,先在介电层202表面分别于组件区10与电感区20形成多个介电层开口。接着,同时形成一顶部电感层212于电感区20的介电层开口内以及一顶部互连线层210于组件区10的介电层开口内。顶部电感层212与顶部互连线层210的制作的较佳实施例亦可为公知的双镶嵌工艺,并且可预先制作金属插塞208,用以分别电性连接顶部电感层212与内层电感层204d之间、顶部互连线层210与内层互连线204a、204b、204c之间。
在此简单举例说明以公知的双镶嵌法制作顶部电感层212与顶部互连线层210。先例如以蚀刻法形成多个内层电感开口与顶部互连线开口(未图示)于介电层202中,然后以物理气相沉积(physical vapor deposition;PVD)方式形成一顺应性(conformal)晶种/阻障层于内层电感开口与顶部互连线开口内,其材质例如为铜晶种层/钽阻障层(Cu seed layer/Ta barrier layer)。接着,再以电化学电镀法(electrochemical plating;ECP)沉积材质例如为铜的第一块状金属层于层内电感开口与顶部互连线开口内,块状金属层的材质可包括铜、铝或铜铝合金,以铜为较佳,其厚度可约为20~40μm,其中以30μm为较佳。然后,对块状金属层进行一化学机械研磨(chemicalmechanical polishing),以得到与介电层202平整的表面。最后,透过微影与蚀刻程序,定义第一块状金属层的形状,使第一块状金属层由俯视图观的呈回旋状,如图2B所示,以形成顶部电感层212。其中,顶部电感层212的图案可以为矩形、正方形、八角形、圆形或任意多边形。而组件区10的第一块状金属层则为顶部互连线层210。
接着,请参照图1D,先全面性以适当沉积方式,例如化学气相沉积(chemical vapor deposition;CVD),形成一保护层于介电层202表面,再以适当蚀刻方式,例如非等向性干蚀刻(anisotrapic dry etching),分别形成位于组件区10与电感区20的多个开口I、II于保护层中,以形成一图案化保护层214,使顶部电感层212表面与顶部互连线层210表面分别自组件区10与电感区20的开口I、II中暴露出来。保护层214的材质包括氧化物、氮化物或堆栈氧化物/氮化物的组合,以堆栈氧化物/氮化物/氧化物为较佳,其厚度约为10μm。
接着,请参照图1E,同时以适当物理气相沉积方式(PVD),例如:溅镀法(sputtering),形成多个第二块状金属层,其材质可包括铜、铝或铜铝合金,其中以铜铝合金为较佳,且其厚度大体为10~20μm,其中以12μm为较佳,多个第二块状金属层分别填满组件区10与电感区20的开口。最后,再以适当微影与蚀刻方式定义第二块状金属层的形状,例如:非等向性干蚀刻,使第二块状金属层由俯视图观的呈回旋状,同样如图2B所示,以形成一焊接区电感层218。其中,焊接区电感层218的图案可以为矩形、正方形、八角形、圆形或任意多边形。而组件区10的第二块状金属层则为焊接区216。本发明的焊接区电感层218可降低阻值,其中,厚度12μm铜铝合金材质的顶部电感层218的阻值(Rs)大约相当于厚度8.4μm铜材质电感的阻值。
根据本发明,可以在制作内层互连线层204a、204b、204c的同时制作内层电感层204d,再藉由微影与蚀刻程序形成回旋状,以制作成本发明的第一部分电感。另外,也可以在制作内层互连线层204a、204b、204c的同时电感区20仅制作延伸导线。
根据本发明,顶部电感层212是在形成最上层金属层(顶部互连线层210)时一起沉积而成,再藉由微影与蚀刻程序形成回旋状,以制作成本发明的第二部分电感。
根据本发明,焊接区电感层218是在形成组件区10的焊接区216时一起沉积而成,再藉由微影与蚀刻程序形成回旋状,以制作成本发明的第三部分电感。由于本发明的第二部分电感(顶部电感层212)是利用电化学电镀(ECP)沉积而成,在厚度的增加上会受到限制,并无法任意增厚,因此本发明改以第三部分电感来增加电感厚度,又可降低阻值。
根据本发明,焊接区电感层218与顶部电感层212的回旋状可以设计成相同并且重迭的图案。
根据本发明所设计的电感,包括:第一部分电感(内层电感层204d)、第二部分电感(顶部电感层212)与第三部分电感(焊接区电感层218),其中第一部分可能省略。经过推算其总电阻值至少约为0.26欧姆,相较于公知的仅单第二部分电感(顶部电感层212)的电阻值0.42,本发明的电感的品质因素(Q)约可达到20。因此,本发明的具有高品质因子的电感可以增加其适用的低频率范围。
发明优点:
综合上述,本发明具有下列优点:
1.本发明的电感包括内层电感层与顶部电感层,可大幅增加电感的厚度。
2.本发明的电感具有高品质因子的电感,可以增加电感的适用频率范围。
3.根据本发明,不需要再增加其它额外工艺,不会增加成本。
4.根据本发明,没有增加复杂程序,并不会增加制作的时间。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何熟习此技艺者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视所附的权利要求范围所界定者为准。
Claims (42)
1.一种具有高品质因子的电感,包括:
一基底,具有一介电层覆盖于上述基底表面,且上述介电层表面具有至少一介电层开口;
一内层电感层,设置于上述介电层内;
一顶部电感层,填满上述介电层开口,且与上述内层电感层电性连接;
一保护层,设置于上述介电层表面,且具有一保护层开口,以露出上述顶部电感层;
一焊接区电感层,填满上述保护层开口,且与上述顶部电感层电性连接。
2.根据权利要求1所述的具有高品质因子的电感,其中上述介电层是以低介电材料构成。
3.根据权利要求1所述的具有高品质因子的电感,其中上述内层电感层的材质包括铜、铝或铜铝合金。
4.根据权利要求1所述的具有高品质因子的电感,其中上述内层电感层的厚度为20~40μm。
5.根据权利要求1所述的具有高品质因子的电感,其中上述顶部电感层呈回旋状。
6.根据权利要求1所述的具有高品质因子的电感,其中上述顶部电感层的材质包括铜、铝或铜铝合金。
7.根据权利要求1所述的具有高品质因子的电感,其中上述顶部电感层的厚度为10~20μm。
8.根据权利要求1所述的具有高品质因子的电感,其中上述保护层的材质包括氧化物、氮化物或堆栈氧化物/氮化物的组合。
9.根据权利要求1所述的具有高品质因子的电感,其中上述顶部电感层与上述焊接区电感层是呈图案相同且重迭的回旋状。
10.根据权利要求1所述的具有高品质因子的电感,其中上述顶部电感层与上述焊接区电感层的图案是矩形、正方形、八角形、圆形或任意多边形。
11.根据权利要求1所述的具有高品质因子的电感,其中上述内层电感层是呈回旋状。
12.根据权利要求1所述的具有高品质因子的电感,其中上述内层电感层的图案是矩形、正方形、八角形、圆形或任意多边形。
13.一种具有高品质因子的电感,包括:
一基底,具有一介电层覆盖于上述基底表面,且上述介电层表面具有至少一介电层开口;
一延伸导线,设置于上述介电层内;
一顶部电感层,填满上述介电层开口,且与上述延伸导线电性连接;
一保护层,设置于上述介电层表面,且具有一保护层开口,以露出上述顶部电感层;
一焊接区电感层,填满上述保护层开口,且与上述顶部电感层电性连接。
14.根据权利要求13所述的具有高品质因子的电感,其中上述介电层是以低介电材料构成。
15.根据权利要求13所述的具有高品质因子的电感,其中上述顶部电感层是呈回旋状。
16.根据权利要求13所述的具有高品质因子的电感,其中上述顶部电感层的材质包括铜、铝或铜铝合金。
17.根据权利要求13所述的具有高品质因子的电感,其中上述顶部电感层的厚度为10~20μm。
18.根据权利要求13所述的具有高品质因子的电感,其中上述保护层的材质包括氧化物、氮化物或堆栈氧化物/氮化物的组合。
19.根据权利要求13所述的具有高品质因子的电感,其中上述顶部电感层与上述焊接区电感层是呈图案相同且重迭的回旋状。
20.根据权利要求13所述的具有高品质因子的电感,其中上述顶部电感层与上述焊接区电感层的图案是矩形、正方形、八角形、圆形或任意多边形。
21.一种具有高品质因子的电感,包括:
一基底,具有一介电层覆盖于上述基底表面,其中上述基底包括一组件区与一电感区,且上述介电层表面分别于上述组件区与上述电感区皆具有至少一介电层开口;
一金属层,设置于上述电感区的上述介电层内;
多个互连线层,设置于上述组件区的上述介电层内;
一顶部电感层,填满上述电感区的上述介电层开口,且与上述金属层电性连接;
一顶部互连线层,填满上述组件区的上述介电层开口,且与上述互连线层电性连接;
一保护层,设置于上述介电层表面,且分别于上述组件区与上述电感区皆具有多个保护层开口,以分别露出上述顶部电感层与上述顶部互连线层;
一焊接区电感层,填满上述电感区的上述保护层开口,且与上述顶部电感层电性连接;以及
一焊接区,填满上述组件区的上述保护层开口,且与上述顶部互连线层电性连接。
22.根据权利要求21所述的具有高品质因子的电感,其中上述介电层是以低介电材料构成。
23.根据权利要求21所述的具有高品质因子的电感,其中上述金属层的厚度为20~40μm。
24.根据权利要求21所述的具有高品质因子的电感,其中上述金属层是一延伸导线。
25.根据权利要求21所述的具有高品质因子的电感,其中上述金属层是呈回旋状。
26.根据权利要求21所述的具有高品质因子的电感,其中上述顶部电感层是呈回旋状。
27.根据权利要求21所述的具有高品质因子的电感,其中上述顶部电感层的厚度为10~20μm。
28.根据权利要求21所述的具有高品质因子的电感,其中上述保护层的材质包括氧化物、氮化物或堆栈氧化物/氮化物的组合。
29.根据权利要求21所述的具有高品质因子的电感,其中上述焊接区的厚度为10~20μm。
30.根据权利要求21所述的具有高品质因子的电感,其中上述焊接区电感层的厚度为10~20μm。
31.根据权利要求21所述的具有高品质因子的电感,其中上述顶部电感层与上述焊接区电感层是呈图案相同且重迭的回旋状。
32.根据权利要求21所述的具有高品质因子的电感,其中上述顶部电感层与上述焊接区电感层的图案是矩形、正方形、八角形、圆形或任意多边形。
33.一种具有高品质因子的电感的制造方法,包括:
提供一基底;
形成具有一介电层开口的一介电层于上述基底表面;
形成一内层电感层于上述介电层内;
形成一顶部电感层于上述介电层开口内;
形成具有一保护层开口的一图案化保护层于上述介电层表面,使上述顶部电感层表面自上述开口中暴露出来;以及
形成一焊接区电感层,以填满上述保护层开口。
34.根据权利要求33所述的具有高品质因子的电感的制造方法,其中上述介电层是以低介电材料构成。
35.根据权利要求33所述的具有高品质因子的电感的制造方法,其中上述内层电感层的材质包括铜、铝或铜铝合金。
36.根据权利要求33所述的具有高品质因子的电感的制造方法,其中上述顶部电感层的材质包括铜、铝或铜铝合金。
37.一种具有高品质因子的电感的制造方法,包括:
提供一基底,其中上述基底,具有一介电层覆盖于上述基底表面,上述基底包括一组件区与一电感区,且上述介电层表面分别于上述组件区与上述电感区皆具有至少一介电层开口;
同时形成一内层电感层于上述电感区的上述介电层内以及一互连线层于上述组件区的上述介电层内;
同时形成一顶部电感层于上述电感区的上述介电层开口内以及一顶部互连线层于上述组件区的上述介电层开口内,其中上述顶部电感层与上述内层电感层电性连接,且上述顶部互连线层与上述内层互连线层电性连接;
形成具有分别位于上述组件区与上述电感区的多个保护层开口的一图案化保护层于上述介电层表面,使上述顶部电感层表面与上述顶部互连线层表面分别自上述组件区与上述电感区的上述保护层开口中暴露出来;以及
同时形成一焊接区电感层于上述电感区的上述保护层开口内以及一焊接区于上述组件区的上述保护层开口内。
38.根据权利要求37所述的具有高品质因子的电感的制造方法,其中上述介电层是以低介电材料构成。
39.根据权利要求37所述的具有高品质因子的电感的制造方法,其中上述互连线层的材质包括铜、铝或铜铝合金。
40.根据权利要求37所述的具有高品质因子的电感的制造方法,其中上述内层电感层的材质包括铜、铝或铜铝合金。
41.根据权利要求37所述的具有高品质因子的电感的制造方法,其中上述顶部互连线层的材质包括铜、铝或铜铝合金。
42.根据权利要求37所述的具有高品质因子的电感的制造方法,其中上述顶部电感层的材质包括铜、铝或铜铝合金。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/628,150 | 2003-07-28 | ||
US10/628,150 US6903644B2 (en) | 2003-07-28 | 2003-07-28 | Inductor device having improved quality factor |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1624917A CN1624917A (zh) | 2005-06-08 |
CN1319170C true CN1319170C (zh) | 2007-05-30 |
Family
ID=34103313
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNU2004200843381U Expired - Lifetime CN2741192Y (zh) | 2003-07-28 | 2004-07-21 | 具有高品质因子的电感 |
CNB2004100709654A Active CN1319170C (zh) | 2003-07-28 | 2004-07-21 | 具有高品质因子的电感及其制造方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNU2004200843381U Expired - Lifetime CN2741192Y (zh) | 2003-07-28 | 2004-07-21 | 具有高品质因子的电感 |
Country Status (3)
Country | Link |
---|---|
US (1) | US6903644B2 (zh) |
CN (2) | CN2741192Y (zh) |
TW (1) | TWI230435B (zh) |
Families Citing this family (37)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7325601B2 (en) * | 2001-06-05 | 2008-02-05 | Baker Hughes Incorporated | Shaft locking couplings for submersible pump assemblies |
JP4141857B2 (ja) * | 2003-02-18 | 2008-08-27 | 日立マクセル株式会社 | 半導体装置 |
US6903644B2 (en) * | 2003-07-28 | 2005-06-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Inductor device having improved quality factor |
US7170181B2 (en) * | 2003-11-19 | 2007-01-30 | International Business Machines Corporation | Optimum padset for wire bonding RF technologies with high-Q inductors |
US7268409B2 (en) * | 2004-05-21 | 2007-09-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Spiral inductor with electrically controllable resistivity of silicon substrate layer |
KR100598113B1 (ko) * | 2005-01-03 | 2006-07-07 | 삼성전자주식회사 | 인덕터 및 인덕터 형성 방법 |
US7482675B2 (en) * | 2005-06-24 | 2009-01-27 | International Business Machines Corporation | Probing pads in kerf area for wafer testing |
TWI320219B (en) * | 2005-07-22 | 2010-02-01 | Method for forming a double embossing structure | |
KR100709327B1 (ko) * | 2005-10-26 | 2007-04-20 | 삼성전자주식회사 | 와이어가 장착된 트랜스포머 |
US7367113B2 (en) * | 2006-04-06 | 2008-05-06 | United Microelectronics Corp. | Method for fabricating a transformer integrated with a semiconductor structure |
CN100454516C (zh) * | 2006-04-17 | 2009-01-21 | 联华电子股份有限公司 | 整合于半导体集成电路结构的变压器的制作方法 |
US8717137B2 (en) * | 2006-05-31 | 2014-05-06 | Broadcom Corporation | On-chip inductor using redistribution layer and dual-layer passivation |
US7355264B2 (en) * | 2006-09-13 | 2008-04-08 | Sychip Inc. | Integrated passive devices with high Q inductors |
US7557455B1 (en) * | 2007-02-27 | 2009-07-07 | National Semiconductor Corporation | System and apparatus that reduce corrosion of an integrated circuit through its bond pads |
US7405642B1 (en) * | 2007-03-09 | 2008-07-29 | United Microelectronics Corp. | Three dimensional transformer |
CN101090025B (zh) * | 2007-05-25 | 2012-10-03 | 威盛电子股份有限公司 | 一种具有多层结构的螺旋电感元件 |
US20090002114A1 (en) * | 2007-06-26 | 2009-01-01 | Ming-Tzong Yang | Integrated inductor |
US8860544B2 (en) * | 2007-06-26 | 2014-10-14 | Mediatek Inc. | Integrated inductor |
US7772106B2 (en) * | 2007-11-07 | 2010-08-10 | Stats Chippac, Ltd. | Method of forming an inductor on a semiconductor wafer |
US7956715B2 (en) * | 2008-04-21 | 2011-06-07 | University Of Dayton | Thin film structures with negative inductance and methods for fabricating inductors comprising the same |
JP2009278030A (ja) * | 2008-05-19 | 2009-11-26 | Panasonic Corp | 半導体装置及びその製造方法 |
US20100295150A1 (en) * | 2009-05-22 | 2010-11-25 | Chan Kuei-Ti | Semiconductor device with oxide define dummy feature |
US20110133308A1 (en) * | 2009-05-22 | 2011-06-09 | Chan Kuei-Ti | Semiconductor device with oxide define pattern |
US8344478B2 (en) | 2009-10-23 | 2013-01-01 | Maxim Integrated Products, Inc. | Inductors having inductor axis parallel to substrate surface |
CN103022000B (zh) * | 2011-09-27 | 2015-04-29 | 中芯国际集成电路制造(上海)有限公司 | 平面电感器及其制造方法、半导体器件及其制造方法 |
KR101771749B1 (ko) * | 2012-12-28 | 2017-08-25 | 삼성전기주식회사 | 인덕터 |
KR101483876B1 (ko) * | 2013-08-14 | 2015-01-16 | 삼성전기주식회사 | 인덕터 소자 및 이의 제조방법 |
CN103922268B (zh) * | 2014-04-11 | 2016-04-20 | 北京理工大学 | 阶梯梁式高q值抗过载mems悬浮电感 |
US20170092412A1 (en) * | 2015-09-26 | 2017-03-30 | Mathew J. Manusharow | Package integrated power inductors using lithographically defined vias |
EP3285383A1 (en) * | 2016-08-15 | 2018-02-21 | ABB Technology Oy | Current conductor structure with frequency-dependent resistance |
US20180130867A1 (en) * | 2016-11-09 | 2018-05-10 | Analog Devices Global | Magnetic isolators for increased voltage operations and related methods |
CN108155177B (zh) * | 2016-12-02 | 2020-10-23 | 瑞昱半导体股份有限公司 | 积体电感及其制造方法 |
KR102029548B1 (ko) * | 2017-12-07 | 2019-10-07 | 삼성전기주식회사 | 코일 부품 |
US11044022B2 (en) | 2018-08-29 | 2021-06-22 | Analog Devices Global Unlimited Company | Back-to-back isolation circuit |
US11450469B2 (en) | 2019-08-28 | 2022-09-20 | Analog Devices Global Unlimited Company | Insulation jacket for top coil of an isolated transformer |
US11387316B2 (en) | 2019-12-02 | 2022-07-12 | Analog Devices International Unlimited Company | Monolithic back-to-back isolation elements with floating top plate |
US20220328237A1 (en) * | 2021-04-09 | 2022-10-13 | Qualcomm Incorporated | Three dimensional (3d) vertical spiral inductor and transformer |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6303423B1 (en) * | 1998-12-21 | 2001-10-16 | Megic Corporation | Method for forming high performance system-on-chip using post passivation process |
JP2003209183A (ja) * | 2001-12-28 | 2003-07-25 | Chartered Semiconductor Mfg Ltd | スパイラルインダクタを製造するための方法およびスパイラルインダクタ |
CN2741192Y (zh) * | 2003-07-28 | 2005-11-16 | 台湾积体电路制造股份有限公司 | 具有高品质因子的电感 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0636945A (ja) * | 1992-07-14 | 1994-02-10 | Matsushita Electric Ind Co Ltd | シート状コイル部品 |
JPH06140250A (ja) * | 1992-10-29 | 1994-05-20 | Kyocera Corp | 基板内層型コイル |
US5565837A (en) * | 1992-11-06 | 1996-10-15 | Nidec America Corporation | Low profile printed circuit board |
JP3027081B2 (ja) * | 1993-12-09 | 2000-03-27 | アルプス電気株式会社 | 薄膜素子 |
US5604352A (en) * | 1995-04-25 | 1997-02-18 | Raychem Corporation | Apparatus comprising voltage multiplication components |
US6191468B1 (en) * | 1999-02-03 | 2001-02-20 | Micron Technology, Inc. | Inductor with magnetic material layers |
DE19945855A1 (de) * | 1999-09-24 | 2001-03-29 | Bosch Gmbh Robert | Mikrospule |
FR2814585B1 (fr) * | 2000-09-26 | 2002-12-20 | Ge Med Sys Global Tech Co Llc | Enroulement pour tansformateur haute tension |
US20030231093A1 (en) * | 2002-06-13 | 2003-12-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Microelectronic inductor structure with annular magnetic shielding layer |
US6798039B1 (en) * | 2002-10-21 | 2004-09-28 | Integrated Device Technology, Inc. | Integrated circuit inductors having high quality factors |
-
2003
- 2003-07-28 US US10/628,150 patent/US6903644B2/en not_active Expired - Lifetime
-
2004
- 2004-01-30 TW TW093102112A patent/TWI230435B/zh not_active IP Right Cessation
- 2004-07-21 CN CNU2004200843381U patent/CN2741192Y/zh not_active Expired - Lifetime
- 2004-07-21 CN CNB2004100709654A patent/CN1319170C/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6303423B1 (en) * | 1998-12-21 | 2001-10-16 | Megic Corporation | Method for forming high performance system-on-chip using post passivation process |
JP2003209183A (ja) * | 2001-12-28 | 2003-07-25 | Chartered Semiconductor Mfg Ltd | スパイラルインダクタを製造するための方法およびスパイラルインダクタ |
CN2741192Y (zh) * | 2003-07-28 | 2005-11-16 | 台湾积体电路制造股份有限公司 | 具有高品质因子的电感 |
Also Published As
Publication number | Publication date |
---|---|
TWI230435B (en) | 2005-04-01 |
US20050024176A1 (en) | 2005-02-03 |
CN2741192Y (zh) | 2005-11-16 |
CN1624917A (zh) | 2005-06-08 |
TW200504924A (en) | 2005-02-01 |
US6903644B2 (en) | 2005-06-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1319170C (zh) | 具有高品质因子的电感及其制造方法 | |
CN101924096B (zh) | 硅通孔结构及其形成工艺 | |
KR100861855B1 (ko) | 금속-절연체-금속 커패시터 및 그 제조 방법 | |
US7037800B2 (en) | Radio frequency semiconductor device and method of manufacturing the same | |
KR100773256B1 (ko) | 평행한 커패시터들에 대한 스택형 구조 및 제조 방법 | |
CN102870212B (zh) | 具有自对准介电帽的互连结构的结构和制造方法 | |
CN100353552C (zh) | 在无线频率集成电路中提供护罩用以降低噪声耦合的一种装置及方法 | |
US7329585B2 (en) | Method of manufacturing semiconductor device | |
CN101714539A (zh) | 用于tsv铜附着的z形结构 | |
CN103579181A (zh) | 混合互连设计及其形成方法 | |
JP2001313371A (ja) | 金属キャパシタおよびその形成方法 | |
JPH09162354A (ja) | 集積インダクタ構造およびその製造方法 | |
CN102201391A (zh) | 半导体器件及其制造方法 | |
KR100650907B1 (ko) | 구리 금속으로 된 집적회로 인덕터 및 그 제조 방법 | |
JP2009141237A (ja) | 半導体装置及びその製造方法 | |
US7566964B2 (en) | Aluminum pad power bus and signal routing for integrated circuit devices utilizing copper technology interconnect structures | |
US6187647B1 (en) | Method of manufacturing lateral high-Q inductor for semiconductor devices | |
CN103247594A (zh) | 应力降低装置 | |
JP4034482B2 (ja) | 多層配線構造体及び半導体装置の製造方法 | |
CN102779782A (zh) | 双大马士革浅冗余金属制备工艺 | |
US6974770B2 (en) | Self-aligned mask to reduce cell layout area | |
US6586347B1 (en) | Method and structure to improve the reliability of multilayer structures of FSG (F-doped SiO2) dielectric layers and metal layers in semiconductor integrated circuits | |
US6472740B1 (en) | Self-supporting air bridge interconnect structure for integrated circuits | |
JP2001118923A (ja) | 半導体装置及び半導体装置の製造方法 | |
KR100718451B1 (ko) | 반도체 장치의 금속 배선 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |